MICROCHIP v2.3 Gen 2 seadmekontroller
Sissejuhatus
Seda CoreRxIODBitAligni üldist treening-IP-d kasutatakse IO ülekandeplokis bittide joondamise teel Rx-teel, sõltumata kasutatavatest andmetest või protokollist. CoreRxIODBitAlign võimaldab teil reguleerida andmetee viivitust kellatee suhtes.
CoreRxIODBitAligni kokkuvõte
Tuum Versioon | See dokument kehtib CoreRxIODBitAlign v2.3 kohta |
Toetatud seade | CoreRxIODBitAlign toetab järgmisi perekondi: |
Pered | • PolarFire® SoC |
• PolarFire | |
Märkus. Lisateabe saamiseks külastage toote leht | |
Toetatud tööriistavoog | Nõuab Libero® SoC v12.0 või uuemaid versioone |
Toetatud liidesed | — |
Litsentsi andmine | CoreRxIODBitAlign ei vaja litsentsi |
Paigaldusjuhised | CoreRxIODBitAlign tuleb Libero SoC tarkvara IP-kataloogi installida automaatselt, Libero SoC tarkvara IP-kataloogi värskendusfunktsiooni kaudu või see laaditakse kataloogist käsitsi alla. Kui IP-tuum on Libero SoC tarkvara IP-kataloogi installitud, konfigureeritakse, genereeritakse ja instantseeritakse see SmartDesignis Libero projekti lisamiseks. |
Seadme kasutamine ja
Esitus |
CoreRxIODBitAligni kasutus- ja jõudlusteabe kokkuvõte on loetletud jaotises 8. Seadme kasutamine ja Performatsioon |
CoreRxIODBitAlign muudatuste logi teave
See jaotis annab põhjaliku ülevaateview äsja lisatud funktsioonidest, alustades uusimast väljalasest. Lisateavet lahendatud probleemide kohta leiate jaotisest 7. Lahendatud probleemid.
CoreRxIODBitAlign v2.3 | Mis on Uus • Uuendatud MIPI-põhise koolitusmehhanismi jaoks |
CoreRxIODBitAlign v2.2 | Mis on uut • Lisatud ülemisse moodulisse vasak ja parem EYE Tap viivitusteave |
Omadused
CoreRxIODBitAlignil on järgmised funktsioonid:
- Toetab bittide joondust erinevate silmade laiusega 1–7
- Toetab erinevaid kanga kahekordse andmeedastuskiiruse (DDR) režiime 2/4/3p5/5
- Toetab vahelejätmise ja taaskäivitamise / hoidmise mehhanismi
- Toetab mobiilse tööstusprotsessori liidese (MIPI) koolitust LP-signaali kaadri alguse kaudu
- Toetab 256 puudutusviivitust bittide joondamiseks
Funktsionaalne kirjeldus
CoreRxIODBitAlign with Rx IOD Interface
Järgmisel joonisel on näidatud CoreRxIODBitAligni kõrgetasemeline plokkskeem.
- Kirjeldus viitab CoreRxIODBitAlignile, mis toetab PolarFire® ja PolarFire SoC seadmeid.
- CoreRxIODBitAlign viib läbi koolitust ja vastutab ka IO Digital (IOD) seadmete ja IO Gearingi (IOG) liidese eest, et toetada dünaamilist allikat koos viivituste reguleerimisega andmete õigeks jäädvustamiseks.
- Täielikku treeningmehhanismi voogu selgitatakse jaotises 5. Ajastusskeemid.
- CoreRxIODBitAlign toetab dünaamiliselt andmeteele viivituse lisamist või eemaldamist kellatee suhtes. Siin pakub liides RX_DDRX_DYN CoreRxIODBitAligni juhtelemente, et sooritada kella-andmete marginaali koolitust, lisades ülespoole puudutamise viivitusi. CoreRxIODBitAlign omakorda hilisemaks uuestiview (iga puudutuse viivituse juurdekasvu kohta) salvestab liidese RX_DDRX_DYN tagasiside oleku lipud.
- CoreRxIODBitAlign jätkab treeningut iga puudutusastme järel, kuni liides RX_DDRX_DYN jõuab levialast väljapoole jääva olekuni.
- Lõpuks pühib CoreRxIODBitAlign kõik tagasiside olekulipud. See samm optimeerib ja arvutab andmete bittide joonduse kella servadest 90 kraadi keskele.
- Lõplikud arvutatud puudutusviivitused laaditakse RX_DDRX_DYN liidesesse, et viia lõpule bittide joondamise koolitus.
- Funktsioonid, mida see CoreRxIODBitAlign toetab, on üksikasjalikult loetletud järgmiselt.
Dünaamiline ümberõppemehhanism
- CoreRxIODBitAlign jälgib pidevalt tagasiside oleku lippe (IOD_EARLY/IOD_LATE) ja kontrollib, kas lipud lülituvad ümber.
- IP reguleerib kõigepealt eelnevalt arvutatud puudutusi +/- 4 puudutuse võrra üles- või allasuunas. Isegi siis, kui lipud lülituvad ümber, käivitab IP koolituse uuesti.
Hoidmismehhanism (Esitage küsimus)
- Seda funktsiooni kasutatakse siis, kui treening peab olema ootel. BIT_ALGN_HOLD on aktiivsel kõrgel tasemel põhinev sisend ja treeningu jätkamiseks tuleb seda kinnitada ja kinnitust tühistada.
- Selle funktsiooni lubamiseks tuleb konfiguraatoris seada parameeter HOLD_TRNG väärtusele 1. See parameeter on vaikimisi seatud 0-le.
Taaskäivitamise mehhanism (Esitage küsimus)
- Seda funktsiooni kasutatakse treeningu taaskäivitamiseks. Treeningu taasalustamiseks tuleb BIT_ALGN_RSTRT sisend kinnitada ühe taktimpulsi jaoks Serial Clock (SCLK).
- See käivitab IP pehme lähtestamise, mis lähtestab BIT_ALGN_DONE väärtusele 0 ja BIT_ALGN_START väärtusele 1.
Vahelejätmise mehhanism (Esitage küsimus)
- Seda funktsiooni kasutatakse siis, kui koolitust ei nõuta ja kogu koolitusest saab mööda minna. BIT_ALGN_SKIP on aktiivsel kõrgel tasemel põhinev sisend ja seda tuleb kinnitada, et kogu treeningu vahele jätta.
- Selle funktsiooni lubamiseks peab konfiguraatoris olema SKIP_TRNG parameeter 1. See parameeter on vaikimisi seatud 0-le.
MIPI-põhine koolitusmehhanism (Esitage küsimus)
- Selle funktsiooni lubamiseks peab konfiguraatoris olema MIPI_TRNG parameeter 1. Kui see on määratud, lisatakse CoreRxIODBitAlignile sisendport LP_IN.
- IP tuvastab sisendpordi LP_IN langeva serva, mis näitab treeningu alustamiseks kehtivat kaadri algust.
CoreRxIODBitAlign parameetrid ja liidese signaalid
Konfiguratsiooni GUI parameetrid (Esitage küsimus)
Selle põhiväljaande jaoks pole konfiguratsiooniparameetreid.
Pordid (Esitage küsimus)
Järgmises tabelis on loetletud CoreRxIODBitAligni disainis kasutatud sisend- ja väljundsignaalid.
Tabel 3-1. Sisend- ja väljundsignaalid
Signaal | Suund | Pordi laius (bitti) | Kirjeldus |
Kellad ja Lähtesta | |||
SIID | Sisend | 1 | Kangast kell |
PLL_LOCK | Sisend | 1 | PLL lukk |
RESET | Sisend | 1 | Aktiivne-madal asünkroonne lähtestamine |
Andmesiin ja juhtimine | |||
IOD_EARLY | Sisend | 1 | Andmete silmamonitori varane lipp |
IOD_LATE | Sisend | 1 | Andmete silmamonitori hilinemise lipp |
IOD_ OOR | Sisend | 1 | Andme-silmamonitori vahemikust välja jäämise lipp viivitusjoone jaoks |
BIT_ALGN_EYE_IN | Sisend | 3 | Kasutaja määrab andmete silmamonitori laiuse |
BIT_ALGN_RSRT | Sisend | 1 | Bit Align Treening taaskäivitamine (impulsipõhine kinnitus) 1 – taaskäivitage treening 0 – ei taaskäivitage treeningut |
BIT_ALGN_CLR_FLGS | Väljund | 1 | Tühjendage varajased või hilised lipud |
BIT_ALGN_LOAD | Väljund | 1 | Laadi vaikeseade |
BIT_ALGN_DIR | Väljund | 1 | Viivituse suund üles või alla 1— üles (lisage 1 puudutus) 0— alla (vähenda 1 puudutus) |
BIT_ALGN_MOVE | Väljund | 1 | Suurendage liikumisimpulsi viivitust |
BIT_ALIGN_SKIP | Sisend | 1 | Bit Align treeningu vahelejätmine (tasemepõhine väide)
1 – jäta treening vahele ja kehtib ainult siis, kui parameeter SKIP_TRNG on seatud väärtusele 1 0— Treening peab kulgema tavapäraselt |
BIT_ALIGN_HOLD | Sisend | 1 | Bit Align treeningu hoidmine (tasemepõhine väide)
1— Hoidke koolitust ja kehtib ainult siis, kui HOLD_TRNG parameeter on seatud väärtusele 1 0— Treening peab kulgema tavapäraselt |
BIT_ALIGN_ERR | Väljund | 1 | Bit Align koolitusviga (tasemepõhine väide) 1 — viga 0 — viga pole |
BIT_ALGN_START | Väljund | 1 | Bit Align koolituse algus (tasemepõhine väide) 1— Alustatud 0— Ei alustatud |
BIT_ALGN_DONE | Väljund | 1 | Bittide joondamise koolitus tehtud (tasemepõhine väide) 1— Lõpetatud 0— Lõpetamata |
Signaal | Suund | Pordi laius (bitti) | Kirjeldus |
LP_IN | Sisend | 1 | MIPI-põhine kaadrikoolitus (tasemepõhine väide)
1 – Aktiivne-madal signaal peab kaadri alguse näitamiseks kinnitama madalat ja katkema ainult kaadri lõpus. 0— Treening peab kulgema tavapäraselt ja see signaal peab olema sisemiselt madal. |
DEM_BIT_ALGN_TAPDLY | Väljund | 8 | Arvutatud TAP-viivitused ja kehtivad siis, kui IP on BIT_ALGN_DONE kõrgeks seadnud. |
RX_BIT_ALIGN_LEFT_WIN | Väljund | 8 | Vasak Data Eye monitori väärtus
Märkus. Väärtused kehtivad ainult siis, kui väljund BIT_ALGN_DONE on seatud väärtusele 1 ja väljund BIT_ALGN_START on seatud väärtusele 0. Kui parameeter SKIP_TRNG on määratud, tagastab see 0. |
RX_BIT_ALIGN_RGHT_WIN | Väljund | 8 | Right Data Eye monitori väärtus
Märkus. Väärtused kehtivad ainult siis, kui väljund BIT_ALGN_DONE on seatud väärtusele 1 ja väljund BIT_ALGN_START on seatud väärtusele 0. Kui parameeter SKIP_TRNG on määratud, tagastab see 0. |
CoreRxIODBitAligni juurutamine Libero Design Suite'is
SmartDesign (Esitage küsimus)
- CoreRxIODBitAlign on SmartDesign IP juurutamise disainikeskkonda eelinstallitud. Järgmine joonis näitab endistample instantseeritud CoreRxIODBitAlign.
- Tuum konfigureeritakse SmartDesigni konfiguratsiooniakna abil, nagu on näidatud joonisel 4-2.
- Lisateavet SmartDesigni kasutamise kohta tuumade loomiseks ja genereerimiseks vt SmartDesigni kasutusjuhend.
CoreRxIODBitAligni seadistamine rakenduses SmartDesign (Esitage küsimus)
- Tuum on konfigureeritud SmartDesigni konfiguratsiooni GUI abil, nagu on näidatud järgmisel joonisel.
Simulatsioonivood (Esitage küsimus)
- CoreRxIODBitAligni kasutaja testbench sisaldub kõigis versioonides.
- Simulatsioonide käitamiseks tehke järgmist: valige SmartDesignis User Testbenchi voog ja seejärel klõpsake paanil Generate nuppu Salvesta ja loo.
- Kasutaja testbench valitakse testbenchi põhikonfiguratsiooni GUI kaudu. Kui SmartDesign genereerib Libero® SoC projekti, installib see kasutaja testimise files.
- Kasutaja testbenchi käivitamiseks määrake Libero SoC kujundushierarhia paanil disaini juureks CoreRxIODBitAlign ja seejärel klõpsake Libero SoC Design Flow aknas nuppu Simulatsioon.
- See käivitab ModelSim® ja käivitab simulatsiooni automaatselt.
- Järgmisel joonisel on näidatud endineampsimulatsiooni alamsüsteemi le. See kasutab simuleerimiseks IOG_IOD komponenti DDRX4 ja DDTX4 loopback-režiimis koos CoreRxIODBitAligniga.
- Siin edastab DDTX4 loodud PRBS-andmed järjestikku DDRX4-le ja lõpuks kasutatakse PRBS-i kontrollijat andmete terviklikkuse kontrollimiseks pärast koolituse lõpetamist.
Süntees Libero SoC-s (Esitage küsimus)
- Konfiguratsiooni GUI-s valitud konfiguratsiooniga sünteesi käivitamiseks määrake sobivalt kujundusjuur. Jaotises Rakenda kujundus vahekaardil Kujundusvoog paremklõpsake valikut Sünteesimine ja klõpsake käsku Käivita.
Koht ja marsruut Libero SoC-s (Esitage küsimus)
- Pärast disainijuure sobivat määramist ja käivitage Synthesis. Paremklõpsake vahekaardi Kujundusvoo jaotises Rakenda disain valikul Koht ja marsruut ning klõpsake käsku Käivita.
Süsteemi integreerimine (Esitage küsimus)
- See jaotis annab näpunäiteid CoreRxIODBitAligni integreerimise hõlbustamiseks.
- Kasutatav Rx/Tx IOG toetab paljusid sisend- ja väljundrežiime. Need andmed ja taktsagedused võivad räni lõpliku iseloomustuse põhjal olla aeglasemad ja mõnel juhul kiiremad.
- Järgmises tabelis on loetletud andmed ja taktsagedus.
Tabel 4-1. Andmed ja kellasagedus
IOG režiim | Suund | Käiguarv | Oodatav maksimaalne IO andmeedastuskiirus | IO Kell Hinda | Tuum Kell Hinda | Andmetüüp |
DDRX4 | Sisend | 8:1 | 1600 Mbps | 800 MHz | 200 MHz | DDR |
Järgmisel joonisel on näidatud endineampCoreRXIODBitAligni alamsüsteemi integreerimise le.
- Eelnev alamsüsteem kasutab simuleerimiseks IOG_IOD komponente DDRX4 ja DDTX4 loopback-režiimis koos CoreRxIODBitAligniga. Siin edastab IOG_IOD_DDRTX4_0 loodud PRBS-andmed järjestikku IOG_IOD_DDRX4_PF_0-le.
- CoreRxIODBitAlign teostab treeningu (BIT_ALIGN_START väärtuseks on määratud 1, BIT_ALIGN_DONE väärtuseks 0) komponendiga IOG_IOD_DDRX4_PF_0 ja lõpuks, kui treening on tehtud (BIT_ALIGN_START väärtuseks on määratud 0, kasutatakse andmete terviklikkuse kontrollimiseks BIT_ALIGN_DONE komplekti 1).
Testbench (Esitage küsimus)
- CoreRxIODBitAligni kontrollimiseks ja testimiseks kasutatakse ühtset testpinki, mida nimetatakse kasutajate testimiseks.
Kasutaja Testbench (Esitage küsimus)
- Kasutaja testpink on kaasas CoreRxIODBitAligni väljalasetele, mis kontrollib CoreRxIODBitAligni mõnda funktsiooni. Järgmisel joonisel on näidatud CoreRxIODBitAligni kasutaja testbench.
- Nagu on näidatud eelmisel joonisel, koosneb kasutaja testpink mikrokiibist DirectCore CoreRxIODBitAlign DUT, PRBS_GEN, PRBS_CHK, CCC, IOG_IOD_TX ja IOG_IOD_RX, et kontrollida loopback-režiimis.
- Kella konditsioneerimisahel (CCC) juhib CORE_CLK ja IO_CLK, kui kell on stabiilne.
- PRBS_GEN juhib paralleelsed andmed IOG_IOD_TX-i ja seejärel võtab IOG_ID_RX jadaandmed paralleelselt vastu.
- CoreRxIODBitAlign DUT teostab treeningut IOD_CTRL signaalidega. Kui koolitus on lõpetatud, lubatakse PRBS_CHK plokk, et kontrollida ploki IOG_IOD_RX andmete terviklikkust.
Tähtis: Kasutaja testbench toetab ainult fikseeritud konfiguratsiooni.
Ajastusskeemid
- Selles jaotises kirjeldatakse CoreRxIODBitAligni ajastusskeemi.
CoreRxIODBitAlign treeningu ajastusskeem (Esitage küsimus)
- Järgmine ajastusskeem on näitampjärgmiste parameetritega treeningjärjestuse le.
- CoreRxIODBitAlign töötab Fabric clock või SCLK või OUT2_FABCLK_* CCC või PLL komponendist ja kasutatud PF_IOD_GENERIC_RX IOD komponent töötab OUT*_HS_IO_CLK_* või panga kella või BCLK baasil bittide joondamiseks. Siin võtab PF_IOD_GENERIC_RX IOD komponent vastu jadaandmed bittide joondamiseks. Näiteksample, kui nõutav andmeedastuskiirus on DDRx1000 Fabric režiimis 4 Mbps, siis OUT2_FABCLK_0 või SCLK tuleb PLL- või CCC-komponendist juhtida kui 125 MHz ja OUT0_HS_IO_CLK_0 või BCLK kuni PF_IOD_GENERIC_RX peab olema 500 MHz.
- CoreRxIODBitAlign alustab treeningut, kui PLL_LOCK on stabiilne ja kõrgele juhitud. Seejärel alustatakse treeningut, sõites BIT_ALGN_START kõrgele ja BIT_ALGN_DONE madalale ning seejärel juhitakse väljundit BIT_ALGN_LOAD, et laadida komponendi PF_IOD_GENERIC_RX vaikesätted. BIT_ALGN_CLR_FLGS kasutatakse lippude IOD_EARLY, IOD_LATE ja BIT_ALGN_OOR tühjendamiseks.
- CoreRxIODBitAlign jätkab sammuga BIT_ALGN_MOVE, millele järgneb BIT_ALGN_CLR_FLGS iga TAP-i jaoks ja salvestab lipud IOD_EARLY ja IOD_LATE. Kui BIT_ALGN_OOR on komponendi PF_IOD_GENERIC_RX poolt kõrgeks seatud, pühib CoreRxIODBitAlign salvestatud EARLY ja LATE lipud ning leiab optimaalsed Early ja Late lipud, et arvutada kella ja andmebittide joondamiseks vajalikud TAP viivitused.
- CoreRxIODBitAlign laadib arvutatud TAP-i viivitused ja juhib BIT_ALGN_START madalale ja BIT_ALGN_DONE kõrgele, et näidata koolituse lõpetamist.
- CoreRxIODBitAlign jätkab uuesti treenimist dünaamiliselt, kui tuvastab komponendi PF_IOD_GENERIC_RX müraka IOD_EARLY või IOD_LATE tagasiside kinnituse. Siin lähtestatakse BIT_ALGN_DONE ja viiakse madalaks ning CoreRxIODBitAlign tõstab BIT_ALGN_START uuesti kõrgele, et näidata treeningu taaskäivitamist. Kui aegumisloendur jõuab ajalõpu tingimuseni, kinnitab treeningu lõpus BIT_ALGN_ERR.
- CoreRxIODBitAlign pakub ka taaskäivitusmehhanismi, mille abil lõppkasutaja saab vajadusel treeningut uuesti alustada. BIT_ALGN_RSTRT sisend on aktiivne – kõrge impulss tuleb juhtida kõrgele, näiteksample, kaheksa kella.
- Siin lähtestatakse BIT_ALGN_DONE ja viiakse madalaks ning CoreRxIODBitAlign tõstab BIT_ALGN_START uuesti kõrgele, et näidata treeningu värsket algust.
- CoreRxIODBitAlign pakub ka hoidmismehhanismi, et hoida treeningut keskel. Siin peab parameeter HOLD_TRNG olema seatud väärtusele 1 ja seejärel kasutab CoreRxIODBitAlign sisendit BIT_ALGN_HOLD ja peab kinnitama aktiivset kõrget taset, kuni see nõuab CoreRxIODBitAligni treeningut ja jätkab seejärel treeningut, kui sisend BIT_ALGN_HOLD on madal.
Täiendavad viited
- See jaotis sisaldab lisateabe loendit.
- Tarkvara, seadmete ja riistvara kohta värskenduste ja lisateabe saamiseks külastage intellektuaalomandi lehti Mikrokiibi FPGA intellektuaalomandi tuumad.
Teadaolevad probleemid ja lahendused (Esitage küsimus)
- CoreRxIODBitAlign v2.3 puhul pole teadaolevaid piiranguid ega lahendusi.
Lõpetatud funktsioonid ja seadmed (Esitage küsimus)
- CoreRxIODBitAlign v2.3-s pole katkestatud funktsioone ja seadmeid.
Lahendatud probleemid
- Järgmises tabelis on loetletud erinevate CoreRxIODbitAligni väljaannete kõik lahendatud probleemid.
Tabel 7-1. Lahendatud probleemid
Vabasta | Kirjeldus |
2.3 | Selles versioonis 2.3 pole lahendatud probleeme |
2.2 | Selles versioonis 2.2 pole lahendatud probleeme |
1.0 | Esialgne väljalase |
Seadme kasutamine ja jõudlus
Makro CoreRxIODBitAlign on rakendatud järgmises tabelis loetletud perekondades.
Tabel 8-1. Seadme kasutamine ja jõudlus
Seade Üksikasjad | FPGA Vahendid | Jõudlus (MHz) | |||
Perekond | Seade | DFF | LUT-id | Loogika Elemendid | SIID |
PolarFire® | MPF300TS | 788 | 1004 | 1432 | 261 |
PolarFire SoC | MPF250TS | 788 | 1004 | 1416 | 240 |
Tähtis: eelmises tabelis esitatud andmed on saadud Libero® SoC v2023.2 abil.
- Eelmises tabelis olevad andmed on saadud tüüpiliste sünteesi- ja paigutussätete abil.
- Järgmisi ülataseme konfiguratsiooni GUI parameetreid on nende vaikeväärtustest muudetud.
- Vaikeväärtused on järgmised.
- SKIP_TRNG = 1
- HOLD_TRNG = 1
- MIPI_TRNG = 1
- DEM_TAP_WAIT_CNT_WIDTH = 3
- Toimivusnumbrite saavutamiseks kasutatavad kellapiirangud on järgmised:
- SCLK = 200 MHz
- Kiirusklass = −1
- Läbilaskevõime arvutatakse järgmiselt: (bitilaius/tsüklite arv) × taktsagedus (jõudlus).
Läbivaatamise ajalugu
Redaktsiooniajalugu kirjeldab dokumendis rakendatud muudatusi. Muudatused on loetletud redaktsioonide kaupa, alustades kõige värskemast väljaandest.
Tabel 9-1. Läbivaatamise ajalugu
Läbivaatamine | Kuupäev | Kirjeldus |
B | 02/2024 | Järgmine on dokumendi redaktsiooni B muudatuste loend:
• Värskendatud CoreRxIODBitAlign v2.3 jaoks • Sissejuhatusse on lisatud muudatuste logi teave • Uuendatud jaotis 8. Seadme kasutamine ja jõudlus • Lisatud 7. Lahendatud probleemide jaotis |
A | 03/2022 | Järgmine on dokumendi redaktsiooni A muudatuste loend:
• Dokument viidi üle Microchipi mallile • Dokumendi number 50200861 muudeti numbriks DS50003255 |
3 | — | Järgmine on dokumendi redaktsiooni 3 muudatuste loend:
• Värskendatud CoreRxIODBitAlign v2.2 jaoks. • Värskendati ülaosas vasaku ja parema andmesilma signaalide kasutusjuhendit. Lisateabe saamiseks vaadake jooniseid 2-1 ja 3.2. Sadamad. |
2 | — | Järgmine on dokumendi redaktsiooni 2 muudatuste loend:
• Värskendatud CoreRxIODBitAlign v2.1 jaoks. • Uuendatud: 2. Funktsionaalne kirjeldus ja 5. Ajastusskeemid. |
1 | — | Redaktsioon 1.0 oli selle dokumendi esimene väljaanne. Loodud CoreRxIODBitAlign v2.0 jaoks. |
Mikrokiibi FPGA tugi
- Microchip FPGA tootegrupp toetab oma tooteid erinevate tugiteenustega, sealhulgas klienditeenindus, klienditeenindus, klienditeenindus, a websaidil ja ülemaailmsetes müügiesindustes.
- Klientidel soovitatakse enne klienditoega ühendust võtmist külastada Microchipi veebiressursse, kuna on väga tõenäoline, et nende päringutele on juba vastatud.
- Võtke ühendust tehnilise toe keskusega aadressil websait aadressil www.microchip.com/support. Mainige
- FPGA seadme osa number, valige sobiv korpuse kategooria ja laadige üles kujundus files tehnilise toe juhtumi loomisel.
- Võtke ühendust klienditeenindusega mittetehnilise tootetoe saamiseks, nagu toote hind, tooteuuendused, värskendusteave, tellimuse olek ja autoriseerimine.
- Põhja-Ameerikast helistage numbril 8002621060 XNUMX XNUMX
- Ülejäänud maailmast helistage numbril 6503184460 XNUMX XNUMX
- Faks kõikjalt maailmast, 6503188044 XNUMX XNUMX
Mikrokiibi teave
Mikrokiip Websaidile
- Microchip pakub veebituge meie kaudu websait aadressil www.microchip.com/. See webvalmistamiseks kasutatakse saiti files ja teave on klientidele hõlpsasti kättesaadav. Osa saadaolevast sisust hõlmab järgmist:
- Tootetugi – Andmelehed ja vead, rakendusmärkused ja sample programmid, disainiressursid, kasutusjuhendid ja riistvara tugidokumendid, uusimad tarkvaraväljaanded ja arhiveeritud tarkvara
- Üldine tehniline tugi – Korduma kippuvad küsimused (KKK), tehnilise toe taotlused, veebipõhised arutelurühmad, Microchipi disainipartnerite programmi liikmete loend
- Mikrokiibi äri – Tootevaliku- ja tellimisjuhendid, Microchipi uusimad pressiteated, seminaride ja ürituste loetelu, Microchipi müügiesinduste, edasimüüjate ja tehase esindajate loetelud
Tootemuudatuste teavitusteenus
- Microchipi tootemuudatuste teavitusteenus aitab hoida kliente Microchipi toodetega kursis.
- Tellijad saavad meiliteateid alati, kui konkreetse tooteperekonna või huvipakkuva arendustööriistaga on seotud muudatusi, värskendusi, muudatusi või vigu.
- Registreerimiseks minge aadressile www.microchip.com/pcn ja järgige registreerimisjuhiseid.
Klienditugi
- Microchipi toodete kasutajad saavad abi mitme kanali kaudu:
- Turustaja või esindaja
- Kohalik müügiesindus
- Manustatud lahenduste insener (ESE)
- Tehniline tugi
- Kliendid peaksid abi saamiseks võtma ühendust oma turustaja, esindaja või ESE-ga. Klientide abistamiseks on saadaval ka kohalikud müügiesindused. Selles dokumendis on müügiesinduste ja asukohtade loetelu.
- Tehniline tugi on saadaval aadressil websait aadressil: www.microchip.com/support
Mikrokiibi seadmete koodikaitse funktsioon
- Märkus Microchipi toodete koodikaitse funktsiooni järgmised üksikasjad.
- Mikrokiibi tooted vastavad nende konkreetsel mikrokiibi andmelehel sisalduvatele spetsifikatsioonidele.
- Microchip usub, et selle tooteperekond on turvaline, kui seda kasutatakse ettenähtud viisil, tööspetsifikatsioonide piires ja tavatingimustes.
- Mikrokiip väärtustab ja kaitseb agressiivselt oma intellektuaalomandi õigusi. Katsed rikkuda Microchipi toodete koodikaitse funktsioone on rangelt keelatud ja võivad rikkuda Ameerika Ühendriikide autorikaitse seadust.
- Ei Microchip ega ükski teine pooljuhtide tootja ei saa garanteerida oma koodi turvalisust. Koodikaitse ei tähenda, et me garanteerime, et toode on purunematu.
- Koodikaitse areneb pidevalt. Microchip on pühendunud oma toodete koodikaitsefunktsioonide pidevale täiustamisele.
Õiguslik teade
- Seda väljaannet ja siin olevat teavet võib kasutada ainult Microchipi toodetega, sealhulgas Microchipi toodete kavandamiseks, testimiseks ja integreerimiseks teie rakendusega. Selle teabe kasutamine muul viisil rikub neid tingimusi. Teave seadme rakenduste kohta on esitatud ainult teie mugavuse huvides ja selle võivad asendada värskendused. Teie vastutate selle eest, et teie rakendus vastaks teie spetsifikatsioonidele. Täiendava toe saamiseks võtke ühendust kohaliku Microchipi müügiesindusega või hankige täiendavat tuge aadressil www.microchip.com/en-us/support/design-help/client-support-services.
- SELLE TEABE ESITAB MIKROKIIP „NAGU ON”. MICROCHIP EI ANNA MINGI SELGITUSLIKU VÕI KAUDSE, KIRJALIKKU VÕI SUULI, KOHUSTUSLIKULT VÕI MUUL SELGITUSI EGA GARANTIID, MIS SEOTUD TEABEGA, KAASA, KUID MITTE PIIRATUD, KAUDSETE GARANTIIDEGA. SOBIVUS KONKREETSEKS EESMÄRGIKS VÕI SELLE SEISUKORDI, KVALITEEDI VÕI TOIMIVUSEGA SEOTUD GARANTIID.
- Ühelgi juhul ei vastuta mikrokiip kaudsete, eriliste, karistavate, juhuslike või sellest tulenevate kaotuste, kahjude, kulude või kulude eest, mis on seotud teabe või selle kasutamisega, kuid see on põhjustatud, isegi kui mikrokiibi on soovitatav VÕIMALUS VÕI KAHJUSED ON ETTEÄHTAVAD. SEADUSEGA LUBATUD TÄIELIKULT EI ÜLETA MICROCHIPI KOGUVASTUTUS KÕIGI NÕUETE KOHTA, MIS MILLAL MILLE MÕELIKULT SEOTUD TEABE VÕI SELLE KASUTAMISEGA.
- Microchipi seadmete kasutamine elu toetavates ja/või ohutusrakendustes on täielikult ostja vastutusel ning ostja nõustub kaitsma, hüvitama ja kahjutuks hoidma Microchipi sellisest kasutamisest tulenevate kahjude, nõuete, hagide või kulude eest. Mikrokiibi intellektuaalomandi õiguste alusel ei edastata litsentse, ei kaudselt ega muul viisil, kui pole öeldud teisiti.
Kaubamärgid
- Mikrokiibi nimi ja logo, Microchipi logo, Adaptec, AVR, AVR logo, AVR Freaks, BesTime, BitCloud, CryptoMemory, CryptoRF, dsPIC, flexPWR, HELDO, IGLOO, JukeBlox, KeeLoq, Kleer, LANCheck, LinklusMD, maXTouchty, MediaLB, megaAVR, Microsemi, Microsemi logo, MOST, MOST logo, MPLAB, OptoLyzer, PIC, picoPower, PICSTART, PIC32 logo, PolarFire, Prochip Designer, QTouch, SAM-BA, SenGenuity, SpyNIC, SST, SST logo, SuperFlash, Sym , SyncServer, Tachyon, TimeSource, tinyAVR, UNI/O, Vectron ja XMEGA on ettevõtte Microchip Technology Incorporated registreeritud kaubamärgid USA-s ja teistes riikides.
- AgileSwitch, ClockWorks, The Embedded Control Solutions Company, EtherSynch, Flashtec, Hyper Speed Control, HyperLight Load, Libero, mootoripink, mTouch, Powermite 3, Precision Edge, ProASIC, ProASIC Plus, ProASIC Plus logo, Quiet-Wire, SmartWFusion, SyncWorld, , TimeCesium, TimeHub, TimePictra, TimeProvider ja ZL on ettevõtte Microchip Technology Incorporated registreeritud kaubamärgid USA-s
- Külgneva klahvi summutamine, AKS, digitaalajastu analoog, mis tahes kondensaator, AnyIn, AnyOut, laiendatud lülitus, BlueSky, BodyCom, Clockstudio, CodeGuard, krüptoautentimine, krüptoautomotive, krüptokaaslane, krüptokontroller, dünaamiline komplekt, APICDEM, ddds, ddds. , DAM, ECAN, Espresso T1S, EtherGREEN, EyeOpen, GridTime, IdealBridge, IGaT, In-Circuit Serial Programming, ICSP, INICnet, intelligentne paralleelsus, IntelliMOS, kiipidevaheline ühenduvus, JitterBlocker, nupp-ekraan, max, Cryinp maxView, membraan, Mindi, MiWi, MPASM, MPF, MPLAB sertifitseeritud logo, MPLIB, MPLINK, mSiC, MultiTRAK, NetDetach, kõiketeadv koodi genereerimine, PICDEM, PICDEM.net, PICkit, PICtail, Power MOS IV, Power MOS 7, PowerSmart, QICE, PureSilix, REBLOKER RTG4, SAM-ICE, Serial Quad I/O,
- lihtne kaart, SimpliPHY, SmartBuffer, SmartHLS, SMART-IS, storClad, SQI, SuperSwitcher, SuperSwitcher II, Switchtec, SynchroPHY, täielik vastupidavus, usaldusväärne aeg, TSHARC, Turing, USBCheck, VariSense, VectorBlox, VeriPHY, ViewLaius, WiperLock,
- XpressConnect ja ZENA on ettevõtte Microchip Technology Incorporated kaubamärgid USA-s ja teistes riikides.
- SQTP on ettevõtte Microchip Technology Incorporated teenusemärk USA-s
- Adapteci logo, Frequency on Demand, Silicon Storage Technology ja Symmcom on ettevõtte Microchip Technology Inc. registreeritud kaubamärgid teistes riikides.
- GestIC on ettevõtte Microchip Technology Inc. tütarettevõtte Microchip Technology Germany II GmbH & Co. KG registreeritud kaubamärk teistes riikides.
- Kõik muud siin mainitud kaubamärgid on nende vastavate ettevõtete omand.
- © 2024, Microchip Technology Incorporated ja selle tütarettevõtted. Kõik õigused kaitstud.
- ISBN: 9781668339879
Kvaliteedijuhtimissüsteem
- Microchipi kvaliteedijuhtimissüsteemide kohta teabe saamiseks külastage veebisaiti www.microchip.com/quality.
Ülemaailmne müük ja teenindus
AMEERIKA | AASIA/VAIKSE ookeani piirkond | AASIA/VAIKSE ookeani piirkond | EUROOPA |
Korporatiivne kontor
2355 West Chandler Blvd. Chandler, AZ 85224-6199 Tel: 480-792-7200 Faks: 480-792-7277 Tehniline tugi: www.microchip.com/support Web Aadress: www.microchip.com Atlanta Duluth, GA Tel: 678-957-9614 Faks: 678-957-1455 Austin, TX Tel: 512-257-3370 Boston Westborough, MA Tel: 774-760-0087 Faks: 774-760-0088 Chicago Itasca, IL Tel: 630-285-0071 Faks: 630-285-0075 Dallas Addison, TX Tel: 972-818-7423 Faks: 972-818-2924 Detroit Novi, MI Tel: 248-848-4000 Houston, TX Tel: 281-894-5983 Indianapolis Noblesville, IN Tel: 317-773-8323 Faks: 317-773-5453 Tel: 317-536-2380 Los Angeles Mission Viejo, CA Tel: 949-462-9523 Faks: 949-462-9608 Tel: 951-273-7800 Raleigh, NC Tel: 919-844-7510 Uus York, NY Tel: 631-435-6000 San Jose, CA Tel: 408-735-9110 Tel: 408-436-4270 Kanada – Toronto Tel: 905-695-1980 Faks: 905-695-2078 |
Austraalia – Sydney
Tel: 61-2-9868-6733 Hiina – Peking Tel: 86-10-8569-7000 Hiina – Chengdu Tel: 86-28-8665-5511 Hiina – Chongqing Tel: 86-23-8980-9588 Hiina – Dongguan Tel: 86-769-8702-9880 Hiina – Guangzhou Tel: 86-20-8755-8029 Hiina – Hangzhou Tel: 86-571-8792-8115 Hiina – Hong Kong SAR Tel: 852-2943-5100 Hiina – Nanjing Tel: 86-25-8473-2460 Hiina – Qingdao Tel: 86-532-8502-7355 Hiina – Shanghai Tel: 86-21-3326-8000 Hiina – Shenyang Tel: 86-24-2334-2829 Hiina – Shenzhen Tel: 86-755-8864-2200 Hiina – Suzhou Tel: 86-186-6233-1526 Hiina – Wuhan Tel: 86-27-5980-5300 Hiina – Xian Tel: 86-29-8833-7252 Hiina – Xiamen Tel: 86-592-2388138 Hiina – Zhuhai Tel: 86-756-3210040 |
India – Bangalore
Tel: 91-80-3090-4444 India – New Delhi Tel: 91-11-4160-8631 India – Pune Tel: 91-20-4121-0141 Jaapan – Osaka Tel: 81-6-6152-7160 Jaapan – Tokyo Tel: 81-3-6880-3770 Korea – Daegu Tel: 82-53-744-4301 Korea – Soul Tel: 82-2-554-7200 Malaisia - Kuala Lumpur Tel: 60-3-7651-7906 Malaisia – Penang Tel: 60-4-227-8870 Filipiinid – Manila Tel: 63-2-634-9065 Singapur Tel: 65-6334-8870 Taiwan – Hsin Chu Tel: 886-3-577-8366 Taiwan – Kaohsiung Tel: 886-7-213-7830 Taiwan – Taipei Tel: 886-2-2508-8600 Tai – Bangkok Tel: 66-2-694-1351 Vietnam – Ho Chi Minh Tel: 84-28-5448-2100 |
Austria – Wels
Tel: 43-7242-2244-39 Faks: 43-7242-2244-393 Taani – Kopenhaagen Tel: 45-4485-5910 Faks: 45-4485-2829 Soome – Espoo Tel: 358-9-4520-820 Prantsusmaa – Pariis Tel: 33-1-69-53-63-20 Fax: 33-1-69-30-90-79 Saksamaa – garching Tel: 49-8931-9700 Saksamaa – Haan Tel: 49-2129-3766400 Saksamaa – Heilbronn Tel: 49-7131-72400 Saksamaa – Karlsruhe Tel: 49-721-625370 Saksamaa – München Tel: 49-89-627-144-0 Fax: 49-89-627-144-44 Saksamaa – Rosenheim Tel: 49-8031-354-560 Iisrael – Ra'anana Tel: 972-9-744-7705 Itaalia – Milano Tel: 39-0331-742611 Faks: 39-0331-466781 Itaalia – Padova Tel: 39-049-7625286 Holland – Drunen Tel: 31-416-690399 Faks: 31-416-690340 Norra – Trondheim Tel: 47-72884388 Poola - Varssavi Tel: 48-22-3325737 Rumeenia – Bukarest Tel: 40-21-407-87-50 Hispaania – Madrid Tel: 34-91-708-08-90 Fax: 34-91-708-08-91 Rootsi – Göteborg Tel: 46-31-704-60-40 Rootsi – Stockholm Tel: 46-8-5090-4654 Ühendkuningriik – Wokingham Tel: 44-118-921-5800 Faks: 44-118-921-5820 |
Dokumendid / Ressursid
![]() |
MICROCHIP v2.3 Gen 2 seadmekontroller [pdfKasutusjuhend v2.3, v2.2, v2.3 Gen 2 seadmekontroller, v2.3, Gen 2 seadmekontroller, seadmekontroller, kontroller |