MICROCHIP v2.3 Gen 2 Device Controller
پیژندنه
دا CoreRxIODBitAlign عمومي ټریننګ IP د IO ګیرینګ بلاک کې د Rx لار کې د بټ الینمینټ لپاره د ډیټا یا پروتوکول څخه خپلواک کارول کیږي. CoreRxIODBitAlign تاسو ته اجازه درکوي د ساعت لارې په پرتله د ډیټا لار کې ځنډ تنظیم کړئ.
CoreRxIODBitAlign لنډیز
کور نسخه | دا سند په CoreRxIODBitAlign v2.3 کې پلي کیږي |
ملاتړ شوی وسیله | CoreRxIODBitAlign د لاندې کورنیو ملاتړ کوي: |
کورنۍ | • PolarFire® SoC |
• PolarFire | |
یادونه: د نورو معلوماتو لپاره، لیدنه وکړئ د محصول پاڼه | |
د ملاتړ شوي وسیلې جریان | Libero® SoC v12.0 یا وروسته خپرونو ته اړتیا لري |
ملاتړ شوي انٹرفیسونه | — |
جواز ورکول | CoreRxIODBitAlign جواز ته اړتیا نلري |
د نصبولو لارښوونې | CoreRxIODBitAlign باید په اوتومات ډول د Libero SoC سافټویر IP کتلاګ ته نصب شي ، په Libero SoC سافټویر کې د IP کتلاګ تازه فعالیت له لارې ، یا دا په لاسي ډول له کتلاګ څخه ډاونلوډ شوی. یوځل چې IP کور د Libero SoC سافټویر IP کتلاګ کې نصب شي ، دا د لیبرو پروژې کې د شاملولو لپاره په سمارټ ډیزاین کې ترتیب شوی ، رامینځته شوی او انسټینیټ شوی. |
د وسایلو کارول او
فعالیت |
د CoreRxIODBitAlign لپاره د کارونې او فعالیت معلوماتو لنډیز په 8 کې لیست شوی. د وسیلې کارول او پی ایrشکل |
CoreRxIODBitAlign د ننوتلو معلوماتو بدلول
دا برخه یو جامع او بشپړ چمتو کويview د نوي شامل شوي ځانګړتیاو څخه، د وروستي خوشې کیدو سره پیل کیږي. د حل شویو ستونزو په اړه د نورو معلوماتو لپاره، د 7 حل شوي مسلو برخه وګورئ.
CoreRxIODBitAlign v2.3 | څه شی دی نوی • د MIPI پر بنسټ د روزنې میکانیزم لپاره تازه شوی |
CoreRxIODBitAlign v2.2 | څه نوي دي • د چپ او ښي سترګو نل په پورتنۍ ماډل کې معلومات ځنډوي |
ځانګړتیاوې
CoreRxIODBitAlign لاندې ځانګړتیاوې لري:
- د مختلفو سترګو پراخوالی 1-7 سره د بټ سمون ملاتړ کوي
- د مختلف فیبرک ډبل ډیټا نرخ (DDR) حالتونو ملاتړ کوي 2/4/3p5/5
- د Skip او Restart/Hold میکانیزم ملاتړ کوي
- د ګرځنده صنعت پروسیسر انٹرفیس (MIPI) روزنې ملاتړ کوي د LP سیګنلینګ چوکاټ له لارې پیل
- د بټ سمون لپاره د 256 نل ځنډونو ملاتړ کوي
فعالیت توضیحات
CoreRxIODBit د Rx IOD انٹرفیس سره سمون
لاندې ارقام د CoreRxIODBitAlign د لوړې کچې بلاک ډیاګرام ښیې.
- تفصیل د CoreRxIODBitAlign ته اشاره کوي چې د PolarFire® او PolarFire SoC وسیلو ملاتړ کوي.
- CoreRxIODBitAlign روزنه ترسره کوي او د IO ډیجیټل (IOD) وسیلو او IO ګیرینګ (IOG) د مداخلې مسؤلیت هم په غاړه لري ترڅو د ډیټا په سمه توګه نیولو لپاره د ځنډونو تنظیم کولو سره د متحرک سرچینې په توګه ملاتړ وکړي.
- د روزنې بشپړ میکانیزم جریان په 5. د وخت ډیاګرام برخه کې تشریح شوی.
- CoreRxIODBitAlign په متحرک ډول د ساعت لارې پورې اړوند د ډیټا لارې څخه د ځنډ اضافه کولو یا لرې کولو ملاتړ کوي. دلته RX_DDRX_DYN انٹرفیس CoreRxIODBitAlign ته کنټرولونه چمتو کوي ترڅو د ساعت څخه ډیټا مارجن ټریننګ ترسره کړي په پورته لوري کې د نل ځنډونو اضافه کولو سره. CoreRxIODBitAlign، په بدل کې د وروسته بیا لپارهview (د هر نل ځنډ زیاتوالي)، د RX_DDRX_DYN انٹرفیس څخه د فیډبیک حالت بیرغونه ذخیره کوي.
- CoreRxIODBitAlign د هر نل د زیاتوالي لپاره روزنې ته دوام ورکوي تر هغه چې RX_DDRX_DYN انٹرفیس د حد څخه بهر حالت ته ورسیږي.
- په نهایت کې ، CoreRxIODBitAlign د بشپړ فیډبیک حالت بیرغونه پاکوي. دا مرحله د ډیټا بیټ سیده اصلاح کوي او محاسبه کوي ترڅو د ساعت له څنډو څخه 90 درجې مرکزي وي.
- د وروستي حساب شوي نل ځنډونه په RX_DDRX_DYN انٹرفیس کې بار شوي ترڅو د بټ الینمینټ ټریننګ بشپړ کړي.
- د دې CoreRxIODBitAlign لخوا ملاتړ شوي ځانګړتیاوې په لاندې ډول په تفصیل سره لیست شوي.
د متحرک بیا روزنې میکانیزم
- CoreRxIODBitAlign په دوامداره توګه د فیډبیک حالت بیرغونه څاري (IOD_EARLY/IOD_LATE) او ګوري چې ایا بیرغونه بدلیږي.
- IP لومړی د مخکینۍ محاسبې نلونه د +/- 4 نلونو په واسطه په پورته یا ښکته لوري کې تنظیموي. حتی بیا، که بیرغونه بدل شي، IP بیا روزنه بیا پیلوي.
د ساتلو میکانیزم (یوه پوښتنه وکړئ)
- دا خصوصیت کارول کیږي کله چې روزنې ته اړتیا وي په هولډ حالت کې. BIT_ALGN_HOLD د فعالې لوړې کچې پراساس آخذه ده او باید د روزنې د دوام لپاره د ساتلو او له مینځه وړلو ټینګار وشي.
- د HOLD_TRNG پیرامیټر باید په ترتیب کونکي کې 1 ته وټاکل شي ترڅو دا فیچر فعال کړي. دا پیرامیټر د ډیفالټ لخوا 0 ته ټاکل شوی.
د بیا پیل میکانیزم (یوه پوښتنه وکړئ)
- دا ځانګړتیا د روزنې بیا پیلولو لپاره کارول کیږي. د روزنې بیا پیلولو لپاره، د BIT_ALGN_RSTRT ان پټ باید د یو ساعت نبض سیریل کلاک (SCLK) لپاره تاکید شي.
- دا د IP نرم ری سیٹ پیل کوي، کوم چې BIT_ALGN_DONE په 0 او BIT_ALGN_START په 1 کې بیا تنظیموي.
میکانیزم پریږدئ (یوه پوښتنه وکړئ)
- دا خصوصیت کارول کیږي کله چې روزنې ته اړتیا نه وي، او بشپړ روزنه له پامه غورځول کیدی شي. BIT_ALGN_SKIP د فعالې لوړې کچې پراساس آخذه ده او باید د بشپړ روزنې پریښودو لپاره تاکید وشي.
- د SKIP_TRNG پیرامیټر باید په ترتیب کونکي کې 1 ته وټاکل شي ترڅو دا فیچر فعال کړي. دا پیرامیټر د ډیفالټ لخوا 0 ته ټاکل شوی.
د MIPI پر بنسټ د روزنې میکانیزم (یوه پوښتنه وکړئ)
- د MIPI_TRNG پیرامیټر باید په ترتیب کونکي کې 1 ته وټاکل شي ترڅو دا فیچر فعال کړي. که ټاکل شوی وي، نو د LP_IN ان پټ پورټ په CoreRxIODBitAlign کې اضافه کیږي.
- IP د LP_IN ان پټ پورټ ښکته څنډه کشف کوي ، کوم چې د روزنې پیل کولو لپاره د چوکاټ معتبر پیل په ګوته کوي.
CoreRxIODBitAlign پیرامیټونه او د انٹرفیس سیګنالونه
د GUI پیرامیټونو ترتیب کول (یوه پوښتنه وکړئ)
د دې اصلي خوشې کولو لپاره د ترتیب کولو پیرامیټونه شتون نلري.
بندرونه (یوه پوښتنه وکړئ)
لاندې جدول د CoreRxIODBitAlign په ډیزاین کې کارول شوي داخل او محصول سیګنالونه لیست کوي.
جدول 3-1. د ننوتو او محصول سیګنالونه
سیګنال | هدایت | د پورټ عرض (بټ) | تفصیل |
ساعتونه او بیا تنظیم کړئ | |||
سلک | داخلول | 1 | د ټوکر ساعت |
PLL_LOCK | داخلول | 1 | PLL لاک |
RESET | داخلول | 1 | فعال - ټیټ اسینکرونوس ری سیٹ |
د معلوماتو بس او کنټرول | |||
IOD_EARLY | داخلول | 1 | د معلوماتو د سترګو د پیل بیرغ څارنه |
IOD_LATE | داخلول | 1 | د ډیټا سترګو څارنه ناوخته بیرغ |
IOD_ OOR | داخلول | 1 | د ډیټا سترګو نظارت د ځنډ کرښې لپاره د حد څخه بهر بیرغ |
BIT_ALGN_EYE_IN | داخلول | 3 | کارونکي د معلوماتو د سترګو څارونکي عرض ټاکي |
BIT_ALGN_RSTRT | داخلول | 1 | د بټ الین ټریننګ بیا پیل کول (د نبض پر بنسټ ادعا) 1- روزنه بیا پیل کړئ 0- د بیا پیل کولو روزنه نشته |
BIT_ALGN_CLR_FLGS | محصول | 1 | لومړني یا ناوخته بیرغونه پاک کړئ |
BIT_ALGN_LOAD | محصول | 1 | د ډیفالټ بار کول |
BIT_ALGN_DIR | محصول | 1 | د کرښې پورته یا ښکته لوري ته ځنډول 1- پورته (زیاتوالی 1 نل) 0- ښکته (کمول 1 نل) |
BIT_ALGN_MOVE | محصول | 1 | د حرکت نبض کې ځنډ زیات کړئ |
BIT_ALIGN_SKIP | داخلول | 1 | د بټ الین ټریننګ سکیپ (د کچې پر بنسټ ادعا)
1- روزنه پریږدئ او یوازې د اعتبار وړ وي کله چې د SKIP_TRNG پیرامیټر 1 ته ټاکل شوی وي 0- روزنه باید په نورمال ډول پرمخ ولاړه شي |
BIT_ALIGN_HOLD | داخلول | 1 | د بټ الائن ټریننګ هولډ (د کچې پر بنسټ ادعا)
1- روزنه وساتئ او یوازې هغه وخت اعتبار ولرئ کله چې د HOLD_TRNG پیرامیټر 1 ته ټاکل شوی وي 0- روزنه باید په نورمال ډول پرمخ ولاړه شي |
BIT_ALIGN_ERR | محصول | 1 | د بټ الائن ټریننګ تېروتنه (د کچې پر بنسټ ادعا) 1- تېروتنه 0- کومه تېروتنه نشته |
BIT_ALGN_START | محصول | 1 | د بټ الائن ټریننګ پیل (د کچې پر بنسټ ادعا) 1- پیل شوی 0- نه پیل شوی |
BIT_ALGN_DONE | محصول | 1 | د بټ الائن ټریننګ ترسره شو (د کچې پر بنسټ ادعا) 1- بشپړ شوی 0- بشپړ شوی نه دی |
سیګنال | هدایت | د پورټ عرض (بټ) | تفصیل |
LP_IN | داخلول | 1 | د MIPI پر بنسټ د چوکاټ روزنه (د کچې پر بنسټ ادعا)
1- فعال - ټیټ سیګنال باید د چوکاټ پیل په ګوته کولو لپاره ټیټ ټینګار وکړي او یوازې د چوکاټ په پای کې باید له مینځه ویسي. 0- روزنه باید په نورمال ډول پرمخ ولاړه شي او دا سیګنال باید په داخلي توګه ټیټ وي. |
DEM_BIT_ALGN_TAPDLY | محصول | 8 | د TAP ځنډ حساب شوی او د اعتبار وړ دی کله چې BIT_ALGN_DONE د IP لخوا لوړ ټاکل شوی وي. |
RX_BIT_ALIGN_LEFT_WIN | محصول | 8 | د کیڼ ډیټا سترګو نظارت ارزښت
یادونه: ارزښتونه یوازې هغه وخت د اعتبار وړ دي کله چې BIT_ALGN_DONE محصول 1 ته ټاکل شوی وي او محصول BIT_ALGN_START 0 ته ټاکل شوی وي. که چیرې پیرامیټر SKIP_TRNG ټاکل شوی وي نو دا 0 بیرته راګرځي. |
RX_BIT_ALIGN_RGHT_WIN | محصول | 8 | د ښي ډاټا د سترګو څارونکي ارزښت
یادونه: ارزښتونه یوازې هغه وخت د اعتبار وړ دي کله چې BIT_ALGN_DONE محصول 1 ته ټاکل شوی وي او محصول BIT_ALGN_START 0 ته ټاکل شوی وي. که چیرې پیرامیټر SKIP_TRNG ټاکل شوی وي نو دا 0 بیرته راګرځي. |
په لیبرو ډیزاین سویټ کې د CoreRxIODBitAlign پلي کول
سمارټ ډیزاین (یوه پوښتنه وکړئ)
- CoreRxIODBitAlign د سمارټ ډیزاین IP پلي کولو ډیزاین چاپیریال کې دمخه نصب شوی. لاندې انځور یو پخوانی ښیيampد فوري CoreRxIODBitAlign.
- کور په سمارټ ډیزاین کې د ترتیب کړکۍ په کارولو سره ترتیب شوی، لکه څنګه چې په 4-2 شکل کې ښودل شوي.
- د سمارټ ډیزاین کارولو په اړه د نورو معلوماتو لپاره د کورز انسټاګرام او تولید لپاره، وګورئ د سمارټ ډیزاین کارونکي لارښود.
په سمارټ ډیزاین کې د CoreRxIODBitAlign تنظیم کول (یوه پوښتنه وکړئ)
- کور د سمارټ ډیزاین دننه د GUI ترتیبولو په کارولو سره تنظیم شوی لکه څنګه چې په لاندې شکل کې ښودل شوی.
سمولیشن جریان (یوه پوښتنه وکړئ)
- د CoreRxIODBitAlign لپاره د کارونکي ټیسټ بینچ په ټولو ریلیزونو کې شامل دی.
- د سمولو چلولو لپاره، لاندې مرحلې ترسره کړئ: په سمارټ ډیزاین کې د کاروونکي ټیسټ بینچ جریان غوره کړئ، او بیا د پیدا کولو پین کې خوندي او تولید کلیک وکړئ.
- د کارن ټیسټ بینچ د اصلي ټیسټ بینچ تشکیلاتو GUI له لارې غوره شوی. کله چې سمارټ ډیزاین د Libero® SoC پروژه رامینځته کوي ، دا د کارونکي ټیسټ بینچ نصبوي files.
- د کارن ټیسټ بینچ چلولو لپاره، د ډیزاین روټ د CoreRxIODBitAlign انسټیټیوټ ته د Libero SoC ډیزاین درجه بندي پین کې تنظیم کړئ، او بیا د Libero SoC ډیزاین فلو کړکۍ کې سمول کلیک وکړئ.
- دا موډلسیم ® غوښتنه کوي او په اتوماتيک ډول سمول چلوي.
- لاندې ارقام یو پخوانی ښیېampد سمولیشن فرعي سیسټم le. دا د سمولیشن لپاره د CoreRxIODBitAlign سره په لوپ بیک حالت کې د IOG_IOD برخې DDRX4 او DDTX4 کاروي.
- دلته، د PRBS تولید شوي ډاټا د DDTX4 لخوا په ترتیب سره DDRX4 ته لیږدول کیږي او په پای کې، د PRBS چیکر د روزنې بشپړیدو وروسته د معلوماتو بشپړتیا چک کولو لپاره کارول کیږي.
په لیبرو SoC کې ترکیب (یوه پوښتنه وکړئ)
- د تشکیلاتو GUI کې غوره شوي ترتیب سره ترکیب چلولو لپاره ، د ډیزاین ریښه په مناسب ډول تنظیم کړئ. د تطبیق ډیزاین لاندې، د ډیزاین فلو ټب کې، په ترکیب کې ښي کلیک وکړئ او په چلول کلیک وکړئ.
په لیبرو SoC کې ځای او لاره (یوه پوښتنه وکړئ)
- وروسته له دې چې ډیزاین ریښه په مناسب ډول تنظیم کړئ او ترکیب پرمخ وړئ. د ډیزاین فلو ټب کې د پلي کولو ډیزاین لاندې ، په ځای او لار کې ښیې کلیک وکړئ ، او په چلول کلیک وکړئ.
د سیسټم ادغام (یوه پوښتنه وکړئ)
- دا برخه د CoreRxIODBitAlign ادغام اسانه کولو ته اشاره کوي.
- کارول شوی Rx/Tx IOG د ډیری داخل او محصول حالتونو ملاتړ کوي. دا ډاټا او د ساعت نرخونه ممکن ورو او په ځینو حالتونو کې ګړندي وي ، د وروستي سیلیکون ځانګړتیا پراساس.
- لاندې جدول د معلوماتو او ساعت نرخ لیست کوي.
جدول 4-1. د معلوماتو او ساعت نرخ
د IOG حالت | هدایت | د ګیر تناسب | د اعظمي IO ډیټا نرخ تمه کیږي | IO ساعت نرخ | کور ساعت نرخ | د معلوماتو ډول |
DDRX4 | داخلول | 8:1 | 1600 Mbps | 800 MHz | 200 MHz | DDR |
لاندې ارقام یو پخوانی ښیېampد CoreRXIODBitAlign فرعي سیسټم ادغام le.
- مخکینی فرعي سیسټم د سمولو لپاره د CoreRxIODBitAlign سره په لوپ بیک حالت کې د IOG_IOD برخې DDRX4 او DDTX4 کاروي. دلته، د PRBS تولید شوي ډاټا د IOG_IOD_DDRTX4_0 لخوا لیږدول کیږي، په ترتیب سره IOG_IOD_DDRX4_PF_0 ته.
- CoreRxIODBitAlign د IOG_IOD_DDRX1_PF_0 برخې سره ټریننګ کوي (BIT_ALIGN_START په 4 کې ټاکل شوی، BIT_ALIGN_DONE 0 ته ټاکل شوی)، او په پای کې، یوځل چې روزنه ترسره شي (BIT_ALIGN_START 0 ته ټاکل شوی، BIT_ALIGN_DONE په 1 کې د معلوماتو چک کولو لپاره د ټیګ PR لپاره ټاکل کیږي.
ټیسټ بنچ (یوه پوښتنه وکړئ)
- یو متحد ټیسټ بینچ د CoreRxIODBitAlign تصدیق او ازموینې لپاره کارول کیږي چې د کارن ټیسټ بینچ په نوم یادیږي.
د کارن ټیسټ بینچ (یوه پوښتنه وکړئ)
- د کارونکي ټیسټ بینچ د CoreRxIODBitAlign ریلیزونو سره شامل دی کوم چې د CoreRxIODBitAlign ځینې ځانګړتیاوې تاییدوي. لاندې ارقام د CoreRxIODBitAlign کارونکي ټیسټ بینچ ښیې.
- لکه څنګه چې په مخکینۍ شکل کې ښودل شوي، د کاروونکي ټیسټ بینچ د مایکروچپ DirectCore CoreRxIODBitAlign DUT، PRBS_GEN، PRBS_CHK، CCC، IOG_IOD_TX، او IOG_IOD_RX څخه جوړ دی ترڅو په لوپ بیک حالت کې تصدیق کړي.
- د ساعت کنډیشن سرکټ (CCC) د CORE_CLK او IO_CLK چلوي کله چې ساعت مستحکم وي.
- PRBS_GEN موازي ډاټا IOG_IOD_TX ته رسوي، او بیا IOG_ID_RX په موازي ډول سیریل ډاټا ترلاسه کوي.
- CoreRxIODBitAlign DUT د IOD_CTRL سیګنالونو سره روزنه ترسره کوي. یوځل چې روزنه بشپړه شي، د PRBS_CHK بلاک فعال شوی ترڅو د معلوماتو بشپړتیا لپاره د IOG_IOD_RX بلاک څخه ډاټا وګوري.
مهم: د کارونکي ټیسټ بینچ یوازې د ثابت ترتیب ملاتړ کوي.
د وخت ډیاګرامونه
- دا برخه د CoreRxIODBitAlign د وخت ډیاګرام تشریح کوي.
CoreRxIODBitAlign د روزنې مهال ویش ډیاګرام (یوه پوښتنه وکړئ)
- لاندې وخت ډیاګرام یو پخوانی دیampد لاندې پیرامیټونو سره د روزنې ترتیب.
- CoreRxIODBitAlign د فیبرک کلاک یا SCLK پر بنسټ کار کوي، یا OUT2_FABCLK_* د CCC یا PLL برخې څخه، او د PF_IOD_GENERIC_RX IOD برخې کارول شوي کار د OUT*_HS_IO_CLK_* یا بانک ساعت یا BCLK پر بنسټ د بټ ترتیب لپاره کار کوي. دلته، د PF_IOD_GENERIC_RX IOD برخه د بټ سمون لپاره سیریل ډاټا ترلاسه کوي. د مثال لپارهample، که د DDRx1000 فیبرک موډ کې د اړین ډیټا کچه 4 Mbps وي، نو OUT2_FABCLK_0 یا SCLK باید د PLL یا CCC برخې څخه 125 MHz او OUT0_HS_IO_CLK_0 یا BCLK ته PF_IOD_GENERIC_RX MHz500 وي.
- CoreRxIODBitAlign یوځل روزنه پیل کوي کله چې PLL_LOCK باثباته وي او لوړ پرمخ وړي. بیا د BIT_ALGN_START لوړ او BIT_ALGN_DONE ټیټ چلولو سره د روزنې پیل او بیا د PF_IOD_GENERIC_RX برخې کې د ډیفالټ ترتیباتو بارولو لپاره BIT_ALGN_LOAD محصول چلوي. BIT_ALGN_CLR_FLGS د IOD_EARLY، IOD_LATE، او BIT_ALGN_OOR بیرغونو پاکولو لپاره کارول کیږي.
- CoreRxIODBitAlign د BIT_ALGN_MOVE سره پرمخ ځي د BIT_ALGN_CLR_FLGS د هر TAP لپاره او د IOD_EARLY او IOD_LATE بیرغونه ثبتوي. یوځل چې BIT_ALGN_OOR د PF_IOD_GENERIC_RX برخې لخوا لوړ تنظیم شي، CoreRxIODBitAlign ثبت شوي ابتدايي او ناوخته بیرغونه پاکوي او د ساعت او ډیټا بټ ترتیب لپاره د اړین TAP ځنډونو محاسبه کولو لپاره غوره لومړني او ناوخته بیرغونه ومومي.
- CoreRxIODBitAlign محاسبه شوي TAP ځنډونه باروي او د روزنې بشپړیدل په ګوته کولو لپاره BIT_ALGN_START ټیټ او BIT_ALGN_DONE لوړ چلوي.
- CoreRxIODBitAlign په متحرک ډول بیا روزنې ته دوام ورکوي که چیرې دا د PF_IOD_GENERIC_RX برخې څخه د IOD_EARLY یا IOD_LATE فیډبیک ادعا کشف کړي. دلته، BIT_ALGN_DONE بیا تنظیم شوی او ټیټ چلول شوی او BIT_ALGN_START د CoreRxIODBitAlign لخوا بیا لوړ شوی ترڅو د روزنې بیا پیل په ګوته کړي. د وخت پای کاونټر کله چې د وخت پای حالت ته ورسیږي، د روزنې په پای کې د BIT_ALGN_ERR ادعا کوي.
- CoreRxIODBitAlign د پای کارونکي لپاره د بیا پیل کولو میکانیزم هم چمتو کوي ترڅو روزنه بیا پیل کړي کله چې اړتیا وي. د BIT_ALGN_RSTRT ان پټ فعال دی - لوړ نبض باید لوړ وګرځول شي، د مثال لپارهample، اته ساعتونه.
- دلته BIT_ALGN_DONE بیا تنظیم شوی او ټیټ چلول شوی، او BIT_ALGN_START بیا د CoreRxIODBitAlign لخوا لوړ شوی، ترڅو د روزنې نوي پیل په ګوته کړي.
- CoreRxIODBitAlign په مینځ کې د روزنې ساتلو لپاره د ساتلو میکانیزم هم چمتو کوي. دلته د HOLD_TRNG پیرامیټر باید 1 ته وټاکل شي، او بیا CoreRxIODBitAlign د BIT_ALGN_HOLD ان پټ کاروي او باید د فعالې لوړې کچې تکیه وکړي تر هغه چې د روزنې ساتلو لپاره CoreRxIODBitAlign ته اړتیا وي او بیا روزنې ته دوام ورکړي کله چې ان پټ BIT_ALGN_HOLD ټیټ شي.
اضافي حوالې
- دا برخه د اضافي معلوماتو لیست وړاندې کوي.
- د سافټویر، وسایلو او هارډویر په اړه د تازه معلوماتو او اضافي معلوماتو لپاره، د فکري ملکیت پاڼې ته مراجعه وکړئ مایکروچپ FPGA د فکري ملکیت کورونه.
پیژندل شوي مسلې او د حل لارې (یوه پوښتنه وکړئ)
- په CoreRxIODBitAlign v2.3 کې هیڅ پیژندل شوي محدودیتونه یا د حل لارې شتون نلري.
بند شوي ځانګړتیاوې او وسایل (یوه پوښتنه وکړئ)
- په CoreRxIODBitAlign v2.3 کې هیڅ بند شوي ځانګړتیاوې او وسایل شتون نلري.
حل شوي مسایل
- لاندې جدول د مختلفو CoreRxIODbitAlign ریلیزونو لپاره ټولې حل شوي مسلې لیست کوي.
جدول 7-1. حل شوي مسایل
خوشې کول | تفصیل |
2.3 | پدې v2.3 ریلیز کې هیڅ حل شوي مسلې شتون نلري |
2.2 | پدې v2.2 ریلیز کې هیڅ حل شوي مسلې شتون نلري |
1.0 | ابتدايي خوشې کول |
د وسیلې کارول او فعالیت
CoreRxIODBitAlign میکرو په لاندې جدول کې لیست شوي کورنیو کې پلي کیږي.
جدول 8-1. د وسیلې کارول او فعالیت
وسیله جزیات | FPGA سرچینې | فعالیت (MHz) | |||
کورنۍ | وسیله | DFF | LUTs | منطق عناصر | سلک |
PolarFire® | MPF300TS | 788 | 1004 | 1432 | 261 |
PolarFire SoC | MPF250TS | 788 | 1004 | 1416 | 240 |
مهم: د په مخکني جدول کې ډاټا د Libero® SoC v2023.2 په کارولو سره ترلاسه کیږي.
- په مخکني جدول کې ډاټا د عادي ترکیب او ترتیب ترتیبونو په کارولو سره ترلاسه کیږي.
- لاندې د لوړې کچې ترتیب GUI پیرامیټونه د دوی له اصلي ارزښتونو څخه بدل شوي.
- لاندې اصلي ارزښتونه دي:
- SKIP_TRNG = 1
- HOLD_TRNG = 1
- MIPI_TRNG = 1
- DEM_TAP_WAIT_CNT_WIDTH = 3
- لاندې د ساعت محدودیتونه دي چې د فعالیت شمیرو ترلاسه کولو لپاره کارول کیږي:
- SCLK = 200 میګاهرتز
- د سرعت درجه = -1
- له لارې پته په لاندې ډول محاسبه کیږي: (د بټ پلنوالی / د سایکلونو شمیر) × د ساعت نرخ (کارکردګي).
د بیاکتنې تاریخ
د بیاکتنې تاریخ هغه بدلونونه بیانوي چې په سند کې پلي شوي. بدلونونه د بیاکتنې لخوا لیست شوي، د خورا اوسني خپرونې سره پیل کیږي.
جدول 9-1. د بیاکتنې تاریخ
بیاکتنه | نیټه | تفصیل |
B | ۹/۹۷ | لاندې د سند B بیاکتنې کې د بدلونونو لیست دی:
• د CoreRxIODBitAlign v2.3 لپاره تازه شوی • د پیژندنې برخه کې د بدلون لاګ معلومات اضافه کړل • تازه شوی 8. د وسیلې کارولو او فعالیت برخه • اضافه شوي 7. د حل شوي مسلو برخه |
A | ۹/۹۷ | لاندې د سند A بیاکتنې کې د بدلونونو لیست دی:
• سند د مایکروچپ ټیمپلیټ ته لیږدول شوی • د سند شمیره له 50200861 څخه DS50003255 ته بدله شوې |
3 | — | لاندې د سند د بیاکتنې 3 کې د بدلونونو لیست دی:
• د CoreRxIODBitAlign v2.2 لپاره تازه شوی. • په پورتنۍ برخه کې د کیڼ او ښي ډیټا سترګو سیګنالونو لپاره د کارونکي لارښود تازه کړی. د نورو معلوماتو لپاره، شکل 2-1 او 3.2 ته مراجعه وکړئ. بندرونه. |
2 | — | لاندې د سند د بیاکتنې 2 کې د بدلونونو لیست دی:
• د CoreRxIODBitAlign v2.1 لپاره تازه شوی. • تازه شوی: 2. فعالیت توضیحات او 5. د وخت ډیاګرامونه. |
1 | — | بیاکتنه 1.0 د دې سند لومړۍ خپرونه وه. د CoreRxIODBitAlign v2.0 لپاره جوړ شوی. |
د مایکروچپ FPGA ملاتړ
- د مایکروچپ FPGA محصولاتو ګروپ خپل محصولات د مختلف ملاتړ خدماتو سره ملاتړ کوي ، پشمول د پیرودونکي خدمت ، د پیرودونکي تخنیکي ملاتړ مرکز ، a webسایټ، او په ټوله نړۍ کې د پلور دفترونه.
- پیرودونکو ته وړاندیز کیږي چې د ملاتړ سره تماس نیولو دمخه د مایکروچپ آنلاین سرچینو څخه لیدنه وکړي ځکه چې دا خورا احتمال لري چې د دوی پوښتنې لا دمخه ځواب شوي وي.
- له لارې د تخنیکي ملاتړ مرکز سره اړیکه ونیسئ webپه سایټ کې www.microchip.com/support. یادونه وکړئ
- د FPGA وسیلې برخې شمیره، د مناسب قضیې کټګورۍ غوره کړئ، او ډیزاین اپلوډ کړئ fileد تخنیکي مالتړ قضیه رامینځته کولو پرمهال.
- د غیر تخنیکي محصول مالتړ لپاره د پیرودونکي خدماتو سره اړیکه ونیسئ، لکه د محصول قیمت، د محصول لوړول، تازه معلومات، د امر حالت، او واک ورکول.
- د شمالي امریکا څخه، 8002621060 ته زنګ ووهئ
- د نورې نړۍ څخه، 6503184460 ته زنګ ووهئ
- فکس، د نړۍ له هر ځای څخه، 6503188044
د مایکروچپ معلومات
مایکروچپ Webسایټ
- مایکروچپ زموږ له لارې آنلاین ملاتړ چمتو کوي webپه سایټ کې www.microchip.com/. دا webسایټ د جوړولو لپاره کارول کیږي files او معلومات په اسانۍ سره پیرودونکو ته شتون لري. ځینې موټر شتون لري پدې کې شامل دي:
- د محصول ملاتړ - ډیټاشیټ او خطا، د غوښتنلیک یادښتونه او sampد پروګرامونو، ډیزاین سرچینې، د کاروونکي لارښود او د هارډویر مالتړ اسناد، وروستي سافټویر ریلیزونه او آرشیف شوي سافټویر
- عمومي تخنیکي ملاتړ - ډیری پوښتل شوي پوښتنې (FAQs)، د تخنیکي ملاتړ غوښتنې، د آنلاین بحث ګروپونه، د مایکروچپ ډیزاین شریک پروګرام غړو لیست
- د مایکروچپ سوداګرۍ - د محصول انتخاب کونکي او ترتیب کولو لارښودونه ، د مایکروچپ وروستي مطبوعاتي اعالمیې ، د سیمینارونو او پیښو لیست ، د مایکروچپ پلور دفترونو لیست ، توزیع کونکي او د فابریکې نمایندګان
د محصول بدلون خبرتیا خدمت
- د مایکروچپ د محصول بدلون خبرتیا خدمت د پیرودونکو سره د مایکروچپ محصولاتو اوسني ساتلو کې مرسته کوي.
- پیرودونکي به د بریښنالیک خبرتیاوې ترلاسه کړي کله چې د ځانګړي محصول کورنۍ یا د ګټو پراختیا وسیلې پورې اړوند بدلونونه ، تازه معلومات ، بیاکتنې ، یا خطا شتون ولري.
- د راجستر کولو لپاره، لاړ شئ www.microchip.com/pcn او د راجستریشن لارښوونې تعقیب کړئ.
د پیرودونکي ملاتړ
- د مایکروچپ محصولاتو کارونکي کولی شي د څو چینلونو له لارې مرستې ترلاسه کړي:
- توزیع کونکی یا استازی
- د محلي پلور دفتر
- سرایت شوي حل انجینر (ESE)
- تخنیکي ملاتړ
- پیرودونکي باید د ملاتړ لپاره د دوی توزیع کونکي ، نماینده یا ESE سره اړیکه ونیسي. د پلور محلي دفترونه هم د پیرودونکو سره د مرستې لپاره شتون لري. په دې سند کې د پلور دفترونو او ځایونو لیست شامل دی.
- تخنیکي ملاتړ له لارې شتون لري webپه سایټ کې: www.microchip.com/support
د مایکروچپ وسیلو کوډ محافظت ځانګړتیا
- نوټ په مایکروچپ محصولاتو کې د کوډ محافظت ځانګړتیا لاندې توضیحات.
- د مایکروچپ محصولات د دوی ځانګړي مایکروچپ ډیټا شیټ کې موجود مشخصات پوره کوي.
- مایکروچپ باور لري چې د محصولاتو کورنۍ خوندي ده کله چې په مطلوب ډول کارول کیږي، په عملیاتي ځانګړتیاو کې، او په نورمال شرایطو کې.
- مایکروچپ ارزښتونه لري او په کلکه د خپل فکري ملکیت حقونه ساتي. د مایکروچپ محصولاتو د کوډ محافظت ځانګړتیاو څخه د سرغړونې هڅې په کلکه منع دي او ممکن د ډیجیټل ملیونیم کاپي حق قانون څخه سرغړونه وکړي.
- نه مایکروچپ او نه کوم بل سیمیکمډکټر جوړونکی کولی شي د دې کوډ امنیت تضمین کړي. د کوډ محافظت پدې معنی ندي چې موږ تضمین کوو چې محصول "نه ماتیدونکی" دی.
- د کوډ محافظت په دوامداره توګه وده کوي. مایکروچپ ژمن دی چې زموږ د محصولاتو د کوډ محافظت ځانګړتیاوې په دوامداره توګه ښه کړي.
قانوني خبرتیا
- دا خپرونه او معلومات دلته یوازې د مایکروچپ محصولاتو سره کارول کیدی شي ، پشمول ستاسو د غوښتنلیک سره د مایکروچپ محصولاتو ډیزاین ، ازموینې او یوځای کول. د دې معلوماتو کارول په بل ډول د دې شرایطو څخه سرغړونه ده. د وسیلې غوښتنلیکونو په اړه معلومات یوازې ستاسو د اسانتیا لپاره چمتو شوي او ممکن د تازه معلوماتو لخوا ځای په ځای شي. دا ستاسو مسؤلیت دی چې ډاډ ترلاسه کړئ چې ستاسو غوښتنلیک ستاسو مشخصات پوره کوي. د اضافي ملاتړ لپاره د خپل ځایي مایکروچپ پلور دفتر سره اړیکه ونیسئ یا اضافي ملاتړ ترلاسه کړئ www.microchip.com/en-us/support/design-help/client-support-services.
- دا معلومات د مایکروچپ لخوا چمتو شوي "لکه څنګه چې دي". مایکروچپ هیڅ ډول استازیتوب یا تضمین نه کوي که څرګند یا ضمیمه وي، لیکل شوي یا شفاهي، قانوني یا بل ډول، د معلوماتو پورې اړه لري په شمول مګر محدود نه وي غیر سرغړونې، د سوداګرۍ وړتیا، او د یو ځانګړي هدف لپاره فټنس، یا د دې حالت، کیفیت، یا فعالیت پورې اړوند تضمینونه.
- په هیڅ صورت کې به مایکروچیپ د هر ډول غیر مستقیم، ځانګړي، مجازاتو، تصادفي، یا په پایله کې د زیان، زیان، لګښت، یا د هر ډول لګښت لپاره مسؤل نه وي چې هر ډول د متحده ایالاتو د ایویورینوټس، ایویورینوټس سره تړاو لري. HIP د دې په اړه مشوره شوې ده احتمال یا زیانونه د وړاندوینې وړ دي. د قانون لخوا په بشپړ ډول اجازه ورکړل شوې، د مایکروچیپ ټول مسؤلیت په هر ډول د معلوماتو پورې اړوند ټولو ادعاګانو یا د هغې کارول به د فیسونو له شمیر څخه ډیر نه وي، که چیرې هر ډول وي، د دې لپاره چې تاسو به د دې لپاره ATION.
- د ژوند مالتړ او / یا خوندیتوب غوښتنلیکونو کې د مایکروچپ وسیلو کارول په بشپړ ډول د پیرودونکي په خطر کې دي، او پیرودونکي موافق دي چې د دې ډول کارونې په پایله کې د هر ډول زیانونو، ادعاوو، سوټونو یا لګښتونو څخه بې ضرر مایکروچپ دفاع، جبران، او ساتي. هیڅ جوازونه، په ښکاره یا بل ډول، د مایکروچپ د فکري ملکیت حقونو الندې، پرته له دې چې بل ډول ویل شوي وي.
سوداګریزې نښې
- د مایکروچپ نوم او لوګو، د مایکروچپ لوگو، اډاپټیک، AVR، AVR لوگو، AVR فریکس، BesTime، BitCloud، CryptoMemory، CryptoRF، dsPIC، flexPWR، HELDO، IGLOO، JukeBlox، KeeLoq، Linkus، MachylXTX MediaLB, megaAVR, Microsemi, Microsemi logo, MOST, MOST logo, MPLAB, OptoLyzer, PIC, picoPower, PICSTART, PIC32 logo, PolarFire, Prochip Designer, QTouch, SAM-BA, SenGenuity, SpyNIC, SST, SST, SymFST, Logo , SyncServer, Tachyon, TimeSource, tinyAVR, UNI/O, Vectron، او XMEGA په متحده ایالاتو او نورو هیوادونو کې د مایکروچپ ټیکنالوژۍ ثبت شوي سوداګریزې نښې دي.
- AgileSwitch, ClockWorks, د ایمبیډډ کنټرول حلونو شرکت, EtherSynch, Flashtec, Hyper Speed Control, HyperLight Load, Libero, motor bench, mTouch, Powermit 3, Precision Edge, ProASIC, ProASIC Plus, ProASIC Plus logo, Quiet-Willion, Smart-Wire , TimeCesium، TimeHub، TimePictra، TimeProvider، او ZL په متحده ایالاتو کې د مایکروچپ ټیکنالوژۍ ثبت شوي سوداګریزې نښې دي.
- نږدې کیلي سپپریشن، AKS، د ډیجیټل عمر لپاره انلاګ، هر ډول کپیسیټر، AnyIn، AnyOut، Augmented Switching، BlueSky، BodyCom، Clockstudio، CodeGuard، CryptoAuthentication، CryptoAutomotive، CryptoAuthentication، CryptoAutomotive، CryptoAuthentication، CryptoAutomotive، CryptoCPIEMPantoompanet. ، متحرک اوسط میچ کول , DAM, ECAN, Espresso T1S, EtherGREEN, EyeOpen, GridTime, IdealBridge, IGaT, In-Circuit Serial Programming, ICSP, INICnet, هوښیار موازي, IntelliMOS, Inter-chip نښلول, JitterBlocker, Knob-D, Maxplay-Cnob-, اعظميView, membrane, Mindi, MiWi, MPASM, MPF, MPLAB تصدیق شوی لوگو, MPLIB, MPLINK, mSiC, MultiTRAK, NetDetach, Omniscient Code Generation, PICDEM, PICDEM.net, PICkit, PICtail, Power MOS IV, Power MOS 7, PowerSconli , QMatrix, REAL ICE, ریپل بلاکر، RTAX، RTG4، SAM-ICE، سریال کواډ I/O،
- ساده نقشه, SimpliPHY, SmartBuffer, SmartHLS, SMART-IS, storClad, SQI, SuperSwitcher, SuperSwitcher II, Switchtec, Synchrophy, Total Endurance, Trusted Time, TSHARC, Turing, USBCheck, VariSense, VectorBlox, VeriPHY, Viewسپان، وائپر لاک،
- XpressConnect او ZENA د مایکروچپ ټیکنالوژۍ سوداګریزې نښې دي چې په متحده ایالاتو او نورو هیوادونو کې شامل شوي.
- SQTP په متحده ایالاتو کې د مایکروچپ ټیکنالوژۍ د خدماتو نښه ده
- د اډاپټیک لوگو، فریکونسی آن ډیمانډ، د سیلیکون ذخیره کولو ټیکنالوژي، او سیم کام په نورو هیوادونو کې د مایکروچپ ټیکنالوژۍ شرکت راجستر شوي سوداګریزې نښې دي.
- GestIC د مایکروچپ ټیکنالوژۍ جرمني II GmbH & Co. KG راجستر شوی سوداګریز نښه ده، چې د مایکروچپ ټکنالوژۍ شرکت یوه فرعي شرکت، په نورو هیوادونو کې.
- نورې ټولې سوداګریزې نښې چې دلته ذکر شوي د دوی د اړوندو شرکتونو ملکیت دی.
- © 2024، د مایکروچپ ټیکنالوژي شرکت او د هغې فرعي شرکتونه. ټول حقونه خوندي دي.
- ISBN: 9781668339879
د کیفیت مدیریت سیسټم
- د مایکروچپ د کیفیت مدیریت سیسټمونو په اړه د معلوماتو لپاره، مهرباني وکړئ لیدنه وکړئ www.microchip.com/quality.
په ټوله نړۍ کې پلور او خدمت
امریکا | آسیا/پاسیفیک | آسیا/پاسیفیک | اروپا |
کارپوریټ دفتر
2355 لویدیځ چاندلر بلویډ. چاندلر، AZ 85224-6199 ټیلیفون: 480-792-7200 فکس: 480-792-7277 تخنیکي ملاتړ: www.microchip.com/support Web پته: www.microchip.com اتلانتا Duluth, GA ټیلیفون: 678-957-9614 فکس: 678-957-1455 آسټین، TX ټیلیفون: 512-257-3370 بوسټن ویسټبورو، MA ټیلیفون: 774-760-0087 فکس: 774-760-0088 شیکاګو Itasca, IL ټیلیفون: 630-285-0071 فکس: 630-285-0075 دالاس اډیسن ، TX ټیلیفون: 972-818-7423 فکس: 972-818-2924 ډیټرایټ نووی، MI ټیلیفون: 248-848-4000 هوسټن TX ټیلیفون: 281-894-5983 انډیاناپولیس نوبلسویل، IN ټیلیفون: 317-773-8323 فکس: 317-773-5453 ټیلیفون: 317-536-2380 لاس انجلس مشن ویجو، CA ټیلیفون: 949-462-9523 فکس: 949-462-9608 ټیلیفون: 951-273-7800 ریلی، NC ټیلیفون: 919-844-7510 نوی یارک NY ټیلیفون: 631-435-6000 سان جوس، CA ټیلیفون: 408-735-9110 ټیلیفون: 408-436-4270 کاناډا – ټورنټو ټیلیفون: 905-695-1980 فکس: 905-695-2078 |
آسټرالیا – سیډني
ټیلیفون: 61-2-9868-6733 چین – بیجینګ ټیلیفون: 86-10-8569-7000 چین – چینګدو ټیلیفون: 86-28-8665-5511 چین - چونګکینګ ټیلیفون: 86-23-8980-9588 چین - دونګ ګوان ټیلیفون: 86-769-8702-9880 چین - ګوانګزو ټیلیفون: 86-20-8755-8029 چین – هانګزو ټیلیفون: 86-571-8792-8115 چین – هانګ کانګ SAR ټیلیفون: 852-2943-5100 چین – نانجینګ ټیلیفون: 86-25-8473-2460 چین – Qingdao ټیلیفون: 86-532-8502-7355 چین – شانګهای ټیلیفون: 86-21-3326-8000 چین - شینیانګ ټیلیفون: 86-24-2334-2829 چین - شینزین ټیلیفون: 86-755-8864-2200 چین - سوزو ټیلیفون: 86-186-6233-1526 چین – ووهان ټیلیفون: 86-27-5980-5300 چین – ژیان ټیلیفون: 86-29-8833-7252 چین - Xiamen ټیلیفون: 86-592-2388138 چین – ژوهای ټیلیفون: 86-756-3210040 |
هند – بنګلور
ټیلیفون: 91-80-3090-4444 هند – نوی ډیلی ټیلیفون: 91-11-4160-8631 هند – پونی ټیلیفون: 91-20-4121-0141 جاپان – اوساکا ټیلیفون: 81-6-6152-7160 جاپان – ټوکیو ټیلیفون: 81-3-6880- 3770 کوریا – دایګو ټیلیفون: 82-53-744-4301 کوریا – سیول ټیلیفون: 82-2-554-7200 مالیزیا – کوالا لمپور ټیلیفون: 60-3-7651-7906 مالیزیا – پینانګ ټیلیفون: 60-4-227-8870 فلیپین – مانیلا ټیلیفون: 63-2-634-9065 سینګاپور ټیلیفون: 65-6334-8870 تائیوان – سین چو ټیلیفون: 886-3-577-8366 تائیوان – کاهسینګ ټیلیفون: 886-7-213-7830 تایوان - تایپي ټیلیفون: 886-2-2508-8600 تایلینډ – بنکاک ټیلیفون: 66-2-694-1351 ویتنام – هو چی مین ټیلیفون: 84-28-5448-2100 |
آسټریا – ویلز
ټیلیفون: 43-7242-2244-39 فکس: 43-7242-2244-393 ډینمارک – کوپنهاګن ټیلیفون: 45-4485-5910 فکس: 45-4485-2829 فینلینډ – ایسپو ټیلیفون: 358-9-4520-820 فرانسه - پاریس Tel: 33-1-69-53-63-20 Fax: 33-1-69-30-90-79 جرمني – ګرچنګ ټیلیفون: 49-8931-9700 جرمني – هان ټیلیفون: 49-2129-3766400 جرمني – هیلبرون ټیلیفون: 49-7131-72400 جرمني – کارلسروه ټیلیفون: 49-721-625370 جرمني – میونخ Tel: 49-89-627-144-0 Fax: 49-89-627-144-44 جرمني – Rosenheim ټیلیفون: 49-8031-354-560 اسراییل – راحانه ټیلیفون: 972-9-744-7705 ایټالیا - میلان ټیلیفون: 39-0331-742611 فکس: 39-0331-466781 ایټالیا - پادووا ټیلیفون: 39-049-7625286 هالنډ – Drunen ټیلیفون: 31-416-690399 فکس: 31-416-690340 ناروی – ټرانډهیم ټیلیفون: 47-72884388 پولینډ – وارسا ټیلیفون: 48-22-3325737 رومانیا – بخارست Tel: 40-21-407-87-50 هسپانیه – مادرید Tel: 34-91-708-08-90 Fax: 34-91-708-08-91 سویډن – ګوتنبرګ Tel: 46-31-704-60-40 سویډن – ستاکهولم ټیلیفون: 46-8-5090-4654 انګلستان – ووکینګم ټیلیفون: 44-118-921-5800 فکس: 44-118-921-5820 |
اسناد / سرچینې
![]() |
MICROCHIP v2.3 Gen 2 Device Controller [pdf] د کارونکي لارښود v2.3, v2.2, v2.3 Gen 2 د وسیلې کنټرولر, v2.3, Gen 2 د وسیلې کنټرولر, د وسیلې کنټرولر, کنټرولر |