MICROCHIP v2.3 Gen 2 Device Controller
Sava lalana
Ity IP fanofanana ankapobeny CoreRxIODBitAlign ity dia ampiasaina ao amin'ny bloc gearing IO amin'ny lalana Rx ho an'ny Bit Alignment tsy miankina amin'ny data na protocol ampiasaina. Ny CoreRxIODBitAlign dia ahafahanao manitsy ny fahatarana amin'ny lalan'ny data mifandraika amin'ny lalan'ny famantaranandro.
CoreRxIODBitAlign Summary
fototra Malagasy Bible | Ity antontan-taratasy ity dia mihatra amin'ny CoreRxIODBitAlign v2.3 |
Fitaovana tohana | CoreRxIODBitAlign dia manohana ireto fianakaviana manaraka ireto: |
FIANAKAVIANTSIKA | • PolarFire® SoC |
• PolarFire | |
Fanamarihana: Raha mila fanazavana fanampiny dia tsidiho ny pejy vokatra | |
Tohanana Fitaovana Flow | Mitaky ny famoahana Libero® SoC v12.0 na aoriana |
Tohanana Interfaces | — |
fahazoan-dalana | CoreRxIODBitAlign dia tsy mila fahazoan-dàlana |
Torolàlana fametrahana | CoreRxIODBitAlign dia tsy maintsy apetraka ho azy ao amin'ny IP Catalog of Libero SoC logiciel, amin'ny alàlan'ny fiasa fanavaozana IP Catalog ao amin'ny rindrambaiko Libero SoC, na alaina amin'ny tanana avy amin'ny katalaogy. Raha vao tafapetraka ao amin'ny Libero SoC software IP Catalog ny IP core, dia amboarina, amboarina ary apetraka ao anatin'ny SmartDesign izy io mba hampidirana ao amin'ny tetikasa Libero. |
Fampiasana fitaovana sy
Fampisehoana |
Ny famintinana ny fampahalalana momba ny fampiasana sy ny fampandehanana ny CoreRxIODBitAlign dia voatanisa ao amin'ny 8. Fampiasana fitaovana sy Perendrika |
CoreRxIODBitAlign Change Log Information
Ity fizarana ity dia manome fanazavana fenoview amin'ireo endri-javatra vaovao nampidirina, manomboka amin'ny famoahana farany. Raha mila fanazavana fanampiny momba ireo olana voavaha dia jereo ny fizarana 7. Olana voavaha.
CoreRxIODBitAlign v2.3 | Inona ny Vaovao • Nohavaozina ho an'ny mekanika fanofanana mifototra amin'ny MIPI |
CoreRxIODBitAlign v2.2 | Inona ny vaovao • Nampiana EYE Tap havia sy havanana dia manemotra ny vaovao ao amin'ny maody ambony |
Toetoetra
CoreRxIODBitAlign dia manana ireto endri-javatra manaraka ireto:
- Manohana ny fampifanarahana bit miaraka amin'ny sakan'ny maso 1–7
- Manohana ny maodely 2/4/3p5/5 isan-karazany amin'ny Lamba Double Data Rate (DDR).
- Manohana ny mekanika Skip sy Restart/Hold
- Manohana fanofanana Interface Processor Mobile Industry (MIPI) amin'ny alàlan'ny famantarana LP Start of Frame
- Manohana 256 Tap fahatarana ho an'ny Bit Alignment
Functional Description
CoreRxIODBitAlign amin'ny Rx IOD Interface
Ity sary manaraka ity dia mampiseho kisary sakana avo lenta amin'ny CoreRxIODBitAlign.
- Ny famaritana dia manondro ny CoreRxIODBitAlign manohana ny fitaovana PolarFire® sy PolarFire SoC.
- Ny CoreRxIODBitAlign dia manao fiofanana ary tompon'andraikitra amin'ny fampifandraisana ireo fitaovana IO Digital (IOD) sy ny IO Gearing (IOG) mba hanohanana ho loharano mavitrika miaraka amin'ny fanitsiana ny fahatarana mba hisintonana ny angona araka ny tokony ho izy.
- Ny fikorianan'ny mekanika fanofanana feno dia hazavaina ao amin'ny fizarana 5. Diagrama momba ny fotoana.
- CoreRxIODBitAlign dia manohana dynamique manampy na manala ny fahatarana amin'ny lalan'ny data mifandraika amin'ny lalan'ny famantaranandro. Eto ny RX_DDRX_DYN Interface dia manome fanaraha-maso ny CoreRxIODBitAlign hanatanterahana ny fanofanana amin'ny sisiny amin'ny famantaranandro amin'ny angona amin'ny alàlan'ny fanemorana ny paompy amin'ny lalana miakatra. CoreRxIODBitAlign, indray mandeha indrayview (amin'ny fisondrotan'ny fanemorana ny paompy tsirairay), mitahiry ny saina momba ny tamberina avy amin'ny RX_DDRX_DYN Interface.
- Ny CoreRxIODBitAlign dia manohy ny fiofanana ho an'ny fitomboan'ny paompy rehetra mandra-pahatongan'ny RX_DDRX_DYN Interface amin'ny toe-javatra ivelan'ny faritra.
- Farany, ny CoreRxIODBitAlign dia mamafa ny saina feno momba ny valin-kafatra. Ity dingana ity dia manatsara sy manitsy ny fampifanarahana kely amin'ny angona ho 90 degre afovoany amin'ny sisin'ny famantaranandro.
- Ny fahataran'ny paompy kajy farany dia ampidirina ao amin'ny RX_DDRX_DYN Interface mba hamitana ny fiofanana fampifanarahana kely.
- Ireo endri-javatra tohanan'ity CoreRxIODBitAlign ity dia voatanisa amin'ny antsipiriany toy izao manaraka izao.
Mekanisma Famerenana amin'ny laoniny
- Ny CoreRxIODBitAlign dia manara-maso tsy tapaka ny saina momba ny tsikera (IOD_EARLY/IOD_LATE) ary manamarina raha toa ka mihodina ny saina.
- Ny IP aloha dia manitsy ireo paompy voaisa teo aloha amin'ny alalan'ny +/- 4 paompy amin'ny lalana miakatra na midina. Na izany aza, raha mihodina ny saina, ny IP dia mamerina indray ny fiofanana.
Mekanisma mihazona (Mametraha fanontaniana)
- Ity endri-javatra ity dia ampiasaina rehefa mila ao amin'ny fanjakana Hold ny fiofanana. Ny BIT_ALGN_HOLD dia fampidiran-dresaka mifototra amin'ny haavo mavitrika ary tsy maintsy ambara fa mitazona sy esorina mba hanohizana ny fiofanana.
- Ny mari-pamantarana HOLD_TRNG dia tsy maintsy apetraka amin'ny 1 ao amin'ny configurator mba hahafahan'ity endri-javatra ity. Ity paramètre ity dia apetraka amin'ny 0 raha default.
Avereno indray ny mekanika (Mametraha fanontaniana)
- Ity endri-javatra ity dia ampiasaina hanombohana ny fiofanana. Mba hanombohana indray ny fiofanana dia tsy maintsy apetraka ny fampidirana BIT_ALGN_RSTRT ho an'ny famantaranandro Serial (SCLK) iray.
- Izany dia manomboka ny famerenana malefaka ny IP, izay mamerina ny BIT_ALGN_DONE ho 0 ary BIT_ALGN_START ho 1.
Skip Mechanism (Mametraha fanontaniana)
- Ity endri-javatra ity dia ampiasaina rehefa tsy ilaina ny fiofanana, ary azo alaina ny fiofanana feno. Ny BIT_ALGN_SKIP dia fampidiran-dresaka mifototra amin'ny haavo mavitrika ary tsy maintsy ampitaina mba hialana amin'ny fiofanana feno.
- Ny masontsivana SKIP_TRNG dia tsy maintsy apetraka amin'ny 1 ao amin'ny configurator mba hahafahan'ity endri-javatra ity. Ity paramètre ity dia apetraka amin'ny 0 raha default.
Mekanisma fanofanana mifototra amin'ny MIPI (Mametraha fanontaniana)
- Ny mari-pamantarana MIPI_TRNG dia tsy maintsy apetraka amin'ny 1 ao amin'ny configurator mba hahafahan'ity endri-javatra ity. Raha apetraka dia ampidirina amin'ny CoreRxIODBitAlign ny seranan-tsambo LP_IN.
- Ny IP dia mahita ny sisiny mianjera amin'ny seranan-tsambo LP_IN, izay manondro ny fanombohana manan-kery ny frame hanombohana ny fiofanana.
CoreRxIODBitAlign paramètres sy signales interface
Parameter GUI Configuration (Mametraha fanontaniana)
Tsy misy mari-pamantarana fanamafisana ho an'ity famoahana fototra ity.
seranana (Mametraha fanontaniana)
Ity tabilao manaraka ity dia mitanisa ny famantarana fampidirana sy fivoahana ampiasaina amin'ny famolavolana ny CoreRxIODBitAlign.
Tabilao 3-1. Famantarana fidirana sy fivoahana
famantarana | tari-dalana | Sakan'ny seranan-tsambo (bits) | Description |
famantaranandro SY Avereno | |||
SILK | fahan'ny | 1 | Famantaranandro lamba |
PLL_LOCK | fahan'ny | 1 | PLL Lock |
RESET | fahan'ny | 1 | Active-Low asynchronous Reset |
Data bus sy Control | |||
IOD_EARLY | fahan'ny | 1 | Data maso manara-maso aloha saina |
IOD_TARA | fahan'ny | 1 | Data maso maso tara saina |
IOD_ OOR | fahan'ny | 1 | Data maso manara-maso ny saina ivelan'ny faritra ho an'ny tsipika fahatarana |
BIT_ALGN_EYE_IN | fahan'ny | 3 | Ny mpampiasa dia mametraka ny sakan'ny maso maso data |
BIT_ALGN_RSRT | fahan'ny | 1 | Fanombohana ny fampiofanana Bit Align (Fanambarana mifototra amin'ny Pulse) 1— Avereno indray ny fiofanana 0— Tsy misy famerenana indray ny fiofanana |
BIT_ALGN_CLR_FLGS | Output | 1 | Fafao ny saina aloha na tara |
BIT_ALGN_LOAD | Output | 1 | Load default |
BIT_ALGN_DIR | Output | 1 | Fanemorana ny lalana miakatra na midina 1— Miakatra (ampitomboina 1 tap) 0— Midina (mihena 1 tap) |
BIT_ALGN_MOVE | Output | 1 | Ampitomboy ny fahatarana amin'ny fihetsehana pulse |
BIT_ALIGN_SKIP | fahan'ny | 1 | Fandalovana fiofanana Bit Align (fanamafisana mifototra amin'ny ambaratonga)
1— Tsidiho ny fiofanana ary tsy manankery raha tsy atao 1 ny parameter SKIP_TRNG 0— Tsy maintsy mandeha araka ny mahazatra ny fiofanana |
BIT_ALIGN_HOLD | fahan'ny | 1 | Fihazonana fiofanana Bit Align (fanamafisana mifototra amin'ny ambaratonga)
1— Tazony ny fiofanana ary tsy manankery raha tsy atao 1 ny parameter HOLD_TRNG 0— Tsy maintsy mandeha araka ny mahazatra ny fiofanana |
BIT_ALIGN_ERR | Output | 1 | Fahadisoan'ny fanofanana Bit Align (fanamafisana mifototra amin'ny ambaratonga) 1— Error 0— No Error |
BIT_ALGN_START | Output | 1 | Fanombohana fiofanana Bit Align (Assertion mifototra amin'ny ambaratonga) 1— Nanomboka 0— Tsy natomboka |
BIT_ALGN_VITA | Output | 1 | Fanofanana Bit Align vita (Assertion mifototra amin'ny ambaratonga) 1— Vita 0— Tsy vita |
famantarana | tari-dalana | Sakan'ny seranan-tsambo (bits) | Description |
LP_IN | fahan'ny | 1 | Fiofanana miorina amin'ny MIPI (fanamafisana mifototra amin'ny ambaratonga)
1- Ny famantarana Active-Low dia tsy maintsy manondro ambany mba hanondroana ny fanombohan'ny frame ary tsy maintsy miala amin'ny faran'ny frame ihany. 0— Tsy maintsy mandeha toy ny mahazatra ny fiofanana ary tsy maintsy mifamatotra ambany ao anatiny io famantarana io. |
DEM_BIT_ALGN_TAPDLY | Output | 8 | Kajy ny fahatarana ny TAP ary manankery rehefa voatendry ho ambony amin'ny IP ny BIT_ALGN_DONE. |
RX_BIT_ALIGN_LEFT_WIN | Output | 8 | Havia Data maso sandan'ny fanaraha-maso
Fanamarihana: Ny soatoavina dia tsy manan-kery raha tsy rehefa atao 1 ny vokatra BIT_ALGN_DONE ary 0 ny vokatra BIT_ALGN_START. Raha apetraka ny parameter SKIP_TRNG dia miverina 0 izany. |
RX_BIT_ALIGN_RGHT_WIN | Output | 8 | Right Data Eye sandan'ny fanaraha-maso
Fanamarihana: Ny soatoavina dia tsy manan-kery raha tsy rehefa atao 1 ny vokatra BIT_ALGN_DONE ary 0 ny vokatra BIT_ALGN_START. Raha apetraka ny parameter SKIP_TRNG dia miverina 0 izany. |
Mampihatra CoreRxIODBitAlign ao amin'ny Libero Design Suite
SmartDesign (Mametraha fanontaniana)
- CoreRxIODBitAlign dia napetraka mialoha ao amin'ny tontolo famolavolana famolavolana IP SmartDesign. Ity sary manaraka ity dia mampiseho exampny CoreRxIODBitAlign.
- Ny fototra dia amboarina amin'ny alàlan'ny fikandrana fanamafisana ao amin'ny SmartDesign, araka ny aseho amin'ny sary 4-2.
- Raha mila fanazavana fanampiny momba ny fampiasana ny SmartDesign mba hamoronana sy hamokatra cores, jereo SmartDesign User Guide.
Fametrahana ny CoreRxIODBitAlign amin'ny SmartDesign (Mametraha fanontaniana)
- Ny fototra dia amboarina amin'ny fampiasana ny GUI fanamafisana ao anatin'ny SmartDesign araka ny aseho amin'ity sary manaraka ity.
Fikoriana simulation (Mametraha fanontaniana)
- Ny testbench mpampiasa ho an'ny CoreRxIODBitAlign dia tafiditra ao anatin'ny famoahana rehetra.
- Mba hampandehanana simulations, ataovy izao dingana manaraka izao: safidio ny fikorianan'ny User Testbench ao amin'ny SmartDesign, ary tsindrio avy eo Save and Generate eo amin'ny Generate pane.
- Ny testbench mpampiasa dia voafantina amin'ny alàlan'ny GUI Configuration testbench fototra. Rehefa mamorona ny tetikasa Libero® SoC ny SmartDesign, dia mametraka ny testbench mpampiasa files.
- Mba hampandehanana ny testbench mpampiasa, apetraho amin'ny CoreRxIODBitAlign instantiation ny fakan'ny famolavolana ao amin'ny tontonana Libero SoC design hierarchy, ary tsindrio avy eo Simulation ao amin'ny varavarankely Libero SoC Design Flow.
- Izany dia miantso ModelSim® ary mandeha ho azy ny simulation.
- Ity sary manaraka ity dia mampiseho example ny subsystem simulation. Mampiasa ny singa IOG_IOD DDRX4 sy DDTX4 amin'ny fomba loopback miaraka amin'ny CoreRxIODBitAlign ho an'ny simulation.
- Eto, ny angon-drakitra PRBS vokarina dia ampitaina amin'ny DDTX4 serial mankany DDRX4 ary farany, ny PRBS checker dia ampiasaina hanamarinana ny fahamarinan'ny angona rehefa vita ny fiofanana.
Synthesis in Libero SoC (Mametraha fanontaniana)
- Mba hampandehanana ny synthesis miaraka amin'ny fanamafisam-peo voafantina ao amin'ny GUI fanamafisana, apetraho tsara ny fakany. Eo ambanin'ny Implement Design, ao amin'ny tabilao Design Flow, tsindrio havanana amin'ny Synthesize ary tsindrio Run.
Toerana sy lalana ao amin'ny Libero SoC (Mametraha fanontaniana)
- Aorian'ny fametrahana ny fakan'ny famolavolana araka ny tokony ho izy ary andramo ny Synthesis. Eo ambanin'ny Implement Design ao amin'ny tabilao Design Flow, tsindrio havanana amin'ny Place and Route, ary tsindrio Run.
System Integration (Mametraha fanontaniana)
- Ity fizarana ity dia manoro hevitra hanamora ny fampidirana ny CoreRxIODBitAlign.
- Ny Rx/Tx IOG ampiasaina dia manohana fomba fampidirana sy famoahana maro. Ireo angon-drakitra sy ny tahan'ny famantaranandro ireo dia mety ho miadana kokoa ary amin'ny toe-javatra sasany dia haingana kokoa, mifototra amin'ny famaritana silisiôma farany.
- Ity tabilao manaraka ity dia mitanisa ny angona sy ny tahan'ny famantaranandro.
Tabilao 4-1. Data sy ny tahan'ny famantaranandro
IOG Mode | tari-dalana | Gear Ratio | Andrasana ny tahan'ny data IO Max | IO famantaranandro taha | fototra famantaranandro taha | Karazana angona |
DDRX4 | fahan'ny | 8:1 | 1600 Mbps | 800 MHz | 200 MHz | DDR |
Ity sary manaraka ity dia mampiseho exampny CoreRXIODBitAlign subsystem integration.
- Ny subsystem teo aloha dia mampiasa ny singa IOG_IOD DDRX4 sy DDTX4 amin'ny fomba Loopback miaraka amin'ny CoreRxIODBitAlign ho an'ny simulation. Eto, ny angona PRBS vokarina dia ampitaina amin'ny IOG_IOD_DDRTX4_0, amin'ny IOG_IOD_DDRX4_PF_0.
- Ny CoreRxIODBitAlign dia manao ny fiofanana (BIT_ALIGN_START napetraka amin'ny 1, BIT_ALIGN_DONE napetraka amin'ny 0) miaraka amin'ny singa IOG_IOD_DDRX4_PF_0, ary farany, rehefa vita ny fiofanana (BIT_ALIGN_START napetraka amin'ny 0, BIT_ALIGN_DONE napetraka amin'ny 1) ny PRBS checker dia ampiasaina hanamarinana ny fahamendrehan'ny data.
Testbench (Mametraha fanontaniana)
- Ny testbench mitambatra dia ampiasaina hanamarinana sy hizaha toetra ny CoreRxIODBitAlign antsoina hoe testbench mpampiasa.
User Testbench (Mametraha fanontaniana)
- Ny testbench mpampiasa dia tafiditra amin'ny famoahana ny CoreRxIODBitAlign izay manamarina ny endri-javatra vitsivitsy amin'ny CoreRxIODBitAlign. Ity sary manaraka ity dia mampiseho ny testbench mpampiasa CoreRxIODBitAlign.
- Araka ny asehon'ny sary teo aloha, ny testbench mpampiasa dia misy Microchip DirectCore CoreRxIODBitAlign DUT, PRBS_GEN, PRBS_CHK, CCC, IOG_IOD_TX, ary IOG_IOD_RX hanamarina amin'ny fomba Loopback.
- Ny Clock Conditioning Circuit (CCC) dia mitondra ny CORE_CLK sy IO_CLK rehefa milamina ny famantaranandro.
- PRBS_GEN dia mitondra ny angon-drakitra mifanitsy amin'ny IOG_IOD_TX, ary avy eo IOG_ID_RX dia mandray ny angon-drakitra mifanitsy.
- Ny CoreRxIODBitAlign DUT dia manao ny fiofanana miaraka amin'ny famantarana IOD_CTRL. Rehefa vita ny fanofanana, dia alefa ny sakana PRBS_CHK hanamarina ny angona avy amin'ny sakana IOG_IOD_RX ho an'ny fahamarinan'ny angona.
Zava-dehibe: Ny testbench mpampiasa dia tsy manohana afa-tsy ny fikirakirana raikitra.
Diagrama ara-potoana
- Ity fizarana ity dia mamaritra ny kisarisary momba ny fotoanan'ny CoreRxIODBitAlign.
CoreRxIODBitAlign diagrama fandaharam-potoana fanofanana (Mametraha fanontaniana)
- Ity diagrama manaraka ity dia example amin'ny filaharana fanofanana miaraka amin'ireto paramètre manaraka ireto.
- CoreRxIODBitAlign dia miasa mifototra amin'ny famantaranandro lamba na SCLK, na OUT2_FABCLK_* avy amin'ny singa CCC na PLL, ary ny singa PF_IOD_GENERIC_RX IOD ampiasaina dia mifototra amin'ny OUT*_HS_IO_CLK_* na famantaranandron'ny Banky na BCLK ho an'ny fampifanarahana kely. Eto, ny singa PF_IOD_GENERIC_RX IOD dia mandray ny angona serial ho an'ny fampifanarahana kely. Ho an'ny example, raha 1000 Mbps ny tahan'ny data ilaina amin'ny maodely lamba DDRx4, ny OUT2_FABCLK_0 na SCLK dia tsy maintsy esorina avy amin'ny singa PLL na CCC ho 125 MHz ary OUT0_HS_IO_CLK_0 na BCLK mankany PF_IOD_GENERIC_RX dia tsy maintsy 500 MHz.
- CoreRxIODBitAlign dia manomboka ny fiofanana raha vao ny PLL_LOCK dia miorina tsara sy avo lenta. Avy eo dia manomboka ny fiofanana amin'ny alàlan'ny familiana ny BIT_ALGN_START ho avo ary ny BIT_ALGN_DONE ho ambany ary avy eo dia mitondra ny vokatra BIT_ALGN_LOAD mba hampidirana ny kinova default ao amin'ny singa PF_IOD_GENERIC_RX. Ny BIT_ALGN_CLR_FLGS dia ampiasaina hanesorana ny saina IOD_EARLY, IOD_LATE ary BIT_ALGN_OOR.
- CoreRxIODBitAlign dia miroso amin'ny BIT_ALGN_MOVE arahin'ny BIT_ALGN_CLR_FLGS isaky ny TAP ary mirakitra ny saina IOD_EARLY sy IOD_LATE. Raha vao tafapetraka ambony amin'ny singa PF_IOD_GENERIC_RX ny BIT_ALGN_OOR, dia mamafa ny saina EARLY sy LATE voarakitra i CoreRxIODBitAlign ary mahita ny saina Early sy Late tsara indrindra hanaovana kajy ny fahatarana TAP ilaina amin'ny fampifanarahana ny famantaranandro sy ny data.
- Ny CoreRxIODBitAlign dia mameno ny fahatarana TAP voaisa ary mitondra BIT_ALGN_START ambany ary BIT_ALGN_DONE avo mba hanondroana ny fahavitan'ny fiofanana.
- CoreRxIODBitAlign dia manohy ny Re-training amin'ny fomba mavitrika raha toa ka mahita fanamafisam-peo IOD_EARLY na IOD_LATE avy amin'ny singa PF_IOD_GENERIC_RX. Eto, ny BIT_ALGN_DONE dia averina ary averina ambany ary ny BIT_ALGN_START dia atosiky ny CoreRxIODBitAlign ambony indray mba hanondroana ny fanombohana ny fiofanana. Ny kaontera fandatsaham-potoana rehefa tonga amin'ny fepetran'ny fotoana lany dia manamafy ny BIT_ALGN_ERR amin'ny fiafaran'ny fiofanana.
- CoreRxIODBitAlign koa dia manome mekanika fanombohana ho an'ny mpampiasa farany hamerenana indray ny fiofanana isaky ny ilaina. Ny fampidirana BIT_ALGN_RSTRT dia pulso mavitrika-avo dia tsy maintsy atosina avo, ohatraample, ora valo.
- Eto ny BIT_ALGN_DONE dia averina ary atosiky ny ambany, ary ny BIT_ALGN_START dia atosiky ny CoreRxIODBitAlign ambony indray, mba hanondroana ny fanombohana vaovao ny fiofanana.
- CoreRxIODBitAlign koa dia manome mekanika fihazonana mba hitazonana ny fiofanana eo afovoany. Eto ny mari-pamantarana HOLD_TRNG dia tsy maintsy apetraka amin'ny 1, ary avy eo CoreRxIODBitAlign dia mampiasa ny BIT_ALGN_HOLD fampidirana ary tsy maintsy manamafy ny haavon'ny mavitrika mandra-pitakiana ny CoreRxIODBitAlign mba hitazonana ny fiofanana ary avy eo dia manohy ny fiofanana rehefa ambany ny fidirana BIT_ALGN_HOLD.
Fanondroana fanampiny
- Ity fizarana ity dia manome lisitry ny fampahalalana fanampiny.
- Raha mila fanavaozam-baovao sy fanampim-panazavana momba ny rindrankajy, fitaovana ary fitaovana, tsidiho ny pejy Fananan-tsaina ao amin'ny pejy Microchip FPGA Intellectual Property Cores.
Olana fantatra sy vahaolana (Mametraha fanontaniana)
- Tsy misy famerana na vahaolana fantatra ao amin'ny CoreRxIODBitAlign v2.3.
Endri-javatra sy fitaovana atsahatra (Mametraha fanontaniana)
- Tsy misy endri-javatra sy fitaovana najanona ao amin'ny CoreRxIODBitAlign v2.3.
Olana voavaha
- Ity tabilao manaraka ity dia mitanisa ireo olana voavaha rehetra momba ny famoahana CoreRxIODbitAlign isan-karazany.
Tabilao 7-1. Olana voavaha
NAFAHANA | Description |
2.3 | Tsy misy olana voavaha amin'ity famoahana v2.3 ity |
2.2 | Tsy misy olana voavaha amin'ity famoahana v2.2 ity |
1.0 | Famoahana voalohany |
Fampiasana fitaovana sy fampisehoana
Ny macro CoreRxIODBitAlign dia ampiharina amin'ny fianakaviana voatanisa eto amin'ity tabilao manaraka ity.
Tabilao 8-1. Fampiasana fitaovana sy fampisehoana
Fitaovana tsipiriany | FPGA Loharano | Fahombiazana (MHz) | |||
Family | Fitaovana | DFF | LUTs | Lojika singa | SILK |
PolarFire® | MPF300TS | 788 | 1004 | 1432 | 261 |
PolarFire SoC | MPF250TS | 788 | 1004 | 1416 | 240 |
Zava-dehibe: Ny ny angona ao amin'ny latabatra teo aloha dia tratra amin'ny fampiasana Libero® SoC v2023.2.
- Ny angon-drakitra ao amin'ny tabilao teo aloha dia tratra amin'ny alàlan'ny firafitry ny synthesis sy ny fandrindrana mahazatra.
- Ireto mari-pamantarana GUI fanamafisam-peo ambony manaraka ireto dia novana avy amin'ny sandany mahazatra.
- Ireto manaraka ireto ny sanda default:
- SKIP_TRNG = 1
- HOLD_TRNG = 1
- MIPI_TRNG = 1
- DEM_TAP_WAIT_CNT_WIDTH = 3
- Ireto manaraka ireto ny famerana famantaranandro ampiasaina hanatrarana ny isa fampisehoana:
- SCLK = 200 MHz
- Kilasy haingam-pandeha = −1
- Ny throughput dia kajy toy izao manaraka izao: (Bit sakany/Isan'ny tsingerina) × Famantaranandro (Fampisehoana).
Tantara fanavaozana
Ny tantaran'ny fanavaozana dia mamaritra ny fanovana nampiharina tao amin'ny antontan-taratasy. Ny fanovana dia voatanisa amin'ny fanavaozana, manomboka amin'ny famoahana farany indrindra.
Tabilao 9-1. Tantara fanavaozana
fanitsiana | Daty | Description |
B | 02/2024 | Ity manaraka ity ny lisitry ny fanovana amin'ny fanavaozana B amin'ny antontan-taratasy:
• Nohavaozina ho an'ny CoreRxIODBitAlign v2.3 • Nampiana fampahalalana momba ny log de change ao amin'ny fizarana Fampidirana • Nohavaozina 8. Fampiasana fitaovana sy fizarana fampisehoana • Nampiana 7. fizarana olana voavaha |
A | 03/2022 | Ity manaraka ity ny lisitry ny fanovana amin'ny fanavaozana A amin'ny antontan-taratasy:
• Nafindra tany amin'ny maodely Microchip ny antontan-taratasy • Ny laharan'ny antontan-taratasy dia novaina tamin'ny 50200861 ho DS50003255 |
3 | — | Ity manaraka ity ny lisitry ny fanovana amin'ny fanavaozana 3 amin'ny antontan-taratasy:
• Nohavaozina ho an'ny CoreRxIODBitAlign v2.2. • Nohavaozina ny torolalan'ny mpampiasa ho an'ny famantarana maso angona havia sy havanana eo ambony. Raha mila fanazavana fanampiny dia jereo ny sary 2-1 sy 3.2. Seranana. |
2 | — | Ity manaraka ity ny lisitry ny fanovana amin'ny fanavaozana 2 amin'ny antontan-taratasy:
• Nohavaozina ho an'ny CoreRxIODBitAlign v2.1. • Nohavaozina: 2. Famaritana momba ny asa ary 5. Diagrama momba ny fotoana. |
1 | — | Ny fanavaozana 1.0 no famoahana voalohany an'ity antontan-taratasy ity. Noforonina ho an'ny CoreRxIODBitAlign v2.0. |
Fanohanana Microchip FPGA
- Ny vondrona vokatra Microchip FPGA dia manohana ny vokatra amin'ny serivisy fanohanana isan-karazany, ao anatin'izany ny Serivisy mpanjifa, Foibe Fanohanana ara-teknika ho an'ny mpanjifa, a webtranokala, ary biraon'ny varotra maneran-tany.
- Ny mpanjifa dia soso-kevitra hitsidika loharano an-tserasera Microchip alohan'ny hifandraisana amin'ny fanohanana satria azo inoana fa efa voavaly ny fanontaniany.
- Mifandraisa amin'ny foibe fanohanana ara-teknika amin'ny alàlan'ny website at www.microchip.com/support. Lazao ny
- FPGA Device laharan'ny ampahany, safidio ny sokajy tranga mety, ary ampidiro ny endrika files raha mamorona tranga fanohanana ara-teknika.
- Mifandraisa amin'ny Sampan-draharahan'ny Mpanjifa ho an'ny fanohanana vokatra tsy ara-teknika, toy ny vidin'ny vokatra, ny fanavaozana ny vokatra, ny vaovao farany, ny toetry ny kaomandy ary ny fanomezan-dàlana.
- Avy any Amerika Avaratra, antsoy ny 8002621060
- Avy amin'ny tontolo hafa, antsoy ny 6503184460
- Fax, na aiza na aiza manerana izao tontolo izao, 6503188044
Microchip Information
Ny Microchip Webtoerana
- Microchip dia manome fanohanana an-tserasera amin'ny alàlan'ny anay website at www.microchip.com/. izany website no ampiasaina hanaovana files sy fampahalalana mora azon'ny mpanjifa. Ny sasany amin'ireo atiny misy dia ahitana:
- Product Support - Taratasy sy fahadisoana, naoty fampiharana ary sampny programa, loharanon-drafitra, torolalana ho an'ny mpampiasa sy antontan-taratasy fanohanana fitaovana, famoahana rindrambaiko farany ary rindrambaiko voatahiry
- Fanohanana ara-teknika ankapobeny - Fanontaniana matetika (FAQ), fangatahana fanohanana ara-teknika, vondrona fifanakalozan-kevitra an-tserasera, lisitry ny mpikambana ao amin'ny programa mpiara-miombon'antoka Microchip
- Business of Microchip - Mpifidy vokatra sy toro-làlana manafatra, famoahana gazety Microchip farany, lisitry ny seminera sy hetsika, lisitry ny birao fivarotana Microchip, mpaninjara ary solontenan'ny orinasa
Serivisy fampandrenesana fanovana vokatra
- Ny serivisy fampandrenesana fanovana ny vokatra an'ny Microchip dia manampy amin'ny fitazonana ny mpanjifa amin'ny vokatra Microchip.
- Hahazo fampandrenesana mailaka ny mpanjifa isaky ny misy fiovana, fanavaozana, fanavaozana, na fahadisoana mifandraika amin'ny fianakaviana vokatra voafaritra na fitaovana fampandrosoana mahaliana.
- Raha te hisoratra anarana dia mandehana any www.microchip.com/pcn ary araho ny torolàlana momba ny fisoratana anarana.
Fanohanana ny mpanjifa
- Ireo mpampiasa ny vokatra Microchip dia afaka mahazo fanampiana amin'ny alàlan'ny fantsona maromaro:
- Mpizara na solontena
- Biraon'ny varotra eo an-toerana
- Embedded Solutions Engineer (ESE)
- Tohana ara-teknika
- Ny mpanjifa dia tokony hifandray amin'ny mpaninjara, solontenany, na ESE ho fanohanana. Misy ihany koa ny birao fivarotana eo an-toerana hanampy ny mpanjifa. Ny lisitr'ireo biraon'ny varotra sy toerana dia tafiditra ao anatin'ity antontan-taratasy ity.
- Ny fanohanana ara-teknika dia azo alaina amin'ny alàlan'ny webtranokala amin'ny: www.microchip.com/support
Fitaovana fiarovana amin'ny kaody microchip
- Fanamarihana Ny antsipiriany manaraka momba ny fiarovana ny code amin'ny vokatra Microchip.
- Ny vokatra microchip dia mahafeno ny fepetra voarakitra ao amin'ny takelaka data Microchip manokana.
- Mino ny Microchip fa azo antoka ny fianakavian'ny vokatra rehefa ampiasaina amin'ny fomba nokasaina, ao anatin'ny fepetra fiasana ary ao anatin'ny toe-javatra mahazatra.
- Manome lanja ny microchip ary miaro amin'ny fomba mahery vaika ny zon'ny fananana ara-tsaina. Voarara tanteraka ny fikasana handika ny fepetra fiarovana ny kaody amin'ny vokatra Microchip ary mety handika ny Lalàna Digital Millennium Copyright Act.
- Na ny Microchip na ny mpanamboatra semiconductor hafa dia tsy afaka miantoka ny fiarovana ny code. Ny fiarovana ny kaody dia tsy midika fa miantoka ny vokatra ho "tsy vaky".
- Mivoatra hatrany ny fiarovana ny kaody. Microchip dia manolo-tena hanatsara hatrany ny fiarovana ny kaody amin'ny vokatray.
Fampandrenesana ara-dalàna
- Ity famoahana ity sy ny fampahalalana ato dia tsy azo ampiasaina afa-tsy amin'ny vokatra Microchip, ao anatin'izany ny famolavolana, ny fitsapana ary ny fampidirana ny vokatra Microchip amin'ny fampiharanao. Ny fampiasana ity fampahalalana ity amin'ny fomba hafa dia mandika ireo fepetra ireo. Ny fampahalalam-baovao momba ny rindranasa amin'ny fitaovana dia omena ho an'ny fanamorana anao fotsiny ary mety hosoloina fanavaozana. Anjaranao ny miantoka fa mahafeno ny fepetra takianao ny fampiharanao. Mifandraisa amin'ny birao fivarotana Microchip eo an-toerana raha mila fanohanana fanampiny na, mahazo fanohanana fanampiny amin'ny www.microchip.com/en-us/support/design-help/client-support-services.
- MICROCHIP "AS IS" no omen'ity fampahalalana ity. MICROCHIP TSY MISY ATAOVY NA TOKONY NA INONA NA INONA NA TSY MISY NA TSY MAINTSY NA TSY MAINTSY, VOASORATRA NA AM-BAVAKA, STATORY NA HAFA, Mifandraisa amin'ny fampahafantarana ao anatin'izany fa tsy voafetra ho an'izay rehetra antoka voatanisa amin'ny tsy fisian'ny famatsiam-bola. TANJONA, NA TANTARANA Mifandray amin'ny toe-piainana, kalitao, na ny asany.
- Na ahoana na ahoana, ny microchip dia tsy ho tompon'andraikitra amin'ny zava-drehetra, na inona na inona, na inona na inona, na inona na inona mifandraika amin'ny fampahalalana na ny fampiasana azy, na inona na inona antony, na inona na inona mitranga, na inona na inona mitranga. VOALOHANY VOALOHANY NY POSSIBILITY NA NY FAHATSIAROVANA. HATRAMIN'NY FEPETRA FENO AVERIN'NY LALANA, TSY HIHOTRA AMIN'NY ISAN'NY SARAM-DARA, RAHA MISY, NALOHA MIVAVAKA AMIN'NY MICROCHIP HO AN'NY FAMPAHAFANTARANA NY MICROCHIP REHETRA amin'ny fitakiana rehetra.
- Ny fampiasana ny fitaovana Microchip amin'ny fanohanana ny fiainana sy/na ny fampiharana fiarovana dia tandindomin-doza ny mpividy, ary ny mpividy dia manaiky ny hiaro, manonitra ary mitazona Microchip tsy mampidi-doza amin'ny fahavoazana, fitakiana, fitoriana, na fandaniana vokatry ny fampiasana izany. Tsy misy fahazoan-dàlana ampitaina, an-kolaka na amin'ny fomba hafa, eo ambanin'ny zon'ny fananana ara-tsaina Microchip raha tsy misy filazana hafa.
famantarana
- Ny anarana sy ny logo Microchip, ny logo Microchip, Adaptec, AVR, logo AVR, AVR Freaks, BesTime, BitCloud, CryptoMemory, CryptoRF, dsPIC, flexPWR, HELDO, IGLOO, JukeBlox, KeeLoq, Kleer, LANCheck, LinkMD, maXStylus, maXTouch MediaLB, megaAVR, Microsemi, Microsemi logo, MOST, MOST logo, MPLAB, OptoLyzer, PIC, picoPower, PICSTART, PIC32 logo, PolarFire, Prochip Designer, QTouch, SAM-BA, SenGenuity, SpyNIC, SST, SST Logo, SuperFlash, Symmetricom , SyncServer, Tachyon, TimeSource, tinyAVR, UNI/O, Vectron, ary XMEGA dia marika voasoratra anarana an'ny Microchip Technology Incorporated any Etazonia sy any amin'ny firenena hafa.
- AgileSwitch, ClockWorks, The Embedded Control Solutions Company, EtherSynch, Flashtec, Hyper Speed Control, HyperLight Load, Libero, dabilio maotera, mTouch, Powermite 3, Precision Edge, ProASIC, ProASIC Plus, ProASIC Plus logo, Quiet-Wire, SmartFusion, SyncWorld , TimeCesium, TimeHub, TimePictra, TimeProvider, ary ZL dia marika voasoratra anarana an'ny Microchip Technology Incorporated any Etazonia
- Fanafoanana fanalahidy mifanila, AKS, Analog-for-the-Digital Age, Any Capacitor, AnyIn, AnyOut, Augmented Switching, BlueSky, BodyCom, Clockstudio, CodeGuard, CryptoAuthentication, CryptoAutomotive, CryptoCompanion, CryptoController, dsPICDEM, dsPICDEM.net Matching Dynamic , DAM, ECAN, Espresso T1S, EtherGREEN, EyeOpen, GridTime, IdealBridge, IGaT, In-Circuit Serial Programming, ICSP, INICnet, Intelligent Parallèle, IntelliMOS, Inter-Chip Connectivity, JitterBlocker, Knob-on-Display, MarginLink, maxC maxView, membrane, Mindi, MiWi, MPASM, MPF, MPLAB Certified logo, MPLIB, MPLINK, mSiC, MultiTRAK, NetDetach, Omniscient Code Generation, PICDEM, PICDEM.net, PICkit, PICtail, Power MOS IV, Power MOS 7, PowerSmart, PureSilicon , QMatrix, REAL ICE, Ripple Blocker, RTAX, RTG4, SAM-ICE, Serial Quad I/O,
- sari-tany tsotra, SimpliPHY, SmartBuffer, SmartHLS, SMART-IS, storClad, SQI, SuperSwitcher, SuperSwitcher II, Switchtec, SynchroPHY, Endurance tanteraka, Ora azo itokisana, TSHARC, Turing, USBCheck, VariSense, VectorBlox, VeriPHY, ViewSpan, WiperLock,
- XpressConnect sy ZENA dia marika an'ny Microchip Technology Incorporated any Etazonia sy any amin'ny firenena hafa.
- SQTP dia marika serivisy an'ny Microchip Technology Incorporated any Etazonia
- Ny logo Adaptec, Frequency on Demand, Silicon Storage Technology, ary Symmcom dia marika voasoratra anarana an'ny Microchip Technology Inc. any amin'ny firenena hafa.
- GestIC dia marika voasoratra anarana an'ny Microchip Technology Germany II GmbH & Co. KG, sampan'ny Microchip Technology Inc., any amin'ny firenena hafa.
- Ny marika hafa rehetra voalaza eto dia fananan'ny orinasa tsirairay avy.
- © 2024, Microchip Technology Incorporated sy ny sampany. Zo rehetra voatokana.
- ISBN: 9781668339879
Rafitra fitantanana kalitao
- Raha mila fanazavana momba ny Microchip's Quality Management Systems, tsidiho azafady www.microchip.com/quality.
Varotra sy Serivisy maneran-tany
Amerika | ASIA/PACIFIC | ASIA/PACIFIC | Eoropa |
orinasa BIRAO
2355 West Chandler Blvd. Chandler, AZ 85224-6199 Tel: 480-792-7200 Fax: 480-792-7277 Tohana ara-teknika: www.microchip.com/support Web Adiresy: www.microchip.com Atlanta Duluth, NY Tel: 678-957-9614 Fax: 678-957-1455 Austin, TX Tel: 512-257-3370 Boston Westborough, MA Tel: 774-760-0087 Fax: 774-760-0088 Chicago Itasca, IL Tel: 630-285-0071 Fax: 630-285-0075 Dallas Addison, TX Tel: 972-818-7423 Fax: 972-818-2924 Detroit Novi, MI Tel: 248-848-4000 Houston, TX Tel: 281-894-5983 Indianapolis Noblesville, NY Tel: 317-773-8323 Fax: 317-773-5453 Tel: 317-536-2380 Los Angeles Mission Viejo, CA Tel: 949-462-9523 Fax: 949-462-9608 Tel: 951-273-7800 Raleigh, NC Tel: 919-844-7510 Vaovao York, NY Tel: 631-435-6000 San Jose, CA Tel: 408-735-9110 Tel: 408-436-4270 Kanada – Toronto Tel: 905-695-1980 Fax: 905-695-2078 |
AOSTRALIA – Sydney
Tel: 61-2-9868-6733 Sina - Beijing Tel: 86-10-8569-7000 Shina - Chengdu Tel: 86-28-8665-5511 Sina - Chongqing Tel: 86-23-8980-9588 Sina - Dongguan Tel: 86-769-8702-9880 Sina - Guangzhou Tel: 86-20-8755-8029 Sina - Hangzhou Tel: 86-571-8792-8115 CHINE – Hong Kong SAR Tel: 852-2943-5100 Sina - Nanjing Tel: 86-25-8473-2460 Sina - Qingdao Tel: 86-532-8502-7355 Sina - Shanghai Tel: 86-21-3326-8000 Shina - Shenyang Tel: 86-24-2334-2829 Sina - Shenzhen Tel: 86-755-8864-2200 Sina - Suzhou Tel: 86-186-6233-1526 Sina - Wuhan Tel: 86-27-5980-5300 China - Xian Tel: 86-29-8833-7252 Sina - Xiamen Tel: 86-592-2388138 Sina - Zhuhai Tel: 86-756-3210040 |
INDE – Bangalore
Tel: 91-80-3090-4444 India - New Delhi Tel: 91-11-4160-8631 INDE – Pune Tel: 91-20-4121-0141 Japana – Osaka Tel: 81-6-6152-7160 Japana – Tokyo Tel: 81-3-6880-3770 Korea - Daegu Tel: 82-53-744-4301 Korea - Seoul Tel: 82-2-554-7200 Malezia - Kuala Lumpur Tel: 60-3-7651-7906 Malezia - Penang Tel: 60-4-227-8870 Filipina – MANILLE Tel: 63-2-634-9065 SINGAPOUR Tel: 65-6334-8870 Taiwan - Hsin Chu Tel: 886-3-577-8366 Taiwan - Kaohsiung Tel: 886-7-213-7830 Taiwan - Taipei Tel: 886-2-2508-8600 TAILANDY – Bangkok Tel: 66-2-694-1351 Vietnam - Ho Chi Minh Tel: 84-28-5448-2100 |
Aotrisy – Wels
Tel: 43-7242-2244-39 Fax: 43-7242-2244-393 DANEMARK – Copenhagen Tel: 45-4485-5910 Fax: 45-4485-2829 Failandy – Espoo Tel: 358-9-4520-820 Frantsa – Paris Tel: 33-1-69-53-63-20 Fax: 33-1-69-30-90-79 Alemaina – Garching Tel: 49-8931-9700 Alemaina – Haan Tel: 49-2129-3766400 Alemaina – Heilbronn Tel: 49-7131-72400 Alemaina – Karlsruhe Tel: 49-721-625370 Alemaina – Munich Tel: 49-89-627-144-0 Fax: 49-89-627-144-44 Alemaina – Rosenheim Tel: 49-8031-354-560 Isiraely – Ra'anana Tel: 972-9-744-7705 Italy - Milan Tel: 39-0331-742611 Fax: 39-0331-466781 Italy - Padova Tel: 39-049-7625286 Holandy - Drunen Tel: 31-416-690399 Fax: 31-416-690340 NORVEZY – Trondheim Tel: 47-72884388 POLONINA – Varsovia Tel: 48-22-3325737 Romania – Bucarest Tel: 40-21-407-87-50 Espana - Madrid Tel: 34-91-708-08-90 Fax: 34-91-708-08-91 Soeda - Gothenburg Tel: 46-31-704-60-40 Soeda - Stockholm Tel: 46-8-5090-4654 UK - Wokingham Tel: 44-118-921-5800 Fax: 44-118-921-5820 |
Documents / Loharano
![]() |
MICROCHIP v2.3 Gen 2 Device Controller [pdf] Torolàlana ho an'ny mpampiasa v2.3, v2.2, v2.3 Gen 2 Device Controller, v2.3, Gen 2 Device Controller, Device Controller, Controller |