DS50003319C-13 Ethernet HDMI TX IP
Uporabniški priročnik za HDMI TX IP
Uvod (Postavi vprašanje)
Microchipov oddajnik IP vmesnika High-Definition Multimedia Interface (HDMI) podpira prenos video in avdio paketnih podatkov, opisanih v specifikaciji standarda HDMI.
HDMI uporablja prehodno minimizirano diferencialno signaliziranje (TMDS) za učinkovit prenos znatnih količin digitalnih podatkov prek razširjenih kabelskih razdalj, kar zagotavlja hiter, serijski in zanesljiv digitalni prenos signala. Povezava TMDS je sestavljena iz enega samega časovnega kanala in treh podatkovnih kanalov. Ura video slikovnih pik se prenaša po kanalu ure TMDS, ki pomaga ohranjati signale v sinhronizaciji. Video podatki se prenašajo kot 24-bitne slikovne pike na treh podatkovnih kanalih TMDS, kjer je vsak podatkovni kanal označen za rdečo, zeleno in modro barvno komponento. Zvočni podatki se prenašajo kot 8-bitni paketi po zelenem in rdečem kanalu TMDS.
Kodirnik TMDS omogoča prenos serijskih podatkov pri visoki hitrosti, hkrati pa zmanjša možnost elektromagnetnih motenj (EMI) prek bakrenih kablov z zmanjšanjem števila prehodov (zmanjšanje motenj med kanali) in doseže ravnovesje enosmernega toka (DC) na žicah. , tako da je število enic in ničel na črti skoraj enako.
HDMI TX IP je zasnovan za uporabo skupaj s PolarFire® Oddajno-sprejemne naprave SoC in PolarFire. IP je združljiv s HDMI 1.4 in HDMI 2.0, ki podpira do 60 sličic na sekundo, z največjo pasovno širino 18 Gbps. IP uporablja kodirnik TMDS, ki pretvori 8-bitne video podatke na kanal in avdio paket v 10-bitno DC-uravnoteženo in prehodno minimizirano zaporedje. Nato se prenaša serijsko s hitrostjo 10 bitov na slikovno piko na kanal. Med obdobjem praznjenja videa se prenašajo kontrolni žetoni. Ti žetoni so ustvarjeni na podlagi signalov hsync in vsync. Med obdobjem podatkovnega otoka se zvočni paket prenaša kot 10-bitni paket po rdečem in zelenem kanalu.
Uporabniški priročnik
DS50003319C – 1
© 2024 Microchip Technology Inc. in njegove hčerinske družbe
Povzetek
V naslednji tabeli je povzetek značilnosti HDMI TX IP.
Tabela 1. Značilnosti HDMI TX IP
Osnovna različica |
Ta uporabniški priročnik podpira HDMI TX IP v5.2.0 |
Podprto Družine naprav |
• PolarFire® SoC • PolarFire |
Podprt tok orodja |
Potreben je Libero® SoC v11.4 ali novejše izdaje |
Podprto Vmesniki |
Vmesniki, ki jih podpira HDMI TX IP, so: • AXI4-Tok – To jedro podpira AXI4-Stream do vhodnih vrat. Ko je konfiguriran v tem načinu, IP sprejema standardne pritožbene signale AXI4 Stream kot vhodne podatke. • Konfiguracijski vmesnik AXI4-Lite – To jedro podpira konfiguracijski vmesnik AXI4-Lite za zahteve 4Kp60. V tem načinu so vhodi IP dobavljeni iz SoftConsole. • Native – Ko je konfiguriran v tem načinu, IP sprejema izvorne video in avdio signale kot vhode. |
Licenciranje |
HDMI TX IP je na voljo z naslednjima dvema licenčnima možnostma: • Šifrirano: Za jedro je na voljo popolna šifrirana koda RTL. Na voljo je brezplačno s katero koli licenco Libero, kar omogoča instanciranje jedra s SmartDesign. Izvajate lahko simulacijo, sintezo, postavitev in programirate silicij FPGA z uporabo oblikovalske zbirke Libero. • RTL: Celotna izvorna koda RTL je licenčno zaklenjena in jo je treba kupiti posebej. |
Lastnosti
HDMI TX IP ima naslednje funkcije:
• Združljiv za HDMI 2.0 in 1.4b
• Podpira enega ali štiri simbole/piksel na vhod ure
• Podpira ločljivosti do 3840 x 2160 pri 60 fps
• Podpira 8, 10, 12 in 16-bitno barvno globino
• Podpira barvne formate, kot so RGB, YUV 4:2:2 in YUV 4:4:4
• Podpira zvok do 32 kanalov
• Podpira kodirno shemo – TMDS
• Podpira vmesnik Native in AXI4 Stream Video and Audio Data
• Podpira Native in AXI4-Lite konfiguracijski vmesnik za spreminjanje parametrov
Navodila za namestitev
Jedro IP mora biti nameščeno v katalog IP Libero® Programska oprema SoC samodejno prek funkcije za posodobitev kataloga IP v programski opremi Libero SoC ali pa se ročno prenese iz kataloga. Ko je jedro IP nameščeno v katalogu IP programske opreme Libero SoC, je konfigurirano, ustvarjeno in instancirano znotraj SmartDesign za vključitev v projekt Libero.
Uporabniški priročnik
DS50003319C – 2
© 2024 Microchip Technology Inc. in njegove hčerinske družbe
Uporaba virov (Postavi vprašanje)
HDMI TX IP je implementiran v PolarFire® FPGA (paket MPF300T – 1FCG1152I).
V naslednji tabeli so navedeni viri, uporabljeni, ko je g_PIXELS_PER_CLK = 1PXL.
Tabela 2. Poraba virov za 1PXL
|
g_COLOR_FORMAT g_BITS_PER_COMPONENT (Biti) |
g_AUX_CHANNEL_ENABLE g_4K60_SUPPORT Tkanina |
|
4LUT |
Tkanina DFF |
Vmesnik 4LUT |
Vmesnik DFF |
uSRAM (64×12) |
RGB |
8 |
Omogoči |
Onemogoči |
787 |
514 |
108 |
108 |
9 |
Onemogoči |
Onemogoči |
819 |
502 |
108 |
108 |
9 |
||
10 |
Onemogoči |
Onemogoči |
1070 |
849 |
156 |
156 |
13 |
|
12 |
Onemogoči |
Onemogoči |
1084 |
837 |
156 |
156 |
13 |
|
16 |
Onemogoči |
Onemogoči |
1058 |
846 |
156 |
156 |
13 |
|
YCbCr422 |
8 |
Onemogoči |
Onemogoči |
696 |
473 |
96 |
96 |
8 |
YCbCr444 |
8 |
Onemogoči |
Onemogoči |
819 |
513 |
108 |
108 |
9 |
10 |
Onemogoči |
Onemogoči |
1068 |
849 |
156 |
156 |
13 |
|
12 |
Onemogoči |
Onemogoči |
1017 |
837 |
156 |
156 |
13 |
|
16 |
Onemogoči |
Onemogoči |
1050 |
845 |
156 |
156 |
13 |
V naslednji tabeli so navedeni viri, uporabljeni, ko je g_PIXELS_PER_CLK = 4PXL.
Tabela 3. Poraba virov za 4PXL
|
g_COLOR_FORMAT g_BITS_PER_COMPONENT (Biti) |
g_AUX_CHANNEL_ENABLE g_4K60_SUPPORT Tkanina |
|
4LUT |
Tkanina DFF |
Vmesnik 4LUT |
Vmesnik DFF |
uSRAM (64×12) |
RGB |
8 |
Onemogoči |
Omogoči |
4078 |
2032 |
144 |
144 |
12 |
Omogoči |
Onemogoči |
1475 |
2269 |
144 |
144 |
12 |
||
Onemogoči |
Onemogoči |
1393 |
1092 |
144 |
144 |
12 |
||
10 |
Onemogoči |
Onemogoči |
2151 |
1635 |
264 |
264 |
22 |
|
12 |
Onemogoči |
Onemogoči |
1909 |
1593 |
264 |
264 |
22 |
|
16 |
Onemogoči |
Onemogoči |
1645 |
1284 |
264 |
264 |
22 |
|
YCbCr422 |
8 |
Onemogoči |
Onemogoči |
1265 |
922 |
144 |
144 |
12 |
YCbCr444 |
8 |
Onemogoči |
Onemogoči |
1119 |
811 |
144 |
144 |
12 |
10 |
Onemogoči |
Onemogoči |
2000 |
1627 |
264 |
264 |
22 |
|
12 |
Onemogoči |
Onemogoči |
1909 |
1585 |
264 |
264 |
22 |
|
16 |
Onemogoči |
Onemogoči |
1604 |
1268 |
264 |
264 |
22 |
Uporabniški priročnik
DS50003319C – 3
© 2024 Microchip Technology Inc. in njegove hčerinske družbe
HDMI TX IP konfigurator
1. HDMI TX IP konfigurator (Postavi vprašanje)
Ta razdelek ponuja overview vmesnika HDMI TX Configurator in njegovih različnih komponent.
Konfigurator HDMI TX ponuja grafični vmesnik za nastavitev jedra HDMI TX za posebne zahteve prenosa videa. Ta konfigurator omogoča uporabniku izbiro parametrov, kot so Bits Per Component, Color Format, Number of Pixels, Audio Mode, Interface, Testbench in License. Nujno je, da te nastavitve pravilno prilagodite, da zagotovite učinkovit prenos video podatkov prek HDMI.
Vmesnik konfiguratorja HDMI TX je sestavljen iz različnih spustnih menijev in možnosti, ki uporabnikom omogočajo prilagajanje nastavitev prenosa HDMI. Ključne konfiguracije so opisane v Tabela 3-1.
Naslednja slika prikazuje podrobnosti view vmesnika HDMI TX Configurator.
Slika 1-1. HDMI TX IP konfigurator
Vmesnik vključuje tudi gumba V redu in Prekliči za potrditev ali opustitev narejenih konfiguracij.
Uporabniški priročnik
DS50003319C – 5
© 2024 Microchip Technology Inc. in njegove hčerinske družbe
Izvedba strojne opreme
2. Izvedba strojne opreme (Postavi vprašanje)
Oddajnik HDMI (TX) je sestavljen iz dveh stages:
• Operacija XOR/XNOR, ki minimizira število prehodov
• INV/NONINV, ki zmanjša neskladje (ravnovesje enosmernega toka). Pri tem s se doda dodatna dva bitatage delovanja. Nadzorni podatki (hsync in vsync) so kodirani v 10 bitov v štirih možnih kombinacijah, da sprejemniku pomagajo pri sinhronizaciji ure z uro oddajnika. Za serializacijo 10 bitov (način 1 slikovne pike) ali 40 bitov (način 4 slikovnih pik) skupaj s HDMI TX IP je treba uporabiti oddajnik-sprejemnik.
Konfigurator prikaže tudi predstavitev jedra HDMI Tx z oznako HDMI_TX_0, ki označuje različne vhodne in izhodne povezave, ki so povezane z jedrom. Obstajajo trije načini za vmesnik HDMI TX in so razloženi na naslednji način:
Način barvnega formata RGB
Vrata HDMI TX IP za eno slikovno piko na uro, ko je zvočni način omogočen in je barvni format RGB za PolarFire® naprave je prikazano na naslednji sliki. Vizualna predstavitev vrat jedra HDMI Tx na naslednji način:
• Signali nadzorne ure so R_CLK_LOCK, G_CLK_LOCK in B_CLK_LOCK. Signali ure so R_CLK_I, G_CLK_I in B_CLK_I.
• Podatkovni kanali, vključno z DATA_R_I, DATA_G_I in DATA_B_I.
• Signala pomožnih podatkov sta AUX_DATA_R_I in AUX_DATA_G_I.
Slika 2-1. Blokovni diagram HDMI TX IP (barvni format RGB)
Za več informacij o V/I signalih za barvni format RGB glejte Tabela 3-2.
Način barvnega formata YCbCr444
Na naslednji sliki so prikazana vrata HDMI TX IP za eno slikovno piko na uro, ko je zvočni način omogočen in je barvni format YCbCr444. Vizualna predstavitev vrat jedra HDMI Tx na naslednji način:
• Kontrolni signali so Y_CLK_LOCK, Cb_CLK_LOCK in Cr_CLK_LOCK.
• Urni signali so Y_CLK_I, Cb_CLK_I in Cr_CLK_I.
Uporabniški priročnik
DS50003319C – 6
© 2024 Microchip Technology Inc. in njegove hčerinske družbe
Izvedba strojne opreme
• Podatkovni kanali, vključno z DATA_Y_I, DATA_Cb_I in DATA_Cr_I.
• Vhodna signala pomožnih podatkov sta AUX_DATA_Y_I in AUX_DATA_C_I.
Slika 2-2. Blokovni diagram HDMI TX IP (barvni format YCbCr444)
Za več informacij o V/I signalih za barvni format YCbCr444 glejte Tabela 3-6. Način barvnega formata YCbCr422
Na naslednji sliki so prikazana vrata HDMI TX IP za eno slikovno piko na uro, ko je zvočni način omogočen in je barvni format YCbCr422. Vizualna predstavitev vrat jedra HDMI Tx na naslednji način:
• Kontrolni signali so LANE1_CLK_LOCK, LANE2_CLK_LOCK in LANE3_CLK_LOCK. • Signali ure so LANE1_CLK_I, LANE2_CLK_I in LANE3_CLK_I.
• Podatkovni kanali, vključno z DATA_Y_I in DATA_C_I.
Uporabniški priročnik
DS50003319C – 7
© 2024 Microchip Technology Inc. in njegove hčerinske družbe
Izvedba strojne opreme
Slika 2-3. Blokovni diagram HDMI TX IP (barvni format YCbCr422)
Za več informacij o V/I signalih za barvni format YCbCr422 glejte Tabela 3-7 Uporabniški priročnik
DS50003319C – 8
© 2024 Microchip Technology Inc. in njegove hčerinske družbe
Parametri HDMI TX in signali vmesnika
3. Parametri HDMI TX in signali vmesnika (Postavi vprašanje)
V tem razdelku so obravnavani parametri v konfiguratorju GUI HDMI TX in V/I signali. 3.1 Konfiguracijski parametri (Postavi vprašanje)
Naslednja tabela navaja konfiguracijske parametre v HDMI TX IP.
Tabela 3-1. Konfiguracijski parametri
Ime parametra |
Opis |
Barvni format |
Določa barvni prostor. Podpira naslednje barvne oblike: • RGB • YCbCr422 • YCbCr444 |
Število bitov na komponento |
Določa število bitov na barvno komponento. Podpira 8, 10, 12 in 16 bitov na komponento. |
Število pikslov |
Označuje število slikovnih pik na vhod ure: • Piksel na uro = 1 • Piksel na uro = 4 |
Podpora za 4Kp60 |
Podpora za ločljivost 4K pri 60 slikah na sekundo: • Ko je 1, je omogočena podpora za 4Kp60 • Ko je 0, je podpora za 4Kp60 onemogočena |
Način zvoka |
Konfigurira način prenosa zvoka. Avdio podatki za R in G kanal: • Omogoči • Onemogoči |
Vmesnik |
Izvorni in AXI tok |
Testna miza |
Omogoča izbiro okolja testne mize. Podpira naslednje možnosti preizkusne mize: • Uporabnik • Brez |
Licenca |
Določa vrsto licence. Ponuja naslednji dve možnosti licence: • RTL • Šifrirano |
3.2 Pristanišča (Postavi vprašanje)
Naslednja tabela navaja vhodna in izhodna vrata vmesnika HDMI TX IP for Native, ko je omogočen avdio način in je barvni format RGB.
Tabela 3-2. Vhodni in izhodni signali
Ime signala |
Smer |
širina |
Opis |
SYS_CLK_I |
Vnos |
1-bitni |
Sistemska ura, običajno enaka uri kot krmilnik zaslona |
RESET_N_I |
Vnos |
1-bitni |
Asinhroni aktivni nizki ponastavitveni signal |
VIDEO_DATA_VALID_I |
Vnos |
1-bitni |
Veljaven vnos video podatkov |
AUDIO_DATA_VALID_I |
Vnos |
1-bitni |
Veljaven vnos zvočnih paketnih podatkov |
R_CLK_I |
Vnos |
1-bitni |
Ura TX za kanal "R" iz XCVR |
R_CLK_LOCK |
Vnos |
1-bitni |
TX_CLK_STABLE za kanal R iz XCVR |
G_CLK_I |
Vnos |
1-bitni |
Ura TX za kanal »G« iz XCVR |
G_CLK_LOCK |
Vnos |
1-bitni |
TX_CLK_STABLE za kanal G od XCVR |
B_CLK_I |
Vnos |
1-bitni |
Ura TX za kanal "B" iz XCVR |
Uporabniški priročnik
DS50003319C – 9
© 2024 Microchip Technology Inc. in njegove hčerinske družbe
Parametri HDMI TX in signali vmesnika
………..nadaljevano Ime signala Smer Širina Opis |
|||
B_CLK_LOCK |
Vnos |
1-bitni |
TX_CLK_STABLE za kanal B od XCVR |
H_SYNC_I |
Vnos |
1-bitni |
Horizontalni sinhronizacijski impulz |
V_SYNC_I |
Vnos |
1-bitni |
Vertikalni sinhronizacijski impulz |
PACKET_HEADER_I |
Vnos |
PIXELS_PER_CLK*1 |
Glava paketa za zvočne paketne podatke |
DATA_R_I |
Vnos |
PIXELS_PER_CLK*8 |
Vnesite podatke "R". |
DATA_G_I |
Vnos |
PIXELS_PER_CLK*8 |
Vnesite podatke "G". |
DATA_B_I |
Vnos |
PIXELS_PER_CLK*8 |
Vnesite podatke "B". |
AUX_DATA_R_I |
Vnos |
PIXELS_PER_CLK*4 |
Podatki o kanalu R zvočnega paketa |
AUX_DATA_G_I |
Vnos |
PIXELS_PER_CLK*4 |
Podatki kanala »G« zvočnega paketa |
TMDS_R_O |
Izhod |
PIXELS_PER_CLK*10 |
Kodirani podatki »R«. |
TMDS_G_O |
Izhod |
PIXELS_PER_CLK*10 |
Kodirani podatki "G". |
TMDS_B_O |
Izhod |
PIXELS_PER_CLK*10 |
Kodirani podatki "B". |
Naslednja tabela navaja vrata za vmesnik AXI4 Stream z možnostjo Audio Enable.
Tabela 3-3. Vhodna in izhodna vrata za pretočni vmesnik AXI4
Vrsta imena vrat |
|
širina |
Opis |
TDATA_I |
Vnos |
3*g_BITS_PER_COMPONENT*g_PIXELS_PER_CLK Vhodni video podatki |
|
TVALID_I |
Vnos |
1-bitni |
Vhodni video veljaven |
TREADY_O Izhod 1-bit |
|
|
Izhodni podrejeni signal pripravljen |
TUSER_I |
Vnos |
PIXELS_PER_CLK*9 + 5 |
bit 0 = neuporabljen bit 1 = VSYNC bit 2 = HSYNC bit 3 = neuporabljen bit [3 + g_PIXELS_PER_CLK: 4] = bit glave paketa [4 + g_PIXELS_PER_CLK] = veljavni zvočni podatki bit [(5 * g_PIXELS_PER_CLK) + 4: (1*g_PIXELS_PER_CLK) + 5] = zvočni podatki G bit [(9 * g_PIXELS_PER_CLK) + 4: (5*g_PIXELS_PER_CLK) + 5] = zvočni podatki R |
Naslednja tabela navaja vhodna in izhodna vrata vmesnika HDMI TX IP for Native, ko je avdio način onemogočen.
Tabela 3-4. Vhodni in izhodni signali
Ime signala |
Smer |
širina |
Opis |
SYS_CLK_I |
Vnos |
1-bitni |
Sistemska ura, običajno enaka uri kot krmilnik zaslona |
RESET_N_I |
Vnos |
1-bitni |
Asinhroni aktivni nizek signal ponastavitve |
VIDEO_DATA_VALID_I |
Vnos |
1-bitni |
Veljaven vnos video podatkov |
R_CLK_I |
Vnos |
1-bitni |
Ura TX za kanal "R" iz XCVR |
R_CLK_LOCK |
Vnos |
1-bitni |
TX_CLK_STABLE za kanal R iz XCVR |
G_CLK_I |
Vnos |
1-bitni |
Ura TX za kanal »G« iz XCVR |
G_CLK_LOCK |
Vnos |
1-bitni |
TX_CLK_STABLE za kanal G od XCVR |
B_CLK_I |
Vnos |
1-bitni |
Ura TX za kanal "B" iz XCVR |
B_CLK_LOCK |
Vnos |
1-bitni |
TX_CLK_STABLE za kanal B od XCVR |
H_SYNC_I |
Vnos |
1-bitni |
Horizontalni sinhronizacijski impulz |
V_SYNC_I |
Vnos |
1-bitni |
Vertikalni sinhronizacijski impulz |
DATA_R_I |
Vnos |
PIXELS_PER_CLK*8 |
Vnesite podatke "R". |
Uporabniški priročnik
DS50003319C – 10
© 2024 Microchip Technology Inc. in njegove hčerinske družbe
Parametri HDMI TX in signali vmesnika
………..nadaljevano Ime signala Smer Širina Opis |
|||
DATA_G_I |
Vnos |
PIXELS_PER_CLK*8 |
Vnesite podatke "G". |
DATA_B_I |
Vnos |
PIXELS_PER_CLK*8 |
Vnesite podatke "B". |
TMDS_R_O |
Izhod |
PIXELS_PER_CLK*10 |
Kodirani podatki »R«. |
TMDS_G_O |
Izhod |
PIXELS_PER_CLK*10 |
Kodirani podatki "G". |
TMDS_B_O |
Izhod |
PIXELS_PER_CLK*10 |
Kodirani podatki "B". |
Naslednja tabela navaja vrata za vmesnik AXI4 Stream.
Tabela 3-5. Vhodna in izhodna vrata za pretočni vmesnik AXI4
Ime vrat |
Vrsta |
širina |
Opis |
TDATA_I_VIDEO |
Vnos |
3*g_BITS_PER_COMPONENT*g_PIXELS_PER_CLK |
Vnos video podatkov |
TVALID_I_VIDEO |
Vnos |
1-bitni |
Vhodni video veljaven |
TREADY_O_VIDEO |
Izhod |
1-bitni |
Izhodni podrejeni signal pripravljen |
TUSER_I_VIDEO |
Vnos |
4 bitov |
bit 0 = neuporabljen bit 1 = VSYNC bit 2 = HSYNC bit 3 = neuporabljen |
V naslednji tabeli so navedena vrata za način YCbCr444, ko je omogočen zvočni način.
Tabela 3-6. Vhod in izhod za način YCbCr444 in avdio način sta omogočena
Ime signala |
Širina smeri |
|
Opis |
SYS_CLK_I |
Vnos |
1-bitni |
Sistemska ura, običajno enaka uri kot krmilnik zaslona |
RESET_N_I |
Vnos |
1-bitni |
Asinhroni aktivni nizki ponastavitveni signal |
VIDEO_DATA_VALID_I Vnos |
|
1-bitni |
Veljaven vnos video podatkov |
AUDIO_DATA_VALID_I Vnos |
|
1-bitni |
Veljaven vnos zvočnih paketnih podatkov |
Y_CLK_I |
Vnos |
1-bitni |
Ura TX za kanal "Y" iz XCVR |
Y_CLK_LOCK |
Vnos |
1-bitni |
TX_CLK_STABLE za kanal Y od XCVR |
Cb_CLK_I |
Vnos |
1-bitni |
Ura TX za kanal “Cb” iz XCVR |
Cb_CLK_LOCK |
Vnos |
1-bitni |
TX_CLK_STABLE za Cb kanal iz XCVR |
Cr_CLK_I |
Vnos |
1-bitni |
Ura TX za kanal "Cr" iz XCVR |
Cr_CLK_LOCK |
Vnos |
1-bitni |
TX_CLK_STABLE za kanal Cr iz XCVR |
H_SYNC_I |
Vnos |
1-bitni |
Horizontalni sinhronizacijski impulz |
V_SYNC_I |
Vnos |
1-bitni |
Vertikalni sinhronizacijski impulz |
PACKET_HEADER_I |
Vnos |
PIXELS_PER_CLK*1 |
Glava paketa za zvočne paketne podatke |
DATA_Y_I |
Vnos |
PIXELS_PER_CLK*8 |
Vnesite podatke "Y". |
DATA_Cb_I |
Vnos |
PIXELS_PER_CLK*DATA_WIDTH Vnesite podatke »Cb«. |
|
DATA_Cr_I |
Vnos |
PIXELS_PER_CLK*DATA_WIDTH Vnesite podatke »Cr«. |
|
AUX_DATA_Y_I |
Vnos |
PIXELS_PER_CLK*4 |
Zvočni paketni podatki kanala "Y". |
AUX_DATA_C_I |
Vnos |
PIXELS_PER_CLK*4 |
Podatki kanala zvočnega paketa "C". |
TMDS_R_O |
Izhod |
PIXELS_PER_CLK*10 |
Kodirani podatki "Cb". |
TMDS_G_O |
Izhod |
PIXELS_PER_CLK*10 |
Kodirani podatki "Y". |
TMDS_B_O |
Izhod |
PIXELS_PER_CLK*10 |
Kodirani podatki "Cr". |
V naslednji tabeli so navedena vrata za način YCbCr422, ko je omogočen zvočni način.
Uporabniški priročnik
DS50003319C – 11
© 2024 Microchip Technology Inc. in njegove hčerinske družbe
Parametri HDMI TX in signali vmesnika
Tabela 3-7. Vhod in izhod za način YCbCr422 in avdio način sta omogočena
Ime signala |
Širina smeri |
|
Opis |
SYS_CLK_I |
Vnos |
1-bitni |
Sistemska ura, običajno enaka uri kot krmilnik zaslona |
RESET_N_I |
Vnos |
1-bitni |
Asinhrono aktivno - nizek signal za ponastavitev |
VIDEO_DATA_VALID_I Vnos |
|
1-bitni |
Veljaven vnos video podatkov |
LANE1_CLK_I |
Vnos |
1-bitni |
Ura TX za kanal "pas iz XCVE pas 1" iz XCVR |
LANE1_CLK_LOCK |
Vnos |
1-bitni |
TX_CLK_STABLE za stezo od steze 1 XCVE |
LANE2_CLK_I |
Vnos |
1-bitni |
Ura TX za kanal "pas iz XCVE pas 2" iz XCVR |
LANE2_CLK_LOCK |
Vnos |
1-bitni |
TX_CLK_STABLE za stezo od steze 2 XCVE |
LANE3_CLK_I |
Vnos |
1-bitni |
Ura TX za kanal "pas iz XCVE pas 3" iz XCVR |
LANE3_CLK_LOCK |
Vnos |
1-bitni |
TX_CLK_STABLE za stezo od steze 3 XCVE |
H_SYNC_I |
Vnos |
1-bitni |
Horizontalni sinhronizacijski impulz |
V_SYNC_I |
Vnos |
1-bitni |
Vertikalni sinhronizacijski impulz |
PACKET_HEADER_I |
Vnos |
PIXELS_PER_CLK*1 |
Glava paketa za zvočne paketne podatke |
DATA_Y_I |
Vnos |
PIXELS_PER_CLK*DATA_WIDTH Vnesite podatke »Y«. |
|
DATA_C_I |
Vnos |
PIXELS_PER_CLK*DATA_WIDTH Vnesite podatke »C«. |
|
AUX_DATA_Y_I |
Vnos |
PIXELS_PER_CLK*4 |
Zvočni paketni podatki kanala "Y". |
AUX_DATA_C_I |
Vnos |
PIXELS_PER_CLK*4 |
Podatki kanala zvočnega paketa "C". |
TMDS_R_O |
Izhod |
PIXELS_PER_CLK*10 |
Kodirani podatki "C". |
TMDS_G_O |
Izhod |
PIXELS_PER_CLK*10 |
Kodirani podatki "Y". |
TMDS_B_O |
Izhod |
PIXELS_PER_CLK*10 |
Kodirani podatki, povezani s podatki o sinhronizaciji |
Uporabniški priročnik
DS50003319C – 12
© 2024 Microchip Technology Inc. in njegove hčerinske družbe
Registrirajte zemljevid in opise
4. Registrirajte zemljevid in opise (Postavi vprašanje)
Odmik |
Ime |
Bit Pos. |
7 |
6 |
5 |
4 |
3 |
2 |
1 |
0 |
0x00 |
SCRAMBLER_IP_EN |
7:0 |
|
|
|
|
|
|
|
START |
15:8 |
|
|
|
|
|
|
|
|
||
23:16 |
|
|
|
|
|
|
|
|
||
31:24 |
|
|
|
|
|
|
|
|
||
0x04 |
XCVR_DATA_LANE_ 0_SEL |
7:0 |
|
|
|
|
|
|
ZAČETEK[1:0] |
|
15:8 |
|
|
|
|
|
|
|
|
||
23:16 |
|
|
|
|
|
|
|
|
||
31:24 |
|
|
|
|
|
|
|
|
Uporabniški priročnik
DS50003319C – 13
© 2024 Microchip Technology Inc. in njegove hčerinske družbe
Registrirajte zemljevid in opise
4.1 SCRAMBLER_IP_EN (Postavi vprašanje)
Ime: SCRAMBLER_IP_EN
Odmik: 0x000
Ponastavitev: 0x0
Lastnost: samo za pisanje
Scrambler Enable Control Register. Ta register je treba zapisati za pridobitev podpore 4kp60 za HDMI TX IP
Bit 31 30 29 28 27 26 25 24
Dostop
Ponastavi
Bit 23 22 21 20 19 18 17 16
Dostop
Ponastavi
Bit 15 14 13 12 11 10 9 8
Dostop
Ponastavi
Bit 7 6 5 4 3 2 1 0
|
|
|
|
|
|
|
START |
Dostop W Reset 0
Bit 0 – START Zapis "1" v ta bit sproži prenos podatkov Scrambler je omogočen. HDMI 2.0 uporablja obliko kodiranja, znano kot kodiranje 8b/10b. Ta shema kodiranja se uporablja za zanesljiv in učinkovit prenos podatkov prek vmesnika HDMI.
Uporabniški priročnik
DS50003319C – 14
© 2024 Microchip Technology Inc. in njegove hčerinske družbe
Registrirajte zemljevid in opise
4.2 XCVR_DATA_LANE_0_SEL (Postavi vprašanje)
Ime: XCVR_DATA_LANE_0_SEL
Odmik: 0x004
Ponastavitev: 0x1
Lastnost: samo za pisanje
Register XCVR_DATA_LANE_0_SEL izbere podatke, ki jih je treba prenesti v XCVR iz HDMI TX IP za pridobitev ure za Full HD, 4kp30, 4kp60.
Bit 31 30 29 28 27 26 25 24
|
|
|
|
|
|
|
|
Dostop
Ponastavi
Bit 23 22 21 20 19 18 17 16
|
|
|
|
|
|
|
|
Dostop
Ponastavi
Bit 15 14 13 12 11 10 9 8
|
|
|
|
|
|
|
|
Dostop
Ponastavi
Bit 7 6 5 4 3 2 1 0
|
|
|
|
|
|
ZAČETEK[1:0] |
Dostop do WW Reset 0 1
Biti 1:0 – START[1:0] Zapis »10« v te bite sproži 4KP60 je omogočen in podatkovna hitrost XCVR je podana kot FFFFF_00000.
Uporabniški priročnik
DS50003319C – 15
© 2024 Microchip Technology Inc. in njegove hčerinske družbe
Testna simulacija
5. Testna simulacija (Postavi vprašanje)
Za preverjanje delovanja jedra HDMI TX je na voljo Testbench. Testbench deluje samo v izvornem vmesniku z 1 slikovno piko na uro in omogočenim zvočnim načinom.
V naslednji tabeli so navedeni parametri, ki so konfigurirani glede na aplikacijo.
Tabela 5-1. Konfiguracijski parameter Testbench
Ime |
Privzeti parametri |
Barvni format (g_COLOR_FORMAT) |
RGB |
Bitov na komponento (g_BITS_PER_COMPONENT) |
8 |
Število slikovnih pik (g_PIXELS_PER_CLK) |
1 |
Podpora za 4Kp60 (g_4K60_SUPPORT) |
0 |
Avdio način (g_AUX_CHANNEL_ENABLE) |
1 (omogoči) |
Vmesnik (G_FORMAT) |
0 (onemogoči) |
Za simulacijo jedra s preskusno napravo izvedite naslednje korake:
1. V oknu Design Flow razširite Create Design.
2. Z desno miškino tipko kliknite Create SmartDesign Testbench in nato kliknite Run, kot je prikazano na naslednji sliki. Slika 5-1. Ustvarjanje SmartDesign Testbench
3. Vnesite ime za preskusno napravo SmartDesign in nato kliknite V redu.
Slika 5-2. Poimenovanje SmartDesign Testbench
Ustvarjena je preskusna naprava SmartDesign in desno od podokna Design Flow se prikaže platno.
Uporabniški priročnik
DS50003319C – 16
© 2024 Microchip Technology Inc. in njegove hčerinske družbe
Testna simulacija
4. Pomaknite se do Libero® Katalog SoC, izberite View > Windows > Katalog IP in nato razširite Video rešitve. Dvokliknite HDMI TX IP (v5.2.0) in nato kliknite V redu.
5. V oknu konfiguratorja parametrov izberite zahtevano vrednost števila slikovnih pik, kot je prikazano na naslednji sliki.
Slika 5-3. Konfiguracija parametra
6. Izberite vsa vrata, kliknite z desno tipko miške in izberite Povišaj na najvišjo raven.
7. V orodni vrstici SmartDesign kliknite Generate Component.
8. Na zavihku Hierarhija dražljajev z desno miškino tipko kliknite preskusno mizo HDMI_TX_TB file, nato pa kliknite Simuliraj načrt pred sintezo > Odpri interaktivno.
ModelSim® orodje se odpre s preskusno napravo, kot je prikazano na naslednji sliki. Slika 5-4. Orodje ModelSim s preskusno napravo HDMI TX File
Pomembno: Če je simulacija prekinjena zaradi časovne omejitve izvajanja, določene v DO file, uporabite tek - vse ukaz za dokončanje simulacije.
Uporabniški priročnik
DS50003319C – 17
© 2024 Microchip Technology Inc. in njegove hčerinske družbe
Testna simulacija
5.1 Časovni diagrami (Postavi vprašanje)
Naslednji časovni diagram za HDMI TX IP prikazuje video podatke in obdobja kontrolnih podatkov za 1 slikovno piko na uro.
Slika 5-5. HDMI TX IP časovni diagram video podatkov za 1 slikovno piko na uro
Naslednji diagram prikazuje štiri kombinacije kontrolnih podatkov.
Slika 5-6. HDMI TX IP časovni diagram kontrolnih podatkov za 1 slikovno piko na uro
Uporabniški priročnik
DS50003319C – 18
© 2024 Microchip Technology Inc. in njegove hčerinske družbe
Sistemska integracija
6. Sistemska integracija (Postavi vprašanje)
Ta razdelek prikazuje kotample opis zasnove.
V naslednji tabeli so navedene konfiguracije PF XCVR, PF TX PLL in PF CCC.
Tabela 6-1. Konfiguracije PF XCVR, PF TX PLL in PF CCC
Resolucija |
|
Konfiguracija bitne širine PF XCVR |
Konfiguracija PF TX PLL |
Konfiguracija PF CCC |
||||
Podatki TX Ocenite |
TX ura Delitev Faktor |
TX PCS Tkanina širina |
Zaželeno Izhodna bitna ura |
Referenca Ura Pogostost |
Vnos Pogostost |
Izhod Pogostost |
||
1PXL (1080p60) 8 |
|
1485 |
4 |
10 |
5940 |
148.5 |
NA |
NA |
1PXL (1080p30) 10 |
|
925 |
4 |
10 |
3700 |
148.5 |
92.5 |
74 |
12 |
1113.75 |
4 |
10 |
4455 |
148.5 |
111.375 |
74.25 |
|
16 |
1485 |
4 |
10 |
5940 |
148.5 |
148.5 |
74.25 |
|
4PXL (1080p60) 10 |
|
1860 |
4 |
40 |
7440 |
148.5 |
46.5 |
37.2 |
12 |
2229 |
4 |
40 |
8916 |
148.5 |
55.725 |
37.15 |
|
16 |
2970 |
2 |
40 |
5940 |
148.5 |
74.25 |
37.125 |
|
4PXL (4kp30) |
8 |
2970 |
2 |
40 |
5940 |
148.5 |
NA |
NA |
10 |
3712.5 |
2 |
40 |
7425 |
148.5 |
92.812 |
74.25 |
|
12 |
4455 |
1 |
40 |
4455 |
148.5 |
111.375 |
74.25 |
|
16 |
5940 |
1 |
40 |
5940 |
148.5 |
148.5 |
74.25 |
|
4PXL (4Kp60) |
8 |
5940 |
1 |
40 |
5940 |
148.5 |
NA |
NA |
HDMI TX Sample Design, ko je konfiguriran v g_BITS_PER_COMPONENT = 8-bit in
g_PIXELS_PER_CLK = 1 način PXL, je prikazan na naslednji sliki.
Slika 6-1. HDMI TX Sample Oblikovanje
HDMI_TX_C0_0
PF_INIT_MONITOR_C0_0
FABRIC_POR_N PCIE_INIT_DONE USRAM_INIT_DONE SRAM_INIT_DONE DEVICE_INIT_DONE XCVR_INIT_DONE USRAM_INIT_FROM_SNVM_DONE USRAM_INIT_FROM_UPROM_DONE USRAM_INIT_FROM_SPI_DONE SRAM_INIT_FROM_SNVM_DONE SRAM_INIT_FROM_UPROM_DONE SRAM_INIT_FROM_SPI_DONE AUTOCALIB_DONE |
PF_INIT_MONITOR_C0
CORERESET_PF_C0_0
CLK EXT_RST_N BANK_x_VDDI_STATUS BANK_y_VDDI_STATUS PLL_POWERDOWN_B PLL_LOCK FABRIC_RESET_N SS_BUSY INIT_DONE FF_US_RESTORE FPGA_POR_N |
CORERESET_PF_C0
Zaslon_Krmilnik_C0_0
FRAME_END_O H_SYNC_O RESETN_I V_SYNC_O SYS_CLK_I V_AKTIVNO_O ENABLE_I DATA_TRIGGER_O H_RES_O[15:0] V_RES_O[15:0] |
Zaslon_krmilnik_C0
vzorec_generator_verilog_vzorec_0
DATA_VALID_O SYS_CLK_I FRAME_END_O RESET_N_I LINE_END_O DATA_EN_I RED_O[7:0] FRAME_END_I ZELENO_O[7:0] PATTERN_SEL_I[2:0] MODRO_O[7:0] BAYER_O[7:0] |
Test_Pattern_Generator_C1
PF_XCVR_REF_CLK_C0_0
RESET_N_I SYS_CLK_I VIDEO_DATA_VALID_I R_CLK_I R_CLK_LOCK G_CLK_I G_CLK_LOCK TMDS_R_O[9:0] B_CLK_I TMDS_G_O[9:0] B_CLK_LOCK TMDS_B_O[9:0] V_SYNC_I XCVR_LANE_0_DATA_O[9:0] H_SYNC_I
DATA_R_I[7:0]
DATA_G_I[7:0]
DATA_B_I[7:0] |
HDMI_TX_C0
PF_TX_PLL_C0_0
PF_XCVR_ERM_C0_0
PADs_OUT LANE3_TXD_N CLKS_FROM_TXPLL_0 LANE3_TXD_P LANE0_IN LANE2_TXD_N LANE0_PCS_ARST_N LANE2_TXD_P LANE0_PMA_ARST_N LANE1_TXD_N LANE0_TX_DATA[9:0] LANE1_TXD_P LANE1_IN LANE0_TXD_N LANE1_PCS_ARST_N LANE0_TXD_P LANE1_PMA_ARST_N LANE0_OUT LANE1_TX_DATA[9:0] LANE0_TX_CLK_R LANE2_IN LANE0_TX_CLK_STABLE LANE2_PCS_ARST_N LANE1_OUT LANE2_PMA_ARST_N LANE1_TX_CLK_R LANE2_TX_DATA[9:0] LANE1_TX_CLK_STABLE LANE3_IN LANE2_OUT LANE3_PCS_ARST_N LANE2_TX_CLK_R LANE3_PMA_ARST_N LANE2_TX_CLK_STABLE LANE3_TX_DATA[9:0] LANE3_OUT LANE3_TX_CLK_STABLE |
PF_XCVR_ERM_C0
LANE3_TXD_N LANE3_TXD_P LANE2_TXD_N LANE2_TXD_P LANE1_TXD_N LANE1_TXD_P LANE0_TXD_N LANE0_TXD_P
PATTERN_SEL_I[2:0] REF_CLK_PAD_P REF_CLK_PAD_N
REF_CLK_PAD_P REF_CLK_PAD_NREF_CLK |
REF_CLKPLL_LOCKCLKS_TO_XCVR |
PF_XCVR_REF_CLK_C0
PF_TX_PLL_C0
Za nprample, v 8-bitnih konfiguracijah so naslednje komponente del zasnove: • PF_XCVR_ERM (PF_XCVR_ERM_C0_0) je konfiguriran za hitrost prenosa podatkov 1485 Mb/s v načinu PMA samo za TX, pri čemer je širina podatkov konfigurirana kot 10 bitov za način 1pxl in Referenčna ura 148.5 MHz, ki temelji na nastavitvah prejšnje tabele
• Izhod LANE0_TX_CLK_R od PF_XCVR_ERM_C0_0 je ustvarjen kot ura 148.5 MHz na podlagi nastavitev prejšnje tabele
• SYS_CLK_I (HDMI_TX_C0, Display_Controller_C0, pattern_generator_C0, CORERESET_PF_C0 in PF_INIT_MONITOR_C0) poganja LANE0_TX_CLK_R, ki je 148.5 MHz
• R_CLK_I, G_CLK_I in B_CLK_I poganjajo LANE3_TX_CLK_R, LANE2_TX_CLK_R oziroma LANE1_TX_CLK_R
Uporabniški priročnik
DS50003319C – 19
© 2024 Microchip Technology Inc. in njegove hčerinske družbe
Sistemska integracija
Sample integracija za, g_BITS_PER_COMPONENT = 8 in g_PIXELS_PER_CLK = 4. Za npr.ample, v 8-bitnih konfiguracijah so naslednje komponente del zasnove: • PF_XCVR_ERM (PF_XCVR_ERM_C0_0) je konfiguriran za hitrost prenosa podatkov 2970 Mbps v načinu PMA za
Samo TX, pri čemer je širina podatkov konfigurirana kot 40-bitna za način 1pxl in referenčna ura 148.5 MHz na podlagi nastavitev prejšnje tabele
• Izhod LANE0_TX_CLK_R od PF_XCVR_ERM_C0_0 je ustvarjen kot ura 74.25 MHz na podlagi nastavitev prejšnje tabele
• SYS_CLK_I (HDMI_TX_C0, Display_Controller_C0, pattern_generator_C0, CORERESET_PF_C0 in PF_INIT_MONITOR_C0) poganja LANE0_TX_CLK_R, ki je 148.5 MHz
• R_CLK_I, G_CLK_I in B_CLK_I poganjajo LANE3_TX_CLK_R, LANE2_TX_CLK_R oziroma LANE1_TX_CLK_R
HDMI TX SampLe Design, ko je konfiguriran v načinu g_BITS_PER_COMPONENT = 12 Bit in g_PIXELS_PER_CLK = 1 PXL, prikazan na naslednji sliki.
Slika 6-2. HDMI TX Sample Oblikovanje
PF_XCVR_ERM_C0_0
PATTERN_SEL_I[2:0]
REF_CLK_PAD_P REF_CLK_PAD_N
PF_CCC_C1_0
REF_CLK_0 OUT0_FABCLK_0PLL_LOCK_0 |
PF_CCC_C1
PF_INIT_MONITOR_C0_0
CORERESET_PF_C0_0
CLK EXT_RST_N BANK_x_VDDI_STATUS BANK_y_VDDI_STATUS PLL_POWERDOWN_B PLL_LOCK FABRIC_RESET_N SS_BUSY INIT_DONE FF_US_RESTORE FPGA_POR_N |
CORERESET_PF_C0
Zaslon_Krmilnik_C0_0
FRAME_END_O H_SYNC_O RESETN_I V_SYNC_O SYS_CLK_I V_AKTIVNO_O ENABLE_I DATA_TRIGGER_O H_RES_O[15:0] V_RES_O[15:0] |
Zaslon_krmilnik_C0
vzorec_generator_verilog_vzorec_0
DATA_VALID_O SYS_CLK_I FRAME_END_O RESET_N_I LINE_END_O DATA_EN_I RED_O[7:0] FRAME_END_I ZELENO_O[7:0] PATTERN_SEL_I[2:0] MODRO_O[7:0] BAYER_O[7:0] |
Test_Pattern_Generator_C0
PF_XCVR_REF_CLK_C0_0
REF_CLK_PAD_P REF_CLK_PAD_NREF_CLK |
PF_XCVR_REF_CLK_C0
HDMI_TX_0
RESET_N_I SYS_CLK_I VIDEO_DATA_VALID_I R_CLK_I R_CLK_LOCK G_CLK_I G_CLK_LOCK TMDS_R_O[9:0] B_CLK_I TMDS_G_O[9:0] B_CLK_LOCK TMDS_B_O[9:0] V_SYNC_I XCVR_LANE_0_DATA_O[9:0] H_SYNC_I
DATA_R_I[11:4]
DATA_G_I[11:4]
DATA_B_I[11:4] |
HDMI_TX_C0
PF_TX_PLL_C0_0
PADs_OUT CLKS_FROM_TXPLL_0 LANE3_TXD_N LANE0_IN LANE3_TXD_P LANE0_PCS_ARST_N LANE2_TXD_N LANE0_PMA_ARST_N LANE2_TXD_P LANE0_TX_DATA[9:0] LANE1_TXD_N LANE1_IN LANE1_TXD_P LANE1_PCS_ARST_N LANE0_TXD_N LANE1_PMA_ARST_N LANE0_TXD_P LANE1_TX_DATA[9:0] LANE0_OUT LANE2_IN LANE1_OUT LANE2_PCS_ARST_N LANE1_TX_CLK_R LANE2_PMA_ARST_N LANE1_TX_CLK_STABLE LANE2_TX_DATA[9:0] LANE2_OUT LANE2_TX_CLK_R LANE3_PCS_ARST_N LANE2_TX_CLK_STABLE LANE3_PMA_ARST_N LANE3_OUT LANE3_TX_DATA[9:0] LANE3_TX_CLK_R LANE3_TX_CLK_STABLE |
PF_XCVR_ERM_C0
LANE3_TXD_N LANE3_TXD_P LANE2_TXD_N LANE2_TXD_P LANE1_TXD_N LANE1_TXD_P LANE0_TXD_N LANE0_TXD_P
FABRIC_POR_N PCIE_INIT_DONE USRAM_INIT_DONE SRAM_INIT_DONE DEVICE_INIT_DONE XCVR_INIT_DONE USRAM_INIT_FROM_SNVM_DONE USRAM_INIT_FROM_UPROM_DONE USRAM_INIT_FROM_SPI_DONE SRAM_INIT_FROM_SNVM_DONE SRAM_INIT_FROM_UPROM_DONE SRAM_INIT_FROM_SPI_DONE AUTOCALIB_DONE |
REF_CLKPLL_LOCKCLKS_TO_XCVR |
PF_INIT_MONITOR_C0
PF_TX_PLL_C0
Sample integracija za, g_BITS_PER_COMPONENT > 8 in g_PIXELS_PER_CLK = 1. Za npr.ample, v 12-bitnih konfiguracijah so naslednje komponente del zasnove:
• PF_XCVR_ERM (PF_XCVR_ERM_C0_0) je konfiguriran za podatkovno hitrost 111.375 Mb/s v načinu PMA samo za TX, pri čemer je širina podatkov konfigurirana kot 10 bitov za način 1pxl in referenčna ura 1113.75 Mb/s na podlagi Tabela 6-1 nastavitve
• LANE1_TX_CLK_R izhod PF_XCVR_ERM_C0_0 je ustvarjen kot 111.375 MHz takt na podlagi Tabela 6-1 nastavitve
• R_CLK_I, G_CLK_I in B_CLK_I poganjajo LANE3_TX_CLK_R, LANE2_TX_CLK_R oziroma LANE1_TX_CLK_R
• PF_CCC_C0 ustvari uro z imenom OUT0_FABCLK_0 s frekvenco 74.25 MHz, ko je vhodna ura 111.375 MHz, ki jo poganja LANE1_TX_CLK_R
• SYS_CLK_I (HDMI_TX_C0, Display_Controller_C0, pattern_generator_C0, CORERESET_PF_C0 in PF_INIT_MONITOR_C0) poganja OUT0_FABCLK_0, ki je 74.25 MHz
Sample integracija za, g_BITS_PER_COMPONENT > 8 in g_PIXELS_PER_CLK = 4. Za npr.ample, v 12-bitnih konfiguracijah so naslednje komponente del zasnove:
• PF_XCVR_ERM (PF_XCVR_ERM_C0_0) je konfiguriran za hitrost prenosa podatkov 4455 Mb/s v načinu PMA samo za TX, pri čemer je širina podatkov konfigurirana kot 40 bitov za način 4pxl in referenčna ura 111.375 MHz na podlagi Tabela 6-1 nastavitve
• LANE1_TX_CLK_R izhod PF_XCVR_ERM_C0_0 je ustvarjen kot 111.375 MHz takt na podlagi Tabela 6-1 nastavitve
Uporabniški priročnik
DS50003319C – 20
© 2024 Microchip Technology Inc. in njegove hčerinske družbe
Sistemska integracija
• R_CLK_I, G_CLK_I in B_CLK_I poganjajo LANE3_TX_CLK_R, LANE2_TX_CLK_R oziroma LANE1_TX_CLK_R
• PF_CCC_C0 ustvari uro z imenom OUT0_FABCLK_0 s frekvenco 74.25 MHz, ko je vhodna ura 111.375 MHz, ki jo poganja LANE1_TX_CLK_R
• SYS_CLK_I (HDMI_TX_C0, Display_Controller_C0, pattern_generator_C0, CORERESET_PF_C0 in PF_INIT_MONITOR_C0) poganja OUT0_FABCLK_0, ki je 74.25 MHz
Uporabniški priročnik
DS50003319C – 21
© 2024 Microchip Technology Inc. in njegove hčerinske družbe
Zgodovina revizij
7. Zgodovina revizij (Postavi vprašanje)
Zgodovina revizij opisuje spremembe, ki so bile izvedene v dokumentu. Spremembe so navedene po reviziji, začenši z najnovejšo objavo.
Tabela 7-1. Zgodovina revizij
Revizija |
Datum |
Opis |
C |
05/2024 |
Sledi seznam sprememb v reviziji C dokumenta: • Posodobljeno Uvod razdelek • Odstranjene in dodane tabele uporabe virov za eno in štiri slikovne pike Tabela 2 in Tabela 3 in 1. Izraba virov razdelek • Posodobljeno Tabela 3-1 v 3.1. Konfiguracijski parametri razdelek • Dodano Tabela 3-6 in Tabela 3-7 v 3.2. Pristanišča razdelek • Dodano 6. Sistemska integracija razdelek |
B |
|
09/2022 Sledi seznam sprememb v reviziji B dokumenta: • Posodobljena vsebina funkcij in Uvod • Dodano Slika 2-2 za onemogočen zvočni način • Dodano Tabela 3-4 in Tabela 3-5 • Posodobljeno Tabela 3-2 in Tabela 3-3 • Posodobljeno Tabela 3-1 • Posodobljeno 1. Izraba virov • Posodobljeno Slika 1-1 • Posodobljeno Slika 5-3 |
A |
|
04/2022 Sledi seznam sprememb v reviziji A dokumenta: • Dokument je bil preseljen na predlogo Microchip • Številka dokumenta je bila posodobljena na DS50003319 iz 50200863 |
2.0 |
— |
Sledi povzetek sprememb v tej reviziji. • Dodane funkcije in razdelki Podprte družine |
1.0 |
|
08/2021 Začetna revizija |
Uporabniški priročnik
DS50003319C – 22
© 2024 Microchip Technology Inc. in njegove hčerinske družbe
Podpora za Microchip FPGA
Skupina izdelkov Microchip FPGA podpira svoje izdelke z različnimi podpornimi storitvami, vključno s storitvami za stranke, centrom za tehnično podporo strankam, webspletno mesto in prodajne pisarne po vsem svetu. Strankam priporočamo, da obiščejo Microchipove spletne vire, preden stopijo v stik s podporo, saj je zelo verjetno, da so na njihova vprašanja že odgovorili.
Obrnite se na center za tehnično podporo prek webspletno mesto na www.microchip.com/support. Navedite številko dela naprave FPGA, izberite ustrezno kategorijo ohišja in naložite načrt files med ustvarjanjem primera tehnične podpore.
Obrnite se na službo za stranke za netehnično podporo za izdelke, kot so cene izdelkov, nadgradnje izdelkov, informacije o posodobitvah, status naročila in avtorizacija.
• Iz Severne Amerike, pokličite 800.262.1060
• Pokličite iz preostalega sveta 650.318.4460
• Faksiranje od koder koli na svetu, 650.318.8044
Informacije o mikročipu
mikročip Webmesto
Microchip nudi spletno podporo prek našega webspletno mesto na www.microchip.com/. to webspletno mesto se uporablja za izdelavo filein informacije, ki so zlahka dostopne strankam. Nekatere razpoložljive vsebine vključujejo:
• Podpora za izdelke – Podatkovni listi in napake, opombe o uporabi in sampprogrami, oblikovalski viri, uporabniški priročniki in podporni dokumenti strojne opreme, najnovejše izdaje programske opreme in arhivirana programska oprema
• Splošna tehnična podpora – Pogosto zastavljena vprašanja (FAQ), zahteve za tehnično podporo, spletne razpravne skupine, seznam članov partnerskega programa Microchip design
• Podjetje Microchip – Vodniki za izbiro in naročanje izdelkov, najnovejša sporočila za javnost podjetja Microchip, seznam seminarjev in dogodkov, seznam prodajnih pisarn podjetja Microchip, distributerjev in predstavnikov tovarn
Storitev obveščanja o spremembi izdelka
Microchipova storitev obveščanja o spremembah izdelkov pomaga strankam obveščati o izdelkih Microchip. Naročniki bodo prejeli e-poštno obvestilo vsakič, ko pride do sprememb, posodobitev, revizij ali napak v zvezi z določeno družino izdelkov ali razvojnim orodjem, ki jih zanima.
Za registracijo pojdite na www.microchip.com/pcn in sledite navodilom za registracijo. Podpora uporabnikom
Uporabniki izdelkov Microchip lahko prejmejo pomoč prek več kanalov: • Distributer ali predstavnik
• Lokalna prodajna pisarna
• Inženir za vgrajene rešitve (ESE)
• Tehnična podpora
Stranke naj se za podporo obrnejo na svojega distributerja, predstavnika ali ESE. Strankam so na voljo tudi lokalne prodajne pisarne. Seznam prodajnih pisarn in lokacij je vključen v ta dokument.
Tehnična podpora je na voljo prek webspletno mesto na: www.microchip.com/support Funkcija zaščite kode Microchip Devices
Upoštevajte naslednje podrobnosti funkcije zaščite kode na izdelkih Microchip:
Uporabniški priročnik
DS50003319C – 23
© 2024 Microchip Technology Inc. in njegove hčerinske družbe
• Izdelki Microchip izpolnjujejo specifikacije v njihovem podatkovnem listu Microchip.
• Microchip verjame, da je njegova družina izdelkov varna, če se uporablja na predviden način, v okviru delovnih specifikacij in v normalnih pogojih.
• Microchip ceni in agresivno ščiti svoje pravice intelektualne lastnine. Poskusi kršitve zaščitnih funkcij kode izdelka Microchip so strogo prepovedani in lahko kršijo Zakon o elektronskih avtorskih pravicah.
• Niti Microchip niti kateri koli drug proizvajalec polprevodnikov ne more jamčiti za varnost svoje kode. Zaščita kode ne pomeni, da jamčimo, da je izdelek "nezlomljiv". Zaščita kode se nenehno razvija. Microchip je zavezan nenehnemu izboljševanju funkcij zaščite kode naših izdelkov.
Pravno obvestilo
To publikacijo in informacije v njej lahko uporabljate samo z izdelki Microchip, vključno z načrtovanjem, testiranjem in integracijo izdelkov Microchip z vašo aplikacijo. Uporaba teh informacij na kakršen koli drug način krši te pogoje. Informacije o aplikacijah naprave so na voljo samo za vaše udobje in jih lahko nadomestijo posodobitve. Vaša odgovornost je zagotoviti, da vaša aplikacija ustreza vašim specifikacijam. Za dodatno podporo se obrnite na lokalno prodajno pisarno družbe Microchip ali pridobite dodatno podporo na www.microchip.com/en-us/support/design-help/ client-support-services.
TE INFORMACIJE ZAGOTAVLJA MICROCHIP "TAKŠNE, KOT SO". MICROCHIP NE DAJE NOBENIH IZJAV ALI JAMSTEV KAKRŠNE KOLI VRSTE, BODISI IZRECNIH ALI POSREDNIH, PISNIH ALI USTNIH, ZAKONSKIH ALI DRUGAČEH, POVEZANIH Z INFORMACIJAMI, VKLJUČNO, VENDAR NE OMEJENO NA KAKRŠNE KOLI POSREDNE JAMSTVA O NEKRŠITVI, PRIMERNOST ZA PRODAJO IN PRIMERNOST ZA DOLOČEN NAMEN ALI GARANCIJE, POVEZANE Z NJEGOVIM STANJEM, KAKOVOSTJO ALI ZMOGLJIVOSTJO.
MICROCHIP V NOBENEM PRIMERU NE BO ODGOVOREN ZA KAKRŠNO KOLI POSREDNO, POSEBNO, KAZNOVALNO, NAKLJUČNO ALI POSLEDIČNO IZGUBO, ŠKODO, STROŠKE ALI IZDATKE KAKRŠNEKOLI VRSTE, POVEZANE Z INFORMACIJAMI ALI NJIHOVO UPORABO, NE glede na to, KI SO POVZROČENI, TUDI ČE MICROCHIP JE BIL OBVEŠČEN O MOŽNOSTI ALI JE ŠKODA PREDVIDLJIVA. V NAJBOLJŠEM MERU, KI GA DOVOLJUJE ZAKON, SKUPNA ODGOVORNOST MICROCHIPA ZA VSE ZAHTEVKE, KAKRŠNOLI POVEZANE Z INFORMACIJO ALI NJENO UPORABO, NE BO PRESEGALA ZNESKA PRISTOJBIN, ČE OBSTAJAJO, KI STE GA PLAČALI NEPOSREDNO MICROCHIPU ZA INFORMACIJO.
Uporaba naprav Microchip v aplikacijah za vzdrževanje življenja in/ali varnost je v celoti na kupčevo tveganje in kupec se strinja, da bo branil, odškodoval in zaščitil Microchip pred kakršno koli škodo, zahtevki, tožbami ali stroški, ki so posledica takšne uporabe. Nobene licence se ne posredujejo, implicitno ali kako drugače, v okviru pravic intelektualne lastnine družbe Microchip, razen če je navedeno drugače.
Blagovne znamke
Ime in logotip Microchip, logotip Microchip, Adaptec, AVR, logotip AVR, AVR Freaks, BesTime, BitCloud, CryptoMemory, CryptoRF, dsPIC, flexPWR, HELDO, IGLOO, JukeBlox, KeeLoq, Kleer, LANCheck, LinkMD, maXStylus, maXTouch, MediaLB, megaAVR, Microsemi, logotip Microsemi, MOST, logotip MOST, MPLAB, OptoLyzer, PIC, picoPower, PICSTART, logotip PIC32, PolarFire, Prochip Designer, QTouch, SAM-BA, SenGenuity, SpyNIC, SST, logotip SST, SuperFlash, Symmetricom , SyncServer, Tachyon, TimeSource, tinyAVR, UNI/O, Vectron in XMEGA so registrirane blagovne znamke družbe Microchip Technology Incorporated v ZDA in drugih državah.
AgileSwitch, ClockWorks, The Embedded Control Solutions Company, EtherSynch, Flashtec, Hyper Speed Control, HyperLight Load, Libero, motorBench, mTouch, Powermite 3, Precision Edge, ProASIC, ProASIC Plus, logotip ProASIC Plus, Quiet-Wire, SmartFusion, SyncWorld, TimeCesium, TimeHub, TimePictra, TimeProvider in ZL so registrirane blagovne znamke Microchip Technology Incorporated v ZDA
Adjacent Key Suppression, AKS, Analog-for-the-Digital Age, Any Capacitor, AnyIn, AnyOut, Augmented Switching, BlueSky, BodyCom, Clockstudio, CodeGuard, CryptoAuthentication, CryptoAutomotive, CryptoCompanion, CryptoController, dsPICDEM, dsPICDEM.net, Dynamic
Uporabniški priročnik
DS50003319C – 24
© 2024 Microchip Technology Inc. in njegove hčerinske družbe
Ujemanje povprečja, DAM, ECAN, Espresso T1S, EtherGREEN, EyeOpen, GridTime, IdealBridge, IGaT, serijsko programiranje v vezju, ICSP, INICnet, Inteligentno vzporedno povezovanje, IntelliMOS, povezljivost med čipi, JitterBlocker, gumb na zaslonu, MarginLink, maxCrypto, maxView, memBrain, Mindi, MiWi, MPASM, MPF, logotip MPLAB Certified, MPLIB, MPLINK, mSiC, MultiTRAK, NetDetach, Omniscient Code Generation, PICDEM, PICDEM.net, PICkit, PICtail, Power MOS IV, Power MOS 7, PowerSmart, PureSilicon , QMatrix, REAL ICE, Ripple Blocker, RTAX, RTG4, SAM-ICE, Serial Quad I/O, simpleMAP, SimpliPHY, SmartBuffer, SmartHLS, SMART-IS, storClad, SQI, SuperSwitcher, SuperSwitcher II, Switchtec, SynchroPHY, Total Endurance , Trusted Time, TSHARC, Turing, USBCheck, VariSense, VectorBlox, VeriPHY, ViewSpan, WiperLock, XpressConnect in ZENA so blagovne znamke družbe Microchip Technology Incorporated v ZDA in drugih državah.
SQTP je storitvena znamka Microchip Technology Incorporated v ZDA
Logotip Adaptec, Frequency on Demand, Silicon Storage Technology in Symmcom so registrirane blagovne znamke Microchip Technology Inc. v drugih državah.
GestIC je registrirana blagovna znamka Microchip Technology Germany II GmbH & Co. KG, hčerinske družbe Microchip Technology Inc., v drugih državah.
Vse druge tukaj omenjene blagovne znamke so last njihovih podjetij. © 2024, Microchip Technology Incorporated in njegove hčerinske družbe. Vse pravice pridržane. ISBN:
Sistem vodenja kakovosti
Za informacije o Microchipovih sistemih vodenja kakovosti obiščite www.microchip.com/quality.
Uporabniški priročnik
DS50003319C – 25
© 2024 Microchip Technology Inc. in njegove hčerinske družbe
Prodaja in servis po vsem svetu
AMERIKE AZIJA/PACIFIK AZIJA/PACIFIK EVROPA
Poslovni urad
2355 West Chandler Blvd. Chandler, AZ 85224-6199 Tel: 480-792-7200
faks: 480-792-7277
Tehnična podpora:
www.microchip.com/support Web Naslov:
Atlanta
Duluth, GA
Tel: 678-957-9614
faks: 678-957-1455
Austin, TX
Tel: 512-257-3370
Boston
Westborough, MA
Tel: 774-760-0087
faks: 774-760-0088
Chicago
Itasca, IL
Tel: 630-285-0071
faks: 630-285-0075
Dallas
Addison, Teksas
Tel: 972-818-7423
faks: 972-818-2924
Detroit
Novi, MI
Tel: 248-848-4000
Houston, TX
Tel: 281-894-5983
Indianapolis
Noblesville, IN
Tel: 317-773-8323
faks: 317-773-5453
Tel: 317-536-2380
Los Angeles
Mission Viejo, CA
Tel: 949-462-9523
faks: 949-462-9608
Tel: 951-273-7800
Raleigh, NC
Tel: 919-844-7510
New York, NY
Tel: 631-435-6000
San Jose, CA
Tel: 408-735-9110
Tel: 408-436-4270
Kanada – Toronto
Tel: 905-695-1980
faks: 905-695-2078
Avstralija – Sydney Tel.: 61-2-9868-6733 Kitajska – Peking
Tel.: 86-10-8569-7000 Kitajska – Chengdu
Tel.: 86-28-8665-5511 Kitajska - Chongqing Tel.: 86-23-8980-9588 Kitajska – Dongguan Tel.: 86-769-8702-9880 Kitajska – Guangzhou Tel.: 86-20-8755-8029 Kitajska – Hangzhou Tel.: 86-571-8792-8115 Kitajska – Hong Kong SAR Tel.: 852-2943-5100 Kitajska - Nanjing
Tel.: 86-25-8473-2460 Kitajska – Qingdao
Tel.: 86-532-8502-7355 Kitajska – Šanghaj
Tel.: 86-21-3326-8000 Kitajska – Shenyang Tel.: 86-24-2334-2829 Kitajska – Shenzhen Tel.: 86-755-8864-2200 Kitajska – Suzhou
Tel.: 86-186-6233-1526 Kitajska – Wuhan
Tel.: 86-27-5980-5300 Kitajska – Xian
Tel.: 86-29-8833-7252 Kitajska - Xiamen
Tel.: 86-592-2388138 Kitajska - Zhuhai
Tel.: 86-756-3210040
Indija – Bangalore
Tel.: 91-80-3090-4444
Indija – New Delhi
Tel.: 91-11-4160-8631
Indija - Puna
Tel.: 91-20-4121-0141
Japonska – Osaka
Tel.: 81-6-6152-7160
Japonska – Tokio
Tel: 81-3-6880-3770
Koreja – Daegu
Tel.: 82-53-744-4301
Koreja – Seul
Tel.: 82-2-554-7200
Malezija - Kuala Lumpur Tel.: 60-3-7651-7906
Malezija – Penang
Tel.: 60-4-227-8870
Filipini – Manila
Tel.: 63-2-634-9065
Singapur
Tel.: 65-6334-8870
Tajvan – Hsin Chu
Tel.: 886-3-577-8366
Tajvan - Kaohsiung
Tel.: 886-7-213-7830
Tajvan - Taipei
Tel.: 886-2-2508-8600
Tajska – Bangkok
Tel.: 66-2-694-1351
Vietnam – Ho Chi Minh
Tel.: 84-28-5448-2100
Uporabniški priročnik
Avstrija – Wels
Tel.: 43-7242-2244-39
Faks: 43-7242-2244-393
Danska – Kopenhagen
Tel.: 45-4485-5910
Faks: 45-4485-2829
Finska – Espoo
Tel.: 358-9-4520-820
Francija – Pariz
Tel: 33-1-69-53-63-20
Fax: 33-1-69-30-90-79
Nemčija – Garching
Tel.: 49-8931-9700
Nemčija – Haan
Tel.: 49-2129-3766400
Nemčija – Heilbronn
Tel.: 49-7131-72400
Nemčija – Karlsruhe
Tel.: 49-721-625370
Nemčija – München
Tel: 49-89-627-144-0
Fax: 49-89-627-144-44
Nemčija – Rosenheim
Tel.: 49-8031-354-560
Izrael – Hod Hasharon
Tel.: 972-9-775-5100
Italija – Milano
Tel.: 39-0331-742611
Faks: 39-0331-466781
Italija – Padova
Tel.: 39-049-7625286
Nizozemska – Drunen
Tel.: 31-416-690399
Faks: 31-416-690340
Norveška – Trondheim
Tel: 47-72884388
Poljska – Varšava
Tel.: 48-22-3325737
Romunija – Bukarešta
Tel: 40-21-407-87-50
Španija - Madrid
Tel: 34-91-708-08-90
Fax: 34-91-708-08-91
Švedska – Gothenberg
Tel: 46-31-704-60-40
Švedska – Stockholm
Tel.: 46-8-5090-4654
Velika Britanija – Wokingham
Tel.: 44-118-921-5800
Faks: 44-118-921-5820
DS50003319C – 26
© 2024 Microchip Technology Inc. in njegove hčerinske družbe
Dokumenti / Viri
![]() |
MICROCHIP DS50003319C-13 Ethernet HDMI TX IP [pdf] Uporabniški priročnik DS50003319C - 13, DS50003319C - 2, DS50003319C - 3, DS50003319C-13 Ethernet HDMI TX IP, DS50003319C-13, Ethernet HDMI TX IP, HDMI TX IP, IP |