Clàr-innse seiche

DS50003319C-13 Ethernet HDMI TX IP

Stiùireadh Cleachdaiche HDMI TX IP

Ro-ràdh (Faighnich ceist)

Tha inneal-sgaoilidh IP ioma-mheadhain Eadar-aghaidh Àrd-mhìneachaidh Microchip (HDMI) a’ toirt taic do bhith a’ sgaoileadh dàta pacaid bhidio is claisneachd a tha air a mhìneachadh ann an sònrachadh àbhaisteach HDMI.

Bidh HDMI a’ cleachdadh Soidhnichean Eadar-dhealaichte Eadar-ghluasaid (TMDS) gus meud mòr de dhàta didseatach a chuir thairis gu h-èifeachdach thairis air na h-astaran càball leudaichte, a’ dèanamh cinnteach à tar-chuir comharran didseatach aig astar àrd, sreathach agus earbsach. Tha ceangal TMDS air a dhèanamh suas de sheanal cloc singilte agus trì seanalan dàta. Tha an gleoc piogsail bhidio air a ghluasad air sianal gleoc TMDS, a chuidicheas le bhith a’ cumail na comharran ann an sioncronadh. Tha dàta bhidio air a ghiùlan mar piogsail 24-bit air na trì seanalan dàta TMDS, far a bheil gach sianal dàta air a shònrachadh airson co-phàirt dath dearg, uaine is gorm. Tha dàta claisneachd air a ghiùlan mar phasgan 8-bit air an t-sianal uaine is dearg TMDS.

Leigidh encoder TMDS le bhith a’ sgaoileadh dàta sreathach aig astar àrd, agus aig an aon àm a’ lughdachadh comas Eadar-theachd electromagnetic (EMI) thairis air càbaill copair le bhith a’ lughdachadh na h-àireamh de ghluasadan (a’ lughdachadh eadar-theachd eadar seanalan), agus a’ coileanadh cothromachadh Direct Current (DC), air na uèirichean. , le bhith a' cumail an àireamh de fheadhainn agus neamhan air an loidhne cha mhòr co-ionnan.

Tha HDMI TX IP air a dhealbhadh airson a chleachdadh còmhla ri PolarFire® Transceivers inneal SoC agus PolarFire. Tha an IP co-chòrdail ri HDMI 1.4 agus HDMI 2.0, a bheir taic do suas ri 60 frèamaichean san diog, le leud-bann as àirde de 18 Gbps. Bidh an IP a ’cleachdadh encoder TMDS a dh’ atharraicheas an dàta bhidio 8-bit gach seanail agus pacaid claisneachd a-steach don t-sreath 10-bit DC-cothromaichte, agus gluasad air a lughdachadh. Tha e an uairsin air a chraoladh gu sreathach aig ìre 10-bits gach piogsail, gach sianal. Tron ùine bànachaidh bhidio, thèid comharran smachd a chuir thairis. Tha na comharran sin air an gineadh stèidhichte air na comharran hsync agus vsync. Rè ùine eilean dàta, tha pasgan claisneachd air a ghluasad mar phasgan 10-bit air sianal dearg is uaine.

 Stiùireadh Cleachdaiche

DS50003319C – 1

© 2024 Microchip Technology Inc. agus na fo-chompanaidhean aige

Geàrr-chunntas

Tha an clàr a leanas a’ toirt geàrr-chunntas air feartan HDMI TX IP.

Clàr 1 . Feartan HDMI TX IP

Tionndadh bunaiteach

Tha an stiùireadh cleachdaiche seo a’ toirt taic do HDMI TX IP v5.2.0

Le taic

Teaghlaichean innealan

• PolarFire® SoC

• PolarFire

Sruth inneal le taic

Feumaidh Libero® SoC v11.4 no fiosan nas fhaide air adhart

Le taic

Eadar-aghaidhean

Is iad na h-eadar-aghaidhean le taic bhon HDMI TX IP:

• AXI4-Sruth - Tha an cridhe seo a’ toirt taic do AXI4-Stream gu na puirt a-steach. Nuair a thèid a rèiteachadh sa mhodh seo, bidh IP a’ toirt comharran gearain àbhaisteach AXI4 Stream mar chuir a-steach.

• Eadar-aghaidh rèiteachaidh AXI4-Lite - Tha am Core seo a’ toirt taic do eadar-aghaidh rèiteachaidh AXI4-Lite airson riatanas 4Kp60. Anns a 'mhodh seo, tha cuir a-steach IP air a thoirt seachad bho SoftConsole.

• Dùthchasach - Nuair a thèid a rèiteachadh sa mhodh seo, bidh IP a’ toirt comharran bhidio is claisneachd dùthchasach mar chuir a-steach.

Ceadachd

Tha an dà roghainn cead a leanas a’ toirt seachad HDMI TX IP:

• Air a chrioptachadh: Tha còd RTL crioptaichte coileanta air a thoirt seachad airson a’ chridhe. Tha e ri fhaighinn an-asgaidh le cead sam bith de Libero, a’ toirt cothrom don chridhe a bhith air a chuir an sàs sa bhad le SmartDesign. Faodaidh tu Simulation, Synthesis, Layout, agus prògramadh an FPGA silicon a’ cleachdadh sreath dealbhaidh Libero.

• RTL: Tha còd stòr RTL coileanta air a ghlasadh le cead, a dh’ fheumar a cheannach air leth.

Feartan

Tha na feartan a leanas aig HDMI TX IP:

• Co-chòrdail airson HDMI 2.0 agus 1.4b

• A' toirt taic do aon no ceithir samhla/piogsail gach cuir a-steach cloc

• A 'toirt taic do rùintean suas gu 3840 x 2160 aig 60 fps

• A 'toirt taic do dhoimhneachd dath 8, 10, 12, agus 16-bit

• A’ toirt taic do chruthan dath leithid RGB, YUV 4:2:2, agus YUV 4:4:4

• A 'toirt taic do èisteachd suas ri 32 seanalan

• A' toirt taic do Sgeama Còdaidh – TMDS

• A 'toirt taic Dùthchasach agus AXI4 Stream Bhidio agus Fuaim eadar-aghaidh Dàta

• A 'toirt taic do dhùthchasach agus AXI4-Lite Configuration eadar-aghaidh airson atharrachadh paramadair 

Stiùireadh stàlaidh

Feumaidh an cridhe IP a bhith air a chuir a-steach gu Catalog IP Libero® Bathar-bog SoC gu fèin-ghluasadach tron ​​​​ghnìomh ùrachadh Catalog IP ann am bathar-bog Libero SoC, no thèid a luchdachadh sìos le làimh bhon chatalog. Aon uair ‘s gu bheil an cridhe IP air a chuir a-steach ann an Catalog IP bathar-bog Libero SoC, tha e air a rèiteachadh, air a chruthachadh, agus air a chuir an sàs taobh a-staigh SmartDesign airson a thoirt a-steach don phròiseact Libero.

Stiùireadh Cleachdaiche

DS50003319C – 2

© 2024 Microchip Technology Inc. agus na fo-chompanaidhean aige

Cleachdadh Goireasan (Faighnich ceist)

Tha HDMI TX IP air a chuir an gnìomh ann am PolarFire® FPGA (MPF300T - pasgan 1FCG1152I).

Tha an clàr a leanas a’ sealltainn nan goireasan a chleachdar nuair a g_PIXELS_PER_CLK = 1PXL.

Clàr 2 . Cleachdadh ghoireasan airson 1PXL

g_COLOR_FORMAT g_BITS_PER_COMPONENT (Bits)

g_AUX_CHANNEL_ENABLE g_4K60_SUPPORT Stuth

4LUT

Stuth

DFF

Eadar-aghaidh 4LUT

DFF eadar-aghaidh

uSRAM (64 × 12)

RGB

8

Dèan comas

Cuir à comas

787

514

108

108

9

Cuir à comas

Cuir à comas

819

502

108

108

9

10

Cuir à comas

Cuir à comas

1070

849

156

156

13

12

Cuir à comas

Cuir à comas

1084

837

156

156

13

16

Cuir à comas

Cuir à comas

1058

846

156

156

13

YCbCr422

8

Cuir à comas

Cuir à comas

696

473

96

96

8

YCbCr444

8

Cuir à comas

Cuir à comas

819

513

108

108

9

10

Cuir à comas

Cuir à comas

1068

849

156

156

13

12

Cuir à comas

Cuir à comas

1017

837

156

156

13

16

Cuir à comas

Cuir à comas

1050

845

156

156

13

Tha an clàr a leanas a’ sealltainn nan goireasan a chleachdar nuair a g_PIXELS_PER_CLK = 4PXL.

Clàr 3 . Cleachdadh ghoireasan airson 4PXL

g_COLOR_FORMAT g_BITS_PER_COMPONENT (Bits)

g_AUX_CHANNEL_ENABLE g_4K60_SUPPORT Stuth

4LUT

Stuth

DFF

Eadar-aghaidh 4LUT

DFF eadar-aghaidh

uSRAM (64 × 12)

RGB

8

Cuir à comas

Dèan comas

4078

2032

144

144

12

Dèan comas

Cuir à comas

1475

2269

144

144

12

Cuir à comas

Cuir à comas

1393

1092

144

144

12

10

Cuir à comas

Cuir à comas

2151

1635

264

264

22

12

Cuir à comas

Cuir à comas

1909

1593

264

264

22

16

Cuir à comas

Cuir à comas

1645

1284

264

264

22

YCbCr422

8

Cuir à comas

Cuir à comas

1265

922

144

144

12

YCbCr444

8

Cuir à comas

Cuir à comas

1119

811

144

144

12

10

Cuir à comas

Cuir à comas

2000

1627

264

264

22

12

Cuir à comas

Cuir à comas

1909

1585

264

264

22

16

Cuir à comas

Cuir à comas

1604

1268

264

264

22

Stiùireadh Cleachdaiche

DS50003319C – 3

© 2024 Microchip Technology Inc. agus na fo-chompanaidhean aige

HDMI TX IP Configurator

1. HDMI TX IP Configurator (Faighnich ceist)

Tha an earrann seo a’ toirt seachad cusview den eadar-aghaidh HDMI TX Configurator agus na diofar phàirtean aige.

Tha an HDMI TX Configurator a’ toirt seachad eadar-aghaidh grafaigeach gus cridhe HDMI TX a stèidheachadh airson riatanasan tar-chuir bhidio sònraichte. Leigidh an rèiteachadh seo leis an neach-cleachdaidh paramadairean a thaghadh leithid Bits Per Component, Cruth Dhathan, Àireamh piogsail, Modh Fuaim, Eadar-aghaidh, Testbench, agus Cead. Tha e deatamach na roghainnean sin atharrachadh gu ceart gus dèanamh cinnteach à sgaoileadh èifeachdach de dhàta bhidio thairis air HDMI.

Tha eadar-aghaidh an HDMI TX Configurator air a dhèanamh suas de ghrunn chlàran-bìdh agus roghainnean a leigeas le luchd-cleachdaidh na roghainnean tar-chuir HDMI a ghnàthachadh. Tha na prìomh rèiteachaidhean air am mìneachadh ann an Clàr 3-1.

Tha an dealbh a leanas a’ toirt seachad mion-fhiosrachadh view den eadar-aghaidh HDMI TX Configurator.

Figear 1-1. HDMI TX IP Configurator

Tha an eadar-aghaidh cuideachd a’ toirt a-steach putanan OK agus Sguir dheth airson dearbhadh no cuir air falbh na rèiteachaidhean a chaidh a dhèanamh.

 Stiùireadh Cleachdaiche

DS50003319C – 5

© 2024 Microchip Technology Inc. agus na fo-chompanaidhean aige

Cur an gnìomh Bathar-cruaidh

2. Cur an gnìomh Bathar-cruaidh (Faighnich ceist)

Tha HDMI Transmitter (TX) air a dhèanamh suas de dhà stagtha:

• Obrachadh XOR/XNOR, a lughdaicheas an àireamh de ghluasadan

• INV/NONINV, a lughdaicheas an eadar-dhealachadh (cothromachadh DC). Tha an dà phìos a bharrachd air an cur ris aig an t-stage de obrachadh. Tha dàta smachd (hsync agus vsync) air a chòdachadh gu 10 pìosan ann an ceithir cothlamadh a dh’ fhaodadh a bhith ann gus an neach-glacaidh a chuideachadh gus a ghleoc a shioncronachadh leis a’ ghleoc sgaoilidh. Feumar transceiver a chleachdadh còmhla ris an HDMI TX IP gus na pìosan 10 (modh 1 piogsail) no 40 buillean (modh 4 piogsail) a chuir a-steach.

Bidh an rèitiche cuideachd a’ taisbeanadh riochdachadh de chridhe HDMI Tx, le bileag HDMI_TX_0, a’ nochdadh na diofar cheanglaichean cur-a-steach is toraidh a tha eadar-cheangailte ris a’ chridhe. Tha trì modhan ann airson eadar-aghaidh HDMI TX agus tha iad air am mìneachadh mar a leanas:

Modh cruth dath RGB

Na puirt aig HDMI TX IP airson aon piogsail gach gleoc nuair a tha am modh claisneachd air a chomasachadh agus is e cruth dath RGB airson PolarFire® Tha innealan air an sealltainn anns an fhigear a leanas. Riochdachadh lèirsinneach de phuirt cridhe HDMI Tx mar a leanas:

• Is e comharran cloc smachd R_CLK_LOCK, G_CLK_LOCK, agus B_CLK_LOCK. Is e comharran cloc R_CLK_I, G_CLK_I, agus B_CLK_I.

• Seanalan dàta a’ gabhail a-steach DATA_R_I, DATA_G_I, agus DATA_B_I.

• 'S e comharran Dàta Cuideachaidh AUX_DATA_R_I agus AUX_DATA_G_I.

Figear 2-1. Diagram bloca HDMI TX IP (cruth dath RGB)

Airson tuilleadh fiosrachaidh mu chomharran I / O airson cruth dath RGB, faic Clàr 3-2.

Modh cruth dath YCbCr444

Tha na puirt aig HDMI TX IP airson aon piogsail gach gleoc nuair a tha am modh claisneachd air a chomasachadh agus cruth dath YCbCr444 ri fhaicinn anns an fhigear a leanas. Riochdachadh lèirsinneach de phuirt cridhe HDMI Tx mar a leanas:

• Is e comharran smachd Y_CLK_LOCK, Cb_CLK_LOCK, agus Cr_CLK_LOCK.

• Is e comharran cloc Y_CLK_I, Cb_CLK_I, agus Cr_CLK_I.

 Stiùireadh Cleachdaiche

DS50003319C – 6

© 2024 Microchip Technology Inc. agus na fo-chompanaidhean aige

Cur an gnìomh Bathar-cruaidh

• Seanalan dàta a’ gabhail a-steach DATA_Y_I, DATA_Cb_I, agus DATA_Cr_I.

• Is e comharran cuir a-steach Dàta Cuideachaidh AUX_DATA_Y_I agus AUX_DATA_C_I.

Figear 2-2. Diagram bloca HDMI TX IP (cruth dath YCbCr444)

Airson tuilleadh fiosrachaidh mu chomharran I / O airson cruth dath YCbCr444, faic Clàr 3-6Modh cruth dath YCbCr422

Tha na puirt aig HDMI TX IP airson aon piogsail gach gleoc nuair a tha am modh claisneachd air a chomasachadh agus cruth dath YCbCr422 ri fhaicinn anns an fhigear a leanas. Riochdachadh lèirsinneach de phuirt cridhe HDMI Tx mar a leanas:

• 'S e comharran smachd LANE1_CLK_LOCK, LANE2_CLK_LOCK, agus LANE3_CLK_LOCK. • 'S e comharran a' chloc LANE1_CLK_I, LANE2_CLK_I, agus LANE3_CLK_I.

• Seanalan dàta a’ gabhail a-steach DATA_Y_I agus DATA_C_I.

 Stiùireadh Cleachdaiche

DS50003319C – 7

© 2024 Microchip Technology Inc. agus na fo-chompanaidhean aige

Cur an gnìomh Bathar-cruaidh

Figear 2-3. Diagram bloca HDMI TX IP (cruth dath YCbCr422)

Airson tuilleadh fiosrachaidh mu chomharran I / O airson cruth dath YCbCr422, faic Clàr 3-7 Stiùireadh Cleachdaiche

DS50003319C – 8

© 2024 Microchip Technology Inc. agus na fo-chompanaidhean aige

Paramadairean HDMI TX agus comharran eadar-aghaidh

3. Paramadairean HDMI TX agus comharran eadar-aghaidh (Faighnich ceist)

Tha an earrann seo a’ beachdachadh air na crìochan anns an rèiteachadh HDMI TX GUI agus comharran I/O. 3.1 Paramadairean rèiteachaidh (Faighnich ceist)

Tha an clàr a leanas a’ liostadh nam paramadairean rèiteachaidh anns an HDMI TX IP.

Clàr 3-1. Paramadairean rèiteachaidh

Ainm Parameter

Tuairisgeul

Cruth dath

A 'mìneachadh an àite dath. A’ toirt taic do na cruthan dath a leanas:

• RGB

• YCbCr422

• YCbCr444

An àireamh de phìosan gach

co-phàirt

Sònraichidh seo an àireamh de bhuillean airson gach pàirt dath. A’ toirt taic do 8, 10, 12, agus 16 pìosan gach pàirt.

Àireamh de piogsail

A’ nochdadh an àireamh de piogsail gach cuir a-steach uaireadair:

• Pixel gach cloc = 1

• Pixel gach cloc = 4

Taic 4Kp60

Taic airson rùn 4K aig 60 frèamaichean san diog:

• Nuair a tha taic 1, 4Kp60 air a chomasachadh

• Nuair a tha taic 0, 4Kp60 à comas

Modh Fuaim

A’ rèiteachadh am modh tar-chuir claisneachd. Dàta claisneachd airson sianal R agus G: • Dèan comas

• Cuir à comas

Eadar-aghaidh

Sruth dùthchasach agus AXI

being deuchainn

A 'ceadachadh àrainneachd testbench a thaghadh. A 'toirt taic do na roghainnean testbench a leanas: • Cleachdaiche

• Gun dad

Ceadachas

A’ sònrachadh an seòrsa ceadachais. A’ toirt seachad an dà roghainn ceadachais a leanas:

• RTL

• Crioptaichte

3.2 Puirt (Faighnich ceist)

Tha an clàr a leanas a’ liostadh na puirt cuir a-steach is toraidh aig an HDMI TX IP airson eadar-aghaidh Dùthchasach nuair a tha modh claisneachd air a chomasachadh agus cruth Dath RGB.

Clàr 3-2. Comharran cuir a-steach is toraidh

Ainm comharraidh

Stiùir

Leud

Tuairisgeul

SYS_CLK_I

Cuir a-steach

1-bit

Cloc siostam, mar as trice an aon ghleoc ris an rianadair taisbeanaidh

RESET_N_I

Cuir a-steach

1-bit

Comharra ath-shuidheachadh gnìomhach-ìosal asyncronach

VIDEO_DATA_VALID_I

Cuir a-steach

1-bit

Cuir a-steach dàta bhidio dligheach

AUDIO_DATA_VALID_I

Cuir a-steach

1-bit

Cuir a-steach dligheach dàta pacaid claisneachd

R_CLK_I

Cuir a-steach

1-bit

Cloc TX airson sianal “R” bho XCVR

R_CLK_LOCK

Cuir a-steach

1-bit

TX_CLK_STABLE airson sianal R bho XCVR

G_CLK_I

Cuir a-steach

1-bit

Cloc TX airson seanail “G” bho XCVR

G_CLK_LOCK

Cuir a-steach

1-bit

TX_CLK_STABLE airson sianal G bho XCVR

B_CLK_I

Cuir a-steach

1-bit

Cloc TX airson seanail “B” bho XCVR

Stiùireadh Cleachdaiche

DS50003319C – 9

© 2024 Microchip Technology Inc. agus na fo-chompanaidhean aige

Paramadairean HDMI TX agus comharran eadar-aghaidh

………..lean 

Ainm Comharra Stiùireadh leud Tuairisgeul

B_CLK_LOCK

Cuir a-steach

1-bit

TX_CLK_STABLE airson seanail B bho XCVR

H_SYNC_I

Cuir a-steach

1-bit

Pulse sioncronachaidh còmhnard

V_SYNC_I

Cuir a-steach

1-bit

Pulse sioncronachaidh dìreach

PACKET_HEADER_I

Cuir a-steach

PIXELS_PER_CLK*1

Ceann pacaid airson dàta pacaid claisneachd

DATA_R_I

Cuir a-steach

PIXELS_PER_CLK*8

Cuir a-steach dàta “R”.

DATA_G_I

Cuir a-steach

PIXELS_PER_CLK*8

Cuir a-steach dàta “G”.

DATA_B_I

Cuir a-steach

PIXELS_PER_CLK*8

Cuir a-steach dàta “B”.

AUX_DATA_R_I

Cuir a-steach

PIXELS_PER_CLK*4

Dàta seanail pacaid claisneachd “R”.

AUX_DATA_G_I

Cuir a-steach

PIXELS_PER_CLK*4

Dàta seanail pacaid claisneachd “G”.

TMDS_R_O

Toradh

PIXELS_PER_CLK*10

Dàta “R” air a chòdachadh

TMDS_G_O

Toradh

PIXELS_PER_CLK*10

Dàta “G” air a chòdachadh

TMDS_B_O

Toradh

PIXELS_PER_CLK*10

Dàta “B” air a chòdachadh

Tha an clàr a leanas a’ liostadh na puirt airson eadar-aghaidh AXI4 Stream le Audio Enable.

Clàr 3-3. Puirt cuir a-steach is toraidh airson eadar-aghaidh sruth AXI4

Seòrsa Ainm Port

Leud

Tuairisgeul

TDATA_I

Cuir a-steach

3 * g_BITS_PER_COMPONENT* g_PIXELS_PER_CLK Cuir a-steach dàta bhidio

TVALID_I

Cuir a-steach

1-bit

Cuir a-steach bhidio dligheach

TREADY_O Toradh 1-bit

Comharra deiseil airson tràillean toraidh

TUSER_I

Cuir a-steach

PIXELS_PER_CLK*9+5

bit 0 = gun chleachdadh

pìos 1 = VSYNC

pìos 2 = HSYNC

bit 3 = gun chleachdadh

bit [3 +g_PIXELS_PER_CLK: 4] = Bit bann-cinn a’ phacaid [4 +g_PIXELS_PER_CLK] = Dàta claisneachd dligheach

bit [(5 * g_PIXELS_PER_CLK) + 4: (1*g_PIXELS_PER_CLK) + 5] = Dàta fuaim G

bit [(9 * g_PIXELS_PER_CLK) + 4: (5*g_PIXELS_PER_CLK) + 5] = Dàta fuaim R

Tha an clàr a leanas a’ liostadh na puirt cuir a-steach is toraidh aig an HDMI TX IP airson eadar-aghaidh Dùthchasach nuair a tha modh claisneachd ciorramach.

Clàr 3-4. Comharran cuir a-steach is toraidh

Ainm comharraidh

Stiùir

Leud

Tuairisgeul

SYS_CLK_I

Cuir a-steach

1-bit

Cloc siostam, mar as trice an aon ghleoc ris an rianadair taisbeanaidh

RESET_N_I

Cuir a-steach

1-bit

Comharra ath-shuidheachadh gnìomhach asyncronach - ìosal

VIDEO_DATA_VALID_I

Cuir a-steach

1-bit

Cuir a-steach dàta bhidio dligheach

R_CLK_I

Cuir a-steach

1-bit

Cloc TX airson sianal “R” bho XCVR

R_CLK_LOCK

Cuir a-steach

1-bit

TX_CLK_STABLE airson sianal R bho XCVR

G_CLK_I

Cuir a-steach

1-bit

Cloc TX airson seanail “G” bho XCVR

G_CLK_LOCK

Cuir a-steach

1-bit

TX_CLK_STABLE airson sianal G bho XCVR

B_CLK_I

Cuir a-steach

1-bit

Cloc TX airson seanail “B” bho XCVR

B_CLK_LOCK

Cuir a-steach

1-bit

TX_CLK_STABLE airson seanail B bho XCVR

H_SYNC_I

Cuir a-steach

1-bit

Pulse sioncronachaidh còmhnard

V_SYNC_I

Cuir a-steach

1-bit

Pulse sioncronachaidh dìreach

DATA_R_I

Cuir a-steach

PIXELS_PER_CLK*8

Cuir a-steach dàta “R”.

Stiùireadh Cleachdaiche

DS50003319C – 10

© 2024 Microchip Technology Inc. agus na fo-chompanaidhean aige

Paramadairean HDMI TX agus comharran eadar-aghaidh

………..lean 

Ainm Comharra Stiùireadh leud Tuairisgeul

DATA_G_I

Cuir a-steach

PIXELS_PER_CLK*8

Cuir a-steach dàta “G”.

DATA_B_I

Cuir a-steach

PIXELS_PER_CLK*8

Cuir a-steach dàta “B”.

TMDS_R_O

Toradh

PIXELS_PER_CLK*10

Dàta “R” air a chòdachadh

TMDS_G_O

Toradh

PIXELS_PER_CLK*10

Dàta “G” air a chòdachadh

TMDS_B_O

Toradh

PIXELS_PER_CLK*10

Dàta “B” air a chòdachadh

Tha an clàr a leanas a’ liostadh na puirt airson eadar-aghaidh AXI4 Stream.

Clàr 3-5. Puirt cuir a-steach is toraidh airson eadar-aghaidh sruth AXI4

Ainm Port

Seòrsa

Leud

Tuairisgeul

TDATA_I_VIDEO

Cuir a-steach

3*g_BITS_PER_COMPONENT*g_PIXELS_PER_CLK

Cuir a-steach dàta bhidio

TVALID_I_VIDEO

Cuir a-steach

1-bit

Cuir a-steach bhidio dligheach

TREADY_O_VIDEO

Toradh

1-bit

Comharra deiseil airson tràillean toraidh

TUSER_I_VIDEO

Cuir a-steach

4 bit

bit 0 = gun chleachdadh

pìos 1 = VSYNC

pìos 2 = HSYNC

bit 3 = gun chleachdadh

Tha an clàr a leanas a’ liostadh na puirt airson modh YCbCr444 nuair a bhios am modh claisneachd air a chomasachadh.

Clàr 3-6. Cur a-steach is toradh airson modh YCbCr444 agus Modh Fuaim air a chomasachadh

Ainm comharraidh

Leud an stiùiridh

Tuairisgeul

SYS_CLK_I

Cuir a-steach

1-bit

Cloc siostam, mar as trice an aon ghleoc ris an rianadair taisbeanaidh

RESET_N_I

Cuir a-steach

1-bit

Comharra ath-shuidheachadh gnìomhach-ìosal asyncronach

VIDEO_DATA_VALID_I In-chur

1-bit

Cuir a-steach dàta bhidio dligheach

AUDIO_DATA_VALID_I Input

1-bit

Cuir a-steach dligheach dàta pacaid claisneachd

Y_CLK_I

Cuir a-steach

1-bit

Cloc TX airson sianal “Y” bho XCVR

Y_CLK_LOCK

Cuir a-steach

1-bit

TX_CLK_STABLE airson sianal Y bho XCVR

Cb_CLK_I

Cuir a-steach

1-bit

Cloc TX airson seanail “Cb” bho XCVR

Cb_CLK_LOCK

Cuir a-steach

1-bit

TX_CLK_STABLE airson sianal Cb bho XCVR

Cr_CLK_I

Cuir a-steach

1-bit

Cloc TX airson sianal “Cr” bho XCVR

Cr_CLK_LOCK

Cuir a-steach

1-bit

TX_CLK_STABLE airson sianal Cr bho XCVR

H_SYNC_I

Cuir a-steach

1-bit

Pulse sioncronachaidh còmhnard

V_SYNC_I

Cuir a-steach

1-bit

Pulse sioncronachaidh dìreach

PACKET_HEADER_I

Cuir a-steach

PIXELS_PER_CLK*1

Ceann pacaid airson dàta pacaid claisneachd

DATA_Y_I

Cuir a-steach

PIXELS_PER_CLK*8

Cuir a-steach dàta “Y”.

DATA_Cb_I

Cuir a-steach

PIXELS_PER_CLK*DATA_WIDTH Cuir a-steach dàta “Cb”.

DATA_Cr_I

Cuir a-steach

PIXELS_PER_CLK*DATA_WIDTH Cuir a-steach dàta “Cr”.

AUX_DATA_Y_I

Cuir a-steach

PIXELS_PER_CLK*4

Dàta seanail pacaid claisneachd “Y”.

AUX_DATA_C_I

Cuir a-steach

PIXELS_PER_CLK*4

Dàta seanail pacaid claisneachd “C”.

TMDS_R_O

Toradh

PIXELS_PER_CLK*10

Dàta “Cb” air a chòdachadh

TMDS_G_O

Toradh

PIXELS_PER_CLK*10

Dàta “Y” air a chòdachadh

TMDS_B_O

Toradh

PIXELS_PER_CLK*10

Dàta “Cr” air a chòdachadh

Tha an clàr a leanas a’ liostadh na puirt airson modh YCbCr422 nuair a bhios am modh claisneachd air a chomasachadh.

Stiùireadh Cleachdaiche

DS50003319C – 11

© 2024 Microchip Technology Inc. agus na fo-chompanaidhean aige

Paramadairean HDMI TX agus comharran eadar-aghaidh

Clàr 3-7. Cur a-steach is toradh airson modh YCbCr422 agus Modh Fuaim air a chomasachadh

Ainm comharraidh

Leud an stiùiridh

Tuairisgeul

SYS_CLK_I

Cuir a-steach

1-bit

Cloc siostam, mar as trice an aon ghleoc ris an rianadair taisbeanaidh

RESET_N_I

Cuir a-steach

1-bit

Asynchronous Active -Low ath-shuidheachadh comharra

VIDEO_DATA_VALID_I In-chur

1-bit

Cuir a-steach dàta bhidio dligheach

LANE1_CLK_I

Cuir a-steach

1-bit

Cloc TX airson seanail “lane bho XCVE lane 1” bho XCVR

LANE1_CLK_LOCK

Cuir a-steach

1-bit

TX_CLK_STABLE airson sreath bho sreath XCVE 1

LANE2_CLK_I

Cuir a-steach

1-bit

Cloc TX airson seanail “lane bho XCVE lane 2” bho XCVR

LANE2_CLK_LOCK

Cuir a-steach

1-bit

TX_CLK_STABLE airson sreath bho sreath XCVE 2

LANE3_CLK_I

Cuir a-steach

1-bit

Cloc TX airson seanail “lane bho XCVE lane 3” bho XCVR

LANE3_CLK_LOCK

Cuir a-steach

1-bit

TX_CLK_STABLE airson sreath bho sreath XCVE 3

H_SYNC_I

Cuir a-steach

1-bit

Pulse sioncronachaidh còmhnard

V_SYNC_I

Cuir a-steach

1-bit

Pulse sioncronachaidh dìreach

PACKET_HEADER_I

Cuir a-steach

PIXELS_PER_CLK*1

Ceann pacaid airson dàta pacaid claisneachd

DATA_Y_I

Cuir a-steach

PIXELS_PER_CLK*DATA_WIDTH Cuir a-steach dàta “Y”.

DATA_C_I

Cuir a-steach

PIXELS_PER_CLK*DATA_WIDTH Cuir a-steach dàta “C”.

AUX_DATA_Y_I

Cuir a-steach

PIXELS_PER_CLK*4

Dàta seanail pacaid claisneachd “Y”.

AUX_DATA_C_I

Cuir a-steach

PIXELS_PER_CLK*4

Dàta seanail pacaid claisneachd “C”.

TMDS_R_O

Toradh

PIXELS_PER_CLK*10

Dàta “C” air a chòdachadh

TMDS_G_O

Toradh

PIXELS_PER_CLK*10

Dàta “Y” air a chòdachadh

TMDS_B_O

Toradh

PIXELS_PER_CLK*10

Dàta còdaichte co-cheangailte ri fiosrachadh sioncranachaidh

Stiùireadh Cleachdaiche

DS50003319C – 12

© 2024 Microchip Technology Inc. agus na fo-chompanaidhean aige

Clàr Mapa agus Tuairisgeul

4. Clàr Mapa agus Tuairisgeul (Faighnich ceist)

Offset

Ainm

Bit Pos.

7

6

5

4

3

2

1

0

0x00

SRAMBLER_IP_EN

7:0

Tòiseachadh

15:8

23:16

31:24

0x04

XCVR_DATA_LANE_ 0_SEL

7:0

Tòiseachadh[1:0]

15:8

23:16

31:24

Stiùireadh Cleachdaiche

DS50003319C – 13

© 2024 Microchip Technology Inc. agus na fo-chompanaidhean aige

Clàr Mapa agus Tuairisgeul

4.1 SRAMBLER_IP_EN (Faighnich ceist)

Ainm: SRAMBLER_IP_EN

Offset: 0x000

Ath-shuidheachadh: 0x0

Seilbh: Sgrìobhadh a-mhàin

Scrambler Dèan comas air Clàr smachd. Feumar an clàr seo a sgrìobhadh gus taic 4kp60 fhaighinn airson an HDMI TX IP

Bit 31 30 29 28 27 26 25 24

Ruigsinneachd 

Ath-shuidhich 

Bit 23 22 21 20 19 18 17 16

Ruigsinneachd 

Ath-shuidhich 

Bit 15 14 13 12 11 10 9 8

Ruigsinneachd 

Ath-shuidhich 

Bit 7 6 5 4 3 2 1 0

Tòiseachadh

Cothrom W Ath-shuidheachadh 0

Bit 0 - Tòisich a’ sgrìobhadh “1” chun a’ phìos seo a’ tòiseachadh gluasad dàta Scrambler air a chomasachadh. Bidh HDMI 2.0 a’ cleachdadh seòrsa de sgrìobadh ris an canar còdachadh 8b / 10b. Tha an sgeama còdaidh seo air a chleachdadh gus dàta a chuir thairis air an eadar-aghaidh HDMI gu earbsach agus gu h-èifeachdach.

 Stiùireadh Cleachdaiche

DS50003319C – 14

© 2024 Microchip Technology Inc. agus na fo-chompanaidhean aige

Clàr Mapa agus Tuairisgeul

4.2 XCVR_DATA_LANE_0_SEL (Faighnich ceist)

Ainm: XCVR_DATA_LANE_0_SEL

Offset: 0x004

Ath-shuidheachadh: 0x1

Seilbh: Sgrìobhadh a-mhàin

Bidh clàr XCVR_DATA_LANE_0_SEL a’ taghadh an dàta a dh’ fheumar a ghluasad chun XCVR bho HDMI TX IP airson an gleoc fhaighinn airson Full HD, 4kp30, 4kp60.

Bit 31 30 29 28 27 26 25 24

Ruigsinneachd 

Ath-shuidhich 

Bit 23 22 21 20 19 18 17 16

Ruigsinneachd 

Ath-shuidhich 

Bit 15 14 13 12 11 10 9 8

Ruigsinneachd 

Ath-shuidhich 

Bit 7 6 5 4 3 2 1 0

Tòiseachadh[1:0]

Faigh cothrom air WW Ath-shuidheachadh 0 1

Pìosan 1: 0 - START[1:0] Tha sgrìobhadh “10” chun na pìosan seo a’ tòiseachadh 4KP60 air a chomasachadh agus tha ìre dàta XCVR air a thoirt seachad mar FFFFF_00000.

 Stiùireadh Cleachdaiche

DS50003319C – 15

© 2024 Microchip Technology Inc. agus na fo-chompanaidhean aige

Samhlachadh testbench

5. Samhlachadh testbench (Faighnich ceist)

Tha Testbench air a thoirt seachad gus sgrùdadh a dhèanamh air gnìomhachd cridhe HDMI TX. Chan obraich Testbench ach ann an eadar-aghaidh dùthchasach le 1 piogsail gach uaireadair agus modh claisneachd air a chomasachadh.

Tha an clàr a leanas a’ liostadh nam paramadairean a tha air an rèiteachadh a rèir an tagraidh.

Clàr 5-1. Paramadair rèiteachaidh Testbench

Ainm

Paramadairean bunaiteach

Cruth Dhathan (g_COLOR_FORMAT)

RGB

Pìosan gach co-phàirt (g_BITS_PER_COMPONENT)

8

Àireamh piogsail (g_PIXELS_PER_CLK)

1

Taic 4Kp60 (g_4K60_SUPPORT)

0

Modh Fuaim (g_AUX_CHANNEL_ENABLE)

1 (Cuir an comas)

Eadar-aghaidh (G_FORMAT)

0 (Cuir à comas)

Gus atharrais a dhèanamh air a’ chridhe a’ cleachdadh a’ beinge-deuchainn, dèan na ceumannan a leanas:

1. Anns an uinneag Design Flow, leudaich Create Design.

2. Dèan briogadh deas air Cruthaich SmartDesign Testbench, agus an uairsin cliog air Run , mar a chithear san fhigear a leanas. Figear 5-1. A 'cruthachadh SmartDesign Testbench

3. Cuir a-steach ainm airson an testbench SmartDesign, agus an uair sin cliog OK.

Figear 5-2. Ag ainmeachadh SmartDesign Testbench

Tha being deuchainn SmartDesign air a chruthachadh, agus tha canabhas a’ nochdadh air taobh deas a’ phana Design Flow.

 Stiùireadh Cleachdaiche

DS50003319C – 16

© 2024 Microchip Technology Inc. agus na fo-chompanaidhean aige

Samhlachadh testbench

4. Seòl gu Libero® Catalog SoC, tagh View > Windows > Catalog IP, agus an uairsin leudaich Solutions Video. Dèan briogadh dùbailte air HDMI TX IP (v5.2.0), agus an uairsin cliog air OK.

5. Anns an uinneag Parameter Configurator, tagh an luach Àireamh Pixels a tha a dhìth, mar a chithear san fhigear a leanas.

Figear 5-3. Rèiteachadh paramadair

6. Tagh a h-uile port, deas-cliog agus tagh Promote to Top Level.

7. Air bàr-inneal SmartDesign, cliog Generate Component.

8. Air taba Stimulus Hierarchy, dèan briogadh deas HDMI_TX_TB testbench file, agus an uairsin cliog Simulate Pre-Synth Design> Open Interactively.

Tha am ModelSim® inneal a’ fosgladh leis an testbench, mar a chithear san fhigear a leanas. Figear 5-4. Inneal ModelSim le HDMI TX Testbench File

Cudromach: Ma thèid stad a chuir air an atharrais air sgàth na h-ùine ruith a tha air a shònrachadh anns an DO file, cleachd an ruith - uile àithne gus an atharrais a chrìochnachadh.

 Stiùireadh Cleachdaiche

DS50003319C – 17

© 2024 Microchip Technology Inc. agus na fo-chompanaidhean aige

Samhlachadh testbench

5.1 Diagraman uair (Faighnich ceist)

Tha an diagram tìm a leanas airson HDMI TX IP a’ sealltainn dàta bhidio agus smachd air amannan dàta airson 1 piogsail gach uaireadair.

Figear 5-5. Diagram Ùine HDMI TX IP de dhàta bhidio airson 1 piogsail gach uaireadair

Tha an diagram a leanas a’ sealltainn na ceithir cothlamadh de dhàta smachd.

Figear 5-6. Diagram Ùine HDMI TX IP de dhàta smachd airson 1 piogsail gach uaireadair

 Stiùireadh Cleachdaiche

DS50003319C – 18

© 2024 Microchip Technology Inc. agus na fo-chompanaidhean aige

Amalachadh siostam

6. Amalachadh siostam (Faighnich ceist)

Tha an earrann seo a’ sealltainn marample tuairisgeul dealbhaidh.

Tha an clàr a leanas a’ liostadh nan rèiteachaidhean aig PF XCVR, PF TX PLL, agus PF CCC.

Clàr 6-1. PF XCVR, PF TX PLL, agus PF CCC Configurations

Fuasgladh

Rèiteachadh Bit Width PF XCVR

Configuration PF TX PLL

Rèiteachadh PF CCC

Dàta TX

Ìre

Cloc TX

Roinn

Factor

TX PCS

Stuth

Leud

Miann

Toradh Bit Clock

Iomradh

Cloc

Tricead

Cuir a-steach

Tricead

Toradh

Tricead

1PXL (1080p60) 8

1485

4

10

5940

148.5

NA

NA

1PXL (1080p30) 10

925

4

10

3700

148.5

92.5

74

12

1113.75

4

10

4455

148.5

111.375

74.25

16

1485

4

10

5940

148.5

148.5

74.25

4PXL (1080p60) 10

1860

4

40

7440

148.5

46.5

37.2

12

2229

4

40

8916

148.5

55.725

37.15

16

2970

2

40

5940

148.5

74.25

37.125

4PXL (4kp30)

8

2970

2

40

5940

148.5

NA

NA

10

3712.5

2

40

7425

148.5

92.812

74.25

12

4455

1

40

4455

148.5

111.375

74.25

16

5940

1

40

5940

148.5

148.5

74.25

4PXL (4Kp60)

8

5940

1

40

5940

148.5

NA

NA

HDMI TX Sample Design, nuair a thèid a rèiteachadh ann an g_BITS_PER_COMPONENT = 8-bit agus

g_PIXELS_PER_CLK = 1 modh PXL, ri fhaicinn san fhigear a leanas.

Figear 6-1. HDMI TX Sample Dealbhadh

HDMI_TX_C0_0

PF_INIT_MONITOR_C0_0

FABRIC_POR_N

PCIE_INIT_DONE

USRAM_INIT_DONE

SRAM_INIT_DONE

DEVICE_INIT_DONE

XCVR_INIT_DONE

USRAM_INIT_FROM_SNVM_DONE

USRAM_INIT_FROM_UPROM_DONE

USRAM_INIT_FROM_SPI_DONE

SRAM_INIT_FROM_SNVM_DONE

SRAM_INIT_FROM_UPROM_DONE

SRAM_INIT_FROM_SPI_DONE

AUTOCALIB_DONE

PF_INIT_MONITOR_C0

CORERESET_PF_C0_0

CLK

EXT_RST_N

BANK_x_VDDI_STATUS

BANK_y_VDDI_STATUS

PLL_POWERDOWN_B

PLL_LOCK

FABRIC_RESET_N

SS_BUSY

INIT_DONE

FF_US_RESTORE

FPGA_POR_N

CORERESET_PF_C0

Display_Controller_C0_0

FRAME_END_O

H_SYNC_O

RESTN_I

V_SYNC_O

SYS_CLK_I

V_ACTIVE_O

ENABLE_I

DATA_TRIGGER_O

H_RES_O[15:0]

V_RES_O[15:0]

Display_Controller_C0

pattern_generator_verilog_pattern_0

DATA_VALID_O

SYS_CLK_I

FRAME_END_O

RESET_N_I

LINE_END_O

DATA_EN_I

RED_O[7:0]

FRAME_END_I

GREEN_O[7:0]

PATTERN_SEL_I[2:0]

BLUE_O[7:0]

BAYER_O[7:0]

Deuchainn_Pàtran_Gineadair_C1

PF_XCVR_REF_CLK_C0_0

RESET_N_I

SYS_CLK_I

VIDEO_DATA_VALID_I

R_CLK_I

R_CLK_LOCK

G_CLK_I

G_CLK_LOCK

TMDS_R_O[9:0]

B_CLK_I

TMDS_G_O[9:0]

B_CLK_LOCK

TMDS_B_O[9:0]

V_SYNC_I

XCVR_LANE_0_DATA_O[9:0]

H_SYNC_I

DATA_R_I[7:0]

DATA_R_I[7:0]

DATA_G_I[7:0]

DATA_G_I[7:0]

DATA_B_I[7:0]

DATA_B_I[7:0]

HDMI_TX_C0

PF_TX_PLL_C0_0

PF_XCVR_ERM_C0_0

PADs_OUT

LANE3_TXD_N

CLKS_FROM_TXPLL_0

LANE3_TXD_P

LANE0_IN

LANE2_TXD_N

LANE0_PCS_ARST_N

LANE2_TXD_P

LANE0_PMA_ARST_N

LANE1_TXD_N

LANE0_TX_DATA[9:0]

LANE1_TXD_P

LANE1_IN

LANE0_TXD_N

LANE1_PCS_ARST_N

LANE0_TXD_P

LANE1_PMA_ARST_N

LANE0_OUT

LANE1_TX_DATA[9:0]

LANE0_TX_CLK_R

LANE2_IN

LANE0_TX_CLK_STABLE

LANE2_PCS_ARST_N

LANE1_OUT

LANE2_PMA_ARST_N

LANE1_TX_CLK_R

LANE2_TX_DATA[9:0]

LANE1_TX_CLK_STABLE

LANE3_IN

LANE2_OUT

LANE3_PCS_ARST_N

LANE2_TX_CLK_R

LANE3_PMA_ARST_N

LANE2_TX_CLK_STABLE

LANE3_TX_DATA[9:0] LANE3_OUTLANE3_TX_CLK_R

LANE3_TX_CLK_STABLE

 PF_XCVR_ERM_C0

LANE3_TXD_N LANE3_TXD_P LANE2_TXD_N LANE2_TXD_P LANE1_TXD_N LANE1_TXD_P LANE0_TXD_N LANE0_TXD_P

PATTERN_SEL_I[2:0] REF_CLK_PAD_P REF_CLK_PAD_N

REF_CLK_PAD_P

REF_CLK_PAD_NREF_CLK

 

REF_CLKPLL_LOCKCLKS_TO_XCVR

PF_XCVR_REF_CLK_C0

PF_TX_PLL_C0

Airson Example, ann an rèiteachaidhean 8-bit, tha na pàirtean a leanas mar phàirt den dealbhadh: • Tha PF_XCVR_ERM (PF_XCVR_ERM_C0_0) air a rèiteachadh airson ìre dàta de 1485 Mbps ann am modh PMA airson TX a-mhàin, le leud an dàta air a rèiteachadh mar 10 bit airson modh 1pxl agus Cloc iomraidh 148.5 MHz, stèidhichte air na roghainnean clàr roimhe

• Tha toradh LANE0_TX_CLK_R de PF_XCVR_ERM_C0_0 air a chruthachadh mar ghleoc 148.5 MHz, stèidhichte air na roghainnean clàr roimhe

• Tha SYS_CLK_I (HDMI_TX_C0, Display_Controller_C0, pattern_generator_C0, CORERESET_PF_C0, agus PF_INIT_MONITOR_C0) air an stiùireadh le LANE0_TX_CLK_R, a tha 148.5 MHz

• Tha R_CLK_I, G_CLK_I, agus B_CLK_I air an stiùireadh le LANE3_TX_CLK_R, LANE2_TX_CLK_R, agus LANE1_TX_CLK_R, fa leth

 Stiùireadh Cleachdaiche

DS50003319C – 19

© 2024 Microchip Technology Inc. agus na fo-chompanaidhean aige

Amalachadh siostam

Sample amalachadh airson, g_BITS_PER_COMPONENT = 8 agus g_PIXELS_PER_CLK = 4. Airson Example, ann an rèiteachaidhean 8-bit, tha na co-phàirtean a leanas mar phàirt den dealbhadh: • Tha PF_XCVR_ERM (PF_XCVR_ERM_C0_0) air a rèiteachadh airson ìre dàta de 2970 Mbps ann am modh PMA airson

TX a-mhàin, leis an leud dàta air a rèiteachadh mar 40-bit airson modh 1pxl agus gleoc iomraidh 148.5 MHz stèidhichte air na roghainnean clàr roimhe

• Tha toradh LANE0_TX_CLK_R de PF_XCVR_ERM_C0_0 air a chruthachadh mar ghleoc 74.25 MHz, stèidhichte air na roghainnean clàr roimhe

• Tha SYS_CLK_I (HDMI_TX_C0, Display_Controller_C0, pattern_generator_C0, CORERESET_PF_C0, agus PF_INIT_MONITOR_C0) air an stiùireadh le LANE0_TX_CLK_R, a tha 148.5 MHz

• Tha R_CLK_I, G_CLK_I, agus B_CLK_I air an stiùireadh le LANE3_TX_CLK_R, LANE2_TX_CLK_R, agus LANE1_TX_CLK_R, fa leth

HDMI TX Sample Dealbhadh, nuair a thèid a rèiteachadh ann an g_BITS_PER_COMPONENT = 12 Bit agus g_PIXELS_PER_CLK = 1 modh PXL, a chithear san fhigear a leanas.

Figear 6-2. HDMI TX Sample Dealbhadh

PF_XCVR_ERM_C0_0

PATTERN_SEL_I[2:0]

REF_CLK_PAD_P REF_CLK_PAD_N

PF_CCC_C1_0

REF_CLK_0 OUT0_FABCLK_0PLL_LOCK_0

 PF_CCC_C1

PF_INIT_MONITOR_C0_0

CORERESET_PF_C0_0

CLK

EXT_RST_N

BANK_x_VDDI_STATUS

BANK_y_VDDI_STATUS

PLL_POWERDOWN_B

PLL_LOCK

FABRIC_RESET_N

SS_BUSY

INIT_DONE

FF_US_RESTORE

FPGA_POR_N

CORERESET_PF_C0

Display_Controller_C0_0

FRAME_END_O

H_SYNC_O

RESTN_I

V_SYNC_O

SYS_CLK_I

V_ACTIVE_O

ENABLE_I

DATA_TRIGGER_O

H_RES_O[15:0]

V_RES_O[15:0]

Display_Controller_C0

pattern_generator_verilog_pattern_0

DATA_VALID_O

SYS_CLK_I

FRAME_END_O

RESET_N_I

LINE_END_O

DATA_EN_I

RED_O[7:0]

FRAME_END_I

GREEN_O[7:0]

PATTERN_SEL_I[2:0]

BLUE_O[7:0]

BAYER_O[7:0]

Deuchainn_Pàtran_Gineadair_C0

PF_XCVR_REF_CLK_C0_0

REF_CLK_PAD_P

REF_CLK_PAD_NREF_CLK

PF_XCVR_REF_CLK_C0

HDMI_TX_0

RESET_N_I

SYS_CLK_I

VIDEO_DATA_VALID_I

R_CLK_I

R_CLK_LOCK

G_CLK_I

G_CLK_LOCK

TMDS_R_O[9:0]

B_CLK_I

TMDS_G_O[9:0]

B_CLK_LOCK

TMDS_B_O[9:0]

V_SYNC_I

XCVR_LANE_0_DATA_O[9:0]

H_SYNC_I

DATA_R_I[11:0]

DATA_R_I[11:4]

DATA_G_I[11:0]

DATA_G_I[11:4]

DATA_B_I[11:0]

DATA_B_I[11:4]

HDMI_TX_C0

PF_TX_PLL_C0_0

PADs_OUT

CLKS_FROM_TXPLL_0

LANE3_TXD_N

LANE0_IN

LANE3_TXD_P

LANE0_PCS_ARST_N

LANE2_TXD_N

LANE0_PMA_ARST_N

LANE2_TXD_P

LANE0_TX_DATA[9:0]

LANE1_TXD_N

LANE1_IN

LANE1_TXD_P

LANE1_PCS_ARST_N

LANE0_TXD_N

LANE1_PMA_ARST_N

LANE0_TXD_P

LANE1_TX_DATA[9:0]

LANE0_OUT

LANE2_IN

LANE1_OUT

LANE2_PCS_ARST_N

LANE1_TX_CLK_R

LANE2_PMA_ARST_N

LANE1_TX_CLK_STABLE

LANE2_TX_DATA[9:0] LANE2_OUTLANE3_IN

LANE2_TX_CLK_R

LANE3_PCS_ARST_N

LANE2_TX_CLK_STABLE

LANE3_PMA_ARST_N

LANE3_OUT

LANE3_TX_DATA[9:0]

LANE3_TX_CLK_R

LANE3_TX_CLK_STABLE

 PF_XCVR_ERM_C0

LANE3_TXD_N LANE3_TXD_P LANE2_TXD_N LANE2_TXD_P LANE1_TXD_N LANE1_TXD_P LANE0_TXD_N LANE0_TXD_P

FABRIC_POR_N

PCIE_INIT_DONE

USRAM_INIT_DONE

SRAM_INIT_DONE

DEVICE_INIT_DONE

XCVR_INIT_DONE

USRAM_INIT_FROM_SNVM_DONE

USRAM_INIT_FROM_UPROM_DONE

USRAM_INIT_FROM_SPI_DONE

SRAM_INIT_FROM_SNVM_DONE

SRAM_INIT_FROM_UPROM_DONE

SRAM_INIT_FROM_SPI_DONE

AUTOCALIB_DONE

REF_CLKPLL_LOCKCLKS_TO_XCVR

 PF_INIT_MONITOR_C0

PF_TX_PLL_C0

Sample amalachadh airson, g_BITS_PER_COMPONENT > 8 agus g_PIXELS_PER_CLK = 1. Airson Example, ann an rèiteachaidhean 12-bit, tha na pàirtean a leanas mar phàirt den dealbhadh:

• Tha PF_XCVR_ERM (PF_XCVR_ERM_C0_0) air a rèiteachadh airson ìre dàta 111.375 Mbps ann am modh PMA airson TX a-mhàin, le leud an dàta air a rèiteachadh mar 10 bit airson modh 1pxl agus gleoc iomraidh 1113.75 Mbps, stèidhichte air an Clàr 6-1 roghainnean

• Tha toradh LANE1_TX_CLK_R de PF_XCVR_ERM_C0_0 air a chruthachadh mar ghleoc 111.375 MHz, stèidhichte air an Clàr 6-1 roghainnean

• Tha R_CLK_I, G_CLK_I, agus B_CLK_I air an stiùireadh le LANE3_TX_CLK_R, LANE2_TX_CLK_R, agus LANE1_TX_CLK_R, fa leth

• Bidh PF_CCC_C0 a’ gineadh cloc leis an ainm OUT0_FABCLK_0, le tricead 74.25 MHz, nuair a tha gleoc cuir a-steach 111.375 MHz, a tha air a stiùireadh le LANE1_TX_CLK_R

• SYS_CLK_I (HDMI_TX_C0, Display_Controller_C0, pattern_generator_C0, CORERESET_PF_C0, agus PF_INIT_MONITOR_C0) air a stiùireadh le OUT0_FABCLK_0, a tha 74.25 MHz

Sample amalachadh airson, g_BITS_PER_COMPONENT > 8 agus g_PIXELS_PER_CLK = 4. Airson Example, ann an rèiteachaidhean 12-bit, tha na pàirtean a leanas mar phàirt den dealbhadh:

• Tha PF_XCVR_ERM (PF_XCVR_ERM_C0_0) air a rèiteachadh airson ìre dàta de 4455 Mbps ann am modh PMA airson TX a-mhàin, le leud an dàta air a rèiteachadh mar 40 bit airson modh 4pxl agus gleoc iomraidh 111.375 MHz, stèidhichte air an Clàr 6-1 roghainnean

• Tha toradh LANE1_TX_CLK_R de PF_XCVR_ERM_C0_0 air a chruthachadh mar ghleoc 111.375 MHz, stèidhichte air an Clàr 6-1 roghainnean

 Stiùireadh Cleachdaiche

DS50003319C – 20

© 2024 Microchip Technology Inc. agus na fo-chompanaidhean aige

Amalachadh siostam

• Tha R_CLK_I, G_CLK_I, agus B_CLK_I air an stiùireadh le LANE3_TX_CLK_R, LANE2_TX_CLK_R, agus LANE1_TX_CLK_R, fa leth

• Bidh PF_CCC_C0 a’ gineadh cloc leis an ainm OUT0_FABCLK_0, le tricead 74.25 MHz, nuair a tha gleoc cuir a-steach 111.375 MHz, a tha air a stiùireadh le LANE1_TX_CLK_R

• SYS_CLK_I (HDMI_TX_C0, Display_Controller_C0, pattern_generator_C0, CORERESET_PF_C0, agus PF_INIT_MONITOR_C0) air a stiùireadh le OUT0_FABCLK_0, a tha 74.25 MHz

 Stiùireadh Cleachdaiche

DS50003319C – 21

© 2024 Microchip Technology Inc. agus na fo-chompanaidhean aige

Eachdraidh Ath-sgrùdaidh

7. Eachdraidh Ath-sgrùdaidh (Faighnich ceist)

Tha eachdraidh an ath-sgrùdaidh a’ toirt cunntas air na h-atharrachaidhean a chaidh a chur an gnìomh sa phàipear. Tha na h-atharrachaidhean air an liostadh le ath-sgrùdadh, a’ tòiseachadh leis an fhoillseachadh as ùire.

Clàr 7-1. Eachdraidh Ath-sgrùdaidh

Ath-sgrùdadh

Ceann-latha

Tuairisgeul

C

05/2024

Seo liosta nan atharraichean ann am mùthadh C den sgrìobhainn:

• Ùraichte Ro-ràdh earrann

• Thoir air falbh clàran cleachdadh ghoireasan airson aon piogsail agus ceithir piogsail agus chaidh a chur ris Clàr 2 agus Clàr 3 in 1. Cleachdadh Ghoireasan earrann

• Ùraichte Clàr 3-1 Anns a’ 3.1. Paramadairean rèiteachaidh earrann

• Air a chur ris Clàr 3-6 agus Clàr 3-7 Anns a’ 3.2. Puirt earrann

• Air a chur ris 6. Amalachadh siostam earrann

B

09/2022 Seo liosta nan atharraichean ann am mùthadh B den sgrìobhainn:

• Ùraichte susbaint Feartan agus Ro-ràdh

• Air a chur ris Figear 2-2 airson Modh Fuaim ciorramach

• Air a chur ris Clàr 3-4 agus Clàr 3-5

• Ùraich an Clàr 3-2 agus Clàr 3-3

• Ùraichte Clàr 3-1

• Ùraichte 1. Cleachdadh Ghoireasan

• Ùraichte Figear 1-1

• Ùraichte Figear 5-3

A

04/2022 Seo liosta de na h-atharrachaidhean ann am mùthadh A den sgrìobhainn:

• Chaidh an sgrìobhainn a ghluasad gu teamplaid Microchip

• Chaidh àireamh na sgrìobhainn ùrachadh gu DS50003319 bho 50200863

2.0

Tha na leanas na gheàrr-chunntas de na h-atharrachaidhean a chaidh a dhèanamh san ath-sgrùdadh seo.

• Feartan a bharrachd agus earrannan Teaghlaichean le Taic

1.0

08/2021 Ath-sgrùdadh tùsail

 Stiùireadh Cleachdaiche

DS50003319C – 22

© 2024 Microchip Technology Inc. agus na fo-chompanaidhean aige

Taic Microchip FPGA 

Bidh buidheann toraidh Microchip FPGA a’ toirt taic do na toraidhean aca le diofar sheirbheisean taice, a’ gabhail a-steach Seirbheis teachdaiche, Ionad Taic Teicnigeach Luchd-cleachdaidh, a weblàraich, agus oifisean reic air feadh an t-saoghail. Thathas a’ moladh do luchd-ceannach tadhal air goireasan air-loidhne Microchip mus cuir iad fios gu taic oir tha e glè choltach gun deach na ceistean aca a fhreagairt mu thràth.

Cuir fios gu Ionad Taic Teicnigeach tron ​​​​ionad weblàrach aig www.microchip.com/support. Thoir iomradh air àireamh Pàirt inneal FPGA, tagh roinn cùis iomchaidh, agus luchdaich suas dealbhadh files fhad ‘s a tha iad a’ cruthachadh cùis taic theicnigeach.

Cuir fios gu Seirbheis Luchd-cleachdaidh airson taic toraidh neo-theicnigeach, leithid prìsean toraidh, ùrachadh toraidh, ùrachadh fiosrachadh, inbhe òrduigh, agus cead.

• Bho Ameireaga a Tuath, gairm 800.262.1060

• Bho chuid eile an t-saoghail, gairm 650.318.4460

• Facs, bho àite sam bith san t-saoghal, 650.318.8044

Fiosrachadh Microchip 

Am Microchip Weblàrach

Bidh Microchip a’ toirt seachad taic air-loidhne tro ar weblàrach aig www.microchip.com/. Seo weblàrach ga chleachdadh airson dèanamh files agus fiosrachadh ri fhaighinn gu furasta do luchd-ceannach. Am measg cuid den t-susbaint a tha ri fhaighinn tha:

• Taic Bathar - Duilleagan dàta agus mearachdan, notaichean tagraidh agus sample prògraman, goireasan dealbhaidh, stiùireadh luchd-cleachdaidh agus sgrìobhainnean taic bathar-cruaidh, fiosan bathar-bog as ùire agus bathar-bog tasglainn

• Taic Teicnigeach Coitcheann - Ceistean Bitheanta (Ceistean Cumanta), iarrtasan taic theicnigeach, buidhnean deasbaid air-loidhne, liosta bhall de phrògram com-pàirtiche dealbhaidh microchip

• Gnìomhachas Microchip - Taghadh toraidh agus stiùireadh òrdachaidh, fiosan naidheachd Microchip as ùire, liosta de cho-labhairtean agus thachartasan, liostaichean oifisean reic Microchip, luchd-sgaoilidh agus riochdairean factaraidh

Seirbheis Fiosrachaidh Atharrachadh Bathar

Bidh seirbheis fios atharrachadh toraidh Microchip a’ cuideachadh le bhith a’ cumail luchd-ceannach gnàthach air toraidhean Microchip. Gheibh luchd-aontachaidh fios post-d nuair a bhios atharrachaidhean, ùrachaidhean, ath-sgrùdaidhean no mearachdan ann co-cheangailte ri teaghlach toraidh ainmichte no inneal leasachaidh inntinneach.

Gus clàradh, rachaibh gu www.microchip.com/pcn agus lean an stiùireadh clàraidh. Taic Luchd-cleachdaidh

Gheibh luchd-cleachdaidh stuthan Microchip cuideachadh tro ghrunn shianalan: • Neach-cuairteachaidh no Riochdaire

• Oifis Reic Ionadail

• Einnseanair Fuasglaidhean Leabaichte (ESE)

• Taic Teicnigeach

Bu chòir do luchd-ceannach fios a chuir chun neach-cuairteachaidh, riochdaire no ESE aca airson taic. Tha oifisean reic ionadail rim faighinn cuideachd gus luchd-ceannach a chuideachadh. Tha liosta de dh’ oifisean reic agus àiteachan anns an sgrìobhainn seo.

Tha taic theicnigeach ri fhaighinn tron ​​làrach-lìn weblàrach aig: www.microchip.com/support Feart Dìon Còd Innealan Microchip

Thoir an aire don fhiosrachadh a leanas mun fheart dìon còd air toraidhean Microchip:

 Stiùireadh Cleachdaiche

DS50003319C – 23

© 2024 Microchip Technology Inc. agus na fo-chompanaidhean aige

• Bidh bathar meanbh-chip a' coinneachadh ris na mion-chomharrachadh a tha air an duilleag dàta Microchip sònraichte aca.

• Tha microchip den bheachd gu bheil a theaghlach de thoraidhean tèarainte nuair a thèid a chleachdadh san dòigh a tha san amharc, taobh a-staigh sònrachaidhean obrachaidh, agus fo chumhachan àbhaisteach.

• Tha microchip a' cur luach air agus a' dìon a chòraichean seilbh inntleachdail gu làidir. Thathas a’ toirmeasg teann air oidhirpean gus feartan dìon còd toradh Microchip a bhriseadh agus dh’ fhaodadh iad a dhol an aghaidh Achd Dlighe-sgrìobhaidh Digital Millennium.

• Chan urrainn dha Microchip no neach-dèanamh leth-chraobhan barantas a thoirt do thèarainteachd a chòd. Chan eil dìon còd a’ ciallachadh gu bheil sinn a’ gealltainn gu bheil an toradh “do-chreidsinneach”. Tha dìon còd an-còmhnaidh ag atharrachadh. Tha microchip dealasach a thaobh a bhith a’ leasachadh feartan dìon còd ar toraidhean gu leantainneach.

Sanas laghail

Faodar am foillseachadh seo agus am fiosrachadh an seo a chleachdadh a-mhàin le toraidhean Microchip, a’ toirt a-steach dealbhadh, deuchainn agus amalachadh toraidhean Microchip leis an tagradh agad. Tha cleachdadh an fhiosrachaidh seo ann an dòigh sam bith eile a’ briseadh nan teirmean sin. Chan eil fiosrachadh mu thagraidhean inneal air a thoirt seachad ach airson do ghoireasachd agus dh’ fhaodadh gun tèid ùrachaidhean a chuir na àite. Tha e an urra riut dèanamh cinnteach gu bheil an tagradh agad a rèir do shònrachaidhean. Cuir fios chun oifis reic Microchip ionadail agad airson taic a bharrachd no, faigh taic a bharrachd aig www.microchip.com/en-us/support/design-help/ client-support-services.

THA AM FIOSRACHADH SEO AIR A THABHAIRT AIRSON MICROCHIP “MAR A THA”. CHAN EIL MICROCHIP Riochdachaidhean no barantas de sheòrsa sam bith, ge bith co-dhiù a tha e soilleir no ciallach, sgrìobhte no beòil, reachdail no eile, co-cheangailte ris an fhiosrachadh a’ toirt a-steach ach gun a bhith cuibhrichte ri barantas sam bith a tha an-sàs, AIRSON IONADACHD, AIRSON ATH-SGRÙDADH. PUINGEAN, NO BARANTAS A BHITH A BHITH RI CHOINNEACHD, CÀILEACHD, NO COILEANADH.

Cha bhi MICROCHIP ann an suidheachadh sam bith cunntachail airson call neo-dhìreach, sònraichte, peanasach, tachartach, no iarmhartach, milleadh, cosgais, no cosgais de sheòrsa sam bith co-dhiù a bha co-cheangailte ris an fhiosrachadh no an cleachdadh, mar a dh’ adhbhraich e, ged a dh’ adhbhraich e, ged a dh’ adhbhraich e. POSADH OR THA NA DAMASAN AIRSON SEALLADH. CHUN AN FEUMAIDH SIN A THA A CEADAR AIRSON AN lagha, CHAN EIL DLEASTANAS IOMLAN MICROCHIP AIR A H-UILE TAGHADH ANN AN DÒIGH sam bith co-cheangailte ris an fhiosrachadh no an cleachdadh a bhitheas e nas àirde na sùim nan cìsean, ma tha gin ann, THA thu air pàigheadh ​​gu dìreach GU MICROCHIP AIRSON AN FIOSRACHAIDH.

Tha cleachdadh innealan Microchip ann an tagraidhean taic beatha agus/no sàbhailteachd gu tur ann an cunnart a’ cheannaiche, agus tha an ceannaiche ag aontachadh dìon, dìon agus cumail Microchip gun chron bho mhilleadh sam bith, tagradh, deise, no cosgaisean mar thoradh air a leithid de chleachdadh. Chan eil ceadan sam bith air an toirt seachad, gu h-obann no eile, fo chòraichean seilbh inntleachdail Microchip mura h-eilear ag ràdh a chaochladh.

Comharran-malairt

Ainm agus suaicheantas Microchip, suaicheantas Microchip, Adaptec, AVR, suaicheantas AVR, AVR Freaks, BesTime, BitCloud, CryptoMemory, CryptoRF, dsPIC, flexPWR, HELDO, IGLOO, JukeBlox, KeeLoq, Kleer, LANCheck, LinkMD, maXStylus, maXTouch, MediaLB, megaAVR, Microsemi, suaicheantas Microsemi, MOST, suaicheantas MOST, MPLAB, OptoLyzer, PIC, picoPower, PICSTART, suaicheantas PIC32, PolarFire, Dealbhadair Prochip, QTouch, SAM-BA, SenGenuity, SpyNIC, SST, Suaicheantas SST, SuperFlash, Symmetricom , SyncServer, Tachyon, TimeSource, tinyAVR, UNI/O, Vectron, agus XMEGA nan comharran-malairt clàraichte de Microchip Technology Incorporated anns na SA agus dùthchannan eile.

AgileSwitch, ClockWorks, The Embedded Control Solutions Company, EtherSynch, Flashtec, Hyper Speed ​​Control, HyperLight Load, Libero, motorBench, mTouch, Powermite 3, Precision Edge, ProASIC, ProASIC Plus, suaicheantas ProASIC Plus, Quiet-Wire, SmartFusion, SyncWorld, Tha TimeCesium, TimeHub, TimePictra, TimeProvider, agus ZL nan comharran-malairt clàraichte de Microchip Technology Incorporated anns na SA

Susbaint iuchair ri thaobh, AKS, Aois Analog-airson-an-Didseatach, Capacitor sam bith, AnyIn, AnyOut, Atharrachadh Meudaichte, BlueSky, BodyCom, Clockstudio, CodeGuard, CryptoAuthentication, CryptoAutomotive, CryptoCompanion, CryptoController, dsPICDEM, dsPICDEM.net,

 Stiùireadh Cleachdaiche

DS50003319C – 24

© 2024 Microchip Technology Inc. agus na fo-chompanaidhean aige

Co-fhreagairt cuibheasach, DAM, ECAN, Espresso T1S, EtherGREEN, EyeOpen, GridTime, IdealBridge, IgaT, Prògramadh Sreathach In-Circuit, ICSP, INICnet, Co-shìnte Inntleachdail, IntelliMOS, Ceangal Eadar-Chip, JitterBlocker, Knob-on-Dinkisplay, MarginLink, maxCrypto, maxView, memBrain, Mindi, MiWi, MPASM, MPF, suaicheantas le teisteanas MPLAB, MPLIB, MPLINK, mSiC, MultiTRAK, NetDetach, Gineadh Còd Omniscient, PICDEM, PICDEM.net, PICkit, PICtail, Power MOS IV, Power MOS 7, PowerSmart, PureSilicon , QMatrix, REAL ICE, Ripple Blocker, RTAX, RTG4, SAM-ICE, Serial Quad I/O, simpleMAP, SimpliPHY, SmartBuffer, SmartHLS, SMART-IS, storClad, SQI, SuperSwitcher, SuperSwitcher II, Switchtec, SynchroPHY, Seasmhachd Iomlan , Ùine earbsach, TSHARC, Turing, USBCheck, VariSense, VectorBlox, VeriPHY, ViewTha Span, WiperLock, XpressConnect, agus ZENA nan comharran-malairt de Microchip Technology Incorporated anns na SA agus dùthchannan eile.

Tha SQTP na chomharra seirbheis de Microchip Technology Incorporated anns na SA

Tha suaicheantas Adaptec, Frequency on Demand, Silicon Storage Technology, agus Symmcom nan comharran-malairt clàraichte aig Microchip Technology Inc. ann an dùthchannan eile.

Tha GestIC na chomharra-malairt clàraichte de Microchip Technology Germany II GmbH & Co. KG, fo-bhuidheann de Microchip Technology Inc., ann an dùthchannan eile.

Buinidh a h-uile comharra-malairt eile a tha air ainmeachadh an seo leis na companaidhean aca fhèin. © 2024, Microchip Technology Incorporated agus na fo-chompanaidhean aige. Gach còir glèidhte. ISBN:

Siostam Riaghladh Càileachd

Airson fiosrachadh a thaobh Siostaman Riaghladh Càileachd Microchip, tadhal air www.microchip.com/quality.

 Stiùireadh Cleachdaiche

DS50003319C – 25

© 2024 Microchip Technology Inc. agus na fo-chompanaidhean aige

Reic is seirbheis air feadh an t-saoghail

AMERICAS ASIA/PACIFIC ASIA/PACIFIC EUROPE

Oifis Chorporra

2355 West Chandler Blvd. Chandler, AZ 85224-6199 Fòn: 480-792-7200

Facs: 480-792-7277

Taic Teicnigeach:

www.microchip.com/support Web Seòladh:

www.microchip.com

Atlantaig

Duluth, GA

Fòn: 678-957-9614

Facs: 678-957-1455

Austin, TX

Fòn: 512-257-3370

Boston

Westborough, MA

Fòn: 774-760-0087

Facs: 774-760-0088

Chicago

Itasca, IL

Fòn: 630-285-0071

Facs: 630-285-0075

Dallas

Cuirison, TX

Fòn: 972-818-7423

Facs: 972-818-2924

Detroit

Novi, MI

Fòn: 248-848-4000

Houston, TX

Fòn: 281-894-5983

Indianapolis

Noblesville, IN

Fòn: 317-773-8323

Facs: 317-773-5453

Fòn: 317-536-2380

Los Angeles

Misean Viejo, CA

Fòn: 949-462-9523

Facs: 949-462-9608

Fòn: 951-273-7800

Raleigh, NC

Fòn: 919-844-7510

Eabhraig Nuadh, NY

Fòn: 631-435-6000

San Jose, CA

Fòn: 408-735-9110

Fòn: 408-436-4270

Canada - Toronto

Fòn: 905-695-1980

Facs: 905-695-2078

Astràilia - Sydney Fòn: 61-2-9868-6733 Sìona - Beijing

Fòn: 86-10-8569-7000 Sìona - Chengdu

Fòn: 86-28-8665-5511 Sìona - Chongqing Fòn: 86-23-8980-9588 Sìona - Dongguan Fòn: 86-769-8702-9880 Sìona - Guangzhou Fòn: 86-20-8755-8029 Sìona - Hangzhou Fòn: 86-571-8792-8115 Sìona - Hong Kong SAR Fòn: 852-2943-5100 Sìona - Nanjing

Fòn: 86-25-8473-2460 Sìona - Qingdao

Fòn: 86-532-8502-7355 Sìona - Shanghai

Fòn: 86-21-3326-8000 Sìona - Shenyang Fòn: 86-24-2334-2829 Sìona - Shenzhen Fòn: 86-755-8864-2200 Sìona - Suzhou

Fòn: 86-186-6233-1526 Sìona - Wuhan

Fòn: 86-27-5980-5300 Sìona - Xian

Fòn: 86-29-8833-7252 Sìona - Xiamen

Fòn: 86-592-2388138 Sìona - Zhuhai

Fòn: 86-756-3210040

Na h-Innseachan - Bangalore

Fòn: 91-80-3090-4444

Na h-Innseachan - New Delhi

Fòn: 91-11-4160-8631

Na h-Innseachan - Pune

Fòn: 91-20-4121-0141

Iapan - Osaka

Fòn: 81-6-6152-7160

Iapan - Tokyo

Fòn: 81-3-6880- 3770

Coirèa - Daegu

Fòn: 82-53-744-4301

Coirèa - Seoul

Fòn: 82-2-554-7200

Malaysia - Kuala Lumpur Fòn: 60-3-7651-7906

Malaysia - Penang

Fòn: 60-4-227-8870

Na Philippines - Manila

Fòn: 63-2-634-9065

Singapore

Fòn: 65-6334-8870

Taiwan - Hsin Chu

Fòn: 886-3-577-8366

Taiwan - Kaohsiung

Fòn: 886-7-213-7830

Taiwan - Taipei

Fòn: 886-2-2508-8600

Thailand - Bangkok

Fòn: 66-2-694-1351

Bhietnam - Ho Chi Minh

Fòn: 84-28-5448-2100

 Stiùireadh Cleachdaiche

An Ostair - Wels

Fòn: 43-7242-2244-39

Facs: 43-7242-2244-393

An Danmhairg - Copenhagen

Fòn: 45-4485-5910

Facs: 45-4485-2829

An Fhionnlainn - Espoo

Fòn: 358-9-4520-820

An Fhraing - Paris

Tel: 33-1-69-53-63-20

Fax: 33-1-69-30-90-79

A 'Ghearmailt - Garching

Fòn: 49-8931-9700

A' Ghearmailt - Haan

Fòn: 49-2129-3766400

A' Ghearmailt - Heilbronn

Fòn: 49-7131-72400

A' Ghearmailt - Karlsruhe

Fòn: 49-721-625370

A' Ghearmailt - Munich

Tel: 49-89-627-144-0

Fax: 49-89-627-144-44

A' Ghearmailt - Rosenheim

Fòn: 49-8031-354-560

Israel - Hod Hasharon

Fòn: 972-9-775-5100

An Eadailt - Milan

Fòn: 39-0331-742611

Facs: 39-0331-466781

An Eadailt - Padova

Fòn: 39-049-7625286

An Òlaind - Drunen

Fòn: 31-416-690399

Facs: 31-416-690340

Nirribhidh - Trondheim

Fòn: 47-72884388

A' Phòlainn - Warsaw

Fòn: 48-22-3325737

Romania - Bucharest

Tel: 40-21-407-87-50

An Spàinn - Madrid

Tel: 34-91-708-08-90

Fax: 34-91-708-08-91

An t-Suain - Gothenberg

Tel: 46-31-704-60-40

An t-Suain - Stockholm

Fòn: 46-8-5090-4654

RA - Wokingham

Fòn: 44-118-921-5800

Facs: 44-118-921-5820

DS50003319C – 26

© 2024 Microchip Technology Inc. agus na fo-chompanaidhean aige

Sgrìobhainnean/Goireasan

MICROCHIP DS50003319C-13 Ethernet HDMI TX IP [pdfStiùireadh Cleachdaiche
DS50003319C - 13, DS50003319C - 2, DS50003319C - 3, DS50003319C-13 Ethernet HDMI TX IP, DS50003319C-13, Ethernet HDMI TX IP, HDMI TX IP, IP

Iomraidhean

Fàg beachd

Cha tèid do sheòladh puist-d fhoillseachadh. Tha raointean riatanach air an comharrachadh *