منځپانګې پټول
2 لنډیز

DS50003319C-13 ایترنیټ HDMI TX IP

د HDMI TX IP کارن لارښود

پیژندنه (یوه پوښتنه وکړئ)

د مایکروچپ د لوړ تعریف ملټي میډیا انٹرفیس (HDMI) ټرانسمیټر IP د HDMI معیاري توضیحاتو کې بیان شوي ویډیو او آډیو پیکټ ډیټا لیږدولو ملاتړ کوي.

HDMI د لیږد کم شوي توپیر سیګنال (TMDS) کاروي ترڅو د غزیدلي کیبل فاصلو په اوږدو کې د ډیجیټل ډیټا کافي مقدارونه په مؤثره توګه لیږد کړي ، د لوړ سرعت ، سیریل ، او د باور وړ ډیجیټل سیګنال لیږد ډاډمن کوي. د TMDS لینک یو واحد ساعت چینل او درې ډیټا چینلونه لري. د ویډیو پکسل ساعت د TMDS ساعت چینل کې لیږدول کیږي، کوم چې د سیګنالونو په ترکیب کې ساتلو کې مرسته کوي. د ویډیو ډیټا په دریو TMDS ډیټا چینلونو کې د 24-bit پکسل په توګه لیږدول کیږي ، چیرې چې هر ډیټا چینل د سور ، شین او نیلي رنګ برخې لپاره ډیزاین شوی. د آډیو ډاټا د TMDS شنه او سور چینل کې د 8-bit کڅوړو په توګه لیږدول کیږي.

د TMDS انکوډر د سیریل ډیټا په لوړ سرعت لیږدولو ته اجازه ورکوي ، پداسې حال کې چې د مسو کیبلونو باندې د بریښنایی مقناطیسي مداخلې (EMI) احتمال کموي د لیږدونو شمیر کمولو سره (د چینلونو ترمینځ مداخله کموي) ، او په تارونو کې مستقیم اوسني (DC) توازن ترلاسه کوي. په لیکه کې د صفرونو او صفرونو شمیر نږدې مساوي ساتلو سره.

HDMI TX IP د پولر فایر سره د کارولو لپاره ډیزاین شوی® SoC او PolarFire وسیلې لیږدونکي. IP د HDMI 1.4 او HDMI 2.0 سره مطابقت لري، کوم چې په هره ثانیه کې تر 60 چوکاټونو پورې ملاتړ کوي، د 18 Gbps اعظمي بینډ ویت سره. IP د TMDS انکوډر کاروي چې په هر چینل کې د 8-bit ویډیو ډیټا او آډیو پیکټ په 10-bit DC-متوازن کې بدلوي، او د لیږد لږترلږه ترتیب. دا بیا په هر چینل کې د 10-bits په هر پکسل کې په ترتیب سره لیږدول کیږي. د ویډیو خالي کولو دورې په جریان کې ، د کنټرول ټیکونه لیږدول کیږي. دا نښې د hsync او vsync سیګنالونو پراساس رامینځته شوي. د ډیټا ټاپو دورې په جریان کې ، آډیو پیکټ په سور او شنه چینل کې د 10-bit پاکټونو په توګه لیږدول کیږي.

 د کارن لارښود

DS50003319C – 1

© 2024 Microchip Technology Inc. او د هغې فرعي شرکتونه

لنډیز

لاندې جدول د HDMI TX IP ځانګړتیاو لنډیز وړاندې کوي.

جدول 1. د HDMI TX IP ځانګړتیاوې

اصلي نسخه

دا کارن لارښود د HDMI TX IP v5.2.0 ملاتړ کوي

ملاتړ شوی

د وسایلو کورنۍ

• PolarFire® SoC

• PolarFire

د ملاتړ شوي وسیلې جریان

Libero ته اړتیا لري® SoC v11.4 یا وروسته خپریږي

ملاتړ شوی

انٹرفیسونه

د HDMI TX IP لخوا ملاتړ شوي انٹرفیسونه دي:

• AXI4-Stream - دا کور د ان پټ بندرونو لپاره د AXI4-Stream ملاتړ کوي. کله چې په دې حالت کې تنظیم شوی وي، IP د AXI4 سټریم معیاري شکایت سیګنالونه د معلوماتو په توګه اخلي.

• AXI4-Lite ترتیب کولو انٹرفیس - دا کور د 4Kp4 اړتیا لپاره د AXI60-Lite ترتیب کولو انٹرفیس ملاتړ کوي. په دې حالت کې، IP داخلونه د SoftConsole څخه چمتو کیږي.

• اصلي - کله چې په دې حالت کې تنظیم شوی وي، IP اصلي ویډیو او آډیو سیګنالونه د معلوماتو په توګه اخلي.

جواز ورکول

HDMI TX IP د لاندې دوه جواز انتخابونو سره چمتو شوی:

• کوډ شوی: د کور لپاره بشپړ کوډ شوی RTL کوډ چمتو شوی. دا د هر یو لیبیرو جواز سره وړیا شتون لري، د دې وړتیا ورکوي چې اصلي د سمارټ ډیزاین سره سمدستي شي. تاسو کولی شئ د لیبرو ډیزاین سویټ په کارولو سره د FPGA سیلیکون سمولیشن، ترکیب، ترتیب، او پروګرام ترسره کړئ.

• RTL: د RTL بشپړ سرچینې کوډ لایسنس بند دی، کوم چې باید په جلا توګه پیرود شي.

ځانګړتیاوې

HDMI TX IP لاندې ځانګړتیاوې لري:

• د HDMI 2.0 او 1.4b لپاره مطابقت لري

• په هر ساعت کې د یو یا څلور سمبول/پیکسل ملاتړ کوي

• په 3840 fps کې تر 2160 x 60 پورې ریزولوشنونو ملاتړ کوي

• د 8، 10، 12، او 16-bit رنګ ژورتیا ملاتړ کوي

• د رنګ فارمیټونو ملاتړ کوي لکه RGB، YUV 4:2:2، او YUV 4:4:4

• تر 32 چینلونو پورې آډیو ملاتړ کوي

• د کوډ کولو سکیم ملاتړ کوي - TMDS

• د اصلي او AXI4 سټریم ویډیو او آډیو ډیټا انٹرفیس ملاتړ کوي

• د پیرامیټر ترمیم لپاره د اصلي او AXI4-Lite کنفیګریشن انٹرفیس ملاتړ کوي 

د نصبولو لارښوونې

د IP کور باید د لیبرو IP کتلاګ ته نصب شي® د SoC سافټویر په اوتومات ډول په Libero SoC سافټویر کې د IP کتلاګ تازه فعالیت له لارې ، یا دا په لاسي ډول د کتلاګ څخه ډاونلوډ شوی. یوځل چې د IP کور په Libero SoC سافټویر IP کتلاګ کې نصب شي ، دا د لیبرو پروژې کې د شاملولو لپاره په سمارټ ډیزاین کې ترتیب شوی ، رامینځته شوی ، او انسټیټیوټ شوی.

د کارن لارښود

DS50003319C – 2

© 2024 Microchip Technology Inc. او د هغې فرعي شرکتونه

د سرچینو کارول (یوه پوښتنه وکړئ)

HDMI TX IP په PolarFire کې پلي کیږي® FPGA (MPF300T – 1FCG1152I بسته).

لاندې جدول هغه سرچینې لیست کوي کله چې g_PIXELS_PER_CLK = 1PXL کارول کیږي.

جدول 2. د 1PXL لپاره د سرچینو کارول

g_COLOR_FORMAT g_BITS_PER_COMPONENT (بټ)

g_AUX_CHANNEL_ENABLE g_4K60_SUPPORT پارچه

4LUT

ټوکر

DFF

انٹرفیس 4LUT

انٹرفیس DFF

uSRAM (64×12)

RGB

8

فعال کړئ

غیر فعال کړئ

787

514

108

108

9

غیر فعال کړئ

غیر فعال کړئ

819

502

108

108

9

10

غیر فعال کړئ

غیر فعال کړئ

1070

849

156

156

13

12

غیر فعال کړئ

غیر فعال کړئ

1084

837

156

156

13

16

غیر فعال کړئ

غیر فعال کړئ

1058

846

156

156

13

YCbCr422

8

غیر فعال کړئ

غیر فعال کړئ

696

473

96

96

8

YCbCr444

8

غیر فعال کړئ

غیر فعال کړئ

819

513

108

108

9

10

غیر فعال کړئ

غیر فعال کړئ

1068

849

156

156

13

12

غیر فعال کړئ

غیر فعال کړئ

1017

837

156

156

13

16

غیر فعال کړئ

غیر فعال کړئ

1050

845

156

156

13

لاندې جدول هغه سرچینې لیست کوي کله چې g_PIXELS_PER_CLK = 4PXL کارول کیږي.

جدول 3. د 4PXL لپاره د سرچینو کارول

g_COLOR_FORMAT g_BITS_PER_COMPONENT (بټ)

g_AUX_CHANNEL_ENABLE g_4K60_SUPPORT پارچه

4LUT

ټوکر

DFF

انٹرفیس 4LUT

انٹرفیس DFF

uSRAM (64×12)

RGB

8

غیر فعال کړئ

فعال کړئ

4078

2032

144

144

12

فعال کړئ

غیر فعال کړئ

1475

2269

144

144

12

غیر فعال کړئ

غیر فعال کړئ

1393

1092

144

144

12

10

غیر فعال کړئ

غیر فعال کړئ

2151

1635

264

264

22

12

غیر فعال کړئ

غیر فعال کړئ

1909

1593

264

264

22

16

غیر فعال کړئ

غیر فعال کړئ

1645

1284

264

264

22

YCbCr422

8

غیر فعال کړئ

غیر فعال کړئ

1265

922

144

144

12

YCbCr444

8

غیر فعال کړئ

غیر فعال کړئ

1119

811

144

144

12

10

غیر فعال کړئ

غیر فعال کړئ

2000

1627

264

264

22

12

غیر فعال کړئ

غیر فعال کړئ

1909

1585

264

264

22

16

غیر فعال کړئ

غیر فعال کړئ

1604

1268

264

264

22

د کارن لارښود

DS50003319C – 3

© 2024 Microchip Technology Inc. او د هغې فرعي شرکتونه

د HDMI TX IP ترتیب کوونکی

1. د HDMI TX IP ترتیب کوونکی (یوه پوښتنه وکړئ)

دا برخه یو اوور چمتو کويview د HDMI TX کنفیګرټر انٹرفیس او د هغې مختلف برخې.

د HDMI TX ترتیب کوونکی د ځانګړي ویډیو لیږد اړتیاو لپاره د HDMI TX کور تنظیم کولو لپاره ګرافیکي انٹرفیس چمتو کوي. دا ترتیب کوونکی کارونکي ته اجازه ورکوي چې پیرامیټرې غوره کړي لکه د برخې برخې بټونه، د رنګ بڼه، د پکسلونو شمیر، آډیو حالت، انٹرفیس، ټیسټ بینچ، او جواز. دا اړینه ده چې دا تنظیمات په سمه توګه تنظیم کړئ ترڅو ډاډ ترلاسه کړئ چې د HDMI په اړه د ویډیو ډیټا مؤثره لیږد یقیني کړئ.

د HDMI TX ترتیب کوونکی انٹرفیس د مختلف ډراپ ډاون مینو او اختیارونو څخه جوړ دی چې کاروونکو ته وړتیا ورکوي چې د HDMI لیږد تنظیمات تنظیم کړي. کلیدي تشکیلات په کې تشریح شوي جدول 3-1.

لاندې انځور یو تفصیل وړاندې کوي view د HDMI TX کنفیګرټر انٹرفیس.

انځور 1-1. د HDMI TX IP ترتیب کوونکی

په انٹرفیس کې د جوړ شوي تشکیلاتو تایید یا ردولو لپاره د OK او Cancel تڼۍ هم شاملې دي.

 د کارن لارښود

DS50003319C – 5

© 2024 Microchip Technology Inc. او د هغې فرعي شرکتونه

د هارډویر تطبیق

2. د هارډویر تطبیق (یوه پوښتنه وکړئ)

د HDMI ټرانسمیټر (TX) دوه سیونه لريtages:

• د XOR/XNOR عملیات، کوم چې د لیږد شمیر کموي

• یو INV/NONINV، کوم چې توپیر کموي (DC توازن). په دې s کې اضافي دوه بټونه اضافه شويtagد عملیاتو e. د کنټرول ډیټا (hsync او vsync) په څلورو ممکنه ترکیبونو کې 10 بټونو ته کوډ شوی ترڅو ترلاسه کونکي سره مرسته وکړي خپل ساعت د لیږدونکي ساعت سره همغږي کړي. یو ټرانسیور باید د HDMI TX IP سره د 10 بټونو (1 پکسل حالت) یا 40 بټ (4 پکسل حالت) سیریل کولو لپاره وکارول شي.

ترتیب کوونکی د HDMI Tx کور نمایندګي هم ښیې، چې د HDMI_TX_0 لیبل شوی، مختلف ان پټ او آوټ پټ ارتباطات په ګوته کوي چې د کور سره مداخله کوي. د HDMI TX انٹرفیس لپاره درې طریقې شتون لري او په لاندې ډول تشریح شوي:

د RGB رنګ بڼه بڼه

د HDMI TX IP بندرونه په هر ساعت کې د یو پکسل لپاره کله چې آډیو حالت فعال شوی وي او د رنګ بڼه د پولر فایر لپاره RGB ده® وسایل په لاندې شکل کې ښودل شوي. د HDMI Tx کور د بندرونو بصری استازیتوب په لاندې ډول دی:

• د کنټرول ساعت سیګنالونه R_CLK_LOCK، G_CLK_LOCK، او B_CLK_LOCK دي. د ساعت سیګنالونه R_CLK_I، G_CLK_I، او B_CLK_I دي.

• د ډیټا چینلونه په شمول DATA_R_I، DATA_G_I، او DATA_B_I.

• د مرستندویه معلوماتو سیګنالونه AUX_DATA_R_I او AUX_DATA_G_I دي.

انځور 2-1. HDMI TX IP بلاک ډیاګرام (RGB رنګ بڼه)

د RGB رنګ فارمیټ لپاره د I/O سیګنالونو په اړه د نورو معلوماتو لپاره، وګورئ جدول 3-2.

YCbCr444 د رنګ بڼه بڼه

د HDMI TX IP بندرونه په هر ساعت کې د یو پکسل لپاره کله چې د آډیو حالت فعال شوی وي او د رنګ بڼه YCbCr444 وي په لاندې شکل کې ښودل شوي. د HDMI Tx کور د بندرونو بصری استازیتوب په لاندې ډول دی:

• د کنټرول سیګنالونه Y_CLK_LOCK، Cb_CLK_LOCK، او Cr_CLK_LOCK دي.

• د ساعت نښې Y_CLK_I، Cb_CLK_I، او Cr_CLK_I دي.

 د کارن لارښود

DS50003319C – 6

© 2024 Microchip Technology Inc. او د هغې فرعي شرکتونه

د هارډویر تطبیق

• د ډیټا چینلونه په شمول DATA_Y_I، DATA_Cb_I، او DATA_Cr_I.

• مرستندویه ډیټا ان پټ سیګنالونه AUX_DATA_Y_I او AUX_DATA_C_I دي.

انځور 2-2. د HDMI TX IP بلاک ډیاګرام (YCbCr444 رنګ بڼه)

د YCbCr444 رنګ فارمیټ لپاره د I/O سیګنالونو په اړه د نورو معلوماتو لپاره، وګورئ جدول 3-6YCbCr422 د رنګ بڼه بڼه

د HDMI TX IP بندرونه په هر ساعت کې د یو پکسل لپاره کله چې د آډیو حالت فعال شوی وي او د رنګ بڼه YCbCr422 وي په لاندې شکل کې ښودل شوي. د HDMI Tx کور د بندرونو بصری استازیتوب په لاندې ډول دی:

• د کنټرول سیګنالونه LANE1_CLK_LOCK، LANE2_CLK_LOCK، او LANE3_CLK_LOCK دي. • د ساعت سیګنالونه LANE1_CLK_I، LANE2_CLK_I، او LANE3_CLK_I دي.

• د ډیټا چینلونه په شمول DATA_Y_I او DATA_C_I.

 د کارن لارښود

DS50003319C – 7

© 2024 Microchip Technology Inc. او د هغې فرعي شرکتونه

د هارډویر تطبیق

انځور 2-3. د HDMI TX IP بلاک ډیاګرام (YCbCr422 رنګ بڼه)

د YCbCr422 رنګ فارمیټ لپاره د I/O سیګنالونو په اړه د نورو معلوماتو لپاره، وګورئ جدول 3-7 د کارن لارښود

DS50003319C – 8

© 2024 Microchip Technology Inc. او د هغې فرعي شرکتونه

د HDMI TX پیرامیټونه او د انٹرفیس سیګنالونه

3. د HDMI TX پیرامیټونه او د انٹرفیس سیګنالونه (یوه پوښتنه وکړئ)

دا برخه د HDMI TX GUI ترتیب کوونکی او I/O سیګنالونو کې د پیرامیټونو په اړه بحث کوي. 3.1 د ترتیب پارامترونه (یوه پوښتنه وکړئ)

لاندې جدول د HDMI TX IP کې د ترتیب کولو پیرامیټونه لیست کوي.

جدول 3-1. د ترتیب پارامترونه

د پیرامیټر نوم

تفصیل

د رنګ بڼه

د رنګ ځای تعریفوي. د لاندې رنګ فارمیټونو ملاتړ کوي:

• RGB

• YCbCr422

• YCbCr444

د بټونو شمیره

جز

د هر رنګ اجزا لپاره د بټونو شمیر مشخص کوي. د هرې برخې 8، 10، 12، او 16 بټونه ملاتړ کوي.

د پکسلونو شمیر

په هر ساعت کې د پکسلونو شمیر په ګوته کوي:

• پکسل فی ساعت = 1

• پکسل فی ساعت = 4

د 4Kp60 ملاتړ

په هر ثانیه کې د 4 چوکاټونو کې د 60K ریزولوشن لپاره ملاتړ:

• کله چې 1، 4Kp60 ملاتړ فعال شي

• کله چې د 0، 4Kp60 ملاتړ غیر فعال وي

آډیو حالت

د آډیو لیږد حالت تنظیموي. د R او G چینل لپاره آډیو ډاټا: • فعال کړئ

• غیر فعال کړئ

انٹرفیس

اصلي او AXI جریان

ټیسټ بینچ

د ټیسټ بینچ چاپیریال انتخاب ته اجازه ورکوي. د لاندې ټیسټ بینچ اختیارونو ملاتړ کوي: • کارن

• هیڅوک نشته

جواز

د جواز ډول مشخص کوي. لاندې دوه جواز اختیارونه وړاندې کوي:

• RTL

• کوډ شوی

3.2 بندرونه (یوه پوښتنه وکړئ)

لاندې جدول د اصلي انٹرفیس لپاره د HDMI TX IP داخل او محصول بندرونه لیست کوي کله چې د آډیو حالت فعال وي او د رنګ بڼه RGB وي.

جدول 3-2. د ننوتو او محصول سیګنالونه

د سیګنال نوم

هدایت

عرض

تفصیل

SYS_CLK_I

داخلول

1-بټ

د سیسټم ساعت، معمولا د نندارې کنټرولر په څیر ورته ساعت

RESET_N_I

داخلول

1-بټ

غیر متناسب فعال - ټیټ ریسیټ سیګنال

VIDEO_DATA_VALID_I

داخلول

1-بټ

د ویډیو ډیټا د اعتبار وړ داخله

AUDIO_DATA_VALID_I

داخلول

1-بټ

د آډیو پیکټ ډیټا معتبر ان پټ

R_CLK_I

داخلول

1-بټ

د XCVR څخه د "R" چینل لپاره د TX ساعت

R_CLK_LOCK

داخلول

1-بټ

د XCVR څخه د R چینل لپاره TX_CLK_STABLE

G_CLK_I

داخلول

1-بټ

د XCVR څخه د "G" چینل لپاره د TX ساعت

G_CLK_LOCK

داخلول

1-بټ

د XCVR څخه د G چینل لپاره TX_CLK_STABLE

B_CLK_I

داخلول

1-بټ

د XCVR څخه د "B" چینل لپاره د TX ساعت

د کارن لارښود

DS50003319C – 9

© 2024 Microchip Technology Inc. او د هغې فرعي شرکتونه

د HDMI TX پیرامیټونه او د انٹرفیس سیګنالونه

……….. ادامه لري 

د سیګنال نوم د سمت پلنوالی توضیحات

B_CLK_LOCK

داخلول

1-بټ

د XCVR څخه د B چینل لپاره TX_CLK_STABLE

H_SYNC_I

داخلول

1-بټ

افقی ترکیب نبض

V_SYNC_I

داخلول

1-بټ

عمودی ترکیب نبض

PACKET_HEADER_I

داخلول

PIXELS_PER_CLK*1

د آډیو پیکټ ډیټا لپاره د پاکټ سرلیک

DATA_R_I

داخلول

PIXELS_PER_CLK*8

د "R" ډاټا داخل کړئ

DATA_G_I

داخلول

PIXELS_PER_CLK*8

د "G" ډاټا داخل کړئ

DATA_B_I

داخلول

PIXELS_PER_CLK*8

د "B" ډاټا داخل کړئ

AUX_DATA_R_I

داخلول

PIXELS_PER_CLK*4

د آډیو پاکټ "R" چینل ډیټا

AUX_DATA_G_I

داخلول

PIXELS_PER_CLK*4

د آډیو پاکټ "G" چینل ډیټا

TMDS_R_O

محصول

PIXELS_PER_CLK*10

کوډ شوی "R" ډاټا

TMDS_G_O

محصول

PIXELS_PER_CLK*10

کوډ شوی "G" ډاټا

TMDS_B_O

محصول

PIXELS_PER_CLK*10

کوډ شوی "B" ډاټا

لاندې جدول د آډیو فعالولو سره د AXI4 سټریم انٹرفیس لپاره بندرونه لیست کوي.

جدول 3-3. د AXI4 سټریم انٹرفیس لپاره د ننوتلو او آوټ پټ بندرونه

د پورټ نوم ډول

عرض

تفصیل

TDATA_I

داخلول

3*g_BITS_PER_COMPONENT*g_PIXELS_PER_CLK د ویډیو ډاټا داخل کړئ

TVALID_I

داخلول

1-بټ

د ویډیو داخلول اعتبار لري

TREADY_O تولید 1-bit

د تولید غلام چمتو سیګنال

TUSER_I

داخلول

PIXELS_PER_CLK*9 + 5

bit 0 = نه کارول شوی

bit 1 = VSYNC

بټ 2 = HSYNC

bit 3 = نه کارول شوی

بټ [3 + g_PIXELS_PER_CLK: 4] = د بسته سرلیک بټ [4 + g_PIXELS_PER_CLK] = د آډیو ډاټا اعتبار لري

بټ [(5 * g_PIXELS_PER_CLK) + 4: (1*g_PIXELS_PER_CLK) + 5] = د آډیو جی ډیټا

بټ [(9 * g_PIXELS_PER_CLK) + 4: (5*g_PIXELS_PER_CLK) + 5] = د آډیو R ډیټا

لاندې جدول د اصلي انٹرفیس لپاره د HDMI TX IP داخل او محصول بندرونه لیست کوي کله چې د آډیو حالت غیر فعال وي.

جدول 3-4. د ننوتو او محصول سیګنالونه

د سیګنال نوم

هدایت

عرض

تفصیل

SYS_CLK_I

داخلول

1-بټ

د سیسټم ساعت، معمولا د نندارې کنټرولر په څیر ورته ساعت

RESET_N_I

داخلول

1-بټ

غیر متناسب فعال - ټیټ ری سیٹ سیګنال

VIDEO_DATA_VALID_I

داخلول

1-بټ

د ویډیو ډیټا د اعتبار وړ داخله

R_CLK_I

داخلول

1-بټ

د XCVR څخه د "R" چینل لپاره د TX ساعت

R_CLK_LOCK

داخلول

1-بټ

د XCVR څخه د R چینل لپاره TX_CLK_STABLE

G_CLK_I

داخلول

1-بټ

د XCVR څخه د "G" چینل لپاره د TX ساعت

G_CLK_LOCK

داخلول

1-بټ

د XCVR څخه د G چینل لپاره TX_CLK_STABLE

B_CLK_I

داخلول

1-بټ

د XCVR څخه د "B" چینل لپاره د TX ساعت

B_CLK_LOCK

داخلول

1-بټ

د XCVR څخه د B چینل لپاره TX_CLK_STABLE

H_SYNC_I

داخلول

1-بټ

افقی ترکیب نبض

V_SYNC_I

داخلول

1-بټ

عمودی ترکیب نبض

DATA_R_I

داخلول

PIXELS_PER_CLK*8

د "R" ډاټا داخل کړئ

د کارن لارښود

DS50003319C – 10

© 2024 Microchip Technology Inc. او د هغې فرعي شرکتونه

د HDMI TX پیرامیټونه او د انٹرفیس سیګنالونه

……….. ادامه لري 

د سیګنال نوم د سمت پلنوالی توضیحات

DATA_G_I

داخلول

PIXELS_PER_CLK*8

د "G" ډاټا داخل کړئ

DATA_B_I

داخلول

PIXELS_PER_CLK*8

د "B" ډاټا داخل کړئ

TMDS_R_O

محصول

PIXELS_PER_CLK*10

کوډ شوی "R" ډاټا

TMDS_G_O

محصول

PIXELS_PER_CLK*10

کوډ شوی "G" ډاټا

TMDS_B_O

محصول

PIXELS_PER_CLK*10

کوډ شوی "B" ډاټا

لاندې جدول د AXI4 سټریم انٹرفیس لپاره بندرونه لیست کوي.

جدول 3-5. د AXI4 سټریم انٹرفیس لپاره د ننوتلو او آوټ پټ بندرونه

د بندر نوم

ډول

عرض

تفصیل

TDATA_I_VIDEO

داخلول

3*g_BITS_PER_COMPONENT*g_PIXELS_PER_CLK

د ویډیو ډاټا داخل کړئ

TVALID_I_VIDEO

داخلول

1-بټ

د ویډیو داخلول اعتبار لري

TREADY_O_VIDEO

محصول

1-بټ

د تولید غلام چمتو سیګنال

TUSER_I_VIDEO

داخلول

4 بټونه

bit 0 = نه کارول شوی

bit 1 = VSYNC

بټ 2 = HSYNC

bit 3 = نه کارول شوی

لاندې جدول د YCbCr444 حالت لپاره بندرونه لیست کوي کله چې د آډیو حالت فعال شوی وي.

جدول 3-6. د YCbCr444 حالت او آډیو حالت فعال شوی

د سیګنال نوم

د سمت عرض

تفصیل

SYS_CLK_I

داخلول

1-بټ

د سیسټم ساعت، معمولا د نندارې کنټرولر په څیر ورته ساعت

RESET_N_I

داخلول

1-بټ

غیر متناسب فعال - ټیټ ریسیټ سیګنال

VIDEO_DATA_VALID_I ننوت

1-بټ

د ویډیو ډیټا د اعتبار وړ داخله

AUDIO_DATA_VALID_I ننوت

1-بټ

د آډیو پیکټ ډیټا معتبر ان پټ

Y_CLK_I

داخلول

1-بټ

د XCVR څخه د "Y" چینل لپاره د TX ساعت

Y_CLK_LOCK

داخلول

1-بټ

د XCVR څخه د Y چینل لپاره TX_CLK_STABLE

Cb_CLK_I

داخلول

1-بټ

د XCVR څخه د "Cb" چینل لپاره د TX ساعت

Cb_CLK_LOCK

داخلول

1-بټ

د XCVR څخه د Cb چینل لپاره TX_CLK_STABLE

Cr_CLK_I

داخلول

1-بټ

د XCVR څخه د "Cr" چینل لپاره د TX ساعت

Cr_CLK_LOCK

داخلول

1-بټ

د XCVR څخه د Cr چینل لپاره TX_CLK_STABLE

H_SYNC_I

داخلول

1-بټ

افقی ترکیب نبض

V_SYNC_I

داخلول

1-بټ

عمودی ترکیب نبض

PACKET_HEADER_I

داخلول

PIXELS_PER_CLK*1

د آډیو پیکټ ډیټا لپاره د پاکټ سرلیک

DATA_Y_I

داخلول

PIXELS_PER_CLK*8

د "Y" ډاټا داخل کړئ

DATA_Cb_I

داخلول

PIXELS_PER_CLK*DATA_WIDTH د "Cb" ډاټا داخل کړئ

DATA_Cr_I

داخلول

PIXELS_PER_CLK*DATA_WIDTH د "Cr" ډاټا داخل کړئ

AUX_DATA_Y_I

داخلول

PIXELS_PER_CLK*4

د آډیو پاکټ "Y" چینل ډیټا

AUX_DATA_C_I

داخلول

PIXELS_PER_CLK*4

د آډیو پاکټ "C" چینل ډیټا

TMDS_R_O

محصول

PIXELS_PER_CLK*10

کوډ شوی "Cb" ډاټا

TMDS_G_O

محصول

PIXELS_PER_CLK*10

کوډ شوی "Y" ډاټا

TMDS_B_O

محصول

PIXELS_PER_CLK*10

کوډ شوی "Cr" ډاټا

لاندې جدول د YCbCr422 حالت لپاره بندرونه لیست کوي کله چې د آډیو حالت فعال شوی وي.

د کارن لارښود

DS50003319C – 11

© 2024 Microchip Technology Inc. او د هغې فرعي شرکتونه

د HDMI TX پیرامیټونه او د انٹرفیس سیګنالونه

جدول 3-7. د YCbCr422 حالت او آډیو حالت فعال شوی

د سیګنال نوم

د سمت عرض

تفصیل

SYS_CLK_I

داخلول

1-بټ

د سیسټم ساعت، معمولا د نندارې کنټرولر په څیر ورته ساعت

RESET_N_I

داخلول

1-بټ

غیر متناسب فعال - د ټیټ ریسیټ سیګنال

VIDEO_DATA_VALID_I ننوت

1-بټ

د ویډیو ډیټا د اعتبار وړ داخله

LANE1_CLK_I

داخلول

1-بټ

د XCVR څخه د "XCVE لین 1 څخه لین" چینل لپاره د TX ساعت

LANE1_CLK_LOCK

داخلول

1-بټ

TX_CLK_STABLE د XCVE لین 1 څخه د لین لپاره

LANE2_CLK_I

داخلول

1-بټ

د XCVR څخه د "XCVE لین 2 څخه لین" چینل لپاره د TX ساعت

LANE2_CLK_LOCK

داخلول

1-بټ

TX_CLK_STABLE د XCVE لین 2 څخه د لین لپاره

LANE3_CLK_I

داخلول

1-بټ

د XCVR څخه د "XCVE لین 3 څخه لین" چینل لپاره د TX ساعت

LANE3_CLK_LOCK

داخلول

1-بټ

TX_CLK_STABLE د XCVE لین 3 څخه د لین لپاره

H_SYNC_I

داخلول

1-بټ

افقی ترکیب نبض

V_SYNC_I

داخلول

1-بټ

عمودی ترکیب نبض

PACKET_HEADER_I

داخلول

PIXELS_PER_CLK*1

د آډیو پیکټ ډیټا لپاره د پاکټ سرلیک

DATA_Y_I

داخلول

PIXELS_PER_CLK*DATA_WIDTH د "Y" ډاټا داخل کړئ

DATA_C_I

داخلول

PIXELS_PER_CLK*DATA_WIDTH د "C" ډاټا داخل کړئ

AUX_DATA_Y_I

داخلول

PIXELS_PER_CLK*4

د آډیو پاکټ "Y" چینل ډیټا

AUX_DATA_C_I

داخلول

PIXELS_PER_CLK*4

د آډیو پاکټ "C" چینل ډیټا

TMDS_R_O

محصول

PIXELS_PER_CLK*10

کوډ شوی "C" ډاټا

TMDS_G_O

محصول

PIXELS_PER_CLK*10

کوډ شوی "Y" ډاټا

TMDS_B_O

محصول

PIXELS_PER_CLK*10

کوډ شوي معلومات د همغږۍ معلوماتو پورې اړوند

د کارن لارښود

DS50003319C – 12

© 2024 Microchip Technology Inc. او د هغې فرعي شرکتونه

نقشه او توضیحات راجستر کړئ

4. نقشه او توضیحات راجستر کړئ (یوه پوښتنه وکړئ)

آفسټ

نوم

Bit Pos.

7

6

5

4

3

2

1

0

0x00

SCRAMBLER_IP_EN

7:0

START

15:8

23:16

31:24

0x04

XCVR_DATA_LANE_ 0_SEL

7:0

START[1:0]

15:8

23:16

31:24

د کارن لارښود

DS50003319C – 13

© 2024 Microchip Technology Inc. او د هغې فرعي شرکتونه

نقشه او توضیحات راجستر کړئ

4.1 SCRAMBLER_IP_EN (یوه پوښتنه وکړئ)

نوم: SCRAMBLER_IP_EN

آفسیټ: 0x000

بیا تنظیم کړئ: 0x0

ملکیت: یوازې د لیکلو لپاره

Scrambler د کنټرول راجستر فعال کړئ. دا راجستر باید د HDMI TX IP لپاره د 4kp60 ملاتړ ترلاسه کولو لپاره لیکل شوی وي

بټ 31 30 29 28 27 26 25 24

لاسرسی 

بیا تنظیم کړئ 

بټ 23 22 21 20 19 18 17 16

لاسرسی 

بیا تنظیم کړئ 

بټ 15 14 13 12 11 10 9 8

لاسرسی 

بیا تنظیم کړئ 

بټ 7 6 5 4 3 2 1 0

START

لاسرسی W Reset 0

بټ 0 - دې بټ ته د "1" لیکل پیل کول د سکرمبلر ډیټا لیږد فعال شوی. HDMI 2.0 د 8b/10b کوډ کولو په نوم پیژندل شوي سکرمبینګ ډول کار کوي. دا د کوډ کولو سکیم د HDMI انٹرفیس کې په معتبر او مؤثره توګه د معلوماتو لیږدولو لپاره کارول کیږي.

 د کارن لارښود

DS50003319C – 14

© 2024 Microchip Technology Inc. او د هغې فرعي شرکتونه

نقشه او توضیحات راجستر کړئ

4.2 XCVR_DATA_LANE_0_SEL (یوه پوښتنه وکړئ)

نوم: XCVR_DATA_LANE_0_SEL

آفسیټ: 0x004

بیا تنظیم کړئ: 0x1

ملکیت: یوازې د لیکلو لپاره

د XCVR_DATA_LANE_0_SEL راجستر د بشپړ HD، 4kp30، 4kp60 لپاره د ساعت ترلاسه کولو لپاره د HDMI TX IP څخه XCVR ته د لیږد لپاره اړین ډیټا غوره کوي.

بټ 31 30 29 28 27 26 25 24

لاسرسی 

بیا تنظیم کړئ 

بټ 23 22 21 20 19 18 17 16

لاسرسی 

بیا تنظیم کړئ 

بټ 15 14 13 12 11 10 9 8

لاسرسی 

بیا تنظیم کړئ 

بټ 7 6 5 4 3 2 1 0

START[1:0]

د WW ریسیټ 0 1 ته لاسرسی

بټس 1:0 - START[1:0] دې بټونو ته د "10" لیکل پیل کوي 4KP60 فعال شوی او د XCVR ډیټا نرخ د FFFFF_00000 په توګه ورکړل شوی.

 د کارن لارښود

DS50003319C – 15

© 2024 Microchip Technology Inc. او د هغې فرعي شرکتونه

د ټیسټ بینچ سمولیشن

5. د ټیسټ بینچ سمولیشن (یوه پوښتنه وکړئ)

ټیسټ بینچ د HDMI TX کور فعالیت چیک کولو لپاره چمتو شوی. ټیسټ بینچ یوازې په اصلي انٹرفیس کې په هر ساعت کې د 1 پکسل او آډیو حالت فعال شوي سره کار کوي.

لاندې جدول هغه پیرامیټونه لیست کوي چې د غوښتنلیک سره سم تنظیم شوي.

جدول 5-1. د ټیسټ بینچ ترتیب کولو پیرامیټر

نوم

ډیفالټ پیرامیټونه

د رنګ بڼه (g_COLOR_FORMAT)

RGB

د هرې برخې بټونه (g_BITS_PER_COMPONENT)

8

د پکسلونو شمیر (g_PIXELS_PER_CLK)

1

4Kp60 ملاتړ (g_4K60_SUPPORT)

0

د آډیو حالت (g_AUX_CHANNEL_ENABLE)

1 (فعالول)

انٹرفیس (G_FORMAT)

0 (نافذ کول)

د ټیسټ بینچ په کارولو سره د اصلي انډول کولو لپاره ، لاندې مرحلې ترسره کړئ:

1. د ډیزاین فلو کړکۍ کې، ډیزاین جوړ کړئ پراخ کړئ.

2. د سمارټ ډیزاین ټیسټ بینچ جوړ کړئ ښیې کلیک وکړئ او بیا په چلول کلیک وکړئ، لکه څنګه چې په لاندې شکل کې ښودل شوي. انځور 5-1. د سمارټ ډیزاین ټیسټ بینچ رامینځته کول

3. د سمارټ ډیزاین ټیسټ بینچ لپاره نوم دننه کړئ، او بیا په سمه توګه کلیک وکړئ.

انځور 5-2. د سمارټ ډیزاین ټیسټ بینچ نومول

د سمارټ ډیزاین ټیسټ بینچ رامینځته شوی ، او کینوس د ډیزاین فلو پین ښیې ته ښکاري.

 د کارن لارښود

DS50003319C – 16

© 2024 Microchip Technology Inc. او د هغې فرعي شرکتونه

د ټیسټ بینچ سمولیشن

4. لیبیرو ته لاړشئ® د SoC کتلاګ، غوره کړئ View > وینډوز> IP کتلاګ، او بیا د حل ویډیو پراخه کړئ. دوه ځله کلیک وکړئ HDMI TX IP (v5.2.0)، او بیا په سمه کلیک وکړئ.

5. د پیرامیټر تنظیم کونکي کړکۍ کې، د پکسل ارزښت اړین شمیره وټاکئ، لکه څنګه چې په لاندې شکل کې ښودل شوي.

انځور 5-3. د پیرامیټر تشکیلات

6. ټول بندرونه وټاکئ، ښي کلیک وکړئ او غوره کړئ تر لوړ کچې ته وده ورکړئ.

7. د SmartDesign Toolbar کې، Generate Component باندې کلیک وکړئ.

8. د محرک درجه بندي ټب کې، د HDMI_TX_TB ټیسټ بینچ ښي کلیک وکړئ file، او بیا کلیک وکړئ د پری-سنت ډیزاین سمول> په متقابل ډول خلاص کړئ.

د ماډل سیم® وسیله د ټیسټ بینچ سره خلاصیږي ، لکه څنګه چې په لاندې شکل کې ښودل شوي. انځور 5-4. د HDMI TX ټیسټ بینچ سره د ماډل سیم وسیله File

مهم: که سمولیشن د چلولو وخت محدودیت له امله مداخله وکړي چې په کې مشخص شوي DO file، د چلول - ټول د سمول بشپړولو امر وکړئ.

 د کارن لارښود

DS50003319C – 17

© 2024 Microchip Technology Inc. او د هغې فرعي شرکتونه

د ټیسټ بینچ سمولیشن

5.1 د وخت ډیاګرامونه (یوه پوښتنه وکړئ)

د HDMI TX IP لپاره لاندې مهال ویش ډیاګرام په هر ساعت کې د 1 پکسل لپاره د ویډیو ډیټا او کنټرول ډیټا دورې ښیې.

انځور 5-5. په هر ساعت کې د 1 پکسل لپاره د ویډیو ډیټا HDMI TX IP وخت ډیاګرام

لاندې ډیاګرام د کنټرول ډیټا څلور ترکیبونه ښیې.

انځور 5-6. په هر ساعت کې د 1 پکسل لپاره د کنټرول ډیټا HDMI TX IP وخت ډیاګرام

 د کارن لارښود

DS50003319C – 18

© 2024 Microchip Technology Inc. او د هغې فرعي شرکتونه

د سیسټم ادغام

6. د سیسټم ادغام (یوه پوښتنه وکړئ)

دا برخه په توګه ښیيampد ډیزاین توضیحات.

لاندې جدول د PF XCVR، PF TX PLL، او PF CCC تشکیلات لیست کوي.

جدول 6-1. PF XCVR، PF TX PLL، او PF CCC تشکیلات

قرارداد

د بټ پراخوالی PF XCVR ترتیب

د PF TX PLL ترتیب

د PF CCC ترتیب

د TX ډاټا

نرخ

د TX ساعت

څانګه

عامل

TX PCS

ټوکر

عرض

مطلوب

د بټ ساعت تولید

حواله

ساعت

فریکونسی

داخلول

فریکونسی

محصول

فریکونسی

1PXL (1080p60) 8

1485

4

10

5940

148.5

NA

NA

1PXL (1080p30) 10

925

4

10

3700

148.5

92.5

74

12

1113.75

4

10

4455

148.5

111.375

74.25

16

1485

4

10

5940

148.5

148.5

74.25

4PXL (1080p60) 10

1860

4

40

7440

148.5

46.5

37.2

12

2229

4

40

8916

148.5

55.725

37.15

16

2970

2

40

5940

148.5

74.25

37.125

4PXL (4kp30)

8

2970

2

40

5940

148.5

NA

NA

10

3712.5

2

40

7425

148.5

92.812

74.25

12

4455

1

40

4455

148.5

111.375

74.25

16

5940

1

40

5940

148.5

148.5

74.25

4PXL (4Kp60)

8

5940

1

40

5940

148.5

NA

NA

HDMI TX Sample ډیزاین، کله چې په g_BITS_PER_COMPONENT = 8-bit او کې ترتیب شوی وي

g_PIXELS_PER_CLK = 1 PXL حالت، په لاندې شکل کې ښودل شوی.

انځور 6-1. HDMI TX Sampد ډیزاین

HDMI_TX_C0_0

PF_INIT_MONITOR_C0_0

FABRIC_POR_N

PCIE_INIT_DONE

USRAM_INIT_DONE

SRAM_INIT_DONE

DEVICE_INIT_DONE

XCVR_INIT_DONE

USRAM_INIT_FROM_SNVM_DONE

USRAM_INIT_FROM_UPROM_DONE

USRAM_INIT_FROM_SPI_DONE

SRAM_INIT_FROM_SNVM_DONE

SRAM_INIT_FROM_UPROM_DONE

SRAM_INIT_FROM_SPI_DONE

AUTOCALIB_DONE

PF_INIT_MONITOR_C0

CORERESET_PF_C0_0

CLK

EXT_RST_N

BANK_x_VDDI_STATUS

BANK_y_VDDI_STATUS

PLL_POWERDOWN_B

PLL_LOCK

FABRIC_RESET_N

SS_BUSY

INIT_DONE

FF_US_RESTORE

FPGA_POR_N

CORERESET_PF_C0

Display_Controller_C0_0

FRAME_END_O

H_SYNC_O

RESETN_I

V_SYNC_O

SYS_CLK_I

V_ACTIVE_O

ENABLE_I

DATA_TRIGGER_O

H_RES_O[15:0]

V_RES_O[15:0]

Display_Controller_C0

pattern_generator_verilog_pattern_0

DATA_VALID_O

SYS_CLK_I

FRAME_END_O

RESET_N_I

LINE_END_O

DATA_EN_I

RED_O[7:0]

FRAME_END_I

GREEN_O[7:0]

PATTERN_SEL_I[2:0]

BLUE_O[7:0]

BAYER_O[7:0]

ټیسټ_پیټرن_جنریټر_C1

PF_XCVR_REF_CLK_C0_0

RESET_N_I

SYS_CLK_I

VIDEO_DATA_VALID_I

R_CLK_I

R_CLK_LOCK

G_CLK_I

G_CLK_LOCK

TMDS_R_O[9:0]

B_CLK_I

TMDS_G_O[9:0]

B_CLK_LOCK

TMDS_B_O[9:0]

V_SYNC_I

XCVR_LANE_0_DATA_O[9:0]

H_SYNC_I

DATA_R_I[7:0]

DATA_R_I[7:0]

DATA_G_I[7:0]

DATA_G_I[7:0]

DATA_B_I[7:0]

DATA_B_I[7:0]

HDMI_TX_C0

PF_TX_PLL_C0_0

PF_XCVR_ERM_C0_0

PADs_OUT

LANE3_TXD_N

CLKS_FROM_TXPLL_0

LANE3_TXD_P

LANE0_IN

LANE2_TXD_N

LANE0_PCS_ARST_N

LANE2_TXD_P

LANE0_PMA_ARST_N

LANE1_TXD_N

LANE0_TX_DATA[9:0]

LANE1_TXD_P

LANE1_IN

LANE0_TXD_N

LANE1_PCS_ARST_N

LANE0_TXD_P

LANE1_PMA_ARST_N

LANE0_OUT

LANE1_TX_DATA[9:0]

LANE0_TX_CLK_R

LANE2_IN

LANE0_TX_CLK_STABLE

LANE2_PCS_ARST_N

LANE1_OUT

LANE2_PMA_ARST_N

LANE1_TX_CLK_R

LANE2_TX_DATA[9:0]

LANE1_TX_CLK_STABLE

LANE3_IN

LANE2_OUT

LANE3_PCS_ARST_N

LANE2_TX_CLK_R

LANE3_PMA_ARST_N

LANE2_TX_CLK_STABLE

LANE3_TX_DATA[9:0] LANE3_OUTLANE3_TX_CLK_R

LANE3_TX_CLK_STABLE

 PF_XCVR_ERM_C0

LANE3_TXD_N LANE3_TXD_P LANE2_TXD_N LANE2_TXD_P LANE1_TXD_N LANE1_TXD_P LANE0_TXD_N LANE0_TXD_P

PATTERN_SEL_I[2:0] REF_CLK_PAD_P REF_CLK_PAD_N

REF_CLK_PAD_P

REF_CLK_PAD_NREF_CLK

 

REF_CLKPLL_LOCKCLKS_TO_XCVR

PF_XCVR_REF_CLK_C0

PF_TX_PLL_C0

د Example، په 8-bit ترتیبونو کې، لاندې برخې د ډیزاین برخه ده: • PF_XCVR_ERM (PF_XCVR_ERM_C0_0) یوازې د TX لپاره د PMA حالت کې د 1485 Mbps ډیټا نرخ لپاره ترتیب شوی، د ډیټا عرض سره د 10 plx موډ او 1 بټ په توګه ترتیب شوی. د 148.5 MHz حوالې ساعت، د مخکیني جدول ترتیباتو پراساس

• د PF_XCVR_ERM_C0_0 LANE0_TX_CLK_R محصول د 148.5 MHz ساعت په توګه تولید شوی، د مخکینۍ جدول ترتیباتو پراساس

• SYS_CLK_I (HDMI_TX_C0, Display_Controller_C0, pattern_generator_C0, CORERESET_PF_C0، او PF_INIT_MONITOR_C0) د LANE0_TX_CLK_R لخوا پرمخ وړل کیږي، کوم چې 148.5 MHz دی

• R_CLK_I، G_CLK_I، او B_CLK_I په ترتیب سره د LANE3_TX_CLK_R، LANE2_TX_CLK_R، او LANE1_TX_CLK_R لخوا پرمخ وړل کیږي

 د کارن لارښود

DS50003319C – 19

© 2024 Microchip Technology Inc. او د هغې فرعي شرکتونه

د سیسټم ادغام

Sample ادغام لپاره، g_BITS_PER_COMPONENT = 8 او g_PIXELS_PER_CLK = 4. د مثال لپارهample، په 8-bit ترتیبونو کې، لاندې برخې د ډیزاین برخه ده: • PF_XCVR_ERM (PF_XCVR_ERM_C0_0) د PMA حالت کې د 2970 Mbps ډیټا نرخ لپاره ترتیب شوی.

یوازې TX، د ډیټا عرض سره د 40-bit په توګه د 1pxl حالت او 148.5 MHz حوالې ساعت لپاره د مخکینۍ جدول ترتیباتو پراساس ترتیب شوی

• د PF_XCVR_ERM_C0_0 LANE0_TX_CLK_R محصول د 74.25 MHz ساعت په توګه تولید شوی، د مخکینۍ جدول ترتیباتو پراساس

• SYS_CLK_I (HDMI_TX_C0, Display_Controller_C0, pattern_generator_C0, CORERESET_PF_C0، او PF_INIT_MONITOR_C0) د LANE0_TX_CLK_R لخوا پرمخ وړل کیږي، کوم چې 148.5 MHz دی

• R_CLK_I، G_CLK_I، او B_CLK_I په ترتیب سره د LANE3_TX_CLK_R، LANE2_TX_CLK_R، او LANE1_TX_CLK_R لخوا پرمخ وړل کیږي

HDMI TX Sample ډیزاین، کله چې په g_BITS_PER_COMPONENT = 12 Bit او g_PIXELS_PER_CLK = 1 PXL حالت کې تنظیم شوی، په لاندې شکل کې ښودل شوی.

انځور 6-2. HDMI TX Sampد ډیزاین

PF_XCVR_ERM_C0_0

PATTERN_SEL_I[2:0]

REF_CLK_PAD_P REF_CLK_PAD_N

PF_CCC_C1_0

REF_CLK_0 OUT0_FABCLK_0PLL_LOCK_0

 PF_CCC_C1

PF_INIT_MONITOR_C0_0

CORERESET_PF_C0_0

CLK

EXT_RST_N

BANK_x_VDDI_STATUS

BANK_y_VDDI_STATUS

PLL_POWERDOWN_B

PLL_LOCK

FABRIC_RESET_N

SS_BUSY

INIT_DONE

FF_US_RESTORE

FPGA_POR_N

CORERESET_PF_C0

Display_Controller_C0_0

FRAME_END_O

H_SYNC_O

RESETN_I

V_SYNC_O

SYS_CLK_I

V_ACTIVE_O

ENABLE_I

DATA_TRIGGER_O

H_RES_O[15:0]

V_RES_O[15:0]

Display_Controller_C0

pattern_generator_verilog_pattern_0

DATA_VALID_O

SYS_CLK_I

FRAME_END_O

RESET_N_I

LINE_END_O

DATA_EN_I

RED_O[7:0]

FRAME_END_I

GREEN_O[7:0]

PATTERN_SEL_I[2:0]

BLUE_O[7:0]

BAYER_O[7:0]

ټیسټ_پیټرن_جنریټر_C0

PF_XCVR_REF_CLK_C0_0

REF_CLK_PAD_P

REF_CLK_PAD_NREF_CLK

PF_XCVR_REF_CLK_C0

HDMI_TX_0

RESET_N_I

SYS_CLK_I

VIDEO_DATA_VALID_I

R_CLK_I

R_CLK_LOCK

G_CLK_I

G_CLK_LOCK

TMDS_R_O[9:0]

B_CLK_I

TMDS_G_O[9:0]

B_CLK_LOCK

TMDS_B_O[9:0]

V_SYNC_I

XCVR_LANE_0_DATA_O[9:0]

H_SYNC_I

DATA_R_I[11:0]

DATA_R_I[11:4]

DATA_G_I[11:0]

DATA_G_I[11:4]

DATA_B_I[11:0]

DATA_B_I[11:4]

HDMI_TX_C0

PF_TX_PLL_C0_0

PADs_OUT

CLKS_FROM_TXPLL_0

LANE3_TXD_N

LANE0_IN

LANE3_TXD_P

LANE0_PCS_ARST_N

LANE2_TXD_N

LANE0_PMA_ARST_N

LANE2_TXD_P

LANE0_TX_DATA[9:0]

LANE1_TXD_N

LANE1_IN

LANE1_TXD_P

LANE1_PCS_ARST_N

LANE0_TXD_N

LANE1_PMA_ARST_N

LANE0_TXD_P

LANE1_TX_DATA[9:0]

LANE0_OUT

LANE2_IN

LANE1_OUT

LANE2_PCS_ARST_N

LANE1_TX_CLK_R

LANE2_PMA_ARST_N

LANE1_TX_CLK_STABLE

LANE2_TX_DATA[9:0] LANE2_OUTLANE3_IN

LANE2_TX_CLK_R

LANE3_PCS_ARST_N

LANE2_TX_CLK_STABLE

LANE3_PMA_ARST_N

LANE3_OUT

LANE3_TX_DATA[9:0]

LANE3_TX_CLK_R

LANE3_TX_CLK_STABLE

 PF_XCVR_ERM_C0

LANE3_TXD_N LANE3_TXD_P LANE2_TXD_N LANE2_TXD_P LANE1_TXD_N LANE1_TXD_P LANE0_TXD_N LANE0_TXD_P

FABRIC_POR_N

PCIE_INIT_DONE

USRAM_INIT_DONE

SRAM_INIT_DONE

DEVICE_INIT_DONE

XCVR_INIT_DONE

USRAM_INIT_FROM_SNVM_DONE

USRAM_INIT_FROM_UPROM_DONE

USRAM_INIT_FROM_SPI_DONE

SRAM_INIT_FROM_SNVM_DONE

SRAM_INIT_FROM_UPROM_DONE

SRAM_INIT_FROM_SPI_DONE

AUTOCALIB_DONE

REF_CLKPLL_LOCKCLKS_TO_XCVR

 PF_INIT_MONITOR_C0

PF_TX_PLL_C0

Sample ادغام لپاره، g_BITS_PER_COMPONENT > 8 او g_PIXELS_PER_CLK = 1. د مثال لپارهample، په 12-bit ترتیبونو کې، لاندې برخې د ډیزاین برخه ده:

• PF_XCVR_ERM (PF_XCVR_ERM_C0_0) یوازې د TX لپاره د PMA حالت کې د 111.375 Mbps ډیټا نرخ لپاره ترتیب شوی ، د ډیټا عرض د 10pxl حالت لپاره 1 بټ او 1113.75 Mbps د حوالې ساعت پراساس ترتیب شوی. جدول 6-1 ترتیبات

• د PF_XCVR_ERM_C1_0 LANE0_TX_CLK_R محصول د 111.375 MHz ساعت په توګه تولید شوی، د جدول 6-1 ترتیبات

• R_CLK_I، G_CLK_I، او B_CLK_I په ترتیب سره د LANE3_TX_CLK_R، LANE2_TX_CLK_R، او LANE1_TX_CLK_R لخوا پرمخ وړل کیږي

• PF_CCC_C0 د 0 MHz فریکونسۍ سره د OUT0_FABCLK_74.25 په نوم یو ساعت تولیدوي، کله چې د ننوتلو ساعت 111.375 MHz وي، کوم چې د LANE1_TX_CLK_R لخوا پرمخ وړل کیږي.

• SYS_CLK_I (HDMI_TX_C0, Display_Controller_C0, pattern_generator_C0, CORERESET_PF_C0، او PF_INIT_MONITOR_C0) د OUT0_FABCLK_0 لخوا پرمخ وړل کیږي، کوم چې 74.25 MHz دی

Sample ادغام لپاره، g_BITS_PER_COMPONENT > 8 او g_PIXELS_PER_CLK = 4. د مثال لپارهample، په 12-bit ترتیبونو کې، لاندې برخې د ډیزاین برخه ده:

• PF_XCVR_ERM (PF_XCVR_ERM_C0_0) یوازې د TX لپاره د PMA حالت کې د 4455 Mbps ډیټا نرخ لپاره ترتیب شوی ، د ډیټا عرض د 40pxl حالت لپاره د 4 بټ په توګه ترتیب شوی او د 111.375 MHz حوالې ساعت پراساس. جدول 6-1 ترتیبات

• د PF_XCVR_ERM_C1_0 LANE0_TX_CLK_R محصول د 111.375 MHz ساعت په توګه تولید شوی، د جدول 6-1 ترتیبات

 د کارن لارښود

DS50003319C – 20

© 2024 Microchip Technology Inc. او د هغې فرعي شرکتونه

د سیسټم ادغام

• R_CLK_I، G_CLK_I، او B_CLK_I په ترتیب سره د LANE3_TX_CLK_R، LANE2_TX_CLK_R، او LANE1_TX_CLK_R لخوا پرمخ وړل کیږي

• PF_CCC_C0 د 0 MHz فریکونسۍ سره د OUT0_FABCLK_74.25 په نوم یو ساعت تولیدوي، کله چې د ننوتلو ساعت 111.375 MHz وي، کوم چې د LANE1_TX_CLK_R لخوا پرمخ وړل کیږي.

• SYS_CLK_I (HDMI_TX_C0, Display_Controller_C0, pattern_generator_C0, CORERESET_PF_C0، او PF_INIT_MONITOR_C0) د OUT0_FABCLK_0 لخوا پرمخ وړل کیږي، کوم چې 74.25 MHz دی

 د کارن لارښود

DS50003319C – 21

© 2024 Microchip Technology Inc. او د هغې فرعي شرکتونه

د بیاکتنې تاریخ

7. د بیاکتنې تاریخ (یوه پوښتنه وکړئ)

د بیاکتنې تاریخ هغه بدلونونه بیانوي چې په سند کې پلي شوي. بدلونونه د بیاکتنې لخوا لیست شوي، د خورا اوسني خپرونې سره پیل کیږي.

جدول 7-1. د بیاکتنې تاریخ

بیاکتنه

نیټه

تفصیل

C

۹/۹۷

لاندې د سند د بیاکتنې C کې د بدلونونو لیست دی:

• تازه شوی پیژندنه برخه

• د یو پیکسل او څلور پکسلز لپاره د سرچینو کارولو میزونه لرې کړل او اضافه شوي جدول 2 او جدول 3 in 1. د سرچینو کارول برخه

• تازه شوی جدول 3-1 په 3.1. د ترتیب پارامترونه برخه

اضافه شوی جدول 3-6 او جدول 3-7 په 3.2. بندرونه برخه

اضافه شوی 6. د سیسټم ادغام برخه

B

09/2022 لاندې د سند B بیاکتنې کې د بدلونونو لیست دی:

• د فیچرونو منځپانګه تازه کړه او پیژندنه

اضافه شوی شکل 2-2 د غیر فعال آډیو حالت لپاره

اضافه شوی جدول 3-4 او جدول 3-5

• تازه کړی جدول 3-2 او جدول 3-3

• تازه شوی جدول 3-1

• تازه شوی 1. د سرچینو کارول

• تازه شوی شکل 1-1

• تازه شوی شکل 5-3

A

04/2022 لاندې د سند A بیاکتنې کې د بدلونونو لیست دی:

• سند د مایکروچپ ټیمپلیټ ته لیږدول شوی

• د سند شمیره له 50003319 څخه DS50200863 ته تازه شوه

2.0

لاندې په دې بیاکتنه کې د بدلونونو لنډیز دی.

• اضافه شوي ځانګړتیاوې او د ملاتړ شوي کورنیو برخې

1.0

08/2021 ابتدايي بیاکتنه

 د کارن لارښود

DS50003319C – 22

© 2024 Microchip Technology Inc. او د هغې فرعي شرکتونه

د مایکروچپ FPGA ملاتړ 

د مایکروچپ FPGA محصولاتو ګروپ خپل محصولات د مختلف ملاتړ خدماتو سره ملاتړ کوي ، پشمول د پیرودونکي خدمت ، د پیرودونکي تخنیکي ملاتړ مرکز ، a webسایټ، او په ټوله نړۍ کې د پلور دفترونه. پیرودونکو ته وړاندیز کیږي چې د ملاتړ سره تماس نیولو دمخه د مایکروچپ آنلاین سرچینو څخه لیدنه وکړي ځکه چې دا خورا احتمال لري چې د دوی پوښتنې لا دمخه ځواب شوي وي.

له لارې د تخنیکي ملاتړ مرکز سره اړیکه ونیسئ webپه سایټ کې www.microchip.com/support. د FPGA وسیلې برخې شمیره په ګوته کړئ ، د مناسب قضیې کټګورۍ غوره کړئ ، او ډیزاین اپلوډ کړئ fileد تخنیکي مالتړ قضیه رامینځته کولو پرمهال.

د غیر تخنیکي محصول مالتړ لپاره د پیرودونکي خدماتو سره اړیکه ونیسئ، لکه د محصول قیمت، د محصول لوړول، تازه معلومات، د امر حالت، او واک ورکول.

• د شمالي امریکا څخه، زنګ ووهئ 800.262.1060

• د نورې نړۍ څخه، زنګ ووهئ 650.318.4460

• فکس، د نړۍ له هر ځای څخه، 650.318.8044

د مایکروچپ معلومات 

مایکروچپ Webسایټ

مایکروچپ زموږ له لارې آنلاین ملاتړ چمتو کوي webپه سایټ کې www.microchip.com/. دا webسایټ د جوړولو لپاره کارول کیږي files او معلومات په اسانۍ سره پیرودونکو ته شتون لري. ځینې ​​​​موټر شتون لري پدې کې شامل دي:

• د محصول ملاتړ - د معلوماتو پاڼې او خطا، د غوښتنلیک یادښتونه او sampد پروګرامونو، ډیزاین سرچینې، د کاروونکي لارښود او د هارډویر مالتړ اسناد، وروستي سافټویر ریلیزونه او آرشیف شوي سافټویر

• عمومي تخنیکي ملاتړ - ډیری پوښتل شوي پوښتنې (FAQs)، د تخنیکي ملاتړ غوښتنې، د آنلاین بحث ګروپونه، د مایکروچپ ډیزاین شریک پروګرام غړو لیست

• د مایکروچپ سوداګرۍ - د محصول انتخاب کونکي او ترتیب کولو لارښودونه ، د مایکروچپ وروستي مطبوعاتي اعالمیې ، د سیمینارونو او پیښو لیست کول ، د مایکروچپ پلور دفترونو لیست کول ، توزیع کونکي او د فابریکې نمایندګان

د محصول بدلون خبرتیا خدمت

د مایکروچپ د محصول بدلون خبرتیا خدمت د پیرودونکو سره د مایکروچپ محصولاتو اوسني ساتلو کې مرسته کوي. پیرودونکي به د بریښنالیک خبرتیا ترلاسه کړي کله چې د ځانګړي محصول کورنۍ یا د ګټو پراختیا وسیلې پورې اړوند بدلونونه ، تازه معلومات ، بیاکتنې یا خطا شتون ولري.

د راجستر کولو لپاره، لاړ شئ www.microchip.com/pcn او د راجستریشن لارښوونې تعقیب کړئ. د پیرودونکي ملاتړ

د مایکروچپ محصولاتو کاروونکي کولی شي د څو چینلونو له لارې مرستې ترلاسه کړي: • توزیع کونکی یا استازی

• د محلي خرڅلاو دفتر

• د حل لارې انجینر (ESE)

• تخنیکی ملاتړ

پیرودونکي باید د ملاتړ لپاره د دوی توزیع کونکي ، نماینده یا ESE سره اړیکه ونیسي. د پلور محلي دفترونه هم د پیرودونکو سره د مرستې لپاره شتون لري. په دې سند کې د پلور دفترونو او ځایونو لیست شامل دی.

تخنیکي ملاتړ له لارې شتون لري webپه سایټ کې: www.microchip.com/support د مایکروچپ وسیلو کوډ محافظت ځانګړتیا

په مایکروچپ محصولاتو کې د کوډ محافظت ځانګړتیا لاندې توضیحات یاد کړئ:

 د کارن لارښود

DS50003319C – 23

© 2024 Microchip Technology Inc. او د هغې فرعي شرکتونه

• د مایکروچپ محصولات د دوی ځانګړي مایکروچپ ډیټا شیټ کې موجود مشخصات پوره کوي.

• مایکروچپ باور لري چې د محصولاتو کورنۍ خوندي ده کله چې په ټاکل شوي ډول کارول کیږي، په عملیاتي ځانګړتیاو کې، او په نورمال شرایطو کې.

• مایکروچپ ارزښت لري او په کلکه د خپل فکري ملکیت حقونه ساتي. د مایکروچپ محصول د کوډ محافظت ځانګړتیاو څخه د سرغړونې هڅې په کلکه منع دي او ممکن د ډیجیټل ملیونیم کاپي حق قانون څخه سرغړونه وکړي.

• نه مایکروچپ او نه هم کوم بل سیمیکمډکټر جوړونکی کولی شي د دې کوډ امنیت تضمین کړي. د کوډ محافظت پدې معنی ندي چې موږ تضمین کوو چې محصول "نه ماتیدونکی" دی. د کوډ محافظت په دوامداره توګه وده کوي. مایکروچپ ژمن دی چې زموږ د محصولاتو د کوډ محافظت ځانګړتیاوې په دوامداره توګه ښه کړي.

قانوني خبرتیا

دا خپرونه او معلومات دلته یوازې د مایکروچپ محصولاتو سره کارول کیدی شي، پشمول ستاسو د غوښتنلیک سره د مایکروچپ محصولاتو ډیزاین، ازموینه او یوځای کول. د دې معلوماتو کارول په بل ډول د دې شرایطو څخه سرغړونه ده. د وسیلې غوښتنلیکونو په اړه معلومات یوازې ستاسو د اسانتیا لپاره چمتو شوي او ممکن د تازه معلوماتو لخوا ځای په ځای شي. دا ستاسو مسؤلیت دی چې ډاډ ترلاسه کړئ چې ستاسو غوښتنلیک ستاسو د ځانګړتیاو سره سمون لري. د اضافي ملاتړ لپاره د خپل ځایي مایکروچپ پلور دفتر سره اړیکه ونیسئ یا اضافي ملاتړ ترلاسه کړئ www.microchip.com/en-us/support/design-help/ client-support-services.

دا معلومات د مایکروچپ لخوا چمتو شوي "لکه څنګه چې دي". مایکروچپ هیڅ ډول استازیتوب یا تضمین نه کوي که څرګند یا ضمیمه وي، لیکل شوي یا شفاهي، قانوني یا بل ډول، د معلوماتو پورې اړه لري په شمول مګر محدود نه وي غیر سرغړونې، د سوداګرۍ وړتیا، او د یو ځانګړي هدف لپاره فټنس، یا د دې حالت، کیفیت، یا فعالیت پورې اړوند تضمینونه.

په هیڅ صورت کې به مایکروچپ د هر ډول غیر مستقیم، ځانګړي، مجازاتو، تصادفي، یا په پایله کې د زیان، زیان، لګښت، یا هر ډول لګښت لپاره مسؤل نه وي چې د امریکا د متحده ایالاتو لپاره، د امریکا د متحده ایالاتو لپاره اړونده وي. حتی که مایکروچیپ ته د امکان په اړه مشوره ورکړل شوې وي یا زیانونه د وړاندوینې وړ وي. د قانون لخوا په بشپړه توګه اجازه ورکړل شوې، د معلوماتو یا د هغې کارول به د ټولو ادعاګانو په اړه د مایکروچپ بشپړ مسؤلیت په هره طریقه کې د فیسونو له مقدار څخه زیات نه وي، که تاسو په هر صورت کې وي، د معلوماتو لپاره مایکروچپ.

د ژوند مالتړ او / یا خوندیتوب غوښتنلیکونو کې د مایکروچپ وسیلو کارول په بشپړ ډول د پیرودونکي په خطر کې دي ، او پیرودونکي موافق دي چې د دې ډول کارونې په پایله کې د هر ډول زیانونو ، ادعاګانو ، سوټونو یا لګښتونو څخه بې ضرر مایکروچپ دفاع ، جبران او ساتي. هیڅ جوازونه، په ښکاره یا بل ډول، د مایکروچپ د فکري ملکیت حقونو الندې، پرته لدې چې بل ډول ویل شوي وي.

سوداګریزې نښې

د مایکروچپ نوم او لوګو، د مایکروچپ لوگو، اډاپټیک، AVR، AVR لوگو، AVR فریکس، BesTime، BitCloud، CryptoMemory، CryptoRF، dsPIC، flexPWR، HELDO، IGLOO، JukeBlox، KeeLoq، Linkus، MachylXTX MediaLB, megaAVR, Microsemi, Microsemi logo, MOST, MOST logo, MPLAB, OptoLyzer, PIC, picoPower, PICSTART, PIC32 logo, PolarFire, Prochip Designer, QTouch, SAM-BA, SenGenuity, SpyNIC, SST, SST, SymFST, Logo , SyncServer, Tachyon, TimeSource, tinyAVR, UNI/O, Vectron، او XMEGA په متحده ایالاتو او نورو هیوادونو کې د مایکروچپ ټیکنالوژۍ ثبت شوي سوداګریزې نښې دي.

AgileSwitch, ClockWorks, د ایمبیډډ کنټرول حلونو شرکت, EtherSynch, Flashtec, Hyper Speed ​​Control, HyperLight Load, Libero, motorBench, mTouch, Powermit 3, Precision Edge, ProASIC, ProASIC Plus, ProASIC Plus logo, QuietcWire, SmartCWire TimeCesium، TimeHub، TimePictra، TimeProvider، او ZL په متحده ایالاتو کې د مایکروچپ ټیکنالوژۍ ثبت شوي سوداګریزې نښې دي.

نږدې کیلي سپپریشن، AKS، د ډیجیټل عمر لپاره انلاګ، هر ډول کیپسیټر، AnyIn، AnyOut، Augmented Switching، BlueSky، BodyCom، Clockstudio، CodeGuard، CryptoAuthentication، CryptoAutomotive، CryptoAuthentication، CryptoAutomotive، CryptoCDPIEmpanCompanet. متحرک

 د کارن لارښود

DS50003319C – 24

© 2024 Microchip Technology Inc. او د هغې فرعي شرکتونه

اوسط میچینګ، DAM، ECAN، Espresso T1S، EtherGREEN، EyeOpen، GridTime، IdealBridge، IGaT، په سرکټ کې سریال برنامه کول، ICSP، INICnet، هوښیار موازي، IntelliMOS، انټر چپ ارتباط، JitterBlockerin-Play-Blocker. maxCrypto، maxView, memBrain, Mindi, MiWi, MPASM, MPF, MPLAB تصدیق شوی لوگو, MPLIB, MPLINK, mSiC, MultiTRAK, NetDetach, Omniscient Code Generation, PICDEM, PICDEM.net, PICkit, PICtail, Power MOS IV, Power MOS, Powermart, PowerMOS 7, PowerMOS , QMatrix, REAL ICE, Ripple Blocker, RTAX, RTG4, SAM-ICE, Serial Quad I/O, simpleMAP, SimpliPHY, SmartBuffer, SmartHLS, SMART-IS, storClad, SQI, SuperSwitcher, SuperSwitcher II, Switchtec, EnPHY, Sy. د اعتبار وړ وخت، TSHARC، Turing، USBCheck، VariSense، VectorBlox، VeriPHY، ViewSpan، WiperLock، XpressConnect، او ZENA د مایکروچپ ټیکنالوژۍ سوداګریزې نښې دي چې په متحده ایالاتو او نورو هیوادونو کې شامل دي.

SQTP په متحده ایالاتو کې د مایکروچپ ټیکنالوژۍ د خدماتو نښه ده

د اډاپټیک لوگو، فریکونسی آن ډیمانډ، د سیلیکون ذخیره کولو ټیکنالوژي، او سیم کام په نورو هیوادونو کې د مایکروچپ ټیکنالوژۍ شرکت راجستر شوي سوداګریزې نښې دي.

GestIC د مایکروچپ ټیکنالوژۍ جرمني II GmbH & Co. KG راجستر شوی سوداګریز نښه ده، چې د مایکروچپ ټکنالوژۍ شرکت یوه فرعي شرکت، په نورو هیوادونو کې.

نورې ټولې سوداګریزې نښې چې دلته ذکر شوي د دوی د اړوندو شرکتونو ملکیت دی. © 2024، د مایکروچپ ټیکنالوژي شرکت او د هغې فرعي شرکتونه. ټول حقونه خوندي دي. ISBN:

د کیفیت مدیریت سیسټم

د مایکروچپ د کیفیت مدیریت سیسټمونو په اړه د معلوماتو لپاره، مهرباني وکړئ لیدنه وکړئ www.microchip.com/quality.

 د کارن لارښود

DS50003319C – 25

© 2024 Microchip Technology Inc. او د هغې فرعي شرکتونه

په ټوله نړۍ کې پلور او خدمت

امریکا آسیا/ ارامه اسیا/ ارامه اروپا

د کارپوریټ دفتر

2355 لویدیځ چاندلر بلویډ. چاندلر، AZ 85224-6199 ټیلیفون: 480-792-7200

فکس: 480-792-7277

تخنیکي ملاتړ:

www.microchip.com/support Web پته:

www.microchip.com

اتلانتا

Duluth, GA

ټیلیفون: 678-957-9614

فکس: 678-957-1455

آسټین، TX

ټیلیفون: 512-257-3370

بوسټن

Westborough, MA

ټیلیفون: 774-760-0087

فکس: 774-760-0088

شیکاګو

Itasca, IL

ټیلیفون: 630-285-0071

فکس: 630-285-0075

دالاس

اډیسن ، TX

ټیلیفون: 972-818-7423

فکس: 972-818-2924

ډیټرایټ

نووی، MI

ټیلیفون: 248-848-4000

هوسټن، TX

ټیلیفون: 281-894-5983

انډیاناپولیس

Noblesville, IN

ټیلیفون: 317-773-8323

فکس: 317-773-5453

ټیلیفون: 317-536-2380

لاس انجلس

مشن ویجو، CA

ټیلیفون: 949-462-9523

فکس: 949-462-9608

ټیلیفون: 951-273-7800

Raleigh, NC

ټیلیفون: 919-844-7510

نیویارک، نیویارک

ټیلیفون: 631-435-6000

سان جوز، CA

ټیلیفون: 408-735-9110

ټیلیفون: 408-436-4270

کاناډا - ټورنټو

ټیلیفون: 905-695-1980

فکس: 905-695-2078

استرالیا – سیډني ټیلیفون: 61-2-9868-6733 چین – بیجینګ

ټیلیفون: 86-10-8569-7000 چین – چینګدو

ټیلیفون: 86-28-8665-5511 چین - چونګکینګ ټیلیفون: 86-23-8980-9588 چین - دونګ ګوان ټیلیفون: 86-769-8702-9880 چین - ګوانګزو ټیلیفون: 86-20-8755-8029 چین – هانګزو ټیلیفون: 86-571-8792-8115 چین – هانګ کانګ SAR ټیلیفون: 852-2943-5100 چین – نانجینګ

ټیلیفون: 86-25-8473-2460 چین – Qingdao

ټیلیفون: 86-532-8502-7355 چین – شانګهای

ټیلیفون: 86-21-3326-8000 چین - شینیانګ ټیلیفون: 86-24-2334-2829 چین - شینزین ټیلیفون: 86-755-8864-2200 چین - سوزو

ټیلیفون: 86-186-6233-1526 چین – ووهان

ټیلیفون: 86-27-5980-5300 چین – ژیان

ټیلیفون: 86-29-8833-7252 چین - Xiamen

ټیلیفون: 86-592-2388138 چین – ژوهای

ټیلیفون: 86-756-3210040

هند – بنګلور

ټیلیفون: 91-80-3090-4444

هند – نوی ډیلی

ټیلیفون: 91-11-4160-8631

هندوستان - پونا

ټیلیفون: 91-20-4121-0141

جاپان – اوساکا

ټیلیفون: 81-6-6152-7160

جاپان – توکیو

ټیلیفون: 81-3-6880- 3770

کوریا – دایګو

ټیلیفون: 82-53-744-4301

کوریا – سیول

ټیلیفون: 82-2-554-7200

مالیزیا – کوالالمپور ټیلیفون: 60-3-7651-7906

مالیزیا – پینانګ

ټیلیفون: 60-4-227-8870

فیلیپین - مانیلا

ټیلیفون: 63-2-634-9065

سینګاپور

ټیلیفون: 65-6334-8870

تائیوان – سین چو

ټیلیفون: 886-3-577-8366

تائیوان – کاهسینګ

ټیلیفون: 886-7-213-7830

تایوان - تایپي

ټیلیفون: 886-2-2508-8600

تایلینډ - بنکاک

ټیلیفون: 66-2-694-1351

ویتنام – هو چی مین

ټیلیفون: 84-28-5448-2100

 د کارن لارښود

اتریش – ویلز

ټیلیفون: 43-7242-2244-39

فکس: 43-7242-2244-393

ډنمارک – کوپنهاګن

ټیلیفون: 45-4485-5910

فکس: 45-4485-2829

فنلینډ - ایسپو

ټیلیفون: 358-9-4520-820

فرانسه - پاریس

Tel: 33-1-69-53-63-20

Fax: 33-1-69-30-90-79

جرمني – ګارچینګ

ټیلیفون: 49-8931-9700

جرمني – هان

ټیلیفون: 49-2129-3766400

جرمني – هیلبرون

ټیلیفون: 49-7131-72400

جرمني – کارلسروه

ټیلیفون: 49-721-625370

جرمني – میونخ

Tel: 49-89-627-144-0

Fax: 49-89-627-144-44

جرمني - روزن هایم

ټیلیفون: 49-8031-354-560

اسراییل - هود هاشارون

ټیلیفون: 972-9-775-5100

ایټالیا - میلان

ټیلیفون: 39-0331-742611

فکس: 39-0331-466781

ایټالیا - پادووا

ټیلیفون: 39-049-7625286

هالنډ – Drunen

ټیلیفون: 31-416-690399

فکس: 31-416-690340

ناروې - ټرونډیم

ټیلیفون: 47-72884388

پولنډ – وارسا

ټیلیفون: 48-22-3325737

رومانیا - بخارست

Tel: 40-21-407-87-50

هسپانیه – مادرید

Tel: 34-91-708-08-90

Fax: 34-91-708-08-91

سویډن – ګوتنبرګ

Tel: 46-31-704-60-40

سویډن – ستاکهولم

ټیلیفون: 46-8-5090-4654

انګلستان – ووکینګم

ټیلیفون: 44-118-921-5800

فکس: 44-118-921-5820

DS50003319C – 26

© 2024 Microchip Technology Inc. او د هغې فرعي شرکتونه

اسناد / سرچینې

مایکروچپ DS50003319C-13 ایترنیټ HDMI TX IP [pdf] د کارونکي لارښود
DS50003319C - 13، DS50003319C - 2، DS50003319C - 3، DS50003319C-13 ایترنیټ HDMI TX IP، DS50003319C-13، ایترنیټ HDMI TX IP، HDMI IP TX IP

حوالې

یو نظر پریږدئ

ستاسو بریښنالیک پته به خپره نشي. اړین ساحې په نښه شوي *