ເນື້ອໃນ ເຊື່ອງ
2 ສະຫຼຸບ

DS50003319C-13 Ethernet HDMI TX IP

ຄູ່ມືຜູ້ໃຊ້ HDMI TX IP

ແນະນຳ (ຖາມ​ຄໍາ​ຖາມ)

IP transmitter Multimedia Interface (HDMI) ຄວາມຄົມຊັດສູງຂອງ Microchip ຮອງຮັບການສົ່ງຂໍ້ມູນວິດີໂອ ແລະສຽງ Packet ທີ່ອະທິບາຍໄວ້ໃນຂໍ້ກໍານົດມາດຕະຖານ HDMI.

HDMI ນຳໃຊ້ Transition Minimized Differential Signaling (TMDS) ເພື່ອສົ່ງຂໍ້ມູນດິຈິຕອລຈໍານວນຫຼວງຫຼາຍຢ່າງມີປະສິດທິພາບໃນທົ່ວສາຍເຄເບີນທີ່ຂະຫຍາຍອອກ, ຮັບປະກັນການສົ່ງສັນຍານດິຈິຕອລທີ່ມີຄວາມໄວສູງ, serial ແລະເຊື່ອຖືໄດ້. ການເຊື່ອມຕໍ່ TMDS ປະກອບດ້ວຍຊ່ອງໂມງດຽວແລະສາມຊ່ອງຂໍ້ມູນ. ໂມງ pixels ລວງວິດີໂອຖືກສົ່ງຜ່ານຊ່ອງໂມງ TMDS, ເຊິ່ງຊ່ວຍຮັກສາສັນຍານໃນ synchronization. ຂໍ້​ມູນ​ວິ​ດີ​ໂອ​ແມ່ນ​ປະ​ຕິ​ບັດ​ເປັນ 24-bit pixels ໃນ​ສາມ​ຊ່ອງ​ຂໍ້​ມູນ TMDS​, ທີ່​ແຕ່​ລະ​ຊ່ອງ​ຂໍ້​ມູນ​ໄດ້​ຖືກ​ກໍາ​ນົດ​ສໍາ​ລັບ​ອົງ​ປະ​ກອບ​ສີ​ແດງ​, ສີ​ຂຽວ​, ແລະ​ສີ​ຟ້າ​. ຂໍ້ມູນສຽງຖືກປະຕິບັດເປັນແພັກເກັດ 8 ບິດຢູ່ໃນຊ່ອງ TMDS ສີຂຽວ ແລະສີແດງ.

ຕົວເຂົ້າລະຫັດ TMDS ອະນຸຍາດໃຫ້ສົ່ງຂໍ້ມູນ serial ໃນຄວາມໄວສູງ, ໃນຂະນະທີ່ຫຼຸດຜ່ອນທ່າແຮງສໍາລັບການແຊກແຊງໄຟຟ້າ (EMI) ໃນໄລຍະສາຍທອງແດງໂດຍການຫຼຸດຜ່ອນຈໍານວນການຫັນປ່ຽນ (ຫຼຸດຜ່ອນການແຊກແຊງລະຫວ່າງຊ່ອງທາງ), ແລະບັນລຸຄວາມສົມດຸນຂອງກະແສໄຟຟ້າໂດຍກົງ (DC) ໃນສາຍ. , ໂດຍການຮັກສາຈໍານວນຫນຶ່ງແລະສູນຢູ່ໃນເສັ້ນເກືອບເທົ່າທຽມກັນ.

HDMI TX IP ຖືກອອກແບບມາເພື່ອໃຊ້ພ້ອມກັບ PolarFire® ເຄື່ອງຮັບສັນຍານອຸປະກອນ SoC ແລະ PolarFire. IP ແມ່ນເຂົ້າກັນໄດ້ກັບ HDMI 1.4 ແລະ HDMI 2.0, ເຊິ່ງສະຫນັບສະຫນູນເຖິງ 60 ເຟຣມຕໍ່ວິນາທີ, ມີແບນວິດສູງສຸດ 18 Gbps. IP ໃຊ້ຕົວເຂົ້າລະຫັດ TMDS ທີ່ແປງຂໍ້ມູນວິດີໂອ 8-ບິດຕໍ່ຊ່ອງ ແລະແພັກເກັດສຽງເປັນ 10-bit DC-balanced, ແລະ transition minimized ລໍາດັບ. ຫຼັງຈາກນັ້ນ, ມັນຖືກຖ່າຍທອດເປັນລໍາດັບໃນອັດຕາ 10-bits ຕໍ່ pixels, ຕໍ່ຊ່ອງ. ໃນ​ລະ​ຫວ່າງ​ໄລ​ຍະ​ການ​ເປົ່າ​ຫວ່າງ​ວິ​ດີ​ໂອ​, tokens ການ​ຄວບ​ຄຸມ​ແມ່ນ​ໄດ້​ຮັບ​ການ​ໂອນ​. tokens ເຫຼົ່ານີ້ແມ່ນສ້າງຂຶ້ນໂດຍອີງໃສ່ສັນຍານ hsync ແລະ vsync. ໃນລະຫວ່າງໄລຍະເວລາເກາະຂໍ້ມູນ, ແພັກເກັດສຽງຖືກສົ່ງເປັນແພັກເກັດ 10-bit ໃນຊ່ອງສີແດງ ແລະສີຂຽວ.

 ຄູ່ມືຜູ້ໃຊ້

DS50003319C – 1

© 2024 Microchip Technology Inc. ແລະບໍລິສັດຍ່ອຍຂອງຕົນ

ສະຫຼຸບ

ຕາຕະລາງຕໍ່ໄປນີ້ໃຫ້ຂໍ້ສະຫຼຸບຂອງຄຸນລັກສະນະ IP ຂອງ HDMI TX.

ຕາຕະລາງ 1. ລັກສະນະ HDMI TX IP

ຮຸ່ນຫຼັກ

ຄູ່ມືຜູ້ໃຊ້ນີ້ຮອງຮັບ HDMI TX IP v5.2.0

ສະຫນັບສະຫນູນ

ຄອບຄົວອຸປະກອນ

• PolarFire® SoC

• PolarFire

ເຄື່ອງມືທີ່ຮອງຮັບ

ຕ້ອງການ Libero® ການປ່ອຍ SoC v11.4 ຫຼືຫຼັງຈາກນັ້ນ

ສະຫນັບສະຫນູນ

ການໂຕ້ຕອບ

ການໂຕ້ຕອບທີ່ສະຫນັບສະຫນູນໂດຍ HDMI TX IP ແມ່ນ:

• AXI4-Stream – ຫຼັກນີ້ຮອງຮັບ AXI4-Stream ກັບຜອດປ້ອນຂໍ້ມູນ. ເມື່ອຕັ້ງຄ່າໃນໂໝດນີ້, IP ເອົາສັນຍານການຮ້ອງຮຽນມາດຕະຖານ AXI4 Stream ເປັນວັດສະດຸປ້ອນ.

• ການໂຕ້ຕອບການຕັ້ງຄ່າ AXI4-Lite – Core ນີ້ຮອງຮັບການໂຕ້ຕອບການຕັ້ງຄ່າ AXI4-Lite ສໍາລັບຄວາມຕ້ອງການ 4Kp60. ໃນຮູບແບບນີ້, ວັດສະດຸປ້ອນ IP ແມ່ນສະໜອງໃຫ້ຈາກ SoftConsole.

• ພື້ນເມືອງ – ເມື່ອ​ຖືກ​ຕັ້ງ​ຄ່າ​ໃນ​ຮູບ​ແບບ​ນີ້, IP ເອົາ​ສັນ​ຍານ​ວິ​ດີ​ໂອ​ແລະ​ສຽງ​ພື້ນ​ເມືອງ​ເປັນ​ການ​ປ້ອນ​ຂໍ້​ມູນ.

ໃບອະນຸຍາດ

HDMI TX IP ແມ່ນສະຫນອງໃຫ້ມີສອງທາງເລືອກໃບອະນຸຍາດດັ່ງຕໍ່ໄປນີ້:

• ເຂົ້າລະຫັດແລ້ວ: ລະຫັດ RTL ທີ່ຖືກເຂົ້າລະຫັດຄົບຖ້ວນແມ່ນສະຫນອງໃຫ້ສໍາລັບຫຼັກ. ມັນສາມາດໃຊ້ໄດ້ໂດຍບໍ່ເສຍຄ່າກັບໃບອະນຸຍາດ Libero ໃດໆ, ເຊິ່ງເຮັດໃຫ້ພື້ນຖານຂອງ SmartDesign ໄດ້ທັນທີ. ທ່ານສາມາດປະຕິບັດການຈໍາລອງ, ການສັງເຄາະ, ການຈັດວາງ, ແລະດໍາເນີນໂຄງການຊິລິໂຄນ FPGA ໂດຍໃຊ້ຊຸດອອກແບບ Libero.

• RTL: ລະຫັດແຫຼ່ງ RTL ຄົບຖ້ວນແມ່ນໃບອະນຸຍາດຖືກລັອກ, ເຊິ່ງຈໍາເປັນຕ້ອງໄດ້ຊື້ແຍກຕ່າງຫາກ.

ຄຸນສົມບັດ

HDMI TX IP ມີຄຸນສົມບັດດັ່ງຕໍ່ໄປນີ້:

•ເຂົ້າກັນໄດ້ສໍາລັບ HDMI 2.0 ແລະ 1.4b

• ຮອງຮັບໜຶ່ງ ຫຼືສີ່ສັນຍາລັກ/ພິກເຊວຕໍ່ການປ້ອນຂໍ້ມູນໂມງ

• ຮອງຮັບຄວາມລະອຽດສູງສຸດ 3840 x 2160 ທີ່ 60 fps

•ຮອງຮັບ 8, 10, 12, ແລະ 16-bit ຄວາມເລິກສີ

• ຮອງຮັບຮູບແບບສີເຊັ່ນ RGB, YUV 4:2:2, ແລະ YUV 4:4:4

•ຮອງຮັບສຽງໄດ້ເຖິງ 32 ຊ່ອງ

• ຮອງຮັບລະບົບການເຂົ້າລະຫັດ – TMDS

•ຮອງຮັບ Native ແລະ AXI4 Stream Video ແລະການໂຕ້ຕອບຂໍ້ມູນສຽງ

• ຮອງຮັບ Native ແລະ AXI4-Lite ການໂຕ້ຕອບການຕັ້ງຄ່າສໍາລັບການດັດແກ້ພາລາມິເຕີ 

ຄໍາແນະນໍາການຕິດຕັ້ງ

ຫຼັກ IP ຕ້ອງໄດ້ຮັບການຕິດຕັ້ງໃສ່ IP Catalog ຂອງ Libero® ຊອບແວ SoC ໂດຍອັດຕະໂນມັດຜ່ານຟັງຊັນການອັບເດດ IP Catalog ໃນຊອບແວ Libero SoC, ຫຼືມັນຖືກດາວໂຫຼດດ້ວຍຕົນເອງຈາກລາຍການ. ເມື່ອຫຼັກ IP ໄດ້ຖືກຕິດຕັ້ງຢູ່ໃນ Libero SoC ຊອບແວ IP Catalog, ມັນຖືກຕັ້ງຄ່າ, ສ້າງ, ແລະທັນທີພາຍໃນ SmartDesign ສໍາລັບການລວມຢູ່ໃນໂຄງການ Libero.

ຄູ່ມືຜູ້ໃຊ້

DS50003319C – 2

© 2024 Microchip Technology Inc. ແລະບໍລິສັດຍ່ອຍຂອງຕົນ

ການນຳໃຊ້ຊັບພະຍາກອນ (ຖາມ​ຄໍາ​ຖາມ)

HDMI TX IP ຖືກປະຕິບັດໃນ PolarFire® FPGA (ຊຸດ MPF300T – 1FCG1152I).

ຕາຕະລາງຕໍ່ໄປນີ້ລາຍຊື່ຊັບພະຍາກອນທີ່ໃຊ້ໃນເວລາທີ່ g_PIXELS_PER_CLK = 1PXL.

ຕາຕະລາງ 2. ການນໍາໃຊ້ຊັບພະຍາກອນສໍາລັບ 1PXL

g_COLOR_FORMAT g_BITS_PER_COMPONENT (ບິດ)

g_AUX_CHANNEL_ENABLE g_4K60_SUPPORT ຜ້າ

4LUT

ຜ້າ

DFF

ການໂຕ້ຕອບ 4LUT

ການໂຕ້ຕອບ DFF

uSRAM (64×12)

RGB

8

ເປີດໃຊ້

ປິດໃຊ້ງານ

787

514

108

108

9

ປິດໃຊ້ງານ

ປິດໃຊ້ງານ

819

502

108

108

9

10

ປິດໃຊ້ງານ

ປິດໃຊ້ງານ

1070

849

156

156

13

12

ປິດໃຊ້ງານ

ປິດໃຊ້ງານ

1084

837

156

156

13

16

ປິດໃຊ້ງານ

ປິດໃຊ້ງານ

1058

846

156

156

13

YCbCr422

8

ປິດໃຊ້ງານ

ປິດໃຊ້ງານ

696

473

96

96

8

YCbCr444

8

ປິດໃຊ້ງານ

ປິດໃຊ້ງານ

819

513

108

108

9

10

ປິດໃຊ້ງານ

ປິດໃຊ້ງານ

1068

849

156

156

13

12

ປິດໃຊ້ງານ

ປິດໃຊ້ງານ

1017

837

156

156

13

16

ປິດໃຊ້ງານ

ປິດໃຊ້ງານ

1050

845

156

156

13

ຕາຕະລາງຕໍ່ໄປນີ້ລາຍຊື່ຊັບພະຍາກອນທີ່ໃຊ້ໃນເວລາທີ່ g_PIXELS_PER_CLK = 4PXL.

ຕາຕະລາງ 3. ການນໍາໃຊ້ຊັບພະຍາກອນສໍາລັບ 4PXL

g_COLOR_FORMAT g_BITS_PER_COMPONENT (ບິດ)

g_AUX_CHANNEL_ENABLE g_4K60_SUPPORT ຜ້າ

4LUT

ຜ້າ

DFF

ການໂຕ້ຕອບ 4LUT

ການໂຕ້ຕອບ DFF

uSRAM (64×12)

RGB

8

ປິດໃຊ້ງານ

ເປີດໃຊ້

4078

2032

144

144

12

ເປີດໃຊ້

ປິດໃຊ້ງານ

1475

2269

144

144

12

ປິດໃຊ້ງານ

ປິດໃຊ້ງານ

1393

1092

144

144

12

10

ປິດໃຊ້ງານ

ປິດໃຊ້ງານ

2151

1635

264

264

22

12

ປິດໃຊ້ງານ

ປິດໃຊ້ງານ

1909

1593

264

264

22

16

ປິດໃຊ້ງານ

ປິດໃຊ້ງານ

1645

1284

264

264

22

YCbCr422

8

ປິດໃຊ້ງານ

ປິດໃຊ້ງານ

1265

922

144

144

12

YCbCr444

8

ປິດໃຊ້ງານ

ປິດໃຊ້ງານ

1119

811

144

144

12

10

ປິດໃຊ້ງານ

ປິດໃຊ້ງານ

2000

1627

264

264

22

12

ປິດໃຊ້ງານ

ປິດໃຊ້ງານ

1909

1585

264

264

22

16

ປິດໃຊ້ງານ

ປິດໃຊ້ງານ

1604

1268

264

264

22

ຄູ່ມືຜູ້ໃຊ້

DS50003319C – 3

© 2024 Microchip Technology Inc. ແລະບໍລິສັດຍ່ອຍຂອງຕົນ

HDMI TX IP Configurator

1. HDMI TX IP Configurator (ຖາມ​ຄໍາ​ຖາມ)

ພາກນີ້ໃຫ້ຫຼາຍກວ່າview ຂອງການໂຕ້ຕອບ HDMI TX Configurator ແລະອົງປະກອບຕ່າງໆຂອງມັນ.

HDMI TX Configurator ສະຫນອງການໂຕ້ຕອບແບບກາຟິກເພື່ອຕັ້ງຄ່າຫຼັກ HDMI TX ສໍາລັບຄວາມຕ້ອງການສະເພາະການສົ່ງຕໍ່ວິດີໂອ. ການຕັ້ງຄ່ານີ້ອະນຸຍາດໃຫ້ຜູ້ໃຊ້ສາມາດເລືອກພາລາມິເຕີເຊັ່ນ Bits ຕໍ່ອົງປະກອບ, ຮູບແບບສີ, ​​ຈໍານວນຂອງ pixels, ຮູບແບບສຽງ, ການໂຕ້ຕອບ, Testbench, ແລະໃບອະນຸຍາດ. ມັນເປັນສິ່ງຈໍາເປັນທີ່ຈະປັບການຕັ້ງຄ່າເຫຼົ່ານີ້ຢ່າງຖືກຕ້ອງເພື່ອຮັບປະກັນການສົ່ງຂໍ້ມູນວິດີໂອທີ່ມີປະສິດທິພາບຜ່ານ HDMI.

ການໂຕ້ຕອບຂອງ HDMI TX Configurator ປະກອບດ້ວຍເມນູເລື່ອນລົງຕ່າງໆແລະທາງເລືອກທີ່ຊ່ວຍໃຫ້ຜູ້ໃຊ້ສາມາດປັບແຕ່ງການຕັ້ງຄ່າສາຍສົ່ງ HDMI. ການ​ຕັ້ງ​ຄ່າ​ທີ່​ສໍາ​ຄັນ​ແມ່ນ​ອະ​ທິ​ບາຍ​ໃນ​ ຕາຕະລາງ 3-1.

ຕົວເລກຕໍ່ໄປນີ້ໃຫ້ລາຍລະອຽດ view ຂອງການໂຕ້ຕອບ HDMI TX Configurator.

ຮູບທີ 1-1. HDMI TX IP Configurator

ການໂຕ້ຕອບຍັງປະກອບມີປຸ່ມ OK ແລະຍົກເລີກສໍາລັບການຢືນຢັນຫຼືຍົກເລີກການຕັ້ງຄ່າທີ່ເຮັດ.

 ຄູ່ມືຜູ້ໃຊ້

DS50003319C – 5

© 2024 Microchip Technology Inc. ແລະບໍລິສັດຍ່ອຍຂອງຕົນ

ການຈັດຕັ້ງປະຕິບັດຮາດແວ

2. ການຈັດຕັ້ງປະຕິບັດຮາດແວ (ຖາມ​ຄໍາ​ຖາມ)

HDMI Transmitter (TX) ປະກອບດ້ວຍສອງ stages:

• ການດໍາເນີນງານ XOR/XNOR, ເຊິ່ງເຮັດໃຫ້ຈໍານວນການຫັນປ່ຽນໜ້ອຍລົງ

• INV/NONINV, ເຊິ່ງເຮັດໃຫ້ຄວາມດຸ່ນດ່ຽງຫນ້ອຍລົງ (ຍອດ DC). ເພີ່ມເຕີມສອງບິດແມ່ນເພີ່ມຢູ່ໃນນີ້ stage ຂອງການດໍາເນີນງານ. ຂໍ້ມູນການຄວບຄຸມ (hsync ແລະ vsync) ຖືກເຂົ້າລະຫັດເປັນ 10 bits ໃນສີ່ປະສົມປະສານທີ່ເປັນໄປໄດ້ເພື່ອຊ່ວຍໃຫ້ຜູ້ຮັບ synchronize ໂມງຂອງຕົນກັບໂມງ transmitter. A transceiver ຕ້ອງຖືກນໍາໃຊ້ພ້ອມກັບ HDMI TX IP ເພື່ອ serialize 10 bits (1 pixel mode) ຫຼື 40 bits (4 pixels mode).

ຕົວຕັ້ງຄ່າຍັງສະແດງການເປັນຕົວແທນຂອງຫຼັກ HDMI Tx, ທີ່ມີປ້າຍຊື່ HDMI_TX_0, ຊີ້ໃຫ້ເຫັນເຖິງການເຊື່ອມຕໍ່ຂາເຂົ້າແລະຜົນຜະລິດຕ່າງໆທີ່ມີການໂຕ້ຕອບກັບຫຼັກ. ມີສາມໂຫມດສໍາລັບການໂຕ້ຕອບ HDMI TX ແລະໄດ້ຖືກອະທິບາຍດັ່ງຕໍ່ໄປນີ້:

ຮູບແບບສີສັນ RGB

ພອດຂອງ HDMI TX IP ສໍາລັບຫນຶ່ງ pixels ຕໍ່ໂມງໃນເວລາທີ່ໂຫມດສຽງຖືກເປີດໃຊ້ແລະຮູບແບບສີແມ່ນ RGB ສໍາລັບ PolarFire® ອຸປະກອນສະແດງຢູ່ໃນຮູບຕໍ່ໄປນີ້. ການສະແດງພາບຂອງພອດຂອງ HDMI Tx core ດັ່ງນີ້:

• ຄວບຄຸມສັນຍານໂມງແມ່ນ R_CLK_LOCK, G_CLK_LOCK, ແລະ B_CLK_LOCK. ສັນຍານໂມງແມ່ນ R_CLK_I, G_CLK_I, ແລະ B_CLK_I.

• ຊ່ອງຂໍ້ມູນລວມທັງ DATA_R_I, DATA_G_I, ແລະ DATA_B_I.

• ສັນຍານຂໍ້ມູນຊ່ວຍແມ່ນ AUX_DATA_R_I ແລະ AUX_DATA_G_I.

ຮູບທີ 2-1. HDMI TX IP Block Diagram (ຮູບແບບສີ RGB)

ສໍາລັບຂໍ້ມູນເພີ່ມເຕີມກ່ຽວກັບສັນຍານ I/O ສໍາລັບຮູບແບບສີ RGB, ເບິ່ງ ຕາຕະລາງ 3-2.

ຮູບແບບສີສັນ YCbCr444

ພອດຂອງ HDMI TX IP ສໍາລັບຫນຶ່ງ pixels ຕໍ່ໂມງໃນເວລາທີ່ໂຫມດສຽງຖືກເປີດໃຊ້ແລະຮູບແບບສີແມ່ນ YCbCr444 ແມ່ນສະແດງຢູ່ໃນຮູບຕໍ່ໄປນີ້. ການສະແດງພາບຂອງພອດຂອງ HDMI Tx core ດັ່ງນີ້:

• ສັນຍານຄວບຄຸມແມ່ນ Y_CLK_LOCK, Cb_CLK_LOCK, ແລະ Cr_CLK_LOCK.

• ສັນຍານໂມງແມ່ນ Y_CLK_I, Cb_CLK_I, ແລະ Cr_CLK_I.

 ຄູ່ມືຜູ້ໃຊ້

DS50003319C – 6

© 2024 Microchip Technology Inc. ແລະບໍລິສັດຍ່ອຍຂອງຕົນ

ການຈັດຕັ້ງປະຕິບັດຮາດແວ

• ຊ່ອງຂໍ້ມູນລວມທັງ DATA_Y_I, DATA_Cb_I, ແລະ DATA_Cr_I.

• ສັນຍານການປ້ອນຂໍ້ມູນຊ່ວຍແມ່ນ AUX_DATA_Y_I ແລະ AUX_DATA_C_I.

ຮູບທີ 2-2. ແຜນວາດ HDMI TX IP Block (ຮູບແບບສີ YCbCr444)

ສໍາລັບຂໍ້ມູນເພີ່ມເຕີມກ່ຽວກັບສັນຍານ I/O ສໍາລັບຮູບແບບສີ YCbCr444, ເບິ່ງ ຕາຕະລາງ 3-6ຮູບແບບສີສັນ YCbCr422

ພອດຂອງ HDMI TX IP ສໍາລັບຫນຶ່ງ pixels ຕໍ່ໂມງໃນເວລາທີ່ໂຫມດສຽງຖືກເປີດໃຊ້ແລະຮູບແບບສີແມ່ນ YCbCr422 ແມ່ນສະແດງຢູ່ໃນຮູບຕໍ່ໄປນີ້. ການສະແດງພາບຂອງພອດຂອງ HDMI Tx core ດັ່ງນີ້:

• ສັນຍານຄວບຄຸມແມ່ນ LANE1_CLK_LOCK, LANE2_CLK_LOCK, ແລະ LANE3_CLK_LOCK. • ສັນຍານໂມງແມ່ນ LANE1_CLK_I, LANE2_CLK_I, ແລະ LANE3_CLK_I.

• ຊ່ອງຂໍ້ມູນລວມທັງ DATA_Y_I ແລະ DATA_C_I.

 ຄູ່ມືຜູ້ໃຊ້

DS50003319C – 7

© 2024 Microchip Technology Inc. ແລະບໍລິສັດຍ່ອຍຂອງຕົນ

ການຈັດຕັ້ງປະຕິບັດຮາດແວ

ຮູບທີ 2-3. ແຜນວາດ HDMI TX IP Block (ຮູບແບບສີ YCbCr422)

ສໍາລັບຂໍ້ມູນເພີ່ມເຕີມກ່ຽວກັບສັນຍານ I/O ສໍາລັບຮູບແບບສີ YCbCr422, ເບິ່ງ ຕາຕະລາງ 3-7 ຄູ່ມືຜູ້ໃຊ້

DS50003319C – 8

© 2024 Microchip Technology Inc. ແລະບໍລິສັດຍ່ອຍຂອງຕົນ

ຕົວກໍານົດການ HDMI TX ແລະສັນຍານການໂຕ້ຕອບ

3. ຕົວກໍານົດການ HDMI TX ແລະສັນຍານການໂຕ້ຕອບ (ຖາມ​ຄໍາ​ຖາມ)

ພາກນີ້ສົນທະນາກ່ຽວກັບພາລາມິເຕີໃນການຕັ້ງຄ່າ HDMI TX GUI ແລະສັນຍານ I/O. 3.1 ພາລາມິເຕີການຕັ້ງຄ່າ (ຖາມ​ຄໍາ​ຖາມ)

ຕາຕະລາງຕໍ່ໄປນີ້ລາຍຊື່ຕົວກໍານົດການຕັ້ງຢູ່ໃນ IP HDMI TX.

ຕາຕະລາງ 3-1. ພາລາມິເຕີການຕັ້ງຄ່າ

ຊື່ພາລາມິເຕີ

ລາຍລະອຽດ

ຮູບແບບສີ

ກໍານົດພື້ນທີ່ສີ. ສະ​ຫນັບ​ສະ​ຫນູນ​ຮູບ​ແບບ​ສີ​ດັ່ງ​ຕໍ່​ໄປ​ນີ້​:

• RGB

• YCbCr422

• YCbCr444

ຈໍານວນບິດຕໍ່

ອົງປະກອບ

ລະບຸຈໍານວນບິດຕໍ່ອົງປະກອບສີ. ຮອງຮັບ 8, 10, 12, ແລະ 16 bits ຕໍ່ອົງປະກອບ.

ຈໍານວນຂອງ pixels

ຊີ້ບອກຈຳນວນ pixels ຕໍ່ໂມງເຂົ້າ:

• Pixel ຕໍ່ໂມງ = 1

• Pixel ຕໍ່ໂມງ = 4

ຮອງຮັບ 4Kp60

ຮອງຮັບຄວາມລະອຽດ 4K ທີ່ 60 ເຟຣມຕໍ່ວິນາທີ:

• ເມື່ອ 1, ຮອງຮັບ 4Kp60 ຖືກເປີດໃຊ້

• ເມື່ອ 0, ຮອງຮັບ 4Kp60 ປິດໃຊ້ງານ

ຮູບແບບສຽງ

ຕັ້ງຄ່າໂໝດສົ່ງສຽງ. ຂໍ້ມູນສຽງສຳລັບຊ່ອງ R ແລະ G: • ເປີດໃຊ້

•ປິດໃຊ້ງານ

ການໂຕ້ຕອບ

Native ແລະ AXI stream

Testbench

ອະນຸຍາດໃຫ້ເລືອກສະພາບແວດລ້ອມ testbench. ຮອງຮັບຕົວເລືອກ testbench ຕໍ່ໄປນີ້: • ຜູ້ໃຊ້

•ບໍ່ມີ

ໃບອະນຸຍາດ

ລະບຸປະເພດຂອງໃບອະນຸຍາດ. ໃຫ້ສອງທາງເລືອກໃບອະນຸຍາດຕໍ່ໄປນີ້:

• RTL

• ເຂົ້າລະຫັດແລ້ວ

3.2 ທ່າເຮືອ (ຖາມ​ຄໍາ​ຖາມ)

ຕາຕະລາງຕໍ່ໄປນີ້ຈະສະແດງລາຍການຜອດຂາເຂົ້າ ແລະຜົນຜະລິດຂອງ HDMI TX IP ສໍາລັບການໂຕ້ຕອບແບບເດີມ ເມື່ອເປີດໃຊ້ໂໝດສຽງ ແລະຮູບແບບສີເປັນ RGB.

ຕາຕະລາງ 3-2. ສັນຍານຂາເຂົ້າ ແລະ ຂາອອກ

ຊື່ສັນຍານ

ທິດທາງ

ກວ້າງ

ລາຍລະອຽດ

SYS_CLK_I

ປ້ອນຂໍ້ມູນ

1-ບິດ

ໂມງລະບົບ, ປົກກະຕິແລ້ວແມ່ນໂມງດຽວກັນກັບຕົວຄວບຄຸມການສະແດງຜົນ

RESET_N_I

ປ້ອນຂໍ້ມູນ

1-ບິດ

Asynchronous active-low reset signal

VIDEO_DATA_VALID_I

ປ້ອນຂໍ້ມູນ

1-ບິດ

ການປ້ອນຂໍ້ມູນວິດີໂອທີ່ຖືກຕ້ອງ

AUDIO_DATA_VALID_I

ປ້ອນຂໍ້ມູນ

1-ບິດ

ຂໍ້ມູນແພັກເກັດສຽງຖືກປ້ອນເຂົ້າທີ່ຖືກຕ້ອງ

R_CLK_I

ປ້ອນຂໍ້ມູນ

1-ບິດ

ໂມງ TX ສໍາລັບຊ່ອງ “R” ຈາກ XCVR

R_CLK_LOCK

ປ້ອນຂໍ້ມູນ

1-ບິດ

TX_CLK_STABLE ສໍາລັບຊ່ອງ R ຈາກ XCVR

G_CLK_I

ປ້ອນຂໍ້ມູນ

1-ບິດ

ໂມງ TX ສໍາລັບຊ່ອງ “G” ຈາກ XCVR

G_CLK_LOCK

ປ້ອນຂໍ້ມູນ

1-ບິດ

TX_CLK_STABLE ສໍາລັບຊ່ອງ G ຈາກ XCVR

B_CLK_I

ປ້ອນຂໍ້ມູນ

1-ບິດ

ໂມງ TX ສໍາລັບຊ່ອງ “B” ຈາກ XCVR

ຄູ່ມືຜູ້ໃຊ້

DS50003319C – 9

© 2024 Microchip Technology Inc. ແລະບໍລິສັດຍ່ອຍຂອງຕົນ

ຕົວກໍານົດການ HDMI TX ແລະສັນຍານການໂຕ້ຕອບ

………..ຕໍ່ 

ຊື່ສັນຍານ Direction Width Description

B_CLK_LOCK

ປ້ອນຂໍ້ມູນ

1-ບິດ

TX_CLK_STABLE ສໍາລັບຊ່ອງ B ຈາກ XCVR

H_SYNC_I

ປ້ອນຂໍ້ມູນ

1-ບິດ

ກຳມະຈອນ sync ຕາມລວງນອນ

V_SYNC_I

ປ້ອນຂໍ້ມູນ

1-ບິດ

ກໍາມະຈອນ sync ລວງຕັ້ງ

PACKET_HEADER_I

ປ້ອນຂໍ້ມູນ

PIXELS_PER_CLK*1

ສ່ວນຫົວຊຸດສຳລັບຂໍ້ມູນແພັກເກັດສຽງ

DATA_R_I

ປ້ອນຂໍ້ມູນ

PIXELS_PER_CLK*8

ປ້ອນຂໍ້ມູນ “R”

DATA_G_I

ປ້ອນຂໍ້ມູນ

PIXELS_PER_CLK*8

ປ້ອນຂໍ້ມູນ “G”

DATA_B_I

ປ້ອນຂໍ້ມູນ

PIXELS_PER_CLK*8

ປ້ອນຂໍ້ມູນ “B”

AUX_DATA_R_I

ປ້ອນຂໍ້ມູນ

PIXELS_PER_CLK*4

ຊຸດສຽງ “R” ຂໍ້ມູນຊ່ອງ

AUX_DATA_G_I

ປ້ອນຂໍ້ມູນ

PIXELS_PER_CLK*4

ຊຸດສຽງ “G” ຂໍ້ມູນຊ່ອງ

TMDS_R_O

ຜົນຜະລິດ

PIXELS_PER_CLK*10

ເຂົ້າລະຫັດ “R” ຂໍ້ມູນ

TMDS_G_O

ຜົນຜະລິດ

PIXELS_PER_CLK*10

ເຂົ້າລະຫັດ “G” ຂໍ້ມູນ

TMDS_B_O

ຜົນຜະລິດ

PIXELS_PER_CLK*10

ເຂົ້າລະຫັດ “B” ຂໍ້ມູນ

ຕາຕະລາງຕໍ່ໄປນີ້ລາຍຊື່ຜອດສໍາລັບການໂຕ້ຕອບ AXI4 Stream ທີ່ມີສຽງ Enable.

ຕາຕະລາງ 3-3. ຜອດຂາເຂົ້າ ແລະອອກສໍາລັບ AXI4 Stream Interface

ປະເພດຊື່ພອດ

ກວ້າງ

ລາຍລະອຽດ

TDATA_I

ປ້ອນຂໍ້ມູນ

3*g_BITS_PER_COMPONENT*g_PIXELS_PER_CLK ປ້ອນຂໍ້ມູນວິດີໂອ

TVALID_I

ປ້ອນຂໍ້ມູນ

1-ບິດ

ປ້ອນວິດີໂອທີ່ຖືກຕ້ອງ

TREADY_O ຜົນຜະລິດ 1-ບິດ

ສັນຍານອອກສໍາລອງພ້ອມແລ້ວ

TUSER_I

ປ້ອນຂໍ້ມູນ

PIXELS_PER_CLK*9 + 5

bit 0 = ບໍ່ໄດ້ໃຊ້

bit 1 = VSYNC

bit 2 = HSYNC

bit 3 = ບໍ່ໄດ້ໃຊ້

bit [3 + g_PIXELS_PER_CLK: 4] = Packet header bit [4 + g_PIXELS_PER_CLK] = ຂໍ້ມູນສຽງທີ່ຖືກຕ້ອງ

bit [(5*g_PIXELS_PER_CLK) + 4: (1*g_PIXELS_PER_CLK) + 5] = ຂໍ້ມູນສຽງ G

bit [(9*g_PIXELS_PER_CLK) + 4: (5*g_PIXELS_PER_CLK) + 5] = ຂໍ້ມູນສຽງ R

ຕາຕະລາງຕໍ່ໄປນີ້ຈະສະແດງລາຍການຜອດຂາເຂົ້າ ແລະຂາອອກຂອງ HDMI TX IP ສໍາລັບການໂຕ້ຕອບຕົ້ນສະບັບເມື່ອໂໝດສຽງຖືກປິດໃຊ້ງານ.

ຕາຕະລາງ 3-4. ສັນຍານຂາເຂົ້າ ແລະ ຂາອອກ

ຊື່ສັນຍານ

ທິດທາງ

ກວ້າງ

ລາຍລະອຽດ

SYS_CLK_I

ປ້ອນຂໍ້ມູນ

1-ບິດ

ໂມງລະບົບ, ປົກກະຕິແລ້ວແມ່ນໂມງດຽວກັນກັບຕົວຄວບຄຸມການສະແດງຜົນ

RESET_N_I

ປ້ອນຂໍ້ມູນ

1-ບິດ

Asynchronous active -low reset signal

VIDEO_DATA_VALID_I

ປ້ອນຂໍ້ມູນ

1-ບິດ

ການປ້ອນຂໍ້ມູນວິດີໂອທີ່ຖືກຕ້ອງ

R_CLK_I

ປ້ອນຂໍ້ມູນ

1-ບິດ

ໂມງ TX ສໍາລັບຊ່ອງ “R” ຈາກ XCVR

R_CLK_LOCK

ປ້ອນຂໍ້ມູນ

1-ບິດ

TX_CLK_STABLE ສໍາລັບຊ່ອງ R ຈາກ XCVR

G_CLK_I

ປ້ອນຂໍ້ມູນ

1-ບິດ

ໂມງ TX ສໍາລັບຊ່ອງ “G” ຈາກ XCVR

G_CLK_LOCK

ປ້ອນຂໍ້ມູນ

1-ບິດ

TX_CLK_STABLE ສໍາລັບຊ່ອງ G ຈາກ XCVR

B_CLK_I

ປ້ອນຂໍ້ມູນ

1-ບິດ

ໂມງ TX ສໍາລັບຊ່ອງ “B” ຈາກ XCVR

B_CLK_LOCK

ປ້ອນຂໍ້ມູນ

1-ບິດ

TX_CLK_STABLE ສໍາລັບຊ່ອງ B ຈາກ XCVR

H_SYNC_I

ປ້ອນຂໍ້ມູນ

1-ບິດ

ກຳມະຈອນ sync ຕາມລວງນອນ

V_SYNC_I

ປ້ອນຂໍ້ມູນ

1-ບິດ

ກໍາມະຈອນ sync ລວງຕັ້ງ

DATA_R_I

ປ້ອນຂໍ້ມູນ

PIXELS_PER_CLK*8

ປ້ອນຂໍ້ມູນ “R”

ຄູ່ມືຜູ້ໃຊ້

DS50003319C – 10

© 2024 Microchip Technology Inc. ແລະບໍລິສັດຍ່ອຍຂອງຕົນ

ຕົວກໍານົດການ HDMI TX ແລະສັນຍານການໂຕ້ຕອບ

………..ຕໍ່ 

ຊື່ສັນຍານ Direction Width Description

DATA_G_I

ປ້ອນຂໍ້ມູນ

PIXELS_PER_CLK*8

ປ້ອນຂໍ້ມູນ “G”

DATA_B_I

ປ້ອນຂໍ້ມູນ

PIXELS_PER_CLK*8

ປ້ອນຂໍ້ມູນ “B”

TMDS_R_O

ຜົນຜະລິດ

PIXELS_PER_CLK*10

ເຂົ້າລະຫັດ “R” ຂໍ້ມູນ

TMDS_G_O

ຜົນຜະລິດ

PIXELS_PER_CLK*10

ເຂົ້າລະຫັດ “G” ຂໍ້ມູນ

TMDS_B_O

ຜົນຜະລິດ

PIXELS_PER_CLK*10

ເຂົ້າລະຫັດ “B” ຂໍ້ມູນ

ຕາຕະລາງຕໍ່ໄປນີ້ລາຍຊື່ຜອດສໍາລັບການໂຕ້ຕອບ AXI4 Stream.

ຕາຕະລາງ 3-5. ຜອດຂາເຂົ້າ ແລະອອກສໍາລັບ AXI4 Stream Interface

ຊື່ຜອດ

ປະເພດ

ກວ້າງ

ລາຍລະອຽດ

TDATA_I_VIDEO

ປ້ອນຂໍ້ມູນ

3*g_BITS_PER_COMPONENT*g_PIXELS_PER_CLK

ປ້ອນຂໍ້ມູນວິດີໂອ

TVALID_I_VIDEO

ປ້ອນຂໍ້ມູນ

1-ບິດ

ປ້ອນວິດີໂອທີ່ຖືກຕ້ອງ

TREADY_O_VIDEO

ຜົນຜະລິດ

1-ບິດ

ສັນຍານອອກສໍາລອງພ້ອມແລ້ວ

TUSER_I_VIDEO

ປ້ອນຂໍ້ມູນ

4 ບິດ

bit 0 = ບໍ່ໄດ້ໃຊ້

bit 1 = VSYNC

bit 2 = HSYNC

bit 3 = ບໍ່ໄດ້ໃຊ້

ຕາຕະລາງຕໍ່ໄປນີ້ລາຍຊື່ຜອດສໍາລັບໂຫມດ YCbCr444 ເມື່ອໂຫມດສຽງຖືກເປີດໃຊ້.

ຕາຕະລາງ 3-6. Input ແລະ Output ສໍາລັບໂຫມດ YCbCr444 ແລະໂຫມດສຽງຖືກເປີດໃຊ້

ຊື່ສັນຍານ

ຄວາມກວ້າງຂອງທິດທາງ

ລາຍລະອຽດ

SYS_CLK_I

ປ້ອນຂໍ້ມູນ

1-ບິດ

ໂມງລະບົບ, ປົກກະຕິແລ້ວແມ່ນໂມງດຽວກັນກັບຕົວຄວບຄຸມການສະແດງຜົນ

RESET_N_I

ປ້ອນຂໍ້ມູນ

1-ບິດ

Asynchronous active-low reset signal

ການປ້ອນຂໍ້ມູນ VIDEO_DATA_VALID_I

1-ບິດ

ການປ້ອນຂໍ້ມູນວິດີໂອທີ່ຖືກຕ້ອງ

AUDIO_DATA_VALID_I ປ້ອນຂໍ້ມູນ

1-ບິດ

ຂໍ້ມູນແພັກເກັດສຽງຖືກປ້ອນເຂົ້າທີ່ຖືກຕ້ອງ

Y_CLK_I

ປ້ອນຂໍ້ມູນ

1-ບິດ

ໂມງ TX ສໍາລັບຊ່ອງ “Y” ຈາກ XCVR

Y_CLK_LOCK

ປ້ອນຂໍ້ມູນ

1-ບິດ

TX_CLK_STABLE ສໍາລັບຊ່ອງ Y ຈາກ XCVR

Cb_CLK_I

ປ້ອນຂໍ້ມູນ

1-ບິດ

ໂມງ TX ສໍາລັບຊ່ອງ “Cb” ຈາກ XCVR

Cb_CLK_LOCK

ປ້ອນຂໍ້ມູນ

1-ບິດ

TX_CLK_STABLE ສໍາລັບຊ່ອງ Cb ຈາກ XCVR

Cr_CLK_I

ປ້ອນຂໍ້ມູນ

1-ບິດ

ໂມງ TX ສໍາລັບຊ່ອງ “Cr” ຈາກ XCVR

Cr_CLK_LOCK

ປ້ອນຂໍ້ມູນ

1-ບິດ

TX_CLK_STABLE ສໍາລັບຊ່ອງ Cr ຈາກ XCVR

H_SYNC_I

ປ້ອນຂໍ້ມູນ

1-ບິດ

ກຳມະຈອນ sync ຕາມລວງນອນ

V_SYNC_I

ປ້ອນຂໍ້ມູນ

1-ບິດ

ກໍາມະຈອນ sync ລວງຕັ້ງ

PACKET_HEADER_I

ປ້ອນຂໍ້ມູນ

PIXELS_PER_CLK*1

ສ່ວນຫົວຊຸດສຳລັບຂໍ້ມູນແພັກເກັດສຽງ

DATA_Y_I

ປ້ອນຂໍ້ມູນ

PIXELS_PER_CLK*8

ປ້ອນຂໍ້ມູນ “Y”

DATA_Cb_I

ປ້ອນຂໍ້ມູນ

PIXELS_PER_CLK*DATA_WIDTH ປ້ອນຂໍ້ມູນ “Cb”

DATA_Cr_I

ປ້ອນຂໍ້ມູນ

PIXELS_PER_CLK*DATA_WIDTH ປ້ອນຂໍ້ມູນ “Cr”

AUX_DATA_Y_I

ປ້ອນຂໍ້ມູນ

PIXELS_PER_CLK*4

ຊຸດສຽງ “Y” ຂໍ້ມູນຊ່ອງ

AUX_DATA_C_I

ປ້ອນຂໍ້ມູນ

PIXELS_PER_CLK*4

ຊຸດສຽງ “C” ຂໍ້ມູນຊ່ອງ

TMDS_R_O

ຜົນຜະລິດ

PIXELS_PER_CLK*10

ເຂົ້າລະຫັດ "Cb" ຂໍ້ມູນ

TMDS_G_O

ຜົນຜະລິດ

PIXELS_PER_CLK*10

ເຂົ້າລະຫັດ “Y” ຂໍ້ມູນ

TMDS_B_O

ຜົນຜະລິດ

PIXELS_PER_CLK*10

ຂໍ້ມູນ “Cr” ເຂົ້າລະຫັດ

ຕາຕະລາງຕໍ່ໄປນີ້ລາຍຊື່ຜອດສໍາລັບໂຫມດ YCbCr422 ເມື່ອໂຫມດສຽງຖືກເປີດໃຊ້.

ຄູ່ມືຜູ້ໃຊ້

DS50003319C – 11

© 2024 Microchip Technology Inc. ແລະບໍລິສັດຍ່ອຍຂອງຕົນ

ຕົວກໍານົດການ HDMI TX ແລະສັນຍານການໂຕ້ຕອບ

ຕາຕະລາງ 3-7. Input ແລະ Output ສໍາລັບໂຫມດ YCbCr422 ແລະໂຫມດສຽງຖືກເປີດໃຊ້

ຊື່ສັນຍານ

ຄວາມກວ້າງຂອງທິດທາງ

ລາຍລະອຽດ

SYS_CLK_I

ປ້ອນຂໍ້ມູນ

1-ບິດ

ໂມງລະບົບ, ປົກກະຕິແລ້ວແມ່ນໂມງດຽວກັນກັບຕົວຄວບຄຸມການສະແດງຜົນ

RESET_N_I

ປ້ອນຂໍ້ມູນ

1-ບິດ

Asynchronous Active -Low reset signal

ການປ້ອນຂໍ້ມູນ VIDEO_DATA_VALID_I

1-ບິດ

ການປ້ອນຂໍ້ມູນວິດີໂອທີ່ຖືກຕ້ອງ

LANE1_CLK_I

ປ້ອນຂໍ້ມູນ

1-ບິດ

ໂມງ TX ສໍາລັບຊ່ອງ “ເລນຈາກ XCVE ເລນ 1” ຈາກ XCVR

LANE1_CLK_LOCK

ປ້ອນຂໍ້ມູນ

1-ບິດ

TX_CLK_STABLE ສໍາລັບເລນຈາກ XCVE ເລນ 1

LANE2_CLK_I

ປ້ອນຂໍ້ມູນ

1-ບິດ

ໂມງ TX ສໍາລັບຊ່ອງ “ເລນຈາກ XCVE ເລນ 2” ຈາກ XCVR

LANE2_CLK_LOCK

ປ້ອນຂໍ້ມູນ

1-ບິດ

TX_CLK_STABLE ສໍາລັບເລນຈາກ XCVE ເລນ 2

LANE3_CLK_I

ປ້ອນຂໍ້ມູນ

1-ບິດ

ໂມງ TX ສໍາລັບຊ່ອງ “ເລນຈາກ XCVE ເລນ 3” ຈາກ XCVR

LANE3_CLK_LOCK

ປ້ອນຂໍ້ມູນ

1-ບິດ

TX_CLK_STABLE ສໍາລັບເລນຈາກ XCVE ເລນ 3

H_SYNC_I

ປ້ອນຂໍ້ມູນ

1-ບິດ

ກຳມະຈອນ sync ຕາມລວງນອນ

V_SYNC_I

ປ້ອນຂໍ້ມູນ

1-ບິດ

ກໍາມະຈອນ sync ລວງຕັ້ງ

PACKET_HEADER_I

ປ້ອນຂໍ້ມູນ

PIXELS_PER_CLK*1

ສ່ວນຫົວຊຸດສຳລັບຂໍ້ມູນແພັກເກັດສຽງ

DATA_Y_I

ປ້ອນຂໍ້ມູນ

PIXELS_PER_CLK*DATA_WIDTH ປ້ອນຂໍ້ມູນ “Y”

DATA_C_I

ປ້ອນຂໍ້ມູນ

PIXELS_PER_CLK*DATA_WIDTH ປ້ອນຂໍ້ມູນ “C”

AUX_DATA_Y_I

ປ້ອນຂໍ້ມູນ

PIXELS_PER_CLK*4

ຊຸດສຽງ “Y” ຂໍ້ມູນຊ່ອງ

AUX_DATA_C_I

ປ້ອນຂໍ້ມູນ

PIXELS_PER_CLK*4

ຊຸດສຽງ “C” ຂໍ້ມູນຊ່ອງ

TMDS_R_O

ຜົນຜະລິດ

PIXELS_PER_CLK*10

ເຂົ້າລະຫັດ “C” ຂໍ້ມູນ

TMDS_G_O

ຜົນຜະລິດ

PIXELS_PER_CLK*10

ເຂົ້າລະຫັດ “Y” ຂໍ້ມູນ

TMDS_B_O

ຜົນຜະລິດ

PIXELS_PER_CLK*10

ຂໍ້ມູນເຂົ້າລະຫັດທີ່ກ່ຽວຂ້ອງກັບຂໍ້ມູນການຊິງຄ໌

ຄູ່ມືຜູ້ໃຊ້

DS50003319C – 12

© 2024 Microchip Technology Inc. ແລະບໍລິສັດຍ່ອຍຂອງຕົນ

ລົງທະບຽນແຜນທີ່ ແລະລາຍລະອຽດ

4. ລົງທະບຽນແຜນທີ່ ແລະລາຍລະອຽດ (ຖາມ​ຄໍາ​ຖາມ)

ຊົດເຊີຍ

ຊື່

Bit Pos.

7

6

5

4

3

2

1

0

0x00

SCRAMBLER_IP_EN

7:0

ເລີ່ມ

15:8

23:16

31:24

0x04

XCVR_DATA_LANE_ 0_SEL

7:0

START[1:0]

15:8

23:16

31:24

ຄູ່ມືຜູ້ໃຊ້

DS50003319C – 13

© 2024 Microchip Technology Inc. ແລະບໍລິສັດຍ່ອຍຂອງຕົນ

ລົງທະບຽນແຜນທີ່ ແລະລາຍລະອຽດ

4.1 SCRAMBLER_IP_EN (ຖາມ​ຄໍາ​ຖາມ)

ຊື່: SCRAMBLER_IP_EN

ຊົດເຊີຍ: 0x000

ຣີເຊັດ: 0x0

ຊັບສິນ: ຂຽນເທົ່ານັ້ນ

Scrambler ເປີດໃຊ້ການຄວບຄຸມການລົງທະບຽນ. ການລົງທະບຽນນີ້ຕ້ອງຖືກຂຽນເພື່ອໃຫ້ໄດ້ 4kp60 ຮອງຮັບ HDMI TX IP

Bit 31 30 29 28 27 26 25 24

ການເຂົ້າເຖິງ 

ຣີເຊັດ 

Bit 23 22 21 20 19 18 17 16

ການເຂົ້າເຖິງ 

ຣີເຊັດ 

Bit 15 14 13 12 11 10 9 8

ການເຂົ້າເຖິງ 

ຣີເຊັດ 

Bit 7 6 5 4 3 2 1 0

ເລີ່ມ

ເຂົ້າເຖິງ W Reset 0

Bit 0 – ເລີ່ມການຂຽນ “1” ໃສ່ບິດນີ້ເລີ່ມການໂອນຂໍ້ມູນ Scrambler ຖືກເປີດໃຊ້. HDMI 2.0 ໃຊ້ຮູບແບບຂອງການເຂົ້າລະຫັດ 8b/10b. ໂຄງ​ການ​ເຂົ້າ​ລະ​ຫັດ​ນີ້​ໄດ້​ຖືກ​ນໍາ​ໃຊ້​ເພື່ອ​ສົ່ງ​ຂໍ້​ມູນ​ຜ່ານ​ການ​ໂຕ້​ຕອບ HDMI ໄດ້​ຢ່າງ​ຫມັ້ນ​ຄົງ​ແລະ​ປະ​ສິດ​ທິ​ຜົນ​.

 ຄູ່ມືຜູ້ໃຊ້

DS50003319C – 14

© 2024 Microchip Technology Inc. ແລະບໍລິສັດຍ່ອຍຂອງຕົນ

ລົງທະບຽນແຜນທີ່ ແລະລາຍລະອຽດ

4.2 XCVR_DATA_LANE_0_SEL (ຖາມ​ຄໍາ​ຖາມ)

ຊື່: XCVR_DATA_LANE_0_SEL

ຊົດເຊີຍ: 0x004

ຣີເຊັດ: 0x1

ຊັບສິນ: ຂຽນເທົ່ານັ້ນ

ລົງທະບຽນ XCVR_DATA_LANE_0_SEL ເລືອກຂໍ້ມູນທີ່ຕ້ອງການໂອນໄປຫາ XCVR ຈາກ HDMI TX IP ສໍາລັບການໄດ້ຮັບໂມງສໍາລັບ Full HD, 4kp30, 4kp60.

Bit 31 30 29 28 27 26 25 24

ການເຂົ້າເຖິງ 

ຣີເຊັດ 

Bit 23 22 21 20 19 18 17 16

ການເຂົ້າເຖິງ 

ຣີເຊັດ 

Bit 15 14 13 12 11 10 9 8

ການເຂົ້າເຖິງ 

ຣີເຊັດ 

Bit 7 6 5 4 3 2 1 0

START[1:0]

ເຂົ້າເຖິງ WW Reset 0 1

Bits 1:0 – START[1:0] ການຂຽນ “10” ໃສ່ bits ນີ້ເລີ່ມຕົ້ນ 4KP60 ຖືກເປີດໃຊ້ງານ ແລະອັດຕາຂໍ້ມູນ XCVR ຈະຖືກມອບເປັນ FFFFF_00000.

 ຄູ່ມືຜູ້ໃຊ້

DS50003319C – 15

© 2024 Microchip Technology Inc. ແລະບໍລິສັດຍ່ອຍຂອງຕົນ

ການຈຳລອງ Testbench

5. ການຈຳລອງ Testbench (ຖາມ​ຄໍາ​ຖາມ)

Testbench ແມ່ນສະຫນອງໃຫ້ເພື່ອກວດກາເບິ່ງການເຮັດວຽກຂອງ HDMI TX core. Testbench ເຮັດວຽກພຽງແຕ່ໃນການໂຕ້ຕອບພື້ນເມືອງທີ່ມີ 1 pixels ຕໍ່ໂມງແລະເປີດໂຫມດສຽງ.

ຕາຕະລາງຕໍ່ໄປນີ້ລາຍຊື່ພາລາມິເຕີທີ່ຖືກກໍານົດໄວ້ຕາມຄໍາຮ້ອງສະຫມັກ.

ຕາຕະລາງ 5-1. ພາຣາມິເຕີການຕັ້ງຄ່າ Testbench

ຊື່

ຄ່າເລີ່ມຕົ້ນ

ຮູບແບບສີ (g_COLOR_FORMAT)

RGB

ບິດຕໍ່ອົງປະກອບ (g_BITS_PER_COMPONENT)

8

ຈຳນວນ Pixels (g_PIXELS_PER_CLK)

1

ຮອງຮັບ 4Kp60 (g_4K60_SUPPORT)

0

ໂໝດສຽງ (g_AUX_CHANNEL_ENABLE)

1 (ເປີດໃຊ້ງານ)

ການໂຕ້ຕອບ (G_FORMAT)

0 (ປິດການໃຊ້ງານ)

ເພື່ອຈໍາລອງຫຼັກໂດຍໃຊ້ testbench, ປະຕິບັດຂັ້ນຕອນຕໍ່ໄປນີ້:

1. ຢູ່ໃນປ່ອງຢ້ຽມ Design Flow, ຂະຫຍາຍ Create Design.

2. ຄລິກຂວາສ້າງ SmartDesign Testbench, ແລະຫຼັງຈາກນັ້ນໃຫ້ຄລິກໃສ່ Run, ດັ່ງທີ່ສະແດງຢູ່ໃນຮູບດັ່ງຕໍ່ໄປນີ້. ຮູບທີ 5-1. ການສ້າງ SmartDesign Testbench

3. ໃສ່ຊື່ສໍາລັບ SmartDesign testbench, ແລະຫຼັງຈາກນັ້ນໃຫ້ຄລິກໃສ່ OK.

ຮູບທີ 5-2. ຕັ້ງຊື່ SmartDesign Testbench

SmartDesign testbench ຖືກສ້າງຂຶ້ນ, ແລະຜ້າໃບປາກົດຢູ່ເບື້ອງຂວາຂອງແຖບ Flow ການອອກແບບ.

 ຄູ່ມືຜູ້ໃຊ້

DS50003319C – 16

© 2024 Microchip Technology Inc. ແລະບໍລິສັດຍ່ອຍຂອງຕົນ

ການຈຳລອງ Testbench

4. ທ່ອງໄປຫາ Libero® SoC Catalog, ເລືອກ View > Windows > IP Catalog, ແລະຫຼັງຈາກນັ້ນຂະຫຍາຍການແກ້ໄຂວິດີໂອ. ຄລິກສອງຄັ້ງ HDMI TX IP (v5.2.0), ແລະຫຼັງຈາກນັ້ນໃຫ້ຄລິກໃສ່ OK.

5. ໃນປ່ອງຢ້ຽມ Parameter Configurator, ເລືອກຈໍານວນທີ່ຕ້ອງການຂອງຄ່າ Pixels, ດັ່ງທີ່ສະແດງຢູ່ໃນຮູບຕໍ່ໄປນີ້.

ຮູບທີ 5-3. ການຕັ້ງຄ່າພາລາມິເຕີ

6. ເລືອກພອດທັງໝົດ, ຄລິກຂວາແລ້ວເລືອກ Promote to Top Level.

7. ໃນແຖບເຄື່ອງມື SmartDesign, ຄລິກ ສ້າງອົງປະກອບ.

8. ໃນແຖບ Stimulus Hierarchy, ຄລິກຂວາໃສ່ HDMI_TX_TB testbench file, ແລະຫຼັງຈາກນັ້ນໃຫ້ຄລິກໃສ່ Simulate Pre-Synth Design > ເປີດການໂຕ້ຕອບ.

ModelSim® ເຄື່ອງມືເປີດດ້ວຍ testbench, ດັ່ງທີ່ສະແດງຢູ່ໃນຮູບຕໍ່ໄປນີ້. ຮູບທີ 5-4. ເຄື່ອງມື ModelSim ກັບ HDMI TX Testbench File

ສຳຄັນ: ຖ້າການຈໍາລອງຖືກຂັດຂວາງເນື່ອງຈາກການກໍານົດເວລາແລ່ນທີ່ລະບຸໄວ້ໃນ DO file, ໃຊ້ ແລ່ນທັງຫມົດ ຄໍາສັ່ງເພື່ອເຮັດສໍາເລັດການຈໍາລອງ.

 ຄູ່ມືຜູ້ໃຊ້

DS50003319C – 17

© 2024 Microchip Technology Inc. ແລະບໍລິສັດຍ່ອຍຂອງຕົນ

ການຈຳລອງ Testbench

5.1 ແຜນວາດເວລາ (ຖາມ​ຄໍາ​ຖາມ)

ແຜນວາດກຳນົດເວລາຕໍ່ໄປນີ້ສຳລັບ HDMI TX IP ສະແດງຂໍ້ມູນວິດີໂອ ແລະຄວບຄຸມໄລຍະເວລາຂໍ້ມູນສຳລັບ 1 pixel ຕໍ່ໂມງ.

ຮູບທີ 5-5. ແຜນວາດກຳນົດເວລາ HDMI TX IP ຂອງຂໍ້ມູນວິດີໂອສຳລັບ 1 Pixel ຕໍ່ໂມງ

ແຜນວາດຕໍ່ໄປນີ້ສະແດງໃຫ້ເຫັນການປະສົມສີ່ຂອງຂໍ້ມູນການຄວບຄຸມ.

ຮູບທີ 5-6. ແຜນວາດກຳນົດເວລາ HDMI TX IP ຂອງຂໍ້ມູນການຄວບຄຸມສຳລັບ 1 Pixel ຕໍ່ໂມງ

 ຄູ່ມືຜູ້ໃຊ້

DS50003319C – 18

© 2024 Microchip Technology Inc. ແລະບໍລິສັດຍ່ອຍຂອງຕົນ

ການເຊື່ອມໂຍງລະບົບ

6. ການເຊື່ອມໂຍງລະບົບ (ຖາມ​ຄໍາ​ຖາມ)

ພາກນີ້ສະແດງໃຫ້ເຫັນເປັນample ລາຍ​ລະ​ອຽດ​ການ​ອອກ​ແບບ​.

ຕາຕະລາງຕໍ່ໄປນີ້ລາຍຊື່ການຕັ້ງຄ່າຂອງ PF XCVR, PF TX PLL, ແລະ PF CCC.

ຕາຕະລາງ 6-1. PF XCVR, PF TX PLL, ແລະ PF CCC Configurations

ຄວາມລະອຽດ

Bit Width PF XCVR Configuration

ການຕັ້ງຄ່າ PF TX PLL

ການຕັ້ງຄ່າ PF CCC

ຂໍ້ມູນ TX

ອັດຕາ

ໂມງ TX

ພະແນກ

ປັດໄຈ

TX PCS

ຜ້າ

ກວ້າງ

ຕ້ອງການ

Output Bit Clock

ອ້າງອິງ

ໂມງ

ຄວາມຖີ່

ປ້ອນຂໍ້ມູນ

ຄວາມຖີ່

ຜົນຜະລິດ

ຄວາມຖີ່

1PXL (1080p60) 8

1485

4

10

5940

148.5

NA

NA

1PXL (1080p30) 10

925

4

10

3700

148.5

92.5

74

12

1113.75

4

10

4455

148.5

111.375

74.25

16

1485

4

10

5940

148.5

148.5

74.25

4PXL (1080p60) 10

1860

4

40

7440

148.5

46.5

37.2

12

2229

4

40

8916

148.5

55.725

37.15

16

2970

2

40

5940

148.5

74.25

37.125

4PXL (4kp30)

8

2970

2

40

5940

148.5

NA

NA

10

3712.5

2

40

7425

148.5

92.812

74.25

12

4455

1

40

4455

148.5

111.375

74.25

16

5940

1

40

5940

148.5

148.5

74.25

4PXL (4Kp60)

8

5940

1

40

5940

148.5

NA

NA

HDMI TX Sample ການອອກແບບ, ເມື່ອຕັ້ງຄ່າໃນ g_BITS_PER_COMPONENT = 8-bit ແລະ

g_PIXELS_PER_CLK = 1 ໂໝດ PXL, ແມ່ນສະແດງຢູ່ໃນຮູບຕໍ່ໄປນີ້.

ຮູບທີ 6-1. HDMI TX Sample ການອອກແບບ

HDMI_TX_C0_0

PF_INIT_MONITOR_C0_0

FABRIC_POR_N

PCIE_INIT_DONE

USRAM_INIT_DONE

SRAM_INIT_DONE

DEVICE_INIT_DONE

XCVR_INIT_DONE

USRAM_INIT_FROM_SNVM_DONE

USRAM_INIT_FROM_UPROM_DONE

USRAM_INIT_FROM_SPI_DONE

SRAM_INIT_FROM_SNVM_DONE

SRAM_INIT_FROM_UPROM_DONE

SRAM_INIT_FROM_SPI_DONE

AUTOCALIB_DONE

PF_INIT_MONITOR_C0

CORERESET_PF_C0_0

CLK

EXT_RST_N

BANK_x_VDDI_STATUS

BANK_y_VDDI_STATUS

PLL_POWERDOWN_B

PLL_LOCK

FABRIC_RESET_N

SS_BUSY

INIT_DONE

FF_US_RESTORE

FPGA_POR_N

CORERESET_PF_C0

Display_Controller_C0_0

FRAME_END_O

H_SYNC_O

RESETN_I

V_SYNC_O

SYS_CLK_I

V_ACTIVE_O

ENABLE_I

DATA_TRIGGER_O

H_RES_O[15:0]

V_RES_O[15:0]

Display_Controller_C0

pattern_generator_verilog_pattern_0

DATA_VALID_O

SYS_CLK_I

FRAME_END_O

RESET_N_I

LINE_END_O

DATA_EN_I

RED_O[7:0]

FRAME_END_I

GREEN_O[7:0]

PATTERN_SEL_I[2:0]

BLUE_O[7:0]

BAYER_O[7:0]

Test_Pattern_Generator_C1

PF_XCVR_REF_CLK_C0_0

RESET_N_I

SYS_CLK_I

VIDEO_DATA_VALID_I

R_CLK_I

R_CLK_LOCK

G_CLK_I

G_CLK_LOCK

TMDS_R_O[9:0]

B_CLK_I

TMDS_G_O[9:0]

B_CLK_LOCK

TMDS_B_O[9:0]

V_SYNC_I

XCVR_LANE_0_DATA_O[9:0]

H_SYNC_I

DATA_R_I[7:0]

DATA_R_I[7:0]

DATA_G_I[7:0]

DATA_G_I[7:0]

DATA_B_I[7:0]

DATA_B_I[7:0]

HDMI_TX_C0

PF_TX_PLL_C0_0

PF_XCVR_ERM_C0_0

PADs_OUT

LANE3_TXD_N

CLKS_FROM_TXPLL_0

LANE3_TXD_P

LANE0_IN

LANE2_TXD_N

LANE0_PCS_ARST_N

LANE2_TXD_P

LANE0_PMA_ARST_N

LANE1_TXD_N

LANE0_TX_DATA[9:0]

LANE1_TXD_P

LANE1_IN

LANE0_TXD_N

LANE1_PCS_ARST_N

LANE0_TXD_P

LANE1_PMA_ARST_N

LANE0_OUT

LANE1_TX_DATA[9:0]

LANE0_TX_CLK_R

LANE2_IN

LANE0_TX_CLK_STABLE

LANE2_PCS_ARST_N

LANE1_OUT

LANE2_PMA_ARST_N

LANE1_TX_CLK_R

LANE2_TX_DATA[9:0]

LANE1_TX_CLK_STABLE

LANE3_IN

LANE2_OUT

LANE3_PCS_ARST_N

LANE2_TX_CLK_R

LANE3_PMA_ARST_N

LANE2_TX_CLK_STABLE

LANE3_TX_DATA[9:0] LANE3_OUTLANE3_TX_CLK_R

LANE3_TX_CLK_STABLE

 PF_XCVR_ERM_C0

LANE3_TXD_N LANE3_TXD_P LANE2_TXD_N LANE2_TXD_P LANE1_TXD_N LANE1_TXD_P LANE0_TXD_N LANE0_TXD_P

PATTERN_SEL_I[2:0] REF_CLK_PAD_P REF_CLK_PAD_N

REF_CLK_PAD_P

REF_CLK_PAD_NREF_CLK

 

REF_CLKPLL_LOCKCLKS_TO_XCVR

PF_XCVR_REF_CLK_C0

PF_TX_PLL_C0

ສໍາລັບ Example, ໃນການຕັ້ງຄ່າ 8-bit, ອົງປະກອບຕໍ່ໄປນີ້ແມ່ນສ່ວນຫນຶ່ງຂອງການອອກແບບ: • PF_XCVR_ERM (PF_XCVR_ERM_C0_0) ຖືກຕັ້ງຄ່າສໍາລັບອັດຕາຂໍ້ມູນ 1485 Mbps ໃນ PMA mode ສໍາລັບ TX ເທົ່ານັ້ນ, ມີຄວາມກວ້າງຂອງຂໍ້ມູນທີ່ຖືກຕັ້ງຄ່າເປັນ 10 bit ສໍາລັບ 1pxl mode ແລະ ໂມງອ້າງອີງ 148.5 MHz, ອີງຕາມການຕັ້ງຄ່າຕາຕະລາງກ່ອນຫນ້າ

• LANE0_TX_CLK_R ຜົນຜະລິດຂອງ PF_XCVR_ERM_C0_0 ແມ່ນຜະລິດເປັນ 148.5 MHz ໂມງ, ອີງຕາມການຕັ້ງຄ່າຕາຕະລາງກ່ອນຫນ້າ.

• SYS_CLK_I (HDMI_TX_C0, Display_Controller_C0, pattern_generator_C0, CORERESET_PF_C0, ແລະ PF_INIT_MONITOR_C0) ແມ່ນຂັບເຄື່ອນໂດຍ LANE0_TX_CLK_R, ເຊິ່ງແມ່ນ 148.5 MHz.

• R_CLK_I, G_CLK_I, ແລະ B_CLK_I ຖືກຂັບໂດຍ LANE3_TX_CLK_R, LANE2_TX_CLK_R, ແລະ LANE1_TX_CLK_R, ຕາມລໍາດັບ

 ຄູ່ມືຜູ້ໃຊ້

DS50003319C – 19

© 2024 Microchip Technology Inc. ແລະບໍລິສັດຍ່ອຍຂອງຕົນ

ການເຊື່ອມໂຍງລະບົບ

Sample integration for, g_BITS_PER_COMPONENT = 8 ແລະ g_PIXELS_PER_CLK = 4. ສໍາລັບ Example, ໃນການຕັ້ງຄ່າ 8-bit, ອົງປະກອບຕໍ່ໄປນີ້ແມ່ນສ່ວນຂອງການອອກແບບ: • PF_XCVR_ERM (PF_XCVR_ERM_C0_0) ຖືກຕັ້ງຄ່າສໍາລັບອັດຕາຂໍ້ມູນ 2970 Mbps ໃນໂຫມດ PMA ສໍາລັບ

TX ເທົ່ານັ້ນ, ມີຄວາມກວ້າງຂອງຂໍ້ມູນທີ່ຖືກຕັ້ງຄ່າເປັນ 40-bit ສໍາລັບໂຫມດ 1pxl ແລະໂມງອ້າງອີງ 148.5 MHz ໂດຍອີງໃສ່ການຕັ້ງຄ່າຕາຕະລາງກ່ອນຫນ້າ.

• LANE0_TX_CLK_R ຜົນຜະລິດຂອງ PF_XCVR_ERM_C0_0 ແມ່ນຜະລິດເປັນ 74.25 MHz ໂມງ, ອີງຕາມການຕັ້ງຄ່າຕາຕະລາງກ່ອນຫນ້າ.

• SYS_CLK_I (HDMI_TX_C0, Display_Controller_C0, pattern_generator_C0, CORERESET_PF_C0, ແລະ PF_INIT_MONITOR_C0) ແມ່ນຂັບເຄື່ອນໂດຍ LANE0_TX_CLK_R, ເຊິ່ງແມ່ນ 148.5 MHz.

• R_CLK_I, G_CLK_I, ແລະ B_CLK_I ຖືກຂັບໂດຍ LANE3_TX_CLK_R, LANE2_TX_CLK_R, ແລະ LANE1_TX_CLK_R, ຕາມລໍາດັບ

HDMI TX Sample ການອອກແບບ, ເມື່ອ configured ໃນ g_BITS_PER_COMPONENT = 12 Bit ແລະ g_PIXELS_PER_CLK = 1 ໂຫມດ PXL, ສະແດງຢູ່ໃນຮູບດັ່ງຕໍ່ໄປນີ້.

ຮູບທີ 6-2. HDMI TX Sample ການອອກແບບ

PF_XCVR_ERM_C0_0

PATTERN_SEL_I[2:0]

REF_CLK_PAD_P REF_CLK_PAD_N

PF_CCC_C1_0

REF_CLK_0 OUT0_FABCLK_0PLL_LOCK_0

 PF_CCC_C1

PF_INIT_MONITOR_C0_0

CORERESET_PF_C0_0

CLK

EXT_RST_N

BANK_x_VDDI_STATUS

BANK_y_VDDI_STATUS

PLL_POWERDOWN_B

PLL_LOCK

FABRIC_RESET_N

SS_BUSY

INIT_DONE

FF_US_RESTORE

FPGA_POR_N

CORERESET_PF_C0

Display_Controller_C0_0

FRAME_END_O

H_SYNC_O

RESETN_I

V_SYNC_O

SYS_CLK_I

V_ACTIVE_O

ENABLE_I

DATA_TRIGGER_O

H_RES_O[15:0]

V_RES_O[15:0]

Display_Controller_C0

pattern_generator_verilog_pattern_0

DATA_VALID_O

SYS_CLK_I

FRAME_END_O

RESET_N_I

LINE_END_O

DATA_EN_I

RED_O[7:0]

FRAME_END_I

GREEN_O[7:0]

PATTERN_SEL_I[2:0]

BLUE_O[7:0]

BAYER_O[7:0]

Test_Pattern_Generator_C0

PF_XCVR_REF_CLK_C0_0

REF_CLK_PAD_P

REF_CLK_PAD_NREF_CLK

PF_XCVR_REF_CLK_C0

HDMI_TX_0

RESET_N_I

SYS_CLK_I

VIDEO_DATA_VALID_I

R_CLK_I

R_CLK_LOCK

G_CLK_I

G_CLK_LOCK

TMDS_R_O[9:0]

B_CLK_I

TMDS_G_O[9:0]

B_CLK_LOCK

TMDS_B_O[9:0]

V_SYNC_I

XCVR_LANE_0_DATA_O[9:0]

H_SYNC_I

DATA_R_I[11:0]

DATA_R_I[11:4]

DATA_G_I[11:0]

DATA_G_I[11:4]

DATA_B_I[11:0]

DATA_B_I[11:4]

HDMI_TX_C0

PF_TX_PLL_C0_0

PADs_OUT

CLKS_FROM_TXPLL_0

LANE3_TXD_N

LANE0_IN

LANE3_TXD_P

LANE0_PCS_ARST_N

LANE2_TXD_N

LANE0_PMA_ARST_N

LANE2_TXD_P

LANE0_TX_DATA[9:0]

LANE1_TXD_N

LANE1_IN

LANE1_TXD_P

LANE1_PCS_ARST_N

LANE0_TXD_N

LANE1_PMA_ARST_N

LANE0_TXD_P

LANE1_TX_DATA[9:0]

LANE0_OUT

LANE2_IN

LANE1_OUT

LANE2_PCS_ARST_N

LANE1_TX_CLK_R

LANE2_PMA_ARST_N

LANE1_TX_CLK_STABLE

LANE2_TX_DATA[9:0] LANE2_OUTLANE3_IN

LANE2_TX_CLK_R

LANE3_PCS_ARST_N

LANE2_TX_CLK_STABLE

LANE3_PMA_ARST_N

LANE3_OUT

LANE3_TX_DATA[9:0]

LANE3_TX_CLK_R

LANE3_TX_CLK_STABLE

 PF_XCVR_ERM_C0

LANE3_TXD_N LANE3_TXD_P LANE2_TXD_N LANE2_TXD_P LANE1_TXD_N LANE1_TXD_P LANE0_TXD_N LANE0_TXD_P

FABRIC_POR_N

PCIE_INIT_DONE

USRAM_INIT_DONE

SRAM_INIT_DONE

DEVICE_INIT_DONE

XCVR_INIT_DONE

USRAM_INIT_FROM_SNVM_DONE

USRAM_INIT_FROM_UPROM_DONE

USRAM_INIT_FROM_SPI_DONE

SRAM_INIT_FROM_SNVM_DONE

SRAM_INIT_FROM_UPROM_DONE

SRAM_INIT_FROM_SPI_DONE

AUTOCALIB_DONE

REF_CLKPLL_LOCKCLKS_TO_XCVR

 PF_INIT_MONITOR_C0

PF_TX_PLL_C0

Sample integration for, g_BITS_PER_COMPONENT > 8 ແລະ g_PIXELS_PER_CLK = 1. For Example, ໃນການຕັ້ງຄ່າ 12-bit, ອົງປະກອບຕໍ່ໄປນີ້ແມ່ນສ່ວນຫນຶ່ງຂອງການອອກແບບ:

• PF_XCVR_ERM (PF_XCVR_ERM_C0_0) ຖືກຕັ້ງຄ່າສໍາລັບອັດຕາຂໍ້ມູນ 111.375 Mbps ໃນໂຫມດ PMA ສໍາລັບ TX ເທົ່ານັ້ນ, ໂດຍຄວາມກວ້າງຂອງຂໍ້ມູນຖືກກໍານົດເປັນ 10 ບິດສໍາລັບໂຫມດ 1pxl ແລະໂມງອ້າງອີງ 1113.75 Mbps, ອີງໃສ່ການ ຕາຕະລາງ 6-1 ການຕັ້ງຄ່າ

• LANE1_TX_CLK_R ຜົນຜະລິດຂອງ PF_XCVR_ERM_C0_0 ແມ່ນຜະລິດເປັນ 111.375 MHz ໂມງ, ອີງຕາມການ ຕາຕະລາງ 6-1 ການຕັ້ງຄ່າ

• R_CLK_I, G_CLK_I, ແລະ B_CLK_I ຖືກຂັບໂດຍ LANE3_TX_CLK_R, LANE2_TX_CLK_R, ແລະ LANE1_TX_CLK_R, ຕາມລໍາດັບ

• PF_CCC_C0 ສ້າງໂມງທີ່ມີຊື່ວ່າ OUT0_FABCLK_0, ມີຄວາມຖີ່ 74.25 MHz, ເມື່ອໂມງປ້ອນຂໍ້ມູນແມ່ນ 111.375 MHz, ເຊິ່ງຂັບເຄື່ອນໂດຍ LANE1_TX_CLK_R.

• SYS_CLK_I (HDMI_TX_C0, Display_Controller_C0, pattern_generator_C0, CORERESET_PF_C0, ແລະ PF_INIT_MONITOR_C0) ແມ່ນຂັບເຄື່ອນໂດຍ OUT0_FABCLK_0, ເຊິ່ງແມ່ນ 74.25 MHz.

Sample integration for, g_BITS_PER_COMPONENT > 8 ແລະ g_PIXELS_PER_CLK = 4. For Example, ໃນການຕັ້ງຄ່າ 12-bit, ອົງປະກອບຕໍ່ໄປນີ້ແມ່ນສ່ວນຫນຶ່ງຂອງການອອກແບບ:

• PF_XCVR_ERM (PF_XCVR_ERM_C0_0) ຖືກຕັ້ງຄ່າສໍາລັບອັດຕາຂໍ້ມູນ 4455 Mbps ໃນ PMA mode ສໍາລັບ TX ເທົ່ານັ້ນ, ມີຄວາມກວ້າງຂໍ້ມູນທີ່ຖືກຕັ້ງຄ່າເປັນ 40 bit ສໍາລັບໂຫມດ 4pxl ແລະ 111.375 MHz ໂມງອ້າງອິງ, ອີງຕາມການ ຕາຕະລາງ 6-1 ການຕັ້ງຄ່າ

• LANE1_TX_CLK_R ຜົນຜະລິດຂອງ PF_XCVR_ERM_C0_0 ແມ່ນຜະລິດເປັນ 111.375 MHz ໂມງ, ອີງຕາມການ ຕາຕະລາງ 6-1 ການຕັ້ງຄ່າ

 ຄູ່ມືຜູ້ໃຊ້

DS50003319C – 20

© 2024 Microchip Technology Inc. ແລະບໍລິສັດຍ່ອຍຂອງຕົນ

ການເຊື່ອມໂຍງລະບົບ

• R_CLK_I, G_CLK_I, ແລະ B_CLK_I ຖືກຂັບໂດຍ LANE3_TX_CLK_R, LANE2_TX_CLK_R, ແລະ LANE1_TX_CLK_R, ຕາມລໍາດັບ

• PF_CCC_C0 ສ້າງໂມງທີ່ມີຊື່ວ່າ OUT0_FABCLK_0, ມີຄວາມຖີ່ 74.25 MHz, ເມື່ອໂມງປ້ອນຂໍ້ມູນແມ່ນ 111.375 MHz, ເຊິ່ງຂັບເຄື່ອນໂດຍ LANE1_TX_CLK_R.

• SYS_CLK_I (HDMI_TX_C0, Display_Controller_C0, pattern_generator_C0, CORERESET_PF_C0, ແລະ PF_INIT_MONITOR_C0) ແມ່ນຂັບເຄື່ອນໂດຍ OUT0_FABCLK_0, ເຊິ່ງແມ່ນ 74.25 MHz.

 ຄູ່ມືຜູ້ໃຊ້

DS50003319C – 21

© 2024 Microchip Technology Inc. ແລະບໍລິສັດຍ່ອຍຂອງຕົນ

ປະຫວັດການແກ້ໄຂ

7. ປະຫວັດການແກ້ໄຂ (ຖາມ​ຄໍາ​ຖາມ)

ປະຫວັດການດັດແກ້ອະທິບາຍການປ່ຽນແປງທີ່ໄດ້ປະຕິບັດໃນເອກະສານ. ການ​ປ່ຽນ​ແປງ​ແມ່ນ​ໄດ້​ລະ​ບຸ​ໄວ້​ໂດຍ​ການ​ປັບ​ປຸງ​, ເລີ່ມ​ຕົ້ນ​ຈາກ​ການ​ພິມ​ເຜີຍ​ແຜ່​ໃນ​ປັດ​ຈຸ​ບັນ​ຫຼາຍ​ທີ່​ສຸດ​.

ຕາຕະລາງ 7-1. ປະຫວັດການແກ້ໄຂ

ການທົບທວນ

ວັນທີ

ລາຍລະອຽດ

C

05/2024

ຕໍ່ໄປນີ້ແມ່ນບັນຊີລາຍຊື່ຂອງການປ່ຽນແປງໃນການແກ້ໄຂ C ຂອງເອກະສານ:

• ອັບເດດ ແນະນຳ ພາກ

• ເອົາຕາຕະລາງການນໍາໃຊ້ຊັບພະຍາກອນສໍາລັບຫນຶ່ງ pixels ແລະສີ່ pixels ແລະເພີ່ມ ຕາຕະລາງ 2 ແລະ ຕາຕະລາງ 3 in 1. ການນຳໃຊ້ຊັບພະຍາກອນ ພາກ

• ອັບເດດ ຕາຕະລາງ 3-1 ໃນ 3.1. ພາລາມິເຕີການຕັ້ງຄ່າ ພາກ

• ເພີ່ມ ຕາຕະລາງ 3-6 ແລະ ຕາຕະລາງ 3-7 ໃນ 3.2. ທ່າເຮືອ ພາກ

• ເພີ່ມ 6. ການເຊື່ອມໂຍງລະບົບ ພາກ

B

09/2022 ຕໍ່ໄປນີ້ແມ່ນບັນຊີລາຍຊື່ຂອງການປ່ຽນແປງໃນການປັບປຸງ B ຂອງເອກະສານ:

• ປັບປຸງເນື້ອໃນຂອງຄຸນສົມບັດ ແລະ ແນະນຳ

• ເພີ່ມ ຮູບທີ 2-2 ສໍາລັບໂຫມດສຽງທີ່ຖືກປິດໃຊ້ງານ

• ເພີ່ມ ຕາຕະລາງ 3-4 ແລະ ຕາຕະລາງ 3-5

• ອັບເດດ ຕາຕະລາງ 3-2 ແລະ ຕາຕະລາງ 3-3

• ອັບເດດ ຕາຕະລາງ 3-1

• ອັບເດດ 1. ການນຳໃຊ້ຊັບພະຍາກອນ

• ອັບເດດ ຮູບທີ 1-1

• ອັບເດດ ຮູບທີ 5-3

A

ວັນທີ 04/2022/XNUMX ຕໍ່ໄປນີ້ແມ່ນລາຍການການປ່ຽນແປງໃນການປັບປຸງເອກະສານ A:

• ເອກະສານຖືກຍ້າຍໄປໃສ່ແມ່ແບບ Microchip

• ໝາຍເລກເອກະສານໄດ້ຖືກອັບເດດເປັນ DS50003319 ຈາກ 50200863

2.0

ຕໍ່​ໄປ​ນີ້​ແມ່ນ​ສະ​ຫຼຸບ​ສັງ​ລວມ​ຂອງ​ການ​ປ່ຽນ​ແປງ​ທີ່​ເຮັດ​ໄດ້​ໃນ​ການ​ແກ້​ໄຂ​ນີ້​.

• ເພີ່ມຄຸນສົມບັດ ແລະພາກສ່ວນຄອບຄົວທີ່ຮອງຮັບ

1.0

08/2021 ການປັບປຸງເບື້ອງຕົ້ນ

 ຄູ່ມືຜູ້ໃຊ້

DS50003319C – 22

© 2024 Microchip Technology Inc. ແລະບໍລິສັດຍ່ອຍຂອງຕົນ

ຮອງຮັບ Microchip FPGA 

ກຸ່ມຜະລິດຕະພັນ Microchip FPGA ສະຫນັບສະຫນູນຜະລິດຕະພັນຂອງຕົນດ້ວຍການບໍລິການສະຫນັບສະຫນູນຕ່າງໆ, ລວມທັງການບໍລິການລູກຄ້າ, ສູນສະຫນັບສະຫນູນດ້ານວິຊາການຂອງລູກຄ້າ, a webສະຖານທີ່, ແລະຫ້ອງການຂາຍທົ່ວໂລກ. ລູກຄ້າຖືກແນະນຳໃຫ້ເຂົ້າໄປເບິ່ງຊັບພະຍາກອນອອນໄລນ໌ຂອງ Microchip ກ່ອນທີ່ຈະຕິດຕໍ່ກັບຝ່າຍຊ່ວຍເຫຼືອ ເພາະມັນເປັນໄປໄດ້ຫຼາຍທີ່ຄຳຖາມຂອງເຂົາເຈົ້າໄດ້ຮັບຄຳຕອບແລ້ວ.

ຕິດຕໍ່ສູນສະຫນັບສະຫນູນດ້ານວິຊາການໂດຍຜ່ານ webສະຖານທີ່ຢູ່ www.microchip.com/support. ກ່າວເຖິງໝາຍເລກອຸປະກອນ FPGA, ເລືອກໝວດໝູ່ກໍລະນີທີ່ເໝາະສົມ, ແລະອອກແບບການອັບໂຫລດ files ໃນຂະນະທີ່ສ້າງກໍລະນີສະຫນັບສະຫນູນດ້ານວິຊາການ.

ຕິດຕໍ່ຝ່າຍບໍລິການລູກຄ້າສໍາລັບການສະຫນັບສະຫນູນຜະລິດຕະພັນທີ່ບໍ່ແມ່ນດ້ານວິຊາການ, ເຊັ່ນ: ລາຄາຜະລິດຕະພັນ, ການຍົກລະດັບຜະລິດຕະພັນ, ອັບເດດຂໍ້ມູນ, ສະຖານະການສັ່ງຊື້, ແລະການອະນຸຍາດ.

•ຈາກອາເມລິກາເຫນືອ, ໂທ 800.262.1060

•ຈາກສ່ວນທີ່ເຫຼືອຂອງໂລກ, ໂທຫາ 650.318.4460

• ແຟັກ, ຈາກທຸກບ່ອນໃນໂລກ, 650.318.8044

ຂໍ້ມູນໄມໂຄຊິບ 

ໄມໂຄຣຊິບ Webເວັບໄຊ

Microchip ໃຫ້ການຊ່ວຍເຫຼືອອອນໄລນ໌ໂດຍຜ່ານຂອງພວກເຮົາ webສະຖານທີ່ຢູ່ www.microchip.com/. ນີ້ webເວັບ​ໄຊ​ໄດ້​ຖືກ​ນໍາ​ໃຊ້​ເພື່ອ​ເຮັດ​ໃຫ້​ files ແລະຂໍ້ມູນຂ່າວສານໄດ້ຢ່າງງ່າຍດາຍສາມາດໃຊ້ໄດ້ກັບລູກຄ້າ. ບາງເນື້ອໃນທີ່ມີຢູ່ລວມມີ:

• ສະຫນັບສະຫນູນຜະລິດຕະພັນ - ເອ​ກະ​ສານ​ຂໍ້​ມູນ​ແລະ errata​, ບັນ​ທຶກ​ການ​ນໍາ​ໃຊ້​ແລະ s​ample ໂປລແກລມ, ຊັບພະຍາກອນການອອກແບບ, ຄູ່ມືຜູ້ໃຊ້ແລະເອກະສານສະຫນັບສະຫນູນຮາດແວ, ການປ່ອຍຊອບແວຫລ້າສຸດແລະຊອບແວທີ່ເກັບໄວ້

• ສະຫນັບສະຫນູນດ້ານວິຊາການທົ່ວໄປ – ຄໍາ​ຖາມ​ທີ່​ຖືກ​ຖາມ​ເລື້ອຍໆ (FAQs), ຄໍາ​ຮ້ອງ​ສະ​ຫມັກ​ສະ​ຫນັບ​ສະ​ຫນູນ​ດ້ານ​ວິ​ຊາ​ການ​, ກຸ່ມ​ສົນ​ທະ​ນາ​ອອນ​ໄລ​ນ​໌​, ການ​ອອກ​ແບບ Microchip ລາຍ​ຊື່​ສະ​ມາ​ຊິກ​ໂຄງ​ການ​ຄູ່​ຮ່ວມ​ງານ

• ທຸລະກິດຂອງ Microchip - ຄູ່​ມື​ການ​ຄັດ​ເລືອກ​ຜະ​ລິດ​ຕະ​ພັນ​ແລະ​ການ​ສັ່ງ​ຊື້​, ການ​ປ່ອຍ​ຂ່າວ​ຫລ້າ​ສຸດ Microchip​, ລາຍ​ການ​ສໍາ​ມະ​ນາ​ແລະ​ກິດ​ຈະ​ກໍາ​, ລາຍ​ຊື່​ຂອງ​ຫ້ອງ​ການ​ຂາຍ Microchip​, ຈໍາ​ຫນ່າຍ​ແລະ​ຕົວ​ແທນ​ໂຮງ​ງານ​ຜະ​ລິດ

ບໍລິການແຈ້ງການປ່ຽນແປງຜະລິດຕະພັນ

ບໍລິການແຈ້ງການປ່ຽນແປງຜະລິດຕະພັນຂອງ Microchip ຊ່ວຍໃຫ້ລູກຄ້າມີປະຈຸບັນກ່ຽວກັບຜະລິດຕະພັນຂອງ Microchip. ຜູ້ຈອງຈະໄດ້ຮັບການແຈ້ງເຕືອນທາງອີເມລ໌ທຸກຄັ້ງທີ່ມີການປ່ຽນແປງ, ການປັບປຸງ, ການແກ້ໄຂຫຼືຄວາມຜິດພາດທີ່ກ່ຽວຂ້ອງກັບຄອບຄົວຜະລິດຕະພັນທີ່ລະບຸຫຼືເຄື່ອງມືການພັດທະນາທີ່ມີຄວາມສົນໃຈ.

ເພື່ອລົງທະບຽນ, ໄປທີ່ www.microchip.com/pcn ແລະປະຕິບັດຕາມຄໍາແນະນໍາການລົງທະບຽນ. ການຊ່ວຍເຫຼືອລູກຄ້າ

ຜູ້ໃຊ້ຜະລິດຕະພັນໄມໂຄຊິບສາມາດໄດ້ຮັບການຊ່ວຍເຫຼືອຜ່ານຫຼາຍຊ່ອງທາງ: • ຕົວແທນຈໍາໜ່າຍ ຫຼື ຕົວແທນ

• ຫ້ອງການຂາຍທ້ອງຖິ່ນ

• Embedded Solutions Engineer (ESE)

• ສະຫນັບສະຫນູນດ້ານວິຊາການ

ລູກຄ້າຄວນຕິດຕໍ່ຜູ້ຈັດຈໍາຫນ່າຍ, ຕົວແທນຫຼື ESE ຂອງເຂົາເຈົ້າສໍາລັບການສະຫນັບສະຫນູນ. ຫ້ອງການຂາຍໃນທ້ອງຖິ່ນຍັງມີຢູ່ເພື່ອຊ່ວຍລູກຄ້າ. ບັນຊີລາຍຊື່ຂອງຫ້ອງການຂາຍແລະສະຖານທີ່ແມ່ນລວມຢູ່ໃນເອກະສານນີ້.

ສະຫນັບສະຫນູນດ້ານວິຊາການແມ່ນມີຢູ່ໂດຍຜ່ານ webເວັບໄຊຢູ່: www.microchip.com/support ຄຸນສົມບັດການປົກປ້ອງລະຫັດອຸປະກອນໄມໂຄຊິບ

ໃຫ້ສັງເກດລາຍລະອຽດຕໍ່ໄປນີ້ຂອງຄຸນສົມບັດປ້ອງກັນລະຫັດໃນຜະລິດຕະພັນໄມໂຄຊິບ:

 ຄູ່ມືຜູ້ໃຊ້

DS50003319C – 23

© 2024 Microchip Technology Inc. ແລະບໍລິສັດຍ່ອຍຂອງຕົນ

• ຜະລິດຕະພັນ Microchip ຕອບສະໜອງໄດ້ສະເພາະໃນເອກະສານຂໍ້ມູນ Microchip ໂດຍສະເພາະ.

• ໄມໂຄຣຊິບເຊື່ອວ່າຜະລິດຕະພັນໃນຄອບຄົວຂອງມັນມີຄວາມປອດໄພເມື່ອໃຊ້ໃນລັກສະນະທີ່ຕັ້ງໃຈ, ພາຍໃນສະເພາະການໃຊ້ງານ ແລະພາຍໃຕ້ເງື່ອນໄຂປົກກະຕິ.

• ຄຸນຄ່າຂອງ Microchip ແລະປົກປ້ອງສິດຊັບສິນທາງປັນຍາຂອງມັນຢ່າງຮຸກຮານ. ຄວາມພະຍາຍາມທີ່ຈະລະເມີດລັກສະນະການປົກປ້ອງລະຫັດຂອງຜະລິດຕະພັນໄມໂຄຊິບແມ່ນຖືກຫ້າມຢ່າງເຂັ້ມງວດແລະອາດຈະລະເມີດກົດຫມາຍວ່າດ້ວຍ Digital Millennium Copyright Act.

• ທັງ Microchip ຫຼືຜູ້ຜະລິດ semiconductor ອື່ນໆບໍ່ສາມາດຮັບປະກັນຄວາມປອດໄພຂອງລະຫັດຂອງມັນ. ການປົກປ້ອງລະຫັດບໍ່ໄດ້ຫມາຍຄວາມວ່າພວກເຮົາກໍາລັງຮັບປະກັນວ່າຜະລິດຕະພັນແມ່ນ "ບໍ່ສາມາດທໍາລາຍໄດ້". ການປົກປ້ອງລະຫັດແມ່ນພັດທະນາຢ່າງຕໍ່ເນື່ອງ. Microchip ມຸ່ງຫມັ້ນທີ່ຈະປັບປຸງຄຸນສົມບັດການປົກປ້ອງລະຫັດຂອງຜະລິດຕະພັນຂອງພວກເຮົາຢ່າງຕໍ່ເນື່ອງ.

ປະກາດກົດໝາຍ

ສິ່ງພິມນີ້ ແລະຂໍ້ມູນໃນນີ້ອາດຈະຖືກໃຊ້ກັບຜະລິດຕະພັນໄມໂຄຊິບເທົ່ານັ້ນ, ລວມທັງການອອກແບບ, ທົດສອບ ແລະລວມຜະລິດຕະພັນໄມໂຄຊິບກັບແອັບພລິເຄຊັນຂອງເຈົ້າ. ການນໍາໃຊ້ຂໍ້ມູນນີ້ໃນລັກສະນະອື່ນໃດກໍ່ລະເມີດຂໍ້ກໍານົດເຫຼົ່ານີ້. ຂໍ້​ມູນ​ກ່ຽວ​ກັບ​ການ​ນໍາ​ໃຊ້​ອຸ​ປະ​ກອນ​ແມ່ນ​ສະ​ຫນອງ​ໃຫ້​ພຽງ​ແຕ່​ເພື່ອ​ຄວາມ​ສະ​ດວກ​ຂອງ​ທ່ານ​ແລະ​ອາດ​ຈະ​ຖືກ​ແທນ​ທີ່​ໂດຍ​ການ​ປັບ​ປຸງ​. ມັນເປັນຄວາມຮັບຜິດຊອບຂອງທ່ານເພື່ອຮັບປະກັນວ່າຄໍາຮ້ອງສະຫມັກຂອງທ່ານຕອບສະຫນອງກັບສະເພາະຂອງທ່ານ. ຕິດຕໍ່ຫ້ອງການຂາຍ Microchip ທ້ອງຖິ່ນຂອງທ່ານສໍາລັບການສະຫນັບສະຫນູນເພີ່ມເຕີມຫຼື, ໄດ້ຮັບການສະຫນັບສະຫນູນເພີ່ມເຕີມທີ່ www.microchip.com/en-us/support/design-help/ client-support-services.

ຂໍ້ມູນນີ້ແມ່ນສະໜອງໃຫ້ໂດຍໄມໂຄຣຊິບ “ຄື”. ໄມໂຄຣຊິບບໍ່ໄດ້ເປັນຕົວແທນ ຫຼືການຮັບປະກັນໃດໆ ​​ບໍ່ວ່າຈະເປັນການສະແດງອອກ ຫຼືໂດຍຫຍໍ້, ເປັນລາຍລັກອັກສອນ ຫຼືທາງປາກປາກ, ຕາມກົດໝາຍ ຫຼືໃນອີກອັນໜຶ່ງ, ກ່ຽວຂ້ອງກັບຂໍ້ມູນຮວມເຖິງຂໍ້ມູນແຕ່ບໍ່ຈຳກັດການກຳນົດໄວ້. ການບໍ່ລະເມີດ, ການຄ້າ, ແລະຄວາມສອດຄ່ອງເພື່ອຈຸດປະສົງສະເພາະ, ຫຼືການຮັບປະກັນທີ່ກ່ຽວຂ້ອງກັບເງື່ອນໄຂ, ຄຸນນະພາບ, ຫຼືການປະຕິບັດຂອງມັນ.

ໃນກໍລະນີໃດກໍ່ຕາມ, ໄມໂຄຣຊິບຈະຮັບຜິດຊອບຕໍ່ຄວາມຜິດທາງອ້ອມ, ພິເສດ, ລົງໂທດ, ບັງເອີນ, ຫຼືຜົນສະທ້ອນຕໍ່ການສູນເສຍ, ຄວາມເສຍຫາຍ, ຄ່າໃຊ້ຈ່າຍ, ຫຼືຄ່າໃຊ້ຈ່າຍໃດໆກໍຕາມທີ່ກ່ຽວຂ້ອງກັບສະພາບການປ່ຽນແປງ, ຫຼືໃນກໍລະນີໃດກໍ່ຕາມ. ໄມໂຄຣຊິບໄດ້ຮັບຄໍາແນະນໍາວ່າມີຄວາມເປັນໄປໄດ້ ຫຼືຄວາມເສຍຫາຍແມ່ນເປັນໄປໄດ້. ໃນຂອບເຂດທີ່ກົດໝາຍອະນຸຍາດສູງສຸດ, ຄວາມຮັບຜິດ ຊອບທັງໝົດຂອງໄມໂຄຣຊິບ ຕໍ່ກັບການຮຽກຮ້ອງທັງໝົດ ໃນທາງໃດກໍຕາມ ທີ່ກ່ຽວຂ້ອງກັບຂໍ້ມູນ ຫຼື ການໃຊ້ຂອງມັນຈະບໍ່ເກີນຈຳນວນຂອງຄ່າທຳນຽມ, ຖ້າມີ, ທັງໝົດທີ່ເຈົ້າມີຢູ່. ຂໍ້ມູນ.

ການນໍາໃຊ້ອຸປະກອນ Microchip ໃນການຊ່ວຍເຫຼືອຊີວິດແລະ / ຫຼືຄໍາຮ້ອງສະຫມັກຄວາມປອດໄພແມ່ນມີຄວາມສ່ຽງຂອງຜູ້ຊື້ທັງຫມົດ, ແລະຜູ້ຊື້ຕົກລົງທີ່ຈະປົກປ້ອງ, ຊົດເຊີຍແລະຖື Microchip ທີ່ບໍ່ມີອັນຕະລາຍຈາກຄວາມເສຍຫາຍ, ການຮຽກຮ້ອງ, ຟ້ອງ, ຫຼືຄ່າໃຊ້ຈ່າຍທີ່ເກີດຈາກການນໍາໃຊ້ດັ່ງກ່າວ. ບໍ່ມີໃບອະນຸຍາດຖືກຖ່າຍທອດ, ໂດຍທາງອ້ອມ ຫຼື ອື່ນໆ, ພາຍໃຕ້ສິດຊັບສິນທາງປັນຍາຂອງ Microchip ເວັ້ນເສຍແຕ່ໄດ້ລະບຸໄວ້ເປັນຢ່າງອື່ນ.

ເຄື່ອງໝາຍການຄ້າ

ຊື່ ແລະໂລໂກ້ຂອງ Microchip, ໂລໂກ້ Microchip, Adaptec, AVR, AVR logo, AVR Freaks, BesTime, BitCloud, CryptoMemory, CryptoRF, dsPIC, flexPWR, HELDO, IGLOO, JukeBlox, KeeLoq, Kleer, LANCheck, LinkMD, maXSty ໂລໂກ້ MediaLB, megaAVR, Microsemi, Microsemi, MOST, MOST, MPLAB, OptoLyzer, PIC, picoPower, PICSTART, ໂລໂກ້ PIC32, PolarFire, Prochip Designer, QTouch, SAM-BA, SenGenuity, SpyNIC, SST, SST Logoymmetric, SuperFlash , SyncServer, Tachyon, TimeSource, tinyAVR, UNI/O, Vectron, ແລະ XMEGA ແມ່ນເຄື່ອງໝາຍການຄ້າທີ່ຈົດທະບຽນຂອງ Microchip Technology Incorporated ໃນສະຫະລັດອາເມລິກາ ແລະປະເທດອື່ນໆ.

AgileSwitch, ClockWorks, The Embedded Control Solutions Company, EtherSynch, Flashtec, Hyper Speed ​​Control, HyperLight Load, Libero, motorBench, mTouch, Powermite 3, Precision Edge, ProASIC, ProASIC Plus, ProASIC Plus logo, Quiet-Wire, SmartFusion, SyncWorld, TimeCesium, TimeHub, TimePictra, TimeProvider, ແລະ ZL ແມ່ນເຄື່ອງໝາຍການຄ້າທີ່ຈົດທະບຽນຂອງ Microchip Technology Incorporated ໃນສະຫະລັດອາເມລິກາ

ການສະກັດກັ້ນກະແຈທີ່ຕິດກັນ, AKS, ອະນາລັອກສຳລັບຍຸກດິຈິຕອລ, ຕົວເກັບປະຈຸໃດໆ, AnyIn, AnyOut, Augmented Switching, BlueSky, BodyCom, Clockstudio, CodeGuard, CryptoAuthentication, CryptoAutomotive, CryptoCompanion, CryptoPICDEM, ds, ds.

 ຄູ່ມືຜູ້ໃຊ້

DS50003319C – 24

© 2024 Microchip Technology Inc. ແລະບໍລິສັດຍ່ອຍຂອງຕົນ

Average Matching, DAM, ECAN, Espresso T1S, EtherGREEN, EyeOpen, GridTime, IdealBridge, IGaT, In-Circuit Serial Programming, ICSP, INICnet, Intelligent Paralleling, IntelliMOS, Inter-Chip Connectivity, JitterBlocker, Knob-D, Knob-gin, maxCrypto, ສູງສຸດView, memBrain, Mindi, MiWi, MPASM, MPF, MPLAB Certified logo, MPLIB, MPLINK, mSiC, MultiTRAK, NetDetach, Omniscient Code Generation, PICDEM, PICDEM.net, PICkit, PICtail, Power MOS IV, Power MOS 7, PowerSmart, Pure , QMatrix, ICE ແທ້, Ripple Blocker, RTAX, RTG4, SAM-ICE, Serial Quad I/O, simpleMAP, SimpliPHY, SmartBuffer, SmartHLS, SMART-IS, storClad, SQI, SuperSwitcher, SuperSwitcher II, Switchtec, Total Endurance , ເວລາທີ່ເຊື່ອຖືໄດ້, TSHARC, Turing, USBCheck, VariSense, VectorBlox, VeriPHY, ViewSpan, WiperLock, XpressConnect, ແລະ ZENA ແມ່ນເຄື່ອງໝາຍການຄ້າຂອງ Microchip Technology Incorporated ໃນສະຫະລັດອາເມລິກາ ແລະປະເທດອື່ນໆ.

SQTP ເປັນເຄື່ອງໝາຍການບໍລິການຂອງ Microchip Technology Incorporated in USA

ໂລໂກ້ Adaptec, ຄວາມຖີ່ຕາມຄວາມຕ້ອງການ, Silicon Storage Technology, ແລະ Symmcom ແມ່ນເຄື່ອງໝາຍການຄ້າທີ່ຈົດທະບຽນຂອງ Microchip Technology Inc. ໃນປະເທດອື່ນໆ.

GestIC ເປັນເຄື່ອງໝາຍການຄ້າຈົດທະບຽນຂອງ Microchip Technology Germany II GmbH & Co. KG, ເຊິ່ງເປັນບໍລິສັດຍ່ອຍຂອງ Microchip Technology Inc., ໃນປະເທດອື່ນໆ.

ເຄື່ອງໝາຍການຄ້າອື່ນໆທັງໝົດທີ່ກ່າວມານີ້ແມ່ນຊັບສິນຂອງບໍລິສັດທີ່ກ່ຽວຂ້ອງ. © 2024, Microchip Technology Incorporated ແລະບໍລິສັດຍ່ອຍຂອງຕົນ. ສະຫງວນລິຂະສິດທັງໝົດ. ISBN:

ລະບົບການຄຸ້ມຄອງຄຸນນະພາບ

ສໍາລັບຂໍ້ມູນກ່ຽວກັບລະບົບການຄຸ້ມຄອງຄຸນນະພາບຂອງ Microchip, ກະລຸນາເຂົ້າໄປເບິ່ງ www.microchip.com/quality.

 ຄູ່ມືຜູ້ໃຊ້

DS50003319C – 25

© 2024 Microchip Technology Inc. ແລະບໍລິສັດຍ່ອຍຂອງຕົນ

ການຂາຍ ແລະການບໍລິການທົ່ວໂລກ

AMERICAS ASIA/PACIFIC ASIA/PACIFIC Europe

ຫ້ອງການບໍລິສັດ

2355 West Chandler Blvd. Chandler, AZ 85224-6199 ໂທ: 480-792-7200

ແຟັກ: 480-792-7277

ສະຫນັບສະຫນູນດ້ານວິຊາການ:

www.microchip.com/support Web ທີ່ຢູ່:

www.microchip.com

ແອດແລນຕາ

Duluth, GA

ໂທ: 678-957-9614

ແຟັກ: 678-957-1455

Austin, TX

ໂທ: 512-257-3370

ບອສຕັນ

Westborough, MA

ໂທ: 774-760-0087

ແຟັກ: 774-760-0088

ຊິຄາໂກ

Itasca, IL

ໂທ: 630-285-0071

ແຟັກ: 630-285-0075

ດາລາສ

ແອດດິສັນ, TX

ໂທ: 972-818-7423

ແຟັກ: 972-818-2924

ດີທຣອຍ

Novi, MI

ໂທ: 248-848-4000

Houston, TX

ໂທ: 281-894-5983

Indianapolis

Noblesville, IN

ໂທ: 317-773-8323

ແຟັກ: 317-773-5453

ໂທ: 317-536-2380

Los Angeles

ພາລະກິດ Viejo, CA

ໂທ: 949-462-9523

ແຟັກ: 949-462-9608

ໂທ: 951-273-7800

Raleigh, NC

ໂທ: 919-844-7510

ນິວຢອກ, NY

ໂທ: 631-435-6000

San Jose, CA

ໂທ: 408-735-9110

ໂທ: 408-436-4270

ການາດາ – Toronto

ໂທ: 905-695-1980

ແຟັກ: 905-695-2078

ອົດ​ສະ​ຕາ​ລີ - Sydney ໂທ: 61-2-9868-6733 ຈີນ-ປັກ​ກິ່ງ

ໂທ: 86-10-8569-7000 ຈີນ – Chengdu

ໂທ: 86-28-8665-5511 ຈີນ - ຈົງຊິງ ໂທ: 86-23-8980-9588 ຈີນ - Dongguan ໂທ: 86-769-8702-9880 ຈີນ - ກວາງ​ໂຈ່​ວ ໂທ: 86-20-8755-8029 ຈີນ - Hangzhou ໂທ: 86-571-8792-8115 ຈີນ - ຮົງກົງ SAR ໂທ: 852-2943-5100 ຈີນ - Nanjing

ໂທ: 86-25-8473-2460 ຈີນ - Qingdao

ໂທ: 86-532-8502-7355 ຈີນ - ຊຽງໄຮ້

ໂທ: 86-21-3326-8000 ຈີນ - Shenyang ໂທ: 86-24-2334-2829 ຈີນ - Shenzhen ໂທ: 86-755-8864-2200 ຈີນ - ຊູໂຈວ

ໂທ: 86-186-6233-1526 ຈີນ - Wuhan

ໂທ: 86-27-5980-5300 ຈີນ - Xian

ໂທ: 86-29-8833-7252 ຈີນ - Xiamen

ໂທ: 86-592-2388138 ຈີນ - ຈູໄຫ່

ໂທ: 86-756-3210040

ປະເທດອິນເດຍ - Bangalore

ໂທ: 91-80-3090-4444

ອິນເດຍ - ນິວເດລີ

ໂທ: 91-11-4160-8631

ອິນເດຍ - Pune

ໂທ: 91-20-4121-0141

ຍີ່ປຸ່ນ – Osaka

ໂທ: 81-6-6152-7160

ຍີ່ປຸ່ນ – ໂຕກຽວ

ໂທ: 81-3-6880- 3770

ເກົາ​ຫຼີ - Daegu

ໂທ: 82-53-744-4301

ເກົາຫຼີ – ເຊ​ອຸນ

ໂທ: 82-2-554-7200

ມາ​ເລ​ເຊຍ - Kuala Lumpur ໂທ: 60-3-7651-7906

ມາ​ເລ​ເຊຍ - Penang

ໂທ: 60-4-227-8870

ຟີລິບປິນ – ມະນີລາ

ໂທ: 63-2-634-9065

ສິງກະໂປ

ໂທ: 65-6334-8870

ໄຕ້ຫວັນ - Hsin Chu

ໂທ: 886-3-577-8366

ໄຕ້ຫວັນ - Kaohsiung

ໂທ: 886-7-213-7830

ໄຕ້​ຫວັນ - Taipei​

ໂທ: 886-2-2508-8600

ໄທ - ບາງກອກ

ໂທ: 66-2-694-1351

ຫວຽດນາມ - ໂຮ່ຈີມິນ

ໂທ: 84-28-5448-2100

 ຄູ່ມືຜູ້ໃຊ້

ອອສເຕຣຍ - ເວນ

ໂທ: 43-7242-2244-39

ແຟັກ: 43-7242-2244-393

ເດນມາກ - ໂຄເປນເຮເກນ

ໂທ: 45-4485-5910

ແຟັກ: 45-4485-2829

ຟິນແລນ – Espoo

ໂທ: 358-9-4520-820

ຝຣັ່ງ - ປາຣີ

Tel: 33-1-69-53-63-20

Fax: 33-1-69-30-90-79

ເຢຍ​ລະ​ມັນ - Garching​

ໂທ: 49-8931-9700

ເຢຍ​ລະ​ມັນ - Haan

ໂທ: 49-2129-3766400

ເຢຍລະມັນ - Heilbronn

ໂທ: 49-7131-72400

ເຢຍລະມັນ - Karlsruhe

ໂທ: 49-721-625370

ເຢຍລະມັນ - Munich

Tel: 49-89-627-144-0

Fax: 49-89-627-144-44

ເຢຍລະມັນ - Rosenheim

ໂທ: 49-8031-354-560

ອິດສະຣາເອນ - Hod Hasharon

ໂທ: 972-9-775-5100

ອີຕາລີ – Milan

ໂທ: 39-0331-742611

ແຟັກ: 39-0331-466781

ອິຕາລີ - Padova

ໂທ: 39-049-7625286

ເນເທີແລນ - Drunen

ໂທ: 31-416-690399

ແຟັກ: 31-416-690340

ນໍເວ - Trondheim

ໂທ: 47-72884388

ໂປແລນ - ວໍຊໍ

ໂທ: 48-22-3325737

ໂຣມາເນຍ - Bucharest

Tel: 40-21-407-87-50

ສະເປນ – Madrid

Tel: 34-91-708-08-90

Fax: 34-91-708-08-91

ສວີເດນ – Gothenberg

Tel: 46-31-704-60-40

ສວີເດນ – ສະຕັອກໂຮມ

ໂທ: 46-8-5090-4654

ອັງກິດ - Wokingham

ໂທ: 44-118-921-5800

ແຟັກ: 44-118-921-5820

DS50003319C – 26

© 2024 Microchip Technology Inc. ແລະບໍລິສັດຍ່ອຍຂອງຕົນ

ເອກະສານ / ຊັບພະຍາກອນ

MICROCHIP DS50003319C-13 Ethernet HDMI TX IP [pdf] ຄູ່ມືຜູ້ໃຊ້
DS50003319C - 13, DS50003319C - 2, DS50003319C - 3, DS50003319C-13 Ethernet HDMI TX IP, DS50003319C-13, Ethernet HDMI IP IP, HDMI TX IP, IP

ເອກະສານອ້າງອີງ

ອອກຄໍາເຫັນ

ທີ່ຢູ່ອີເມວຂອງເຈົ້າຈະບໍ່ຖືກເຜີຍແຜ່. ຊ່ອງຂໍ້ມູນທີ່ຕ້ອງການຖືກໝາຍໄວ້ *