مواد لڪائڻ
2 خلاصو

DS50003319C-13 Ethernet HDMI TX IP

HDMI TX IP يوزر گائيڊ

تعارف (هڪ سوال پڇو)

مائڪروچپ جو هاءِ ڊيفينيشن ملٽي ميڊيا انٽرفيس (HDMI) ٽرانسميٽر IP HDMI معياري وضاحت ۾ بيان ڪيل وڊيو ۽ آڊيو پيڪٽ ڊيٽا کي منتقل ڪرڻ جي حمايت ڪري ٿو.

HDMI منتقلي گھٽ ۾ گھٽ فرق واري سگنلنگ (TMDS) کي استعمال ڪري ٿو موثر طريقي سان ڊجيٽل ڊيٽا جي ڪافي مقدار کي وڌايل ڪيبل فاصلن تي منتقل ڪرڻ، تيز رفتار، سيريل، ۽ قابل اعتماد ڊجيٽل سگنل ٽرانسميشن کي يقيني بڻائي. هڪ TMDS لنڪ هڪ واحد ڪلاڪ چينل ۽ ٽي ڊيٽا چينلز تي مشتمل آهي. وڊيو پکسل ڪلاڪ TMDS گھڙي چينل تي منتقل ڪيو ويو آهي، جيڪو سگنلن کي هم وقت سازي ۾ رکڻ ۾ مدد ڪري ٿو. وڊيو ڊيٽا 24-bit پکسلز جي طور تي ٽن TMDS ڊيٽا چينلز تي رکيل آهي، جتي هر ڊيٽا چينل کي ڳاڙهي، سائي، ۽ نيري رنگ جي جزو لاءِ نامزد ڪيو ويو آهي. آڊيو ڊيٽا TMDS سائي ۽ ڳاڙهي چينل تي 8-bit پيڪن جي طور تي ورتو وڃي ٿو.

TMDS انڪوڊر سيريل ڊيٽا کي تيز رفتار تي منتقل ڪرڻ جي اجازت ڏئي ٿو، جڏهن ته برقي مقناطيسي مداخلت (EMI) جي امڪاني کي گھٽائڻ جي ذريعي تانبے جي ڪيبل تي منتقلي جي تعداد کي گھٽائڻ (چينل جي وچ ۾ مداخلت کي گھٽائڻ)، ۽ تارن تي سڌو موجوده (DC) بيلنس حاصل ڪري ٿو. ، لڪير تي هڪڙن ۽ صفرن جو تعداد لڳ ڀڳ برابر رکڻ سان.

HDMI TX IP ٺهيل آهي پولار فائر سان گڏ استعمال ڪرڻ لاءِ® SoC ۽ PolarFire ڊوائيس ٽرانسورس. IP HDMI 1.4 ۽ HDMI 2.0 سان مطابقت رکي ٿو، جيڪو 60 فريم في سيڪنڊ تائين سپورٽ ڪري ٿو، وڌ ۾ وڌ بينڊوڊٿ 18 Gbps سان. IP TMDS انڪوڊر استعمال ڪري ٿو جيڪو 8-bit وڊيو ڊيٽا في چينل ۽ آڊيو پيڪٽ کي 10-bit DC-balanced، ۽ منتقلي گھٽ ۾ گھٽ ترتيب ۾ تبديل ڪري ٿو. اهو وري سيريل طور تي 10-بٽ في پکسل، في چينل جي شرح تي منتقل ڪيو ويو آهي. ويڊيو خالي ڪرڻ واري عرصي دوران، ڪنٽرول ٽوڪن منتقل ڪيا ويا آهن. اهي ٽوڪن hsync ۽ vsync سگنلن جي بنياد تي ٺاهيا ويا آهن. ڊيٽا ٻيٽ جي عرصي دوران، آڊيو پيڪٽ 10-bit پيڪٽس طور ڳاڙهي ۽ سائي چينل تي منتقل ڪيو ويندو آهي.

 استعمال ڪندڙ ھدايت

DS50003319C - 1

© 2024 Microchip Technology Inc. ۽ ان جا ماتحت ادارا

خلاصو

هيٺ ڏنل جدول HDMI TX IP خاصيتن جو خلاصو مهيا ڪري ٿو.

ٽيبل 1. HDMI TX IP خاصيتون

بنيادي نسخو

هي يوزر گائيڊ HDMI TX IP v5.2.0 کي سپورٽ ڪري ٿو

حمايت ڪئي

ڊوائيس خاندان

• پولار فائر® SoC

• پولار فائر

سپورٽ ٿيل ٽول فلو

Libero جي ضرورت آهي® SoC v11.4 يا بعد ۾ رليز

حمايت ڪئي

انٽرفيس

HDMI TX IP پاران سپورٽ ڪيل انٽرفيس آھن:

• AXI4-اسٽريم - هي ڪور سپورٽ ڪري ٿو AXI4-اسٽريم ان پٽ بندرگاهن ڏانهن. جڏهن هن موڊ ۾ ترتيب ڏنل آهي، IP وٺي ٿو AXI4 اسٽريم معياري شڪايت سگنل ان پٽ جي طور تي.

• AXI4-لائيٽ ڪنفيگريشن انٽرفيس - ھي ڪور سپورٽ ڪري ٿو AXI4-Lite ڪنفيگريشن انٽرفيس 4Kp60 گھربل لاءِ. هن موڊ ۾، IP ان پٽس فراهم ڪيا ويا آهن SoftConsole مان.

• ڏيهي - جڏهن هن موڊ ۾ ترتيب ڏنل آهي، IP وٺي ٿو ڏيهي وڊيو ۽ آڊيو سگنل ان پٽ طور.

لائسنس ڏيڻ

HDMI TX IP ھيٺ ڏنل ٻن لائسنس جي اختيارن سان مهيا ڪئي وئي آھي:

• انڪوڊ ٿيل: مڪمل مرڪوز ٿيل RTL ڪوڊ بنيادي لاءِ مهيا ڪيو ويو آهي. اهو مفت ۾ دستياب آهي ڪنهن به لائبرو لائسنس سان، بنيادي کي فعال ڪرڻ سان سمارٽ ڊيزائن سان فوري طور تي. توهان Libero ڊيزائن سوٽ استعمال ڪندي FPGA سلکان کي سموليشن، سنٿيسس، لي آئوٽ ۽ پروگرام ڪري سگهو ٿا.

• RTL: مڪمل RTL سورس ڪوڊ لائسنس بند ٿيل آهي، جيڪو الڳ الڳ خريد ڪرڻ جي ضرورت آهي.

خاصيتون

HDMI TX IP ھيٺيون خاصيتون آھن:

• HDMI 2.0 ۽ 1.4b لاءِ موزون

• هڪ يا چار علامت / پکسل في ڪلاڪ ان پٽ کي سپورٽ ڪري ٿو

• 3840 fps تي 2160 x 60 تائين قراردادن کي سپورٽ ڪري ٿو

• 8، 10، 12، ۽ 16-bit رنگ جي کوٽائي کي سپورٽ ڪري ٿو

• رنگ فارميٽ کي سپورٽ ڪري ٿو جهڙوڪ RGB، YUV 4:2:2، ۽ YUV 4:4:4

• 32 چينلن تائين آڊيو کي سپورٽ ڪري ٿو

• انڪوڊنگ اسڪيم کي سپورٽ ڪري ٿو - TMDS

• اصلي ۽ AXI4 اسٽريم وڊيو ۽ آڊيو ڊيٽا انٽرفيس کي سپورٽ ڪري ٿو

• پيراميٽر جي ترميم لاءِ اصلي ۽ AXI4-Lite ڪنفيگريشن انٽرفيس کي سپورٽ ڪري ٿو 

تنصيب جون هدايتون

IP ڪور کي انسٽال ڪيو وڃي IP Catalog of Libero® Libero SoC سافٽ ويئر ۾ IP Catalog تازه ڪاري فنڪشن ذريعي SoC سافٽ ويئر خودڪار طور تي، يا اهو دستي طور تي فهرست مان ڊائون لوڊ ڪيو ويو آهي. هڪ دفعو IP ڪور Libero SoC سافٽ ويئر IP Catalog ۾ انسٽال ٿي ويندو آهي، اهو Libero پروجيڪٽ ۾ شامل ڪرڻ لاءِ SmartDesign ۾ ترتيب، ٺاهيل، ۽ انسٽنٽ ڪيو ويندو آهي.

استعمال ڪندڙ ھدايت

DS50003319C - 2

© 2024 Microchip Technology Inc. ۽ ان جا ماتحت ادارا

وسيلن جي استعمال (هڪ سوال پڇو)

HDMI TX IP PolarFire ۾ لاڳو ٿئي ٿو® FPGA (MPF300T - 1FCG1152I پيڪيج).

هيٺ ڏنل جدول استعمال ڪيل وسيلن جي فهرست ڏئي ٿو جڏهن g_PIXELS_PER_CLK = 1PXL.

ٽيبل 2. 1PXL لاءِ وسيلن جو استعمال

g_COLOR_FORMAT g_BITS_PER_COMPONENT (بٽ)

g_AUX_CHANNEL_ENABLE g_4K60_SUPPORT ڪپڙو

4LUT

ڪپڙو

ڊي ايف ايف

انٽرفيس 4LUT

انٽرفيس DFF

uSRAM (64×12)

آر جي بي

8

فعال ڪريو

نااهل

787

514

108

108

9

نااهل

نااهل

819

502

108

108

9

10

نااهل

نااهل

1070

849

156

156

13

12

نااهل

نااهل

1084

837

156

156

13

16

نااهل

نااهل

1058

846

156

156

13

YCbCr422

8

نااهل

نااهل

696

473

96

96

8

YCbCr444

8

نااهل

نااهل

819

513

108

108

9

10

نااهل

نااهل

1068

849

156

156

13

12

نااهل

نااهل

1017

837

156

156

13

16

نااهل

نااهل

1050

845

156

156

13

هيٺ ڏنل جدول استعمال ڪيل وسيلن جي فهرست ڏئي ٿو جڏهن g_PIXELS_PER_CLK = 4PXL.

ٽيبل 3. 4PXL لاءِ وسيلن جو استعمال

g_COLOR_FORMAT g_BITS_PER_COMPONENT (بٽ)

g_AUX_CHANNEL_ENABLE g_4K60_SUPPORT ڪپڙو

4LUT

ڪپڙو

ڊي ايف ايف

انٽرفيس 4LUT

انٽرفيس DFF

uSRAM (64×12)

آر جي بي

8

نااهل

فعال ڪريو

4078

2032

144

144

12

فعال ڪريو

نااهل

1475

2269

144

144

12

نااهل

نااهل

1393

1092

144

144

12

10

نااهل

نااهل

2151

1635

264

264

22

12

نااهل

نااهل

1909

1593

264

264

22

16

نااهل

نااهل

1645

1284

264

264

22

YCbCr422

8

نااهل

نااهل

1265

922

144

144

12

YCbCr444

8

نااهل

نااهل

1119

811

144

144

12

10

نااهل

نااهل

2000

1627

264

264

22

12

نااهل

نااهل

1909

1585

264

264

22

16

نااهل

نااهل

1604

1268

264

264

22

استعمال ڪندڙ ھدايت

DS50003319C - 3

© 2024 Microchip Technology Inc. ۽ ان جا ماتحت ادارا

HDMI TX IP ترتيب ڏيڻ وارو

1. HDMI TX IP ترتيب ڏيڻ وارو (هڪ سوال پڇو)

هي سيڪشن هڪ اوور مهيا ڪري ٿوview HDMI TX ڪنفيگريٽر انٽرفيس ۽ ان جا مختلف حصا.

HDMI TX ترتيب ڏيڻ وارو گرافڪ انٽرفيس مهيا ڪري ٿو HDMI TX ڪور کي سيٽ ڪرڻ لاءِ مخصوص وڊيو ٽرانسميشن گهرجن لاءِ. هي ترتيب ڏيڻ وارو صارف کي اجازت ڏئي ٿو ته پيرا ميٽرز کي چونڊيو جيئن بٽس في اجزاء، رنگ جي شڪل، پکسلز جو تعداد، آڊيو موڊ، انٽرفيس، ٽيسٽ بينچ، ۽ لائسنس. اهو ضروري آهي ته انهن سيٽنگن کي صحيح طريقي سان ترتيب ڏيڻ لاء HDMI تي وڊيو ڊيٽا جي موثر ٽرانسميشن کي يقيني بڻائي.

HDMI TX ڪنفيگريٽر جو انٽرفيس مختلف ڊراپ ڊائون مينيو ۽ اختيارن تي مشتمل آهي جيڪي صارفين کي HDMI ٽرانسميشن سيٽنگون ترتيب ڏيڻ جي قابل بڻائين ٿا. مکيه جوڙجڪ ۾ بيان ڪيو ويو آهي ٽيبل 3-1.

هيٺ ڏنل انگ اکر تفصيلي بيان ڪري ٿو view HDMI TX ڪنفيگريٽر انٽرفيس جو.

شڪل 1-1. HDMI TX IP ترتيب ڏيڻ وارو

انٽرفيس ۾ ٺھيل ترتيبن جي تصديق يا رد ڪرڻ لاءِ OK ۽ Cancel بٽڻ شامل آھن.

 استعمال ڪندڙ ھدايت

DS50003319C - 5

© 2024 Microchip Technology Inc. ۽ ان جا ماتحت ادارا

هارڊويئر لاڳو ڪرڻ

2. هارڊويئر لاڳو ڪرڻ (هڪ سوال پڇو)

HDMI ٽرانسميٽر (TX) ٻن سڪن تي مشتمل آهيtages:

• هڪ XOR/XNOR آپريشن، جيڪو گھٽ ۾ گھٽ منتقلي جو تعداد

• هڪ INV/NONINV، جيڪو تفاوت کي گھٽ ڪري ٿو (DC بيلنس). اضافي ٻه بٽ هن s تي شامل ڪيا ويا آهنtagاي آپريشن جو. ڪنٽرول ڊيٽا (hsync ۽ vsync) چار ممڪن مجموعن ۾ 10 بٽ تائين انڪوڊ ٿيل آهي وصول ڪندڙ جي مدد ڪرڻ لاءِ ان جي ڪلاڪ کي ٽرانسميٽر ڪلاڪ سان هم وقت سازي ڪرڻ. 10 بٽس (1 پکسل موڊ) يا 40 بٽ (4 پکسل موڊ) کي سيريل ڪرڻ لاءِ HDMI TX IP سان گڏ هڪ ٽرانسيور استعمال ڪيو وڃي.

ترتيب ڏيڻ وارو پڻ ڏيکاري ٿو HDMI Tx ڪور جي نمائندگي، ليبل ٿيل HDMI_TX_0، ظاهر ڪري ٿو مختلف ان پٽ ۽ آئوٽ ڪنيڪشن جيڪي ڪور سان ڳنڍيل آهن. HDMI TX انٽرفيس لاء ٽي طريقا آهن ۽ هيٺ ڏنل وضاحت ڪئي وئي آهي:

آر بي بي رنگ فارميٽ موڊ

HDMI TX IP جي بندرگاهن هڪ پکسل في ڪلاڪ لاءِ جڏهن آڊيو موڊ فعال هجي ۽ رنگ فارميٽ پولار فائر لاءِ RGB آهي® ڊوائيسز هيٺ ڏنل شڪل ۾ ڏيکاريل آهن. HDMI Tx ڪور جي بندرگاهن جي هڪ بصري نمائندگي هن ريت آهي:

• ڪنٽرول ڪلاڪ سگنل R_CLK_LOCK، G_CLK_LOCK، ۽ B_CLK_LOCK آهن. گھڙي جا سگنل R_CLK_I، G_CLK_I، ۽ B_CLK_I آھن.

• ڊيٽا چينلز بشمول DATA_R_I، DATA_G_I، ۽ DATA_B_I.

• معاون ڊيٽا سگنل AUX_DATA_R_I ۽ AUX_DATA_G_I آهن.

شڪل 2-1. HDMI TX IP بلاڪ ڊراگرام (RGB رنگ فارميٽ)

RGB رنگ فارميٽ لاءِ I/O سگنلن بابت وڌيڪ معلومات لاءِ، ڏسو ٽيبل 3-2.

YCbCr444 رنگ فارميٽ موڊ

HDMI TX IP جي بندرگاهن هڪ پکسل في ڪلاڪ لاءِ جڏهن آڊيو موڊ کي فعال ڪيو ويو آهي ۽ رنگ جي شڪل آهي YCbCr444 هيٺ ڏنل شڪل ۾ ڏيکاريل آهي. HDMI Tx ڪور جي بندرگاهن جي هڪ بصري نمائندگي هن ريت آهي:

ڪنٽرول سگنل Y_CLK_LOCK، Cb_CLK_LOCK، ۽ Cr_CLK_LOCK آهن.

• گھڙي جا سگنل Y_CLK_I، Cb_CLK_I، ۽ Cr_CLK_I آھن.

 استعمال ڪندڙ ھدايت

DS50003319C - 6

© 2024 Microchip Technology Inc. ۽ ان جا ماتحت ادارا

هارڊويئر لاڳو ڪرڻ

• ڊيٽا چينلز بشمول DATA_Y_I، DATA_Cb_I، ۽ DATA_Cr_I.

• معاون ڊيٽا ان پٽ سگنل AUX_DATA_Y_I ۽ AUX_DATA_C_I آهن.

شڪل 2-2. HDMI TX IP بلاڪ ڊراگرام (YCbCr444 رنگ فارميٽ)

YCbCr444 رنگ فارميٽ لاءِ I/O سگنلن بابت وڌيڪ معلومات لاءِ، ڏسو ٽيبل 3-6YCbCr422 رنگ فارميٽ موڊ

HDMI TX IP جي بندرگاهن هڪ پکسل في ڪلاڪ لاءِ جڏهن آڊيو موڊ کي فعال ڪيو ويو آهي ۽ رنگ جي شڪل آهي YCbCr422 هيٺ ڏنل شڪل ۾ ڏيکاريل آهي. HDMI Tx ڪور جي بندرگاهن جي هڪ بصري نمائندگي هن ريت آهي:

ڪنٽرول سگنل آهن LANE1_CLK_LOCK، LANE2_CLK_LOCK، ۽ LANE3_CLK_LOCK. گھڙي جا سگنل آھن LANE1_CLK_I، LANE2_CLK_I، ۽ LANE3_CLK_I.

• ڊيٽا چينلز بشمول DATA_Y_I ۽ DATA_C_I.

 استعمال ڪندڙ ھدايت

DS50003319C - 7

© 2024 Microchip Technology Inc. ۽ ان جا ماتحت ادارا

هارڊويئر لاڳو ڪرڻ

شڪل 2-3. HDMI TX IP بلاڪ ڊراگرام (YCbCr422 رنگ فارميٽ)

YCbCr422 رنگ فارميٽ لاءِ I/O سگنلن بابت وڌيڪ معلومات لاءِ، ڏسو ٽيبل 3-7 استعمال ڪندڙ ھدايت

DS50003319C - 8

© 2024 Microchip Technology Inc. ۽ ان جا ماتحت ادارا

HDMI TX پيٽرولر ۽ انٽرفيس سگنل

3. HDMI TX پيٽرولر ۽ انٽرفيس سگنل (هڪ سوال پڇو)

هي سيڪشن HDMI TX GUI ترتيب ڏيندڙ ۽ I/O سگنلن ۾ پيرا ميٽرن تي بحث ڪري ٿو. 3.1 تشڪيل جي پيراگراف (هڪ سوال پڇو)

ھيٺ ڏنل جدول HDMI TX IP ۾ ٺاھ جوڙ جي ماپن کي لسٽ ڪري ٿو.

ٽيبل 3-1. تشڪيل جي پيراگراف

پراميٽر جو نالو

وصف

رنگ جي شڪل

رنگ جي جڳھ کي بيان ڪري ٿو. هيٺ ڏنل رنگ فارميٽ کي سپورٽ ڪري ٿو:

• آر جي بي

• YCbCr422

• YCbCr444

في بٽس جو تعداد

جزو

بٽ جو تعداد في رنگ جزو بيان ڪري ٿو. 8، 10، 12، ۽ 16 بٽ في جزو کي سپورٽ ڪري ٿو.

پکسلز جو تعداد

في ڪلاڪ ان پٽ پکسلز جو تعداد ڏيکاري ٿو:

• پکسل في ڪلاڪ = 1

• پکسل في ڪلاڪ = 4

4Kp60 سپورٽ

4K ريزوليوشن لاءِ سپورٽ 60 فريم في سيڪنڊ تي:

• جڏهن 1، 4Kp60 سپورٽ فعال آهي

• جڏهن 0، 4Kp60 سپورٽ بند ٿيل آهي

آڊيو موڊ

آڊيو ٽرانسميشن موڊ کي ترتيب ڏئي ٿو. R ۽ G چينل لاءِ آڊيو ڊيٽا: • فعال ڪريو

• معذور

انٽرفيس

اصلي ۽ AXI وهڪرو

ٽيسٽ بينچ

هڪ testbench ماحول جي چونڊ جي اجازت ڏئي ٿو. ھيٺ ڏنل testbench اختيارن کي سپورٽ ڪري ٿو: • استعمال ڪندڙ

• ٻيو ڪوبه ناهي

لائسنس

لائسنس جو قسم بيان ڪري ٿو. هيٺ ڏنل ٻه لائسنس جا اختيار مهيا ڪري ٿو:

• RTL

• انڪوڊ ٿيل

3.2 بندرگاهن (هڪ سوال پڇو)

هيٺ ڏنل جدول ان پٽ ۽ آئوٽ پٽ بندرگاهن جي فهرست ڏئي ٿو HDMI TX IP جي اصلي انٽرفيس لاءِ جڏهن آڊيو موڊ فعال آهي ۽ رنگ فارميٽ RGB آهي.

ٽيبل 3-2. ان پٽ ۽ آئوٽ پٽ سگنل

سگنل جو نالو

ھدايت

ويڪر

وصف

SYS_CLK_I

ان پٽ

1-bit

سسٽم ڪلاڪ، عام طور تي ساڳئي ڪلاڪ ڊسپلي ڪنٽرولر وانگر

RESET_N_I

ان پٽ

1-bit

Asynchronous فعال-گهٽ ري سيٽ سگنل

VIDEO_DATA_VALID_I

ان پٽ

1-bit

وڊيو ڊيٽا صحيح ان پٽ

AUDIO_DATA_VALID_I

ان پٽ

1-bit

آڊيو پيڪٽ ڊيٽا صحيح ان پٽ

R_CLK_I

ان پٽ

1-bit

XCVR کان “R” چينل لاءِ TX گھڙي

R_CLK_LOCK

ان پٽ

1-bit

XCVR کان R چينل لاءِ TX_CLK_STABLE

جي_CLK_I

ان پٽ

1-bit

XCVR کان "G" چينل لاءِ TX گھڙي

G_CLK_LOCK

ان پٽ

1-bit

XCVR کان G چينل لاءِ TX_CLK_STABLE

B_CLK_I

ان پٽ

1-bit

XCVR کان “B” چينل لاءِ TX گھڙي

استعمال ڪندڙ ھدايت

DS50003319C - 9

© 2024 Microchip Technology Inc. ۽ ان جا ماتحت ادارا

HDMI TX پيٽرولر ۽ انٽرفيس سگنل

……….. جاري 

سگنل جو نالو هدايت جي چوٽي جي وضاحت

B_CLK_LOCK

ان پٽ

1-bit

TX_CLK_STABLE B چينل لاءِ XCVR کان

H_SYNC_I

ان پٽ

1-bit

افقي هم وقت سازي پلس

V_SYNC_I

ان پٽ

1-bit

عمودي هم وقت سازي پلس

PACKET_HEADER_I

ان پٽ

PIXELS_PER_CLK*1

آڊيو پيڪٽ ڊيٽا لاء پيڪٽ هيڊر

DATA_R_I

ان پٽ

PIXELS_PER_CLK*8

ان پٽ "R" ڊيٽا

DATA_G_I

ان پٽ

PIXELS_PER_CLK*8

ان پٽ "G" ڊيٽا

DATA_B_I

ان پٽ

PIXELS_PER_CLK*8

ان پٽ "B" ڊيٽا

AUX_DATA_R_I

ان پٽ

PIXELS_PER_CLK*4

آڊيو پيڪٽ "R" چينل ڊيٽا

AUX_DATA_G_I

ان پٽ

PIXELS_PER_CLK*4

آڊيو پيڪٽ "G" چينل ڊيٽا

TMDS_R_O

ٻاھر

PIXELS_PER_CLK*10

انڪوڊ ٿيل "R" ڊيٽا

TMDS_G_O

ٻاھر

PIXELS_PER_CLK*10

انڪوڊ ٿيل "G" ڊيٽا

TMDS_B_O

ٻاھر

PIXELS_PER_CLK*10

انڪوڊ ٿيل "B" ڊيٽا

هيٺ ڏنل جدول AXI4 اسٽريم انٽرفيس لاءِ بندرگاهن جي لسٽ ڪري ٿو آڊيو فعال سان.

ٽيبل 3-3. AXI4 اسٽريم انٽرفيس لاءِ ان پٽ ۽ آئوٽ پٽ پورٽ

پورٽ جو نالو قسم

ويڪر

وصف

TDATA_I

ان پٽ

3*g_BITS_PER_COMPONENT*g_PIXELS_PER_CLK ان پٽ وڊيو ڊيٽا

TVALID_I

ان پٽ

1-bit

ان پٽ وڊيو صحيح

TREADY_O آئوٽ پٽ 1-bit

ٻاھر ٻاھر تيار سگنل

TUSER_I

ان پٽ

PIXELS_PER_CLK*9 + 5

bit 0 = اڻ استعمال ٿيل

bit 1 = VSYNC

bit 2 = HSYNC

bit 3 = اڻ استعمال ٿيل

bit [3 + g_PIXELS_PER_CLK: 4] = پيڪيٽ هيڊر بٽ [4 + g_PIXELS_PER_CLK] = آڊيو ڊيٽا صحيح

bit [(5 * g_PIXELS_PER_CLK) + 4: (1*g_PIXELS_PER_CLK) + 5] = آڊيو G ڊيٽا

bit [(9 * g_PIXELS_PER_CLK) + 4: (5*g_PIXELS_PER_CLK) + 5] = آڊيو آر ڊيٽا

ھيٺ ڏنل جدول ان پٽ ۽ ٻاھرين بندرگاھن جي فهرست ڏئي ٿو HDMI TX IP جي اصلي انٽرفيس لاءِ جڏھن آڊيو موڊ غير فعال آھي.

ٽيبل 3-4. ان پٽ ۽ آئوٽ پٽ سگنل

سگنل جو نالو

ھدايت

ويڪر

وصف

SYS_CLK_I

ان پٽ

1-bit

سسٽم ڪلاڪ، عام طور تي ساڳئي ڪلاڪ ڊسپلي ڪنٽرولر وانگر

RESET_N_I

ان پٽ

1-bit

Asynchronous فعال - گھٽ ري سيٽ سگنل

VIDEO_DATA_VALID_I

ان پٽ

1-bit

وڊيو ڊيٽا صحيح ان پٽ

R_CLK_I

ان پٽ

1-bit

XCVR کان “R” چينل لاءِ TX گھڙي

R_CLK_LOCK

ان پٽ

1-bit

XCVR کان R چينل لاءِ TX_CLK_STABLE

جي_CLK_I

ان پٽ

1-bit

XCVR کان "G" چينل لاءِ TX گھڙي

G_CLK_LOCK

ان پٽ

1-bit

XCVR کان G چينل لاءِ TX_CLK_STABLE

B_CLK_I

ان پٽ

1-bit

XCVR کان “B” چينل لاءِ TX گھڙي

B_CLK_LOCK

ان پٽ

1-bit

TX_CLK_STABLE B چينل لاءِ XCVR کان

H_SYNC_I

ان پٽ

1-bit

افقي هم وقت سازي پلس

V_SYNC_I

ان پٽ

1-bit

عمودي هم وقت سازي پلس

DATA_R_I

ان پٽ

PIXELS_PER_CLK*8

ان پٽ "R" ڊيٽا

استعمال ڪندڙ ھدايت

DS50003319C - 10

© 2024 Microchip Technology Inc. ۽ ان جا ماتحت ادارا

HDMI TX پيٽرولر ۽ انٽرفيس سگنل

……….. جاري 

سگنل جو نالو هدايت جي چوٽي جي وضاحت

DATA_G_I

ان پٽ

PIXELS_PER_CLK*8

ان پٽ "G" ڊيٽا

DATA_B_I

ان پٽ

PIXELS_PER_CLK*8

ان پٽ "B" ڊيٽا

TMDS_R_O

ٻاھر

PIXELS_PER_CLK*10

انڪوڊ ٿيل "R" ڊيٽا

TMDS_G_O

ٻاھر

PIXELS_PER_CLK*10

انڪوڊ ٿيل "G" ڊيٽا

TMDS_B_O

ٻاھر

PIXELS_PER_CLK*10

انڪوڊ ٿيل "B" ڊيٽا

هيٺ ڏنل جدول AXI4 اسٽريم انٽرفيس لاءِ بندرگاهن کي لسٽ ڪري ٿو.

ٽيبل 3-5. AXI4 اسٽريم انٽرفيس لاءِ ان پٽ ۽ آئوٽ پٽ پورٽ

پورٽ جو نالو

قسم

ويڪر

وصف

TDATA_I_VIDEO

ان پٽ

3*g_BITS_PER_COMPONENT*g_PIXELS_PER_CLK

ان پٽ وڊيو ڊيٽا

TVALID_I_VIDEO

ان پٽ

1-bit

ان پٽ وڊيو صحيح

TREADY_O_VIDEO

ٻاھر

1-bit

ٻاھر ٻاھر تيار سگنل

TUSER_I_VIDEO

ان پٽ

4 بٽ

bit 0 = اڻ استعمال ٿيل

bit 1 = VSYNC

bit 2 = HSYNC

bit 3 = اڻ استعمال ٿيل

هيٺ ڏنل جدول YCbCr444 موڊ لاءِ بندرگاهن کي لسٽ ڪري ٿو جڏهن آڊيو موڊ فعال آهي.

ٽيبل 3-6. YCbCr444 موڊ ۽ آڊيو موڊ لاء ان پٽ ۽ آئوٽ فعال

سگنل جو نالو

هدايت جي ويڪر

وصف

SYS_CLK_I

ان پٽ

1-bit

سسٽم ڪلاڪ، عام طور تي ساڳئي ڪلاڪ ڊسپلي ڪنٽرولر وانگر

RESET_N_I

ان پٽ

1-bit

Asynchronous فعال-گهٽ ري سيٽ سگنل

VIDEO_DATA_VALID_I ان پٽ

1-bit

وڊيو ڊيٽا صحيح ان پٽ

AUDIO_DATA_VALID_I ان پٽ

1-bit

آڊيو پيڪٽ ڊيٽا صحيح ان پٽ

Y_CLK_I

ان پٽ

1-bit

XCVR کان "Y" چينل لاءِ TX گھڙي

Y_CLK_LOCK

ان پٽ

1-bit

TX_CLK_STABLE XCVR کان Y چينل لاءِ

Cb_CLK_I

ان پٽ

1-bit

XCVR کان ”سي بي“ چينل لاءِ TX گھڙي

Cb_CLK_LOCK

ان پٽ

1-bit

TX_CLK_STABLE XCVR کان Cb چينل لاءِ

Cr_CLK_I

ان پٽ

1-bit

XCVR کان “Cr” چينل لاءِ TX گھڙي

Cr_CLK_LOCK

ان پٽ

1-bit

XCVR کان Cr چينل لاءِ TX_CLK_STABLE

H_SYNC_I

ان پٽ

1-bit

افقي هم وقت سازي پلس

V_SYNC_I

ان پٽ

1-bit

عمودي هم وقت سازي پلس

PACKET_HEADER_I

ان پٽ

PIXELS_PER_CLK*1

آڊيو پيڪٽ ڊيٽا لاء پيڪٽ هيڊر

DATA_Y_I

ان پٽ

PIXELS_PER_CLK*8

ان پٽ "Y" ڊيٽا

DATA_Cb_I

ان پٽ

PIXELS_PER_CLK*DATA_WIDTH ان پٽ "سي بي" ڊيٽا

DATA_Cr_I

ان پٽ

PIXELS_PER_CLK*DATA_WIDTH ان پٽ “Cr” ڊيٽا

AUX_DATA_Y_I

ان پٽ

PIXELS_PER_CLK*4

آڊيو پيڪٽ "Y" چينل ڊيٽا

AUX_DATA_C_I

ان پٽ

PIXELS_PER_CLK*4

آڊيو پيڪٽ "سي" چينل ڊيٽا

TMDS_R_O

ٻاھر

PIXELS_PER_CLK*10

انڪوڊ ٿيل "سي بي" ڊيٽا

TMDS_G_O

ٻاھر

PIXELS_PER_CLK*10

انڪوڊ ٿيل "Y" ڊيٽا

TMDS_B_O

ٻاھر

PIXELS_PER_CLK*10

انڪوڊ ٿيل "سي آر" ڊيٽا

هيٺ ڏنل جدول YCbCr422 موڊ لاءِ بندرگاهن کي لسٽ ڪري ٿو جڏهن آڊيو موڊ فعال آهي.

استعمال ڪندڙ ھدايت

DS50003319C - 11

© 2024 Microchip Technology Inc. ۽ ان جا ماتحت ادارا

HDMI TX پيٽرولر ۽ انٽرفيس سگنل

ٽيبل 3-7. YCbCr422 موڊ ۽ آڊيو موڊ لاء ان پٽ ۽ آئوٽ فعال

سگنل جو نالو

هدايت جي ويڪر

وصف

SYS_CLK_I

ان پٽ

1-bit

سسٽم ڪلاڪ، عام طور تي ساڳئي ڪلاڪ ڊسپلي ڪنٽرولر وانگر

RESET_N_I

ان پٽ

1-bit

Asynchronous Active - گھٽ ري سيٽ سگنل

VIDEO_DATA_VALID_I ان پٽ

1-bit

وڊيو ڊيٽا صحيح ان پٽ

LANE1_CLK_I

ان پٽ

1-bit

XCVR کان چينل ”XCVE لين 1 کان لين“ لاءِ TX ڪلاڪ

LANE1_CLK_LOCK

ان پٽ

1-bit

TX_CLK_STABLE XCVE لين 1 کان لين لاءِ

LANE2_CLK_I

ان پٽ

1-bit

XCVR کان چينل ”XCVE لين 2 کان لين“ لاءِ TX ڪلاڪ

LANE2_CLK_LOCK

ان پٽ

1-bit

TX_CLK_STABLE XCVE لين 2 کان لين لاءِ

LANE3_CLK_I

ان پٽ

1-bit

XCVR کان چينل ”XCVE لين 3 کان لين“ لاءِ TX ڪلاڪ

LANE3_CLK_LOCK

ان پٽ

1-bit

TX_CLK_STABLE XCVE لين 3 کان لين لاءِ

H_SYNC_I

ان پٽ

1-bit

افقي هم وقت سازي پلس

V_SYNC_I

ان پٽ

1-bit

عمودي هم وقت سازي پلس

PACKET_HEADER_I

ان پٽ

PIXELS_PER_CLK*1

آڊيو پيڪٽ ڊيٽا لاء پيڪٽ هيڊر

DATA_Y_I

ان پٽ

PIXELS_PER_CLK*DATA_WIDTH ان پٽ "Y" ڊيٽا

DATA_C_I

ان پٽ

PIXELS_PER_CLK*DATA_WIDTH ان پٽ "سي" ڊيٽا

AUX_DATA_Y_I

ان پٽ

PIXELS_PER_CLK*4

آڊيو پيڪٽ "Y" چينل ڊيٽا

AUX_DATA_C_I

ان پٽ

PIXELS_PER_CLK*4

آڊيو پيڪٽ "سي" چينل ڊيٽا

TMDS_R_O

ٻاھر

PIXELS_PER_CLK*10

انڪوڊ ٿيل "سي" ڊيٽا

TMDS_G_O

ٻاھر

PIXELS_PER_CLK*10

انڪوڊ ٿيل "Y" ڊيٽا

TMDS_B_O

ٻاھر

PIXELS_PER_CLK*10

هم وقت سازي جي معلومات سان لاڳاپيل انڪوڊ ٿيل ڊيٽا

استعمال ڪندڙ ھدايت

DS50003319C - 12

© 2024 Microchip Technology Inc. ۽ ان جا ماتحت ادارا

رجسٽر ڪريو نقشو ۽ تفصيل

4. رجسٽر ڪريو نقشو ۽ تفصيل (هڪ سوال پڇو)

آفسيٽ

نالو

Bit Pos.

7

6

5

4

3

2

1

0

0x00

SCRAMBLER_IP_EN

7:0

START

15:8

23:16

31:24

0x04

XCVR_DATA_LANE_ 0_SEL

7:0

START[1:0]

15:8

23:16

31:24

استعمال ڪندڙ ھدايت

DS50003319C - 13

© 2024 Microchip Technology Inc. ۽ ان جا ماتحت ادارا

رجسٽر ڪريو نقشو ۽ تفصيل

4.1 SCRAMBLER_IP_EN (هڪ سوال پڇو)

نالو: SCRAMBLER_IP_EN

آفسٽ: 0x000

ري سيٽ ڪريو: 0x0

ملڪيت: صرف لکڻ

اسڪرابلر ڪنٽرول رجسٽر کي فعال ڪريو. HDMI TX IP لاءِ 4kp60 سپورٽ حاصل ڪرڻ لاءِ هي رجسٽر لکڻ لازمي آهي

بٽ 31 30 29 28 27 26 25 24

پهچ 

ري سيٽ ڪريو 

بٽ 23 22 21 20 19 18 17 16

پهچ 

ري سيٽ ڪريو 

بٽ 15 14 13 12 11 10 9 8

پهچ 

ري سيٽ ڪريو 

بٽ 7 6 5 4 3 2 1 0

START

رسائي W ري سيٽ 0

Bit 0 - START Writing “1” to this bit initiates Scrambler data transfer is enabled. HDMI 2.0 8b/10b انڪوڊنگ جي نالي سان سڃاتل اسڪرامبلنگ جو هڪ روپ استعمال ڪري ٿو. هي انڪوڊنگ اسڪيم استعمال ڪيو ويندو آهي ڊيٽا کي منتقل ڪرڻ لاءِ HDMI انٽرفيس تي معتبر ۽ موثر طريقي سان.

 استعمال ڪندڙ ھدايت

DS50003319C - 14

© 2024 Microchip Technology Inc. ۽ ان جا ماتحت ادارا

رجسٽر ڪريو نقشو ۽ تفصيل

4.2 XCVR_DATA_LANE_0_SEL (هڪ سوال پڇو)

نالو: XCVR_DATA_LANE_0_SEL

آفسٽ: 0x004

ري سيٽ ڪريو: 0x1

ملڪيت: صرف لکڻ

XCVR_DATA_LANE_0_SEL رجسٽرڊ مڪمل HD، 4kp30، 4kp60 لاءِ ڪلاڪ حاصل ڪرڻ لاءِ HDMI TX IP کان XCVR ڏانهن منتقل ڪرڻ جي ضرورت جي ڊيٽا کي منتخب ڪري ٿو.

بٽ 31 30 29 28 27 26 25 24

پهچ 

ري سيٽ ڪريو 

بٽ 23 22 21 20 19 18 17 16

پهچ 

ري سيٽ ڪريو 

بٽ 15 14 13 12 11 10 9 8

پهچ 

ري سيٽ ڪريو 

بٽ 7 6 5 4 3 2 1 0

START[1:0]

رسائي WW ري سيٽ 0 1

بِٽس 1:0 – START[1:0] هن بِٽ تي ”10“ لکڻ سان 4KP60 فعال ٿئي ٿو ۽ XCVR ڊيٽا جي شرح FFFFF_00000 طور ڏني وئي آهي.

 استعمال ڪندڙ ھدايت

DS50003319C - 15

© 2024 Microchip Technology Inc. ۽ ان جا ماتحت ادارا

ٽيسٽ بينچ سموليشن

5. ٽيسٽ بينچ سموليشن (هڪ سوال پڇو)

HDMI TX ڪور جي ڪارڪردگي کي جانچڻ لاء ٽيسٽ بينچ مهيا ڪئي وئي آهي. ٽيسٽ بينچ صرف ڏيهي انٽرفيس ۾ ڪم ڪري ٿو 1 پکسل في ڪلاڪ سان ۽ آڊيو موڊ فعال.

هيٺ ڏنل جدول انهن پيرا ميٽرن کي لسٽ ڪري ٿو جيڪي ايپليڪيشن جي مطابق ترتيب ڏنل آهن.

ٽيبل 5-1. ٽيسٽ بينچ جي جوڙجڪ جي ماپ

نالو

ڊفالٽ پيٽرولر

رنگ جي شڪل (g_COLOR_FORMAT)

آر جي بي

بٽس في جزو (g_BITS_PER_COMPONENT)

8

پکسلز جو تعداد (g_PIXELS_PER_CLK)

1

4Kp60 سپورٽ (g_4K60_SUPPORT)

0

آڊيو موڊ (g_AUX_CHANNEL_ENABLE)

1 (فعال)

انٽرفيس (G_FORMAT)

0 (نااهل)

ٽيسٽ بينچ استعمال ڪندي ڪور کي نقل ڪرڻ لاءِ، ھيٺين قدمن تي عمل ڪريو:

1. ڊيزائن فلو ونڊو ۾، ٺاھيو ڊيزائن کي وڌايو.

2. رائيٽ ڪلڪ ڪريو Create SmartDesign Testbench، ۽ پوءِ ڪلڪ ڪريو Run، جيئن ھيٺ ڏنل شڪل ۾ ڏيکاريل آھي. شڪل 5-1. SmartDesign Testbench ٺاهڻ

3. SmartDesign testbench لاءِ نالو داخل ڪريو، ۽ پوءِ ڪلڪ ڪريو ٺيڪ.

شڪل 5-2. نالو ڏيڻ SmartDesign Testbench

SmartDesign testbench ٺهيل آهي، ۽ هڪ ڪئنوس نظر اچي ٿو ساڄي پاسي ڊيزائن فلو پين.

 استعمال ڪندڙ ھدايت

DS50003319C - 16

© 2024 Microchip Technology Inc. ۽ ان جا ماتحت ادارا

ٽيسٽ بينچ سموليشن

4. لائبرو ڏانھن وڃو® SoC Catalog، چونڊيو View > Windows > IP Catalog، ۽ پوءِ وڌايو حل وڊيو. ڊبل ڪلڪ ڪريو HDMI TX IP (v5.2.0)، ۽ پوءِ ڪلڪ ڪريو ٺيڪ.

5. پيراميٽر ڪنفيگريٽر ونڊو ۾، پکسلز جي قيمت جو گهربل نمبر چونڊيو، جيئن ھيٺ ڏنل شڪل ۾ ڏيکاريل آھي.

شڪل 5-3. پيرا ميٽر ترتيب

6. سڀني بندرگاهن کي چونڊيو، ساڄي ڪلڪ ڪريو ۽ منتخب ڪريو پروموٽ ٽو ٽاپ ليول.

7. SmartDesign ٽول بار تي، Generate Component تي ڪلڪ ڪريو.

8. Stimulus Hierarchy ٽئب تي، صحيح ڪلڪ ڪريو HDMI_TX_TB testbench file، ۽ پوءِ ڪلڪ ڪريو Simulate Pre-Synth Design > Open Interactively.

ماڊل سم® اوزار testbench سان کلي ٿو، جيئن هيٺ ڏنل شڪل ۾ ڏيکاريل آهي. شڪل 5-4. HDMI TX Testbench سان ماڊل سم اوزار File

اهم: جيڪڏهن سموليشن ۾ مداخلت ڪئي وئي آهي رن جي وقت جي حد جي ڪري بيان ڪيل DO file، استعمال ڪريو ڊوڙڻ - سڀ سموليشن کي مڪمل ڪرڻ جو حڪم.

 استعمال ڪندڙ ھدايت

DS50003319C - 17

© 2024 Microchip Technology Inc. ۽ ان جا ماتحت ادارا

ٽيسٽ بينچ سموليشن

5.1 ٽائمنگ ڊراگرام (هڪ سوال پڇو)

HDMI TX IP لاءِ ھيٺ ڏنل ٽائمنگ ڊراگرام 1 پکسل في ڪلاڪ لاءِ وڊيو ڊيٽا ۽ ڪنٽرول ڊيٽا جي مدت ڏيکاري ٿو.

شڪل 5-5. HDMI TX IP ٽائمنگ ڊراگرام وڊيو ڊيٽا جو 1 پکسل في ڪلاڪ لاءِ

هيٺ ڏنل ڊراگرام ڏيکاري ٿو چار مجموعا ڪنٽرول ڊيٽا جي.

شڪل 5-6. HDMI TX IP ٽائمنگ ڊائگرام آف ڪنٽرول ڊيٽا 1 پکسل في ڪلاڪ لاءِ

 استعمال ڪندڙ ھدايت

DS50003319C - 18

© 2024 Microchip Technology Inc. ۽ ان جا ماتحت ادارا

سسٽم انضمام

6. سسٽم انضمام (هڪ سوال پڇو)

هي حصو ڏيکاري ٿو جيئنampڊيزائن جي وضاحت.

هيٺ ڏنل جدول PF XCVR، PF TX PLL، ۽ PF CCC جي ترتيبن جي لسٽ ڪري ٿو.

ٽيبل 6-1. PF XCVR، PF TX PLL، ۽ PF سي سي سي ترتيبون

قرارداد

Bit Width PF XCVR ترتيب

PF TX PLL ترتيب

PF CCC ترتيب

TX ڊيٽا

شرح

TX ڪلاڪ

ڊويزن

فڪر

TX PCS

ڪپڙو

ويڪر

گهربل

آئوٽ بٽ ڪلاڪ

حوالو

گھڙي

تعدد

ان پٽ

تعدد

ٻاھر

تعدد

1PXL (1080p60) 8

1485

4

10

5940

148.5

NA

NA

1PXL (1080p30) 10

925

4

10

3700

148.5

92.5

74

12

1113.75

4

10

4455

148.5

111.375

74.25

16

1485

4

10

5940

148.5

148.5

74.25

4PXL (1080p60) 10

1860

4

40

7440

148.5

46.5

37.2

12

2229

4

40

8916

148.5

55.725

37.15

16

2970

2

40

5940

148.5

74.25

37.125

4PXL (4kp30)

8

2970

2

40

5940

148.5

NA

NA

10

3712.5

2

40

7425

148.5

92.812

74.25

12

4455

1

40

4455

148.5

111.375

74.25

16

5940

1

40

5940

148.5

148.5

74.25

4PXL (4Kp60)

8

5940

1

40

5940

148.5

NA

NA

HDMI TX Sampلي ڊيزائن، جڏهن ترتيب ڏنل آهي g_BITS_PER_COMPONENT = 8-bit ۽

g_PIXELS_PER_CLK = 1 PXL موڊ، ھيٺ ڏنل شڪل ۾ ڏيکاريل آھي.

شڪل 6-1. HDMI TX Sampلي ڊزائن

HDMI_TX_C0_0

PF_INIT_MONITOR_C0_0

FABRIC_POR_N

PCIE_INIT_DONE

USRAM_INIT_DONE

SRAM_INIT_DONE

DEVICE_INIT_DONE

XCVR_INIT_DONE

USRAM_INIT_FROM_SNVM_DONE

USRAM_INIT_FROM_UPROM_DONE

USRAM_INIT_FROM_SPI_DONE

SRAM_INIT_FROM_SNVM_DONE

SRAM_INIT_FROM_UPROM_DONE

SRAM_INIT_FROM_SPI_DONE

AUTOCALIB_DONE

PF_INIT_MONITOR_C0

CORERESET_PF_C0_0

CLK

EXT_RST_N

BANK_x_VDDI_STATUS

BANK_y_VDDI_STATUS

PLL_POWERDOWN_B

PLL_LOCK

FABRIC_RESET_N

SS_BUSY

INIT_DONE

FF_US_RESTORE

FPGA_POR_N

CORERESET_PF_C0

Display_Controller_C0_0

فريم_END_O

H_SYNC_O

RESETN_I

V_SYNC_O

SYS_CLK_I

V_ACTIVE_O

ENABLE_I

DATA_TRIGGER_O

H_RES_O[15:0]

V_RES_O[15:0]

Display_Controller_C0

pattern_generator_verilog_pattern_0

DATA_VALID_O

SYS_CLK_I

فريم_END_O

RESET_N_I

LINE_END_O

DATA_EN_I

RED_O[7:0]

فريم_END_I

GREEN_O[7:0]

PATTERN_SEL_I[2:0]

BLUE_O[7:0]

BAYER_O[7:0]

Test_Pattern_Generator_C1

PF_XCVR_REF_CLK_C0_0

RESET_N_I

SYS_CLK_I

VIDEO_DATA_VALID_I

R_CLK_I

R_CLK_LOCK

جي_CLK_I

G_CLK_LOCK

TMDS_R_O[9:0]

B_CLK_I

TMDS_G_O[9:0]

B_CLK_LOCK

TMDS_B_O[9:0]

V_SYNC_I

XCVR_LANE_0_DATA_O[9:0]

H_SYNC_I

DATA_R_I[7:0]

DATA_R_I[7:0]

DATA_G_I[7:0]

DATA_G_I[7:0]

DATA_B_I[7:0]

DATA_B_I[7:0]

HDMI_TX_C0

PF_TX_PLL_C0_0

PF_XCVR_ERM_C0_0

PADs_OUT

LANE3_TXD_N

CLKS_FROM_TXPLL_0

LANE3_TXD_P

LANE0_IN

LANE2_TXD_N

LANE0_PCS_ARST_N

LANE2_TXD_P

LANE0_PMA_ARST_N

LANE1_TXD_N

LANE0_TX_DATA[9:0]

LANE1_TXD_P

LANE1_IN

LANE0_TXD_N

LANE1_PCS_ARST_N

LANE0_TXD_P

LANE1_PMA_ARST_N

LANE0_OUT

LANE1_TX_DATA[9:0]

LANE0_TX_CLK_R

LANE2_IN

LANE0_TX_CLK_STABLE

LANE2_PCS_ARST_N

LANE1_OUT

LANE2_PMA_ARST_N

LANE1_TX_CLK_R

LANE2_TX_DATA[9:0]

LANE1_TX_CLK_STABLE

LANE3_IN

LANE2_OUT

LANE3_PCS_ARST_N

LANE2_TX_CLK_R

LANE3_PMA_ARST_N

LANE2_TX_CLK_STABLE

LANE3_TX_DATA[9:0] LANE3_OUTLANE3_TX_CLK_R

LANE3_TX_CLK_STABLE

 PF_XCVR_ERM_C0

LANE3_TXD_N LANE3_TXD_P LANE2_TXD_N LANE2_TXD_P LANE1_TXD_N LANE1_TXD_P LANE0_TXD_N LANE0_TXD_P

PATTERN_SEL_I[2:0] REF_CLK_PAD_P REF_CLK_PAD_N

REF_CLK_PAD_P

REF_CLK_PAD_NREF_CLK

 

REF_CLKPLL_LOCKCLKS_TO_XCVR

PF_XCVR_REF_CLK_C0

PF_TX_PLL_C0

For Example، 8-bit ڪنفيگريشن ۾، هيٺيون جزا ڊزائن جو حصو آهن: • PF_XCVR_ERM (PF_XCVR_ERM_C0_0) صرف TX لاءِ PMA موڊ ۾ 1485 Mbps جي ڊيٽا جي شرح لاءِ ترتيب ڏنل آهي، ڊيٽا جي چوٽي کي 10plx بٽ موڊ ۽ 1 لاءِ ترتيب ڏنل آهي. 148.5 MHz ريفرنس ڪلاڪ، اڳئين ٽيبل سيٽنگن جي بنياد تي

• PF_XCVR_ERM_C0_0 جو LANE0_TX_CLK_R آئوٽ پٽ 148.5 MHz ڪلاڪ جي طور تي ٺاھيو ويو آھي، اڳئين ٽيبل سيٽنگن جي بنياد تي

• SYS_CLK_I (HDMI_TX_C0, Display_Controller_C0, pattern_generator_C0, CORERESET_PF_C0, and PF_INIT_MONITOR_C0) LANE0_TX_CLK_R پاران ھلايل آھن، جيڪو 148.5 MHz آھي

• R_CLK_I، G_CLK_I، ۽ B_CLK_I ترتيب ڏنل LANE3_TX_CLK_R، LANE2_TX_CLK_R، ۽ LANE1_TX_CLK_R، ترتيب ڏنل آهن.

 استعمال ڪندڙ ھدايت

DS50003319C - 19

© 2024 Microchip Technology Inc. ۽ ان جا ماتحت ادارا

سسٽم انضمام

Sample integration for, g_BITS_PER_COMPONENT = 8 ۽ g_PIXELS_PER_CLK = 4. Ex Forample، 8-bit ڪنفيگريشن ۾، هيٺيون جزا ڊزائن جو حصو آهن: • PF_XCVR_ERM (PF_XCVR_ERM_C0_0) PMA موڊ ۾ 2970 Mbps جي ڊيٽا جي شرح لاءِ ترتيب ڏنل آهي.

صرف TX، ڊيٽا جي چوٽي سان ترتيب ڏنل 40-bit لاءِ 1pxl موڊ ۽ 148.5 MHz ريفرنس ڪلاڪ جي بنياد تي اڳئين ٽيبل سيٽنگون

• PF_XCVR_ERM_C0_0 جو LANE0_TX_CLK_R آئوٽ پٽ 74.25 MHz ڪلاڪ جي طور تي ٺاھيو ويو آھي، اڳئين ٽيبل سيٽنگن جي بنياد تي

• SYS_CLK_I (HDMI_TX_C0, Display_Controller_C0, pattern_generator_C0, CORERESET_PF_C0, and PF_INIT_MONITOR_C0) LANE0_TX_CLK_R پاران ھلايل آھن، جيڪو 148.5 MHz آھي

• R_CLK_I، G_CLK_I، ۽ B_CLK_I ترتيب ڏنل LANE3_TX_CLK_R، LANE2_TX_CLK_R، ۽ LANE1_TX_CLK_R، ترتيب ڏنل آهن.

HDMI TX Sampلي ڊيزائن، جڏهن ترتيب ڏنل آهي g_BITS_PER_COMPONENT = 12 Bit ۽ g_PIXELS_PER_CLK = 1 PXL موڊ، هيٺ ڏنل شڪل ۾ ڏيکاريل آهي.

شڪل 6-2. HDMI TX Sampلي ڊزائن

PF_XCVR_ERM_C0_0

PATTERN_SEL_I[2:0]

REF_CLK_PAD_P REF_CLK_PAD_N

PF_CCC_C1_0

REF_CLK_0 OUT0_FABCLK_0PLL_LOCK_0

 PF_CCC_C1

PF_INIT_MONITOR_C0_0

CORERESET_PF_C0_0

CLK

EXT_RST_N

BANK_x_VDDI_STATUS

BANK_y_VDDI_STATUS

PLL_POWERDOWN_B

PLL_LOCK

FABRIC_RESET_N

SS_BUSY

INIT_DONE

FF_US_RESTORE

FPGA_POR_N

CORERESET_PF_C0

Display_Controller_C0_0

فريم_END_O

H_SYNC_O

RESETN_I

V_SYNC_O

SYS_CLK_I

V_ACTIVE_O

ENABLE_I

DATA_TRIGGER_O

H_RES_O[15:0]

V_RES_O[15:0]

Display_Controller_C0

pattern_generator_verilog_pattern_0

DATA_VALID_O

SYS_CLK_I

فريم_END_O

RESET_N_I

LINE_END_O

DATA_EN_I

RED_O[7:0]

فريم_END_I

GREEN_O[7:0]

PATTERN_SEL_I[2:0]

BLUE_O[7:0]

BAYER_O[7:0]

Test_Pattern_Generator_C0

PF_XCVR_REF_CLK_C0_0

REF_CLK_PAD_P

REF_CLK_PAD_NREF_CLK

PF_XCVR_REF_CLK_C0

HDMI_TX_0

RESET_N_I

SYS_CLK_I

VIDEO_DATA_VALID_I

R_CLK_I

R_CLK_LOCK

جي_CLK_I

G_CLK_LOCK

TMDS_R_O[9:0]

B_CLK_I

TMDS_G_O[9:0]

B_CLK_LOCK

TMDS_B_O[9:0]

V_SYNC_I

XCVR_LANE_0_DATA_O[9:0]

H_SYNC_I

DATA_R_I[11:0]

DATA_R_I[11:4]

DATA_G_I[11:0]

DATA_G_I[11:4]

DATA_B_I[11:0]

DATA_B_I[11:4]

HDMI_TX_C0

PF_TX_PLL_C0_0

PADs_OUT

CLKS_FROM_TXPLL_0

LANE3_TXD_N

LANE0_IN

LANE3_TXD_P

LANE0_PCS_ARST_N

LANE2_TXD_N

LANE0_PMA_ARST_N

LANE2_TXD_P

LANE0_TX_DATA[9:0]

LANE1_TXD_N

LANE1_IN

LANE1_TXD_P

LANE1_PCS_ARST_N

LANE0_TXD_N

LANE1_PMA_ARST_N

LANE0_TXD_P

LANE1_TX_DATA[9:0]

LANE0_OUT

LANE2_IN

LANE1_OUT

LANE2_PCS_ARST_N

LANE1_TX_CLK_R

LANE2_PMA_ARST_N

LANE1_TX_CLK_STABLE

LANE2_TX_DATA[9:0] LANE2_OUTLANE3_IN

LANE2_TX_CLK_R

LANE3_PCS_ARST_N

LANE2_TX_CLK_STABLE

LANE3_PMA_ARST_N

LANE3_OUT

LANE3_TX_DATA[9:0]

LANE3_TX_CLK_R

LANE3_TX_CLK_STABLE

 PF_XCVR_ERM_C0

LANE3_TXD_N LANE3_TXD_P LANE2_TXD_N LANE2_TXD_P LANE1_TXD_N LANE1_TXD_P LANE0_TXD_N LANE0_TXD_P

FABRIC_POR_N

PCIE_INIT_DONE

USRAM_INIT_DONE

SRAM_INIT_DONE

DEVICE_INIT_DONE

XCVR_INIT_DONE

USRAM_INIT_FROM_SNVM_DONE

USRAM_INIT_FROM_UPROM_DONE

USRAM_INIT_FROM_SPI_DONE

SRAM_INIT_FROM_SNVM_DONE

SRAM_INIT_FROM_UPROM_DONE

SRAM_INIT_FROM_SPI_DONE

AUTOCALIB_DONE

REF_CLKPLL_LOCKCLKS_TO_XCVR

 PF_INIT_MONITOR_C0

PF_TX_PLL_C0

Sample integration for, g_BITS_PER_COMPONENT > 8 ۽ g_PIXELS_PER_CLK = 1. Ex Forample، 12-bit ترتيبن ۾، هيٺيان حصا ڊزائن جو حصو آهن:

• PF_XCVR_ERM (PF_XCVR_ERM_C0_0) صرف TX لاءِ PMA موڊ ۾ 111.375 Mbps جي ڊيٽا جي شرح لاءِ ترتيب ڏنل آهي، ڊيٽا جي چوٽي 10pxl موڊ لاءِ 1 بٽ ۽ 1113.75 Mbps ريفرنس ڪلاڪ جي بنياد تي ترتيب ڏنل آهي. ٽيبل 6-1 سيٽنگون

• PF_XCVR_ERM_C1_0 جو LANE0_TX_CLK_R آئوٽ پُٽ 111.375 MHz ڪلاڪ جي طور تي ٺاھيو ويو آھي. ٽيبل 6-1 سيٽنگون

• R_CLK_I، G_CLK_I، ۽ B_CLK_I ترتيب ڏنل LANE3_TX_CLK_R، LANE2_TX_CLK_R، ۽ LANE1_TX_CLK_R، ترتيب ڏنل آهن.

• PF_CCC_C0 OUT0_FABCLK_0 نالي هڪ گھڙي ٺاهي ٿو، 74.25 MHz جي فريڪوئنسي سان، جڏهن ان پٽ ڪلاڪ 111.375 MHz آهي، جيڪا LANE1_TX_CLK_R ذريعي هلائي ٿي.

• SYS_CLK_I (HDMI_TX_C0, Display_Controller_C0, pattern_generator_C0, CORERESET_PF_C0, and PF_INIT_MONITOR_C0) OUT0_FABCLK_0 پاران ھلايل آھي، جيڪو 74.25 MHz آھي

Sample integration for, g_BITS_PER_COMPONENT > 8 ۽ g_PIXELS_PER_CLK = 4. Ex Forample، 12-bit ترتيبن ۾، هيٺيان حصا ڊزائن جو حصو آهن:

• PF_XCVR_ERM (PF_XCVR_ERM_C0_0) صرف TX لاءِ PMA موڊ ۾ 4455 Mbps جي ڊيٽا جي شرح لاءِ ترتيب ڏني وئي آهي، ڊيٽا جي چوٽي 40 بٽ لاءِ 4pxl موڊ ۽ 111.375 MHz ريفرنس ڪلاڪ جي بنياد تي ترتيب ڏنل آهي. ٽيبل 6-1 سيٽنگون

• PF_XCVR_ERM_C1_0 جو LANE0_TX_CLK_R آئوٽ پُٽ 111.375 MHz ڪلاڪ جي طور تي ٺاھيو ويو آھي. ٽيبل 6-1 سيٽنگون

 استعمال ڪندڙ ھدايت

DS50003319C - 20

© 2024 Microchip Technology Inc. ۽ ان جا ماتحت ادارا

سسٽم انضمام

• R_CLK_I، G_CLK_I، ۽ B_CLK_I ترتيب ڏنل LANE3_TX_CLK_R، LANE2_TX_CLK_R، ۽ LANE1_TX_CLK_R، ترتيب ڏنل آهن.

• PF_CCC_C0 OUT0_FABCLK_0 نالي هڪ گھڙي ٺاهي ٿو، 74.25 MHz جي فريڪوئنسي سان، جڏهن ان پٽ ڪلاڪ 111.375 MHz آهي، جيڪا LANE1_TX_CLK_R ذريعي هلائي ٿي.

• SYS_CLK_I (HDMI_TX_C0, Display_Controller_C0, pattern_generator_C0, CORERESET_PF_C0, and PF_INIT_MONITOR_C0) OUT0_FABCLK_0 پاران ھلايل آھي، جيڪو 74.25 MHz آھي

 استعمال ڪندڙ ھدايت

DS50003319C - 21

© 2024 Microchip Technology Inc. ۽ ان جا ماتحت ادارا

نظرثاني جي تاريخ

7. نظرثاني جي تاريخ (هڪ سوال پڇو)

نظرثاني جي تاريخ بيان ڪري ٿي تبديلين کي جيڪي دستاويز ۾ لاڳو ڪيا ويا. تبديلين کي نظر ثاني سان درج ڪيو ويو آهي، سڀ کان وڌيڪ موجوده اشاعت سان شروع ڪندي.

ٽيبل 7-1. نظرثاني جي تاريخ

نظرثاني

تاريخ

وصف

C

05/2024

دستاويز جي نظرثاني C ۾ تبديلين جي فهرست ھيٺ ڏنل آھي:

• اپڊيٽ ٿيل تعارف سيڪشن

• هڪ پکسل ۽ چار پکسلز لاءِ وسيلن جي استعمال جي جدولن کي هٽايو ويو ۽ شامل ڪيو ويو ٽيبل 2 ۽ ٽيبل 3 in 1. وسيلن جي استعمال سيڪشن

• اپڊيٽ ٿيل ٽيبل 3-1 ۾ 3.1. تشڪيل جي پيراگراف سيڪشن

• شامل ڪيو ويو ٽيبل 3-6 ۽ ٽيبل 3-7 ۾ 3.2. بندرگاهن سيڪشن

• شامل ڪيو ويو 6. سسٽم انٽيگريشن سيڪشن

B

09/2022 دستاويز جي نظرثاني B ۾ تبديلين جي فهرست ھيٺ ڏنل آھي:

• فيچرز جي مواد کي اپڊيٽ ڪيو ۽ تعارف

• شامل ڪيو ويو شڪل 2-2 غير فعال آڊيو موڊ لاء

• شامل ڪيو ويو ٽيبل 3-4 ۽ ٽيبل 3-5

• اپڊيٽ ڪيو ٽيبل 3-2 ۽ ٽيبل 3-3

• اپڊيٽ ٿيل ٽيبل 3-1

• اپڊيٽ ٿيل 1. وسيلن جي استعمال

• اپڊيٽ ٿيل شڪل 1-1

• اپڊيٽ ٿيل شڪل 5-3

A

04/2022 هيٺ ڏنل دستاويز جي نظرثاني A ۾ تبديلين جي فهرست آهي:

• دستاويز Microchip ٽيمپليٽ ڏانهن منتقل ڪيو ويو

• دستاويز نمبر 50003319 کان DS50200863 تي اپڊيٽ ڪيو ويو

2.0

هن ترميم ۾ ڪيل تبديلين جو خلاصو هيٺ ڏنل آهي.

• شامل ڪيل خاصيتون ۽ سپورٽ ٿيل فيملي سيڪشن

1.0

08/2021 شروعاتي نظرثاني

 استعمال ڪندڙ ھدايت

DS50003319C - 22

© 2024 Microchip Technology Inc. ۽ ان جا ماتحت ادارا

مائڪروچپ FPGA سپورٽ 

Microchip FPGA پراڊڪٽس گروپ پنهنجي پروڊڪٽس کي مختلف سپورٽ خدمتن سان گڏ ڪري ٿو، بشمول ڪسٽمر سروس، ڪسٽمر ٽيڪنيڪل سپورٽ سينٽر، هڪ webسائيٽ، ۽ سڄي دنيا ۾ سيلز آفيسون. گراهڪن کي صلاح ڏني وئي آهي ته گهمڻ لاءِ مائڪروچپ آن لائين وسيلن جي مدد سان رابطو ڪرڻ کان اڳ ڇاڪاڻ ته اهو تمام گهڻو امڪان آهي ته انهن جا سوال اڳ ۾ ئي جواب ڏنا ويا آهن.

ذريعي ٽيڪنيڪل سپورٽ سينٽر سان رابطو ڪريو webسائيٽ تي www.microchip.com/support. FPGA ڊيوائس پارٽ نمبر جو ذڪر ڪريو، مناسب ڪيس ڪيٽيگري چونڊيو، ۽ اپلوڊ ڊيزائن fileهڪ ٽيڪنيڪل سپورٽ ڪيس ٺاهڻ دوران.

غير ٽيڪنيڪل پراڊڪٽ سپورٽ لاءِ ڪسٽمر سروس سان رابطو ڪريو، جيئن پراڊڪٽ جي قيمت، پراڊڪٽ اپ گريڊ، تازه ڪاري معلومات، آرڊر جي حالت، ۽ اختيار ڏيڻ.

• اتر آمريڪا کان، سڏ 800.262.1060

• باقي دنيا مان، سڏ 650.318.4460

• فيڪس، دنيا ۾ ڪٿي به، 650.318.8044

مائڪروچپ ڄاڻ 

مائيڪروچپ Webسائيٽ

مائڪروچپ اسان جي ذريعي آن لائن مدد فراهم ڪري ٿي webسائيٽ تي www.microchip.com/. هي webسائيٽ ٺاهڻ لاء استعمال ڪيو ويندو آهي files ۽ معلومات آساني سان گراهڪن لاء دستياب آهي. موجود مواد مان ڪجھ شامل آھن:

• پيداوار جي حمايت - ڊيٽا شيٽ ۽ خطا، ايپليڪيشن نوٽس ۽ ايسampلي پروگرام، ڊيزائن جا وسيلا، صارف جي رهنمائي ۽ هارڊويئر سپورٽ دستاويز، جديد سافٽ ويئر رليز ۽ آرڪائيو ٿيل سافٽ ويئر

• جنرل ٽيڪنيڪل سپورٽ - اڪثر پڇيا ويندڙ سوال (FAQs)، ٽيڪنيڪل سپورٽ جون درخواستون، آن لائين بحث مباحثا گروپ، مائڪروچپ ڊيزائن پارٽنر پروگرام ميمبر لسٽنگ

• مائڪروچپ جو ڪاروبار - پراڊڪٽ سليڪٽر ۽ آرڊرنگ گائيڊ، جديد مائڪروچپ پريس رليز، سيمينارن ۽ واقعن جي لسٽنگ، مائڪروچپ سيلز آفيسن جي لسٽنگ، ورهائيندڙ ۽ ڪارخاني جا نمائندا

پيداوار جي تبديلي جي اطلاع جي خدمت

مائڪروچپ جي پراڊڪٽ تبديلي جي نوٽيفڪيشن سروس مدد ڪري ٿي صارفين کي موجوده مائڪروچپ پروڊڪٽس تي. رڪنن کي اي ميل نوٽيفڪيشن ملندو جڏهن به تبديليون، تازه ڪاريون، ترميمون يا غلطيون هونديون جيڪي مخصوص پراڊڪٽ فيملي سان لاڳاپيل هونديون يا دلچسپي جي ڊولپمينٽ اوزار.

رجسٽر ڪرڻ لاءِ، وڃو www.microchip.com/pcn ۽ رجسٽريشن جي هدايتن تي عمل ڪريو. ڪسٽمر سپورٽ

مائڪروچپ پروڊڪٽس جا استعمال ڪندڙ ڪيترن ئي چينلن ذريعي مدد حاصل ڪري سگھن ٿا: • تقسيم ڪندڙ يا نمائندو

• مقامي سيلز آفيس

• ايمبيڊڊ حل انجنيئر (ESE)

• ٽيڪنيڪل سپورٽ

گراهڪن کي مدد لاءِ سندن ورهائيندڙ، نمائندو يا ESE سان رابطو ڪرڻ گهرجي. مقامي سيلز آفيسون پڻ موجود آهن گراهڪن جي مدد لاءِ. سيلز آفيسن ۽ هنڌن جي هڪ لسٽ هن دستاويز ۾ شامل آهي.

ٽيڪنيڪل سپورٽ جي ذريعي دستياب آهي webسائيٽ تي: www.microchip.com/support مائڪروچپ ڊوائيسز ڪوڊ تحفظ جي خصوصيت

مائڪروچپ پروڊڪٽس تي ڪوڊ تحفظ جي خصوصيت جا هيٺيان تفصيل نوٽ ڪريو:

 استعمال ڪندڙ ھدايت

DS50003319C - 23

© 2024 Microchip Technology Inc. ۽ ان جا ماتحت ادارا

• مائڪروچپ پروڊڪٽس انهن جي مخصوص مائڪروچپ ڊيٽا شيٽ ۾ موجود وضاحتن سان ملن ٿيون.

• مائڪروچپ کي يقين آهي ته ان جي پروڊڪٽس جو خاندان محفوظ آهي جڏهن ارادي انداز ۾ استعمال ڪيو وڃي، آپريٽنگ وضاحتن ۾، ۽ عام حالتن ۾.

• مائڪروچپ قدر ۽ جارحيت سان ان جي دانشورانه ملڪيت جي حقن جي حفاظت ڪري ٿي. Microchip پراڊڪٽ جي ڪوڊ تحفظ جي خصوصيتن جي ڀڃڪڙي ڪرڻ جي ڪوشش سختي سان منع ٿيل آهي ۽ ڊجيٽل ملينيم ڪاپي رائيٽ ايڪٽ جي ڀڃڪڙي ٿي سگهي ٿي.

• نه ته مائڪروچپ ۽ نه ئي ڪو ٻيو سيمي ڪنڊڪٽر ٺاهيندڙ ان جي ڪوڊ جي حفاظت جي ضمانت ڏئي سگهي ٿو. ڪوڊ تحفظ جو مطلب اهو ناهي ته اسان ضمانت ڪري رهيا آهيون پراڊڪٽ ”ناقابل برداشت“ آهي. ڪوڊ تحفظ مسلسل ترقي ڪري رهيو آهي. Microchip مسلسل اسان جي پروڊڪٽس جي ڪوڊ تحفظ خاصيتن کي بهتر ڪرڻ لاء پرعزم آهي.

قانوني نوٽيس

هي پبليڪيشن ۽ هتي ڏنل معلومات صرف مائڪروچپ پراڊڪٽس سان استعمال ٿي سگهي ٿي، جنهن ۾ توهان جي ايپليڪيشن سان مائڪروچپ پروڊڪٽس کي ڊزائين ڪرڻ، ٽيسٽ ڪرڻ ۽ ضم ڪرڻ شامل آهي. ڪنهن ٻئي طريقي سان هن معلومات جو استعمال انهن شرطن جي ڀڃڪڙي آهي. ڊوائيس ايپليڪيشنن جي حوالي سان معلومات صرف توهان جي سهولت لاء مهيا ڪئي وئي آهي ۽ ٿي سگهي ٿي تازه ڪاري جي ذريعي. اهو توهان جي ذميواري آهي انهي کي يقيني بڻائڻ ته توهان جي درخواست توهان جي وضاحتن سان ملن ٿا. اضافي مدد لاءِ پنهنجي مقامي مائڪروچپ سيلز آفيس سان رابطو ڪريو يا، تي اضافي مدد حاصل ڪريو www.microchip.com/en-us/support/design-help/ client-support-services.

هي معلومات مائڪروچپ پاران مهيا ڪيل آهي "جيئن آهي". مائڪروچپ ڪنهن به قسم جي نمائندگي يا وارنٽي نٿو ڏئي ته ظاهري هجي يا نقلي هجي، لکيل هجي يا زباني، قانوني يا ٻي صورت ۾، معلومات سان لاڳاپيل هجي پر ان ۾ محدود نه هجي غير خلاف ورزي، واپار، ۽ هڪ خاص مقصد لاءِ مناسب، يا ان جي حالت، معيار، يا ڪارڪردگي سان لاڳاپيل وارنٽيون.

ڪنهن به صورت ۾ مائڪروچپ ڪنهن به اڻ سڌي، خاص، تعزيتي، اتفاقي، يا نتيجي ۾ ٿيندڙ نقصان، نقصان، قيمت، يا ڪنهن به قسم جي خرچ لاءِ ذميوار نه هوندي، جيڪو به يو ايس ويسٽس سان لاڳاپيل هجي، ايستائين جو مائڪروچپ کي صلاح ڏني وئي آهي امڪاني يا نقصانات اڳڪٿي ڪري سگهجن ٿيون. قانون طرفان اجازت ڏنل مڪمل حد تائين، معلومات يا ان جي استعمال سان لاڳاپيل سڀني دعوائن تي مائڪروچپ جي مڪمل ذميواري ڪنهن به طريقي سان فيس جي رقم کان وڌيڪ نه هوندي، جيڪڏهن توهان کي ڪنهن به صورت ۾، معلومات لاء مائڪروچپ.

لائف سپورٽ ۽/يا حفاظتي ايپليڪيشنن ۾ مائڪروچپ ڊوائيسز جو استعمال مڪمل طور تي خريد ڪندڙ جي خطري تي آهي، ۽ خريد ڪندڙ اتفاق ڪري ٿو حفاظت ڪرڻ، معاوضي ڏيڻ ۽ بي ضرر مائڪروچپ کي ڪنهن به ۽ سڀني نقصانن، دعوائن، سوٽ، يا خرچن کان اهڙي استعمال جي نتيجي ۾. ڪوبه لائسنس نه ڏنو ويو آهي، واضح طور تي يا ٻي صورت ۾، ڪنهن به مائڪروچپ دانشورانه ملڪيت جي حقن جي تحت، جيستائين ٻي صورت ۾ بيان نه ڪيو وڃي.

ٽريڊ مارڪ

مائڪروچپ جو نالو ۽ لوگو، مائڪروچپ لوگو، Adaptec، AVR، AVR لوگو، AVR Freaks، BesTime، BitCloud، CryptoMemory، CryptoRF، dsPIC، flexPWR، HELDO، IGLOO، JukeBlox، KeeLoq، Linkus MediaLB, megaAVR, Microsemi, Microsemi logo, MOST, MOST لوگو, MPLAB, OptoLyzer, PIC, picoPower, PICSTART, PIC32 logo, PolarFire, Prochip Designer, QTouch, SAM-BA, SenGenuity, SpyNIC, SST, SST, SymFST, Logo , SyncServer, Tachyon, TimeSource, tinyAVR, UNI/O, Vectron, ۽ XMEGA آمريڪا ۽ ٻين ملڪن ۾ شامل ڪيل Microchip ٽيڪنالاجي جا رجسٽرڊ ٽريڊ مارڪ آھن.

AgileSwitch, ClockWorks, The Embedded Control Solutions Company, EtherSynch, Flashtec, Hyper Speed ​​Control, HyperLight Load, Libero, motorBench, mTouch, Powermite 3, Precision Edge, ProASIC, ProASIC Plus, ProASIC پلس لوگو, Quietc-World, Smart-World TimeCesium, TimeHub, TimePictra, TimeProvider, and ZL آهن رجسٽرڊ ٽريڊ مارڪ مائڪروچپ ٽيڪنالاجي جا شامل آهن آمريڪا ۾

ڀرپاسي ڪي دٻائڻ، AKS، اينالاگ-جي-ڊجيٽل عمر، ڪو به ڪيپيسيٽر، AnyIn، AnyOut، Augmented Switching، BlueSky، BodyCom، Clockstudio، CodeGuard، CryptoAuthentication، CryptoAutomotive، CryptoAuthentication، CryptoAutomotive، CryptoAutomotive، Crypto CDPIDMs، Crypto PIDS متحرڪ

 استعمال ڪندڙ ھدايت

DS50003319C - 24

© 2024 Microchip Technology Inc. ۽ ان جا ماتحت ادارا

سراسري ميچنگ، DAM، ECAN، Espresso T1S، EtherGREEN، EyeOpen، GridTime، IdealBridge، IGaT، ان-سرڪٽ سيريل پروگرامنگ، ICSP، INICnet، انٽيليجنٽ متوازي، IntelliMOS، انٽر-چپ ڪنيڪشن، Jitterblocker-، مارڪسين-ڊي-پلي- maxCrypto، وڌ ۾ وڌView, memBrain, Mindi, MiWi, MPASM, MPF, MPLAB تصديق ٿيل لوگو, MPLIB, MPLINK, mSiC, MultiTRAK, NetDetach, Omniscient Code Generation, PICDEM, PICDEM.net, PICkit, PICtail, Power MOS IV, Power MOS, PISTili, PowerMOS 7 , QMatrix, REAL ICE, Ripple Blocker, RTAX, RTG4, SAM-ICE, Serial Quad I/O, simpleMAP, SimpliPHY, SmartBuffer, SmartHLS, SMART-IS, storClad, SQI, SuperSwitcher, SuperSwitcher II, Switchtec, EnPHY, Sy. , قابل اعتماد وقت, TSHARC, Turing, USBCheck, VariSense, VectorBlox, VeriPHY, ViewSpan، WiperLock، XpressConnect، ۽ ZENA آمريڪا ۽ ٻين ملڪن ۾ شامل ڪيل مائڪروچپ ٽيڪنالاجي جا ٽريڊ مارڪ آهن.

SQTP آمريڪا ۾ شامل ڪيل مائڪروچپ ٽيڪنالاجي جو هڪ خدمت نشان آهي

Adaptec لوگو، فريڪوئنسي آن ڊيمانڊ، سلڪون اسٽوريج ٽيڪنالاجي، ۽ Symmcom ٻين ملڪن ۾ Microchip Technology Inc. جا رجسٽرڊ ٽريڊ مارڪ آهن.

GestIC Microchip Technology Germany II GmbH & Co. KG جو هڪ رجسٽرڊ ٽريڊ مارڪ آهي، جيڪو Microchip Technology Inc. جي ماتحت آهي، ٻين ملڪن ۾.

هتي ذڪر ڪيل ٻيا سڀئي ٽريڊ مارڪ انهن جي لاڳاپيل ڪمپنين جي ملڪيت آهن. © 2024، مائڪروچپ ٽيڪنالاجي شامل ڪيل ۽ ان جي ماتحت ادارن. سڀ حق محفوظ آهن. ISBN:

معيار جي انتظام جو نظام

Microchip جي معيار مينيجمينٽ سسٽم بابت معلومات لاء، مهرباني ڪري دورو ڪريو www.microchip.com/quality.

 استعمال ڪندڙ ھدايت

DS50003319C - 25

© 2024 Microchip Technology Inc. ۽ ان جا ماتحت ادارا

عالمي وڪرو ۽ خدمت

آمريڪا ايشيا / پئسفڪ ايشيا / پئسفڪ يورپ

ڪارپوريٽ آفيس

2355 ويسٽ چانڊلر بل وي ڊي. چندلر، AZ 85224-6199 ٽيليفون: 480-792-7200

فيڪس: 480-792-7277

ٽيڪنيڪل سپورٽ:

www.microchip.com/support Web ائڊريس:

www.microchip.com

ائٽلانتا

دولٿ، GA

ٽيليفون: 678-957-9614

فيڪس: 678-957-1455

آسٽن، TX

ٽيليفون: 512-257-3370

بوسٽن

ويسٽبورو، ايم اي

ٽيليفون: 774-760-0087

فيڪس: 774-760-0088

شڪاگو

Itasca، IL

ٽيليفون: 630-285-0071

فيڪس: 630-285-0075

ڊالس

ايسنسن، TX

ٽيليفون: 972-818-7423

فيڪس: 972-818-2924

ڊيٽرائيٽ

نووي، ايم

ٽيليفون: 248-848-4000

هوسٽن، TX

ٽيليفون: 281-894-5983

انڊينپوليس

Noblesville, IN

ٽيليفون: 317-773-8323

فيڪس: 317-773-5453

ٽيليفون: 317-536-2380

لاس اينجلس

مشن ويجو، CA

ٽيليفون: 949-462-9523

فيڪس: 949-462-9608

ٽيليفون: 951-273-7800

ريلي، اين سي

ٽيليفون: 919-844-7510

نيو يارڪ، NY

ٽيليفون: 631-435-6000

سان جوس، CA

ٽيليفون: 408-735-9110

ٽيليفون: 408-436-4270

ڪئناڊا - ٽورنٽو

ٽيليفون: 905-695-1980

فيڪس: 905-695-2078

آسٽريليا - سڊني ٽيليفون: 61-2-9868-6733 چين - بيجنگ

ٽيليفون: 86-10-8569-7000 چين - چينگدو

ٽيليفون: 86-28-8665-5511 چين - چونگنگ ٽيليفون: 86-23-8980-9588 چين - ڊونگ گوان ٽيليفون: 86-769-8702-9880 چين - گوانگزو ٽيليفون: 86-20-8755-8029 چين - هانگزو ٽيليفون: 86-571-8792-8115 چين - هانگ ڪانگ SAR ٽيليفون: 852-2943-5100 چين - نانجنگ

ٽيليفون: 86-25-8473-2460 چين - Qingdao

ٽيليفون: 86-532-8502-7355 چين - شنگھائي

ٽيليفون: 86-21-3326-8000 چين - شين يانگ ٽيليفون: 86-24-2334-2829 چين - شينزين ٽيليفون: 86-755-8864-2200 چين - سوزو

ٽيليفون: 86-186-6233-1526 چين - ووهان

ٽيليفون: 86-27-5980-5300 چين - Xian

ٽيليفون: 86-29-8833-7252 چين - Xiamen

ٽيليفون: 86-592-2388138 چين - Zhuhai

ٽيليفون: 86-756-3210040

انڊيا - بنگلور

ٽيليفون: 91-80-3090-4444

انڊيا - نئين دهلي

ٽيليفون: 91-11-4160-8631

انڊيا - پون

ٽيليفون: 91-20-4121-0141

جاپان - اوساڪا

ٽيليفون: 81-6-6152-7160

جاپان - ٽوڪيو

ٽيليفون: 81-3-6880-3770

ڪوريا - ڊيگو

ٽيليفون: 82-53-744-4301

ڪوريا - سيول

ٽيليفون: 82-2-554-7200

ملائيشيا - ڪوالالمپور ٽيليفون: 60-3-7651-7906

ملائيشيا - پينانگ

ٽيليفون: 60-4-227-8870

فلپائن - منيلا

ٽيليفون: 63-2-634-9065

سينگاپور

ٽيليفون: 65-6334-8870

تائيوان - Hsin Chu

ٽيليفون: 886-3-577-8366

تائيوان - Kaohsiung

ٽيليفون: 886-7-213-7830

تائيوان - تائيپي

ٽيليفون: 886-2-2508-8600

ٿائيلينڊ - بئنڪاڪ

ٽيليفون: 66-2-694-1351

ويتنام - هو چي من

ٽيليفون: 84-28-5448-2100

 استعمال ڪندڙ ھدايت

آسٽريا - ويلز

ٽيليفون: 43-7242-2244-39

فيڪس: 43-7242-2244-393

ڊنمارڪ - ڪوپن هيگن

ٽيليفون: 45-4485-5910

فيڪس: 45-4485-2829

فنلينڊ - ايسپو

ٽيليفون: 358-9-4520-820

فرانس - پئرس

Tel: 33-1-69-53-63-20

Fax: 33-1-69-30-90-79

جرمني - گرچنگ

ٽيليفون: 49-8931-9700

جرمني - هان

ٽيليفون: 49-2129-3766400

جرمني - هيلبرون

ٽيليفون: 49-7131-72400

جرمني - ڪارلسرو

ٽيليفون: 49-721-625370

جرمني - ميونخ

Tel: 49-89-627-144-0

Fax: 49-89-627-144-44

جرمني - Rosenheim

ٽيليفون: 49-8031-354-560

اسرائيل - هود هاشارون

ٽيليفون: 972-9-775-5100

اٽلي - ملان

ٽيليفون: 39-0331-742611

فيڪس: 39-0331-466781

اٽلي - Padova

ٽيليفون: 39-049-7625286

هالينڊ - Drunen

ٽيليفون: 31-416-690399

فيڪس: 31-416-690340

ناروي - Trondheim

ٽيليفون: 47-72884388

پولينڊ - وارسا

ٽيليفون: 48-22-3325737

رومانيا - بخارسٽ

Tel: 40-21-407-87-50

اسپين - ميڊريز

Tel: 34-91-708-08-90

Fax: 34-91-708-08-91

سويڊن - گوٿنبرگ

Tel: 46-31-704-60-40

سويڊن - اسٽاڪهوم

ٽيليفون: 46-8-5090-4654

UK - Wokingham

ٽيليفون: 44-118-921-5800

فيڪس: 44-118-921-5820

DS50003319C - 26

© 2024 Microchip Technology Inc. ۽ ان جا ماتحت ادارا

دستاويز / وسيلا

MICROCHIP DS50003319C-13 Ethernet HDMI TX IP [pdf] استعمال ڪندڙ ھدايت
DS50003319C - 13، DS50003319C - 2، DS50003319C - 3، DS50003319C-13 Ethernet HDMI TX IP، DS50003319C-13، Ethernet HDMI TX IP، HDMI IPX IP

حوالو

تبصرو ڇڏي ڏيو

توهان جو اي ميل پتو شايع نه ڪيو ويندو. گهربل فيلڊ نشان لڳل آهن *