STMicroelectronics ST92F120 嵌入式应用
介绍
嵌入式应用的微控制器倾向于集成越来越多的外围设备以及更大的存储器。 以合适的成本提供具有合适功能的合适产品,例如闪存、仿真 EEPROM 和各种外设,始终是一项挑战。 这就是为什么只要技术允许,就必须定期缩小微控制器芯片尺寸。 这一主要步骤适用于 ST92F120。
本文档的目的是介绍采用 92 微米技术的 ST120F0.50 微控制器与采用 92 微米技术的 ST124F150/F250/F0.35 之间的区别。 它为软件和硬件方面的应用程序升级提供了一些指南。
本文档的第一部分列出了 ST92F120 和 ST92F124/F150/F250 器件之间的差异。 在第二部分中,描述了应用程序硬件和软件所需的修改。
从 ST92F120 升级到 ST92F124/F150/F250
使用 92 微米技术的 ST124F150/F250/F0.35 微控制器与使用 92 微米技术的 ST120F0.50 微控制器相似,但收缩用于添加一些新功能并提高 ST92F124/F150/F250 设备的性能。 几乎所有外设都保持相同的特性,这就是为什么本文只关注修改部分的原因。 如果 0.50 微米外设与 0.35 微米外设相比没有区别,除了其技术和设计方法外,外设没有展示。 新的模数转换器 (ADC) 是主要变化。 该 ADC 使用一个具有 16 位分辨率的 10 通道 A/D 转换器,而不是两个具有 8 位分辨率的 8 通道 A/D 转换器。 新的内存组织,新的复位和时钟控制单元,内部卷tag调节器和新的 I/O 缓冲区对于应用程序来说几乎是透明的变化。 新的外围设备是控制器局域网 (CAN) 和异步串行通信接口 (SCI-A)。
引脚排列
ST92F124/F150/F250 旨在取代 ST92F120。 因此,引脚排列几乎相同。 下面描述了一些不同之处:
- Clock2 从端口 P9.6 重新映射到 P4.1
- 根据下表重新映射模拟输入通道。
表 1. 模拟输入通道映射
别针 | ST92F120 引脚排列 | ST92F124/F150/F250 引脚排列 |
P8.7 | A1IN0 | AIN7 |
… | … | … |
P8.0 | A1IN7 | AIN0 |
P7.7 | A0IN7 | AIN15 |
… | … | … |
P7.0 | A0IN0 | AIN8 |
- RXCLK1(P9.3), TXCLK1/ CLKOUT1 (P9.2), DCD1 (P9.3), RTS1 (P9.5) 被移除,因为 SCI1 被 SCI-A 取代。
- 添加了 A21(P9.7) 到 A16 (P9.2),以便能够在外部寻址多达 22 位。
- 提供 2 个新的 CAN 外围设备:端口 P0 和 P0 上的 TX0 和 RX5.0 (CAN5.1) 以及专用引脚上的 TX1 和 RX1 (CAN1)。
RW 复位状态
在复位状态下,RW 通过内部弱上拉保持高电平,而 ST92F120 上没有。
施密特触发器
- ST92F124/F150/F250 上不再存在带特殊施密特触发器的 I/O 端口,而是由具有高滞后施密特触发器的 I/O 端口取代。 相关的 I/O 引脚为:P6[5-4]。
- VIL 和 VIH 的区别。 见表 2。
表 2. 输入电平施密特触发器直流电气特性
(VDD = 5 V ± 10%,TA = –40° C 至 +125° C,除非另有说明)
象征 |
范围 |
设备 |
价值 |
单元 |
||
分钟 | 类型(1) | 最大限度 | ||||
静脉血栓形成 |
输入高电平标准施密特触发器
P2[5:4]-P2[1:0]-P3[7:4]-P3[2:0]- P4[4:3]-P4[1:0]-P5[7:4]-P5[2:0]- P6[3:0]-P6[7:6]-P7[7:0]-P8[7:0]- P9[7:0] |
ST92F120 | 0.7×电源电压 | V | ||
ST92F124/F150/F250 |
0.6×电源电压 |
V |
||||
维拉 |
输入低电平标准施密特触发器
P2[5:4]-P2[1:0]-P3[7:4] P3[2:0]- P4[4:3]-P4[1:0]-P5[7:4]-P5[2:0]- P6[3:0]-P6[7:6]-P7[7:0]-P8[7:0]- P9[7:0] |
ST92F120 | 0.8 | V | ||
ST92F124/F150/F250 |
0.2×电源电压 |
V |
||||
输入低电平
高滞后施密特触发器 P4[7:6]-P6[5:4] |
ST92F120 | 0.3×电源电压 | V | |||
ST92F124/F150/F250 | 0.25×电源电压 | V | ||||
VHYS |
输入迟滞标准施密特触发器
P2[5:4]-P2[1:0]-P3[7:4]-P3[2:0]- P4[4:3]-P4[1:0]-P5[7:4]-P5[2:0]- P6[3:0]-P6[7:6]-P7[7:0]-P8[7:0]- P9[7:0] |
ST92F120 | 600 | mV | ||
ST92F124/F150/F250 |
250 |
mV |
||||
输入滞后
高滞后。 施密特触发器 P4[7:6] |
ST92F120 | 800 | mV | |||
ST92F124/F150/F250 | 1000 | mV | ||||
输入滞后
高滞后。 施密特触发器 P6[5:4] |
ST92F120 | 900 | mV | |||
ST92F124/F150/F250 | 1000 | mV |
除非另有说明,典型数据基于 TA= 25°C 和 VDD= 5V。 它们仅针对未在生产中测试的设计指南进行报告。
内存组织
外部存储器
在 ST92F120 上,只有 16 位外部可用。 现在,在 ST92F124/F150/F250 器件上,MMU 的 22 位在外部可用。 该组织用于更轻松地处理多达 4 个外部 Mbytes。 但是 0h 到 3h 和 20h 到 23h 段在外部不可用。
闪存部门组织
扇区 F0 到 F3 在 128K 和 60K 闪存设备中有一个新的组织,如表 5 和表 6 所示。表 3 和表 4 显示了以前的组织。
表 3. 128K 闪存 ST92F120 闪存器件的存储器结构
部门 | 地址 | 最大尺寸 |
TestFlash (TF) (保留)
一次性密码区 保护登记册(保留) |
230000h 至 231F7Fh
231F80h 至 231FFBh 231FFCh 至 231FFFh |
8064 字节
124 字节 4 字节 |
闪光 0 (F0)
闪光 1 (F1) 闪光 2 (F2) 闪光 3 (F3) |
000000h 至 00FFFFh
010000h 至 01BFFFh 01C000h 至 01DFFFh 01E000h 到 01FFFFh |
64 KB
48 KB 8 KB 8 KB |
EEPROM 0 (E0)
EEPROM 1 (E1) 仿真 EEPROM |
228000h 至 228FFFh
22C000h 到 22CFFFh 220000h 至 2203FFh |
4 KB
4 KB 1千字节 |
表 4. 60K 闪存 ST92F120 闪存器件的存储器结构
部门 | 地址 | 最大尺寸 |
TestFlash (TF) (保留)
一次性密码区 保护登记册(保留) |
230000h 至 231F7Fh
231F80h 至 231FFBh 231FFCh 至 231FFFh |
8064 字节
124 字节 4 字节 |
Flash 0 (F0) 保留 Flash 1 (F1)
闪光 2 (F2) |
000000h 至 000FFFh
001000h 至 00FFFFh 010000h 至 01BFFFh 01C000h 至 01DFFFh |
4 KB
60 KB 48 KB 8 KB |
EEPROM 0 (E0)
EEPROM 1 (E1) 仿真 EEPROM |
228000h 至 228FFFh
22C000h 到 22CFFFh 220000h 至 2203FFh |
4 KB
4 KB 1 KB |
部门 | 地址 | 最大尺寸 |
TestFlash (TF) (保留) OTP 区域
保护登记册(保留) |
230000h 至 231F7Fh
231F80h 至 231FFBh 231FFCh 至 231FFFh |
8064 字节
124 字节 4 字节 |
闪光 0 (F0)
闪光 1 (F1) 闪光 2 (F2) 闪光 3 (F3) |
000000h 至 001FFFh
002000h 至 003FFFh 004000h 至 00FFFFh 010000h 至 01FFFFh |
8 KB
8 KB 48 KB 64 KB |
部门 | 地址 | 最大尺寸 |
硬件仿真 EEPROM 秒 | ||
托尔斯 | 228000h 至 22CFFFh | 8 KB |
(预订的) | ||
仿真 EEPROM | 220000h 至 2203FFh | 1千字节 |
部门 | 地址 | 最大尺寸 |
TestFlash (TF) (保留)
一次性密码区 保护登记册(保留) |
230000h 至 231F7Fh
231F80h 至 231FFBh 231FFCh 至 231FFFh |
8064 字节
124 字节 4 字节 |
闪光 0 (F0)
闪光 1 (F1) 闪光 2 (F2) 闪光 3 (F3) |
000000h 至 001FFFh
002000h 至 003FFFh 004000h 至 00BFFFh 010000h 至 013FFFh |
8 KB
8 KB 32 KB 16 KB |
硬件仿真 EEPROM 扇区
(预订的) 仿真 EEPROM |
228000h 至 22CFFFh
220000h 至 2203FFh |
8 KB
1千字节 |
由于用户复位向量位置设置在地址 0x000000,因此应用程序可以将扇区 F0 用作 8 KB 用户引导加载程序区域,或将扇区 F0 和 F1 用作 16 KB 区域。
闪存和 E3PROM 控制寄存器位置
为了保存数据指针寄存器 (DPR),Flash 和 E3PROM(仿真 E2PROM)控制寄存器从第 0x89 页重新映射到 E0PROM 区域所在的第 88x3 页。 这样,只有一个 DPR 用于指向 E3PROM 变量和 Flash & E2PROM 控制寄存器。 但是这些寄存器仍然可以在以前的地址访问。 新的寄存器地址是:
- FCR 0x221000 & 0x224000
- ECR 0x221001 & 0x224001
- FESR0 0x221002 & 0x224002
- FESR1 0x221003 & 0x224003
在应用程序中,这些寄存器位置通常在链接描述文件中定义 file.
复位和时钟控制单元 (RCCU)
振荡器
一个新的低功耗振荡器实现了以下目标规范:
- 最大限度。 200 微米amp. 运行模式下的消耗,
- 0 amp. 在暂停模式下,
锁相环
PLLCONF 寄存器(R7,第 246 页)中添加了一位 (bit55 FREEN),用于启用自由运行模式。 该寄存器的复位值为 0x07。 当 FREEN 位复位时,它的行为与 ST92F120 相同,这意味着 PLL 在以下情况下关闭:
- 进入停止模式,
- PLLCONF 寄存器中的 DX(2:0) = 111,
- 在 WFI 指令之后进入低功耗模式(等待中断或低功耗等待中断)。
当 FREEN 位置位并且出现上述任何条件时,PLL 进入自由运行模式,并以通常约为 50 kHz 的低频振荡。
此外,当 PLL 提供内部时钟时,如果时钟信号消失(例如由于谐振器损坏或断开...),则会自动提供安全时钟信号,从而允许 ST9 执行一些救援操作。
该时钟信号的频率取决于 PLLCONF 寄存器(R0,第 2 页)的 DX[246..55] 位。
有关详细信息,请参阅 ST92F124/F150/F250 数据表。
内部音量TAGE 调节器
在 ST92F124/F150/F250 中,内核工作在 3.3V,而 I/O 仍然工作在 5V。 为了向内核提供 3.3V 电源,增加了一个内部稳压器。
其实这个卷tage 调节器由 2 个调节器组成:
- 主要卷tag电子调节器(VR),
- 低功率音量tage 调节器 (LPVR)。
主要卷tag稳压器 (VR) 提供设备在所有工作模式下所需的电流。 卷tag通过在两个 Vreg 引脚之一上添加一个外部电容器(最小 300 nF)来稳定稳压器 (VR)。 这些 Vreg 引脚不能驱动其他外部设备,仅用于调节内部内核电源。
低功率卷tage 调节器 (LPVR) 产生一个不稳定的 voltage 约为 VDD/2,内部静电耗散最小。 输出电流是有限的,因此不足以满足完整的设备操作模式。 当芯片处于低功耗模式(等待中断、低功耗等待中断、停止或暂停模式)时,它可以降低功耗。
当 VR 处于活动状态时,LPVR 会自动停用。
扩展功能定时器
与 ST92F124 相比,ST150F250/F92/F120 的扩展功能定时器的硬件修改仅涉及中断生成功能。 但一些特定信息已添加到有关强制比较模式和单脉冲模式的文档中。 此信息可在更新的 ST92F124/F150/F250 数据表中找到。
输入捕捉/输出比较
在 ST92F124/F150/F250 上,可以分别启用 IC1 和 IC2(OC1 和 OC2)中断。 这是使用 CR4 寄存器中的 3 个新位完成的:
- IC1IE=CR3[7]:输入捕捉 1 中断使能。 如果复位,输入捕捉 1 中断被禁止。 置位时,如果 ICF1 标志置位,则产生中断。
- OC1IE=CR3[6]:输出比较 1 中断使能。 复位时,输出比较 1 中断被禁止。 置位后,如果 OCF2 标志置位,则会产生中断。
- IC2IE=CR3[5]:输入捕捉 2 中断使能。 复位时,输入捕捉 2 中断被禁止。 置位时,如果 ICF2 标志置位,则产生中断。
- OC2IE=CR3[4]:输出比较 2 中断使能。 复位时,输出比较 2 中断被禁止。 置位后,如果 OCF2 标志置位,则会产生中断。
笔记: 如果 ICIE (OCIE) 置位,则 IC1IE 和 IC2IE(OC1IE 和 OC2IE)中断不重要。 为了被考虑在内,必须重置 ICIE (OCIE)。
脉宽调制模式
在 PWM 模式下,OCF1 位不能由硬件置位,但每次计数器与 OC2R 寄存器中的值匹配时,OCF2 位都会置位。 如果 OCIE 被置位,或者 OCIE 被复位并且 OC2IE 被置位,这会产生一个中断。 该中断将有助于任何需要以交互方式更改脉冲宽度或周期的应用。
A/D 转换器 (ADC)
添加了具有以下主要功能的新 A/D 转换器:
- 16个频道,
- 10位分辨率,
- 4 MHz 最大频率(ADC 时钟),
- 8 个 ADC 时钟周期,持续 samp凌时,
- 20 个 ADC 时钟周期用于转换时间,
- 零输入读数 0x0000,
- 满量程读数 0xFFC0,
- 绝对精度为 ± 4 LSB。
这种新的 A/D 转换器具有与前一个相同的架构。 它仍然支持模拟看门狗功能,但现在它只使用 2 个通道中的 16 个。 这 2 个通道是连续的,通道地址可以通过软件选择。 对于使用两个 ADC 单元的先前解决方案,有四个模拟看门狗通道可用,但通道地址固定,即通道 6 和 7。
有关新 A/D 转换器的说明,请参阅更新的 ST92F124/F150/F250 数据表。
I²C
I²C IERRP 位复位
在 ST92F124/F150/F250 I²C 上,即使以下标志之一被设置,IERRP (I2CISR) 位也可以由软件复位:
- I2CSR2 寄存器中的 SCLF、ADDTX、AF、STOPF、ARLO 和 BERR
- I2CSR1 寄存器中的 SB 位
ST92F120 I²C 并非如此:如果设置了这些标志之一,则 IERRP 位不能由软件复位。 因此,在 ST92F120 上,如果在第一个例程执行期间发生另一个事件,则立即重新进入相应的中断例程(在第一个事件之后进入)。
开始事件请求
ST92F120 和 ST92F124/F150/F250 I²C 之间的区别在于 START 位生成机制。
要生成 START 事件,应用程序代码设置 I2CCR 寄存器中的 START 和 ACK 位:
– I2CCCR |= I2Cm_START + I2Cm_ACK;
如果没有选择编译器优化选项,它会在汇编器中按以下方式进行翻译:
- – 或 R240,#12
- –ld r0,R240
- –ld R240,r0
OR 指令设置起始位。 在 ST92F124/F150/F250 上,第二个加载指令执行导致第二个 START 事件请求。 第二个 START 事件发生在下一个字节传输之后。
选择任何编译器优化选项后,汇编代码不会请求第二个 START 事件:
– 或 R240,#12
新外设
- 最多添加了 2 个 CAN(控制器局域网)单元。 规格可在更新的 ST92F124/F150/F250 数据表中找到。
- 最多 2 个 SCI 可用:SCI-M(多协议 SCI)与 ST92F120 上的相同,但 SCI-A(异步 SCI)是新的。 此新外设的规格可在更新的 ST92F124/F150/F250 数据表中找到。
2 应用板的硬件和软件修改
引脚排列
- 由于它的重新映射,CLOCK2 不能在同一应用程序中使用。
- SCI1 只能用于异步模式 (SCI-A)。
- 模拟输入通道映射的修改可以通过软件轻松处理。
内部音量TAGE 调节器
由于内部卷的存在tag对于稳压器,Vreg 引脚上需要外部电容器,以便为内核提供稳定的电源。 在 ST92F124/F150/F250 中,内核工作在 3.3V,而 I/O 仍然工作在 5V。 最小推荐值为 600 nF 或 2*300 nF,并且 Vreg 引脚和电容器之间的距离必须保持最小。
无需对硬件应用板进行其他修改。
闪存和 EEPROM 控制寄存器和存储器组织
为了节省 1 个 DPR,可以修改 Flash 和 EEPROM 控制寄存器对应的符号地址定义。 这通常在链接描述文件中完成 file. FCR、ECR 和 FESR[4:0] 这 1 个寄存器分别定义在 0x221000、0x221001、0x221002 和 0x221003。
128 KB 闪存扇区重组也会影响链接描述文件 file. 它必须根据新的部门组织进行修改。
有关新 Flash 扇区组织的说明,请参阅第 1.4.2 节。
复位和时钟控制单元
振荡器
晶体振荡器
即使保持与 ST92F120 板设计的兼容性,也不再建议在 ST1F92/F124/F150 应用板上插入与外部晶振并联的 250MOhm 电阻。
泄漏
ST92F120 对从 GND 到 OSCIN 的泄漏很敏感,而 ST92F124/F1 50/F250 对从 VDD 到 OSCIN 的泄漏很敏感。 如有必要,建议在印刷电路板上用接地环围绕晶体振荡器,并涂上一层涂层以避免潮湿问题。
外部时钟
即使保持与 ST92F120 板设计的兼容性,建议在 OSCOUT 输入上应用外部时钟。
优势tag有:
- 可以使用标准 TTL 输入信号,而外部时钟上的 ST92F120 Vil 介于 400mV 和 500mV 之间。
- 不需要 OSCOUT 和 VDD 之间的外部电阻。
锁相环
标准模式
PLLCONF 寄存器 (p55, R246) 的复位值将以与 ST92F120 相同的方式启动应用程序。 要在第 1.5 节中描述的条件下使用自由运行模式,必须设置 PLLCONF[7] 位。
安全时钟模式
使用 ST92F120,如果时钟信号消失,ST9 内核和外设时钟停止,无法将应用程序配置为安全状态。
ST92F124/F150/F250 设计引入了安全时钟信号,应用程序可配置为安全状态。
当时钟信号消失时(例如由于谐振器损坏或断开),就会发生 PLL 解锁事件。
管理此事件的更安全方法是启用 INTD0 外部中断并通过设置 CLKCTL 寄存器中的 INT_SEL 位将其分配给 RCCU。
相关的中断例程检查中断源(参见 ST7.3.6F92/F124/F150 数据表的 250 中断生成章节),并将应用程序配置为安全状态。
注意:外设时钟不会停止,微控制器产生的任何外部信号(例如 PWM、串行通信……)必须在中断程序执行的第一条指令期间停止。
扩展功能定时器
输入捕捉/输出比较
为了产生定时器中断,在某些情况下可能需要更新为 ST92F120 开发的程序:
- 如果同时使用定时器中断 IC1 和 IC2(OC1 和 OC2),则必须设置寄存器 CR1 的 ICIE(OCIE)。 CR1 寄存器中的 IC2IE 和 IC1IE(OC2IE 和 OC3IE)的值不重要。 因此,在这种情况下不必修改程序。
- 如果只需要一个中断,则必须复位 ICIE (OCIE),并根据所使用的中断设置 IC1IE 或 IC2IE (OC1IE 或 OC2IE)。
- 如果没有使用任何定时器中断,ICIE、IC1IE 和 IC2IE(OCIE、OC1IE 和 OC2IE)都必须复位。
脉宽调制模式
现在可以在每次 Counter = OC2R 时产生定时器中断:
- 要启用它,请设置 OCIE 或 OC2IE,
- 要禁用它,请重置 OCIE 和 OC2IE。
10 位 ADC
由于新的 ADC 完全不同,因此必须更新程序:
- 所有数据寄存器均为 10 位,其中包括阈值寄存器。 所以每个寄存器分为两个 8 位寄存器:一个高位寄存器和一个低位寄存器,其中仅使用 2 个最高有效位:
- 开始转换通道现在由位 CLR1[7:4] (Pg63, R252) 定义。
- 模拟看门狗通道由 CLR1[3:0] 位选择。 唯一的条件是两个通道必须是连续的。
- ADC 时钟由 CLR2[7:5] (Pg63, R253) 选择。
- 中断寄存器没有被修改。
由于 ADC 寄存器长度增加,寄存器映射不同。 新寄存器的位置在更新的 ST92F124/F150/F250 数据表中的 ADC 描述中给出。
I²C
IERRP 位复位
在专用于错误未决事件(设置 IERRP)的 ST92F124/F150/F250 中断例程中,必须实现软件循环。
此循环检查每个标志并执行相应的所需操作。 在重置所有标志之前,循环不会结束。
在该软件循环执行结束时,IERRP 位由软件复位,代码退出中断程序。
开始事件请求
为避免任何不需要的双重 START 事件,请使用任何编译器优化选项,在 Makefile.
例如:
CFLAGS = -m$(MODEL) -I$(INCDIR) -O3 -c -g -Wa,-alhd=$*.lis
升级和重新配置您的 ST9 HDS2V2 仿真器
介绍
本节包含有关如何升级仿真器固件或重新配置它以支持 ST92F150 探头的信息。 重新配置仿真器以支持 ST92F150 探头后,您可以将其重新配置为支持其他探头(例如ample ST92F120 探头)遵循相同的程序并选择合适的探头。
升级和/或重新配置仿真器的先决条件
以下 ST9 HDS2V2 仿真器和仿真探针支持使用新探针硬件进行升级和/或重新配置:
- ST92F150-EMU2
- ST92F120-EMU2
- ST90158-EMU2 和 ST90158-EMU2B
- ST92141-动车组2
- ST92163-动车组2
在尝试执行模拟器的升级/重新配置之前,您必须确保满足以下所有条件: - 您的 ST9-HDS2V2 仿真器的监视器版本高于或等于 2.00。 [您可以在 About ST9+ Visual Debug 窗口的 Target 字段中查看您的模拟器具有哪个监视器版本,您可以通过从 ST9+ Visual Debug 的主菜单中选择 Help>About.. 来打开该窗口。]
- 如果您的 PC 在 Windows ® NT ® 操作系统上运行,您必须具有管理员权限。
- 您必须在连接到 ST9 HDS6.1.1V9 仿真器的主机 PC 上安装 ST2+ V2(或更高版本)工具链。
如何升级/重新配置您的 ST9 HDS2V2 仿真器
该过程告诉您如何升级/重新配置您的 ST9 HDS2V2 仿真器。 确保在开始之前满足所有先决条件,否则执行此过程可能会损坏仿真器。
- 确保您的 ST9 HDS2V2 仿真器通过并行端口连接到运行 Windows® 95、98、2000 或 NT® 的主机 PC。 如果要重新配置仿真器以使用新探头,则必须使用三根柔性电缆将新探头物理连接到 HDS2V2 主板。
- 在主机 PC 上,从 Windows® 中选择开始 > 运行...。
- 单击浏览按钮浏览到安装 ST9+ V6.1.1 工具链的文件夹。 默认情况下,安装文件夹路径为 C:\ST9PlusV6.1.1\... 在安装文件夹中,浏览至 ..\downloader\ 子文件夹。
- 找到 ..\downloader\ \ 对应于您要升级/配置的模拟器名称的目录。
例如ample,如果您想重新配置 ST92F120 仿真器以与 ST92F150-EMU2 仿真探头一起使用,请浏览至 ..\downloader\ \ 目录。
5.然后选择你要安装的版本对应的目录(例如ample,V1.01版本在..\downloader\ \v92\) 并选择 file (例如amp文件,setup_st92f150.bat)。
6. 单击打开。
7. 在运行窗口中单击确定。 更新将开始。 您只需按照 PC 屏幕上显示的说明进行操作即可。
警告: 不要在更新过程中停止模拟器或程序! 您的模拟器可能已损坏!
“本说明仅供指导,旨在为客户提供有关其产品的信息,以便他们节省时间。 因此,对于因此类注释的内容和/或客户使用此处包含的与其产品相关的信息而引起的任何索赔,STMICROELECTRONICS 概不负责。 ”
提供的资料被认为是准确可靠的。 但是,STMicroelectronics 对使用此类信息的后果或因使用此类信息可能导致的任何侵犯第三方专利或其他权利的行为不承担任何责任。 意法半导体的任何专利或专利权均未通过暗示或其他方式授予许可。 本出版物中提及的规格如有更改,恕不另行通知。 本出版物取代并取代之前提供的所有信息。 未经 STMicroelectronics 明确书面批准,STMicroelectronics 产品不得用作生命支持设备或系统中的关键组件。
ST 标志是意法半导体的注册商标
2003 意法半导体——保留所有权利。
STMicroelectronics 购买 I2C 组件即表示获得了飞利浦 I2C 专利下的许可。 如果系统符合飞利浦定义的 I2C 标准规范,则授予在 I2C 系统中使用这些组件的权利。
意法半导体集团公司
澳大利亚 - 巴西 - 加拿大 - 中国 - 芬兰 - 法国 - 德国 - 香港 - 印度 - 以色列 - 意大利 - 日本
马来西亚 – 马耳他 – 摩洛哥 – 新加坡 – 西班牙 – 瑞典 – 瑞士 – 英国 – 美国
http://www.st.com
文件/资源
![]() |
STMicroelectronics ST92F120 嵌入式应用 [pdf] 指示 ST92F120 嵌入式应用,ST92F120,嵌入式应用,应用 |