интел лого

АСМИ Параллел ИИ Интел ФПГА ИП

АСМИ Параллел ИИ Интел ФПГА ИП производ

АСМИ Параллел ИИ Интел® ФПГА ИП омогућава приступ Интел ФПГА конфигурационим уређајима, а то су четворосеријска конфигурација (ЕПЦК), ниске јачинеtagе куад-сериал конфигурација (ЕПЦК-Л) и ЕПЦК-А серијска конфигурација. Можете да користите ову ИП адресу за читање и писање података на спољне флеш уређаје за апликације, као што је ажурирање удаљеног система и заглавље мапе осетљивости СЕУ File (.смх) складиште.
Осим функција које подржава АСМИ Параллел Интел ФПГА ИП, АСМИ Параллел ИИ Интел ФПГА ИП додатно подржава:

  • Директан флеш приступ (уписивање/читање) преко Авалон® меморијског интерфејса.
  • Контролни регистар за друге операције преко интерфејса регистра статуса контроле (ЦСР) у Авалон меморијском мапираном интерфејсу.
  • Преведите генеричке команде из Авалон меморијског интерфејса у командне кодове уређаја.

АСМИ Параллел ИИ Интел ФПГА ИП је доступан за све породице Интел ФПГА уређаја укључујући Интел МАКС® 10 уређаје који користе ГПИО режим.
АСМИ Параллел ИИ Интел ФПГА ИП подржава само ЕПЦК, ЕПЦК-Л и ЕПЦК-А уређаје. Ако користите флеш уређаје независних произвођача, морате да користите Генериц Сериал Фласх Интерфаце Интел ФПГА ИП.
АСМИ Параллел ИИ Интел ФПГА ИП је подржан у верзији софтвера Интел Куартус® Приме 17.0 и новије.
Повезане информације

  • Увод у Интел ФПГА ИП језгра
    • Пружа опште информације о свим Интел ФПГА ИП језграма, укључујући параметрирање, генерисање, надоградњу и симулацију ИП језгара.
  • Креирање ИП и Ксис симулационих скрипти независних од верзије
    • Креирајте скрипте за симулацију које не захтевају ручно ажурирање софтвера или надоградње ИП верзије.
  • Најбоље праксе управљања пројектима
    • Смернице за ефикасно управљање и преносивост вашег пројекта и ИП files.
  • АСМИ Параллел Интел ФПГА ИП Цоре Упутство за употребу
  • Генерички серијски флеш интерфејс Интел ФПГА ИП Упутство за употребу
    • Пружа подршку за флеш уређаје независних произвођача.
  • АН 720: Симулација АСМИ блока у вашем дизајну

Информације о издању

ИП верзије су исте као верзије софтвера Интел Куартус Приме Десигн Суите до в19.1. Од верзије софтвера Интел Куартус Приме Десигн Суите 19.2 или новије, ИП језгра имају нову шему ИП верзија.
Број ИП верзије (КСИЗ) може да се промени са једне верзије софтвера Интел Куартус Приме на другу. Промена у:

  • Кс указује на велику ревизију ИП-а. Ако ажурирате свој Интел Куартус Приме софтвер, морате поново да генеришете ИП.
  • И означава да ИП садржи нове функције. Поново генеришите свој ИП да бисте укључили ове нове функције.
  • З означава да ИП укључује мање промене. Поново генеришите свој ИП да бисте укључили ове промене.

Табела 1. Информације о издању АСМИ Параллел ИИ Интел ФПГА ИП

Ставка Опис
ИП верзија 18.0
Верзија Интел Куартус Приме Про Едитион 18.0
Датум изласка 2018.05.07

Портс

Слика 1. Блок дијаграм портоваАСМИ Параллел ИИ Интел ФПГА ИП слика 1

Табела 2. Опис портова

Сигнал Ширина Правац Опис
Авалон меморијски мапиран славе интерфејс за ЦСР (авл_цср)
авл_цср_аддр 6 Инпут Авалон меморијска мапирана интерфејс адресна магистрала. Адресна магистрала је у адресирању речи.
авл_цср_реад 1 Инпут Контрола читања интерфејса Авалон мапираног меморијом у ЦСР.
авл_цср_рддата 32 Излаз Авалон меморијско мапирани интерфејс за читање магистрале података са ЦСР-а.
авл_цср_врите 1 Инпут Контрола писања Авалон меморијског интерфејса у ЦСР.
авл_цср_вритедата 32 Инпут Авалон меморијско мапирани интерфејс за упис података сабирнице података у ЦСР.
авл_цср_ваитрекуест 1 Излаз Авалон меморијско мапирани интерфејс за контролу захтева чекања из ЦСР-а.
авл_цср_рддата_валид 1 Излаз Важећи подаци за читање Авалон меморијског интерфејса који указују на то да су подаци за читање ЦСР доступни.
Авалон меморијски мапиран славе интерфејс за приступ меморији (авл_ мем)
авл_мем_врите 1 Инпут Авалон меморијско мапирани интерфејс контрола писања у меморију
авл_мем_бурстцоунт 7 Инпут Авалон меморијско мапирани интерфејс рафала за меморију. Опсег вредности од 1 до 64 (максимална величина странице).
авл_мем_ваитрекуест 1 Излаз Авалон меморијско мапирани интерфејс за контролу захтева чекања из меморије.
авл_мем_реад 1 Инпут Авалон меморијско мапирани интерфејс за контролу читања у меморију
авл_мем_аддр N Инпут Авалон меморијска мапирана интерфејс адресна магистрала. Адресна магистрала је у адресирању речи.

Ширина адресе зависи од густине флеш меморије која се користи.

авл_мем_вритедата 32 Инпут Авалон меморијско мапирани интерфејс уписује магистралу података у меморију
авл_мем_реадддата 32 Излаз Авалон меморијски мапирани интерфејс чита магистралу података из меморије.
авл_мем_рддата_валид 1 Излаз Важећи подаци за читање интерфејса Авалон мапираног меморијом који показују да су подаци за читање меморије доступни.
авл_мем_битеенбле 4 Инпут Авалон меморијско мапирани интерфејс уписивања података омогућава магистралу до меморије. Током бурст мода, бајтеенабле магистрала ће бити логички висока, 4'б1111.
Сат и ресетовање
цлк 1 Инпут Улазни сат за тактирање ИП-а. (1)
ресет_н 1 Инпут Асинхрони ресет за ресетовање ИП адресе.(2)
Цондуит Интерфаце(3)
фкспи_датаоут 4 Бидирецтионал Улазни или излазни порт за унос података са флеш уређаја.
наставио…
Сигнал Ширина Правац Опис
кспи_дцлк 1 Излаз Пружа сигнал сата флеш уређају.
кспи_сцеин 1 Излаз Пружа нцс сигнал флеш уређају.

Подржава Стратик® В, Арриа® В, Цицлоне® В и старије уређаје.

3 Излаз Пружа нцс сигнал флеш уређају.

Подржава Интел Арриа 10 и Интел Цицлоне 10 ГКС уређаје.

  • Можете подесити фреквенцију такта на нижу или једнаку 50 МХз.
  • Задржите сигнал најмање један циклус такта да бисте ресетовали ИП.
  • Доступно када омогућите параметар Онемогући наменски активни серијски интерфејс.

Повезане информације

  • Подаци о уређајима са четворосеријском конфигурацијом (ЕПЦК).
  • ЕПЦК-Л листа података о уређајима за серијску конфигурацију
  • ЕПЦК-А лист са подацима о уређају за серијску конфигурацију

Параметерс

Табела 3. Поставке параметара

Параметар Правне вредности Описи
Тип конфигурационог уређаја ЕПЦК16, ЕПЦК32, ЕПЦК64, ЕПЦК128, ЕПЦК256, ЕПЦК512, ЕПЦК-Л256, ЕПЦК-Л512, ЕПЦК-Л1024, ЕПЦК4А, ЕПЦК16А, ЕПЦК32А, ЕПЦК64А, ЕПЦК128А, ЕПЦК Одређује тип уређаја ЕПЦК, ЕПЦК-Л или ЕПЦК-А који желите да користите.
Изаберите И/О режим НОРМАЛНИ СТАНДАРД ДУАЛ КУАД Бира проширену ширину података када омогућите операцију брзог читања.
Онемогућите наменски активни серијски интерфејс Усмерава АСМИБЛОЦК сигнале на највиши ниво вашег дизајна.
Омогућите интерфејс за СПИ пинове Преводи АСМИБЛОЦК сигнале у СПИ пин интерфејс.
Омогући симулациони модел блица Користи подразумевани ЕПЦК 1024 симулациони модел за симулацију. Ако користите флеш уређај треће стране, погледајте АН 720: Симулација АСМИ блока у вашем дизајну да креирате омот за повезивање флеш модела са АСМИ блоком.
Број коришћеног чипа Селецт 1

2(4)

3(4)

Бира број изабраних чипова повезаних на блиц.
  • Подржано само на Интел Арриа 10 уређајима, Интел Цицлоне 10 ГКС уређајима и другим уређајима са омогућеним интерфејсом Енабле СПИ пинова.

Повезане информације

  • Подаци о уређајима са четворосеријском конфигурацијом (ЕПЦК).
  • ЕПЦК-Л листа података о уређајима за серијску конфигурацију
  • ЕПЦК-А лист са подацима о уређају за серијску конфигурацију
  • АН 720: Симулација АСМИ блока у вашем дизајну

Регистер Мап

Табела 4. Регистарска карта

  • Сваки помак адресе у следећој табели представља 1 реч меморијског адресног простора.
  • Сви регистри имају подразумевану вредност 0к0.
Оффсет Регистер Наме Р/В Име поља Бит Ширина Опис
0 ВР_ЕНАБЛЕ W ВР_ЕНАБЛЕ 0 1 Напишите 1 да бисте омогућили упис.
1 ВР_ДИСАБЛЕ W ВР_ДИСАБЛЕ 0 1 Врите 1 да извршите онемогућавање писања.
2 ВР_СТАТУС W ВР_СТАТУС 7:0 8 Садржи информације за упис у регистар статуса.
3 РД_СТАТУС R РД_СТАТУС 7:0 8 Садржи информације из операције регистра статуса читања.
4 СЕЦТОР_ЕРАСЕ W Вредност сектора 23:0

или 31:0

24 или

32

Садржи адресу сектора за брисање у зависности од густине уређаја.(5)
5 СУБСЕЦТОР_ЕРАСЕ W Подсекторска вредност 23:0

или 31:0

24 или

32

Садржи адресу подсектора за брисање у зависности од густине уређаја.(6)
6 – 7 Резервисано
8 КОНТРОЛА В/Р ЦХИП СЕЛЕЦТ 7:4 4 Бира флеш уређај. Подразумевана вредност је 0, која циља на први флеш уређај. Да бисте изабрали други уређај, поставите вредност на 1, да бисте изабрали трећи уређај, подесите вредност на 2.
Резервисано
В/Р ОНЕМОГУЋИ 0 1 Поставите ово на 1 да бисте онемогућили СПИ сигнале ИП-а тако што ћете сав излазни сигнал ставити у стање високог З.
наставио…
Оффсет Регистер Наме Р/В Име поља Бит Ширина Опис
            Ово се може користити за дељење магистрале са другим уређајима.
9 – 12 Резервисано
13 ВР_НОН_ВОЛАТИЛЕ_ЦОНФ_РЕГ W НВЦР вредност 15:0 16 Уписује вредност у непроменљиви регистар конфигурације.
14 РД_НОН_ВОЛАТИЛЕ_ЦОНФ_РЕГ R НВЦР вредност 15:0 16 Чита вредност из непроменљивог регистра конфигурације
15 РД_ ФЛАГ_ СТАТУС_РЕГ R РД_ ФЛАГ_ СТАТУС_РЕГ 8 8 Чита регистар статуса заставице
16 ЦЛР_ФЛАГ_ СТАТУС РЕГ W ЦЛР_ФЛАГ_ СТАТУС РЕГ 8 8 Брише регистар статуса заставице
17 БУЛК_ЕРАСЕ W БУЛК_ЕРАСЕ 0 1 Упишите 1 да бисте избрисали цео чип (за уређај са једним матрицом).(7)
18 ДИЕ_ЕРАСЕ W ДИЕ_ЕРАСЕ 0 1 Упишите 1 да бисте избрисали цео коцкица (за уређај са слагањем).(7)
19 4БИТЕС_АДДР_ЕН W 4БИТЕС_АДДР_ЕН 0 1 Упишите 1 да бисте ушли у режим адресе од 4 бајта
20 4БИТЕС_АДДР_ЕКС W 4БИТЕС_АДДР_ЕКС 0 1 Упишите 1 да бисте изашли из режима адресе од 4 бајта
21 СЕЦТОР_ПРОТЕЦТ W Вредност заштите сектора 7:0 8 Вредност за упис у регистар статуса ради заштите сектора. (8)
22 РД_МЕМОРИ_ЦАПАЦИТИ_ИД R Вредност капацитета меморије 7:0 8 Садржи информације о ИД-у меморијског капацитета.
23 –

32

Резервисано

Потребно је само да наведете било коју адресу унутар сектора и ИП ће избрисати тај одређени сектор.
Потребно је само да наведете било коју адресу унутар подсектора и ИП ће избрисати тај одређени подсектор.

Повезане информације

  • Подаци о уређајима са четворосеријском конфигурацијом (ЕПЦК).
  • ЕПЦК-Л листа података о уређајима за серијску конфигурацију
  • ЕПЦК-А лист са подацима о уређају за серијску конфигурацију
  • Спецификације Авалон интерфејса

Операције

АСМИ Параллел ИИ Интел ФПГА ИП интерфејси су компатибилни са Авалон меморијским мапираним интерфејсом. За више детаља погледајте Авалон спецификације.

  • Потребно је само да наведете било коју адресу унутар матрице и ИП ће обрисати ту конкретну коцкицу.
  • За ЕПЦК и ЕПЦК-Л уређаје, бит заштите блока су бит [2:4] и [6], а горњи/доњи (ТБ) бит је бит 5 статусног регистра. За ЕПЦК-А уређаје. бит заштите блока су бит [2:4], а ТБ бит је бит 5 статусног регистра.

Повезане информације

  • Спецификације Авалон интерфејса

Операције регистра статуса контроле

Можете да извршите читање или писање на одређени помак адресе користећи Цонтрол Статус Регистер (ЦСР).
Да бисте извршили операцију читања или писања за регистар статуса контроле, следите ове кораке:

  1. Потврдите сигнал авл_цср_врите или авл_цср_реад док је
    авл_цср_ваитрекуест сигнал је низак (ако је сигнал захтева чекања висок, сигнал авл_цср_врите или авл_цср_реад мора да се одржава на високом нивоу док сигнал захтева чекања не падне низак).
  2. У исто време, подесите вредност адресе на магистрали авл_цср_аддресс. Ако се ради о операцији писања, поставите податке о вредности на магистрали авл_цср_вритедата заједно са адресом.
  3. Ако је то трансакција читања, сачекајте док се сигнал авл_цср_реаддатавалид не потврди као висок да бисте преузели прочитане податке.
  • За операције које захтевају да вредност писања трепери, морате прво да извршите операцију омогућавања писања.
  • Морате прочитати регистар статуса заставице сваки пут када издате команду за писање или брисање.
  • Ако се користи више флеш уређаја, морате уписати у регистар за одабир чипа да бисте изабрали исправан избор чипа пре него што извршите било какву операцију на одређеном флеш уређају.

Слика 2. Читање таласног облика регистра капацитета меморије прample

АСМИ Параллел ИИ Интел ФПГА ИП слика 2

Слика 3. Врите Енабле Регистер Вавеформ Екample

АСМИ Параллел ИИ Интел ФПГА ИП слика 3

Меморијске операције

АСМИ Параллел ИИ Интел ФПГА ИП меморијски интерфејс подржава разбијање и директан приступ флеш меморији. Током директног приступа флеш меморији, ИП обавља следеће кораке како би вам омогућио да извршите било коју директну операцију читања или писања:

  • Омогућавање писања за операцију писања
  • Проверите регистар статуса заставице да бисте били сигурни да је операција завршена на блицу
  • Отпустите сигнал захтева за чекање када се операција заврши

Меморијске операције су сличне операцијама интерфејса мапираних меморијом Авалона. Морате подесити тачну вредност на адресној магистрали, уписати податке ако се ради о трансакцији писања, подесити вредност бројања рафала на 1 за једну трансакцију или жељену вредност бројања рафала и покренути сигнал за писање или читање.

Слика 4. 8-Ворд Врите Бурст Вавеформ Екample

АСМИ Параллел ИИ Интел ФПГА ИП слика 4

Слика 5. Рафални талас за читање од 8 речи, прample

АСМИ Параллел ИИ Интел ФПГА ИП слика 5

Слика 6. 1-Бите Врите битеенабле = 4'б0001 Вавеформ Екample

АСМИ Параллел ИИ Интел ФПГА ИП слика 6

АСМИ Параллел ИИ Интел ФПГА ИП случај употребе прampлес

Случај употребе нпрampкористе АСМИ Параллел ИИ ИП и ЈTAG-то-Авалон Мастер за обављање операција флеш приступа, као што су читање силиконског ИД-а, читање меморије, меморија писања, брисање сектора, заштита сектора, брисање регистра статуса заставице и писање нвцр-а.
За покретање бившегampлес, морате конфигурисати ФПГА. Пратите ове кораке:

  1. Конфигуришите ФПГА заснован на систему Платформ Десигнер као што је приказано на следећој слици.
    Слика 7. Систем дизајнера платформе који приказује АСМИ Параллел ИИ ИП и ЈTAG-то-Авалон МастерАСМИ Параллел ИИ Интел ФПГА ИП слика 7
  2. Сачувајте следећу ТЦЛ скрипту у истом директоријуму као и ваш пројекат. Именујте скрипту као епцк128_аццесс.тцл, на примерampле.АСМИ Параллел ИИ Интел ФПГА ИП слика 8 АСМИ Параллел ИИ Интел ФПГА ИП слика 9 АСМИ Параллел ИИ Интел ФПГА ИП слика 10 АСМИ Параллел ИИ Интел ФПГА ИП слика 11 АСМИ Параллел ИИ Интел ФПГА ИП слика 12
  3. Покрените системску конзолу. У конзоли, извор скрипте користећи „соурце епцк128_аццесс.тцл“.

Exampле 1: Прочитајте силиконски ИД конфигурационих уређаја

АСМИ Параллел ИИ Интел ФПГА ИП слика 13

Exampле 2: Прочитајте и напишите једну реч података на адреси Х'40000000

АСМИ Параллел ИИ Интел ФПГА ИП слика 14

Exampле 3: Обриши сектор 64

АСМИ Параллел ИИ Интел ФПГА ИП слика 15

Exampле 4: Извршите заштиту сектора у секторима (0 до 127)

АСМИ Параллел ИИ Интел ФПГА ИП слика 16

Exampле 5: Читање и брисање регистра статуса заставице

АСМИ Параллел ИИ Интел ФПГА ИП слика 17АСМИ Параллел ИИ Интел ФПГА ИП слика 18

Exampле 6: Читање и писање нвцр

АСМИ Параллел ИИ Интел ФПГА ИП слика 19

АСМИ Параллел ИИ Интел ФПГА ИП Упутство за употребу Архива

ИП верзије су исте као верзије софтвера Интел Куартус Приме Десигн Суите до в19.1. Од верзије софтвера Интел Куартус Приме Десигн Суите 19.2 или новије, ИП језгра имају нову шему ИП верзија.
Ако верзија ИП језгра није наведена, примењује се кориснички водич за претходну верзију ИП језгра.

Интел Куартус Приме верзија ИП Цоре верзија Упутство за употребу
17.0 17.0 Алтера АСМИ Параллел ИИ ИП Цоре упутство за употребу

Историја ревизија документа за АСМИ Параллел ИИ Интел ФПГА ИП Упутство за употребу

Верзија документа Интел Куартус Приме верзија ИП верзија Промене
2020.07.29 18.0 18.0 • Ажуриран је наслов документа на АСМИ Параллел ИИ Интел ФПГА ИП Упутство за употребу.

• Ажуриран Табела 2: Поставке параметара у секцији

Параметерс.

2018.09.24 18.0 18.0 • Додате информације о апликацијама и подршци за АСМИ Параллел ИИ Интел ФПГА ИП језгро.

• Додата је напомена која се односи на Генерички серијски флеш интерфејс Интел ФПГА ИП Цоре Упутство за употребу.

• Додата је АСМИ Параллел ИИ Интел ФПГА ИП Цоре случај употребе прampлес одељак.

2018.05.07 18.0 18.0 • Преименовано је Алтера АСМИ Параллел ИИ ИП језгро у АСМИ Параллел ИИ Интел ФПГА ИП језгро по Интел ребрандингу.

• Додата подршка за ЕПЦК-А уређаје.

• Додата је напомена за цлк сигнал у Опис лука сто.

• Ажуриран опис за кспи_сцеин сигнал у Опис лука сто.

• Додата напомена у регистар СЕЦТОР_ПРОТЕЦТ у Регистер Мап сто.

• Ажуриран бит и ширина за регистре СЕЦТОР_ЕРАСЕ и СУБСЕЦТОР_ЕРАСЕ у Регистер Мап сто.

• Ажуриран бит и ширина за СЕЦТОР_ПРОТЕЦТ

региструјте се у Регистер Мап сто.

наставио…
Верзија документа Интел Куартус Приме верзија ИП верзија Промене
      • Ажуриран опис опције ЦХИП СЕЛЕЦТ регистра ЦОНТРОЛ у Регистер Мап сто.

• Ажуриране фусноте за регистре СЕЦТОР_ЕРАСЕ, СУБСЕЦТОР_ЕРАСЕ, БУЛК_ЕРАСЕ и ДИЕ_ЕРАСЕ у Регистер Мап сто.

• Ажуриран опис за вл_мем_аддр

сигнал у Опис лука сто.

• Мање уредничке измене.

 

Датум Версион Промене
мај 2017 2017.05.08 Првобитно издање.

Интел Цорпоратион. Сва права задржана. Интел, Интел лого и друге Интел ознаке су заштитни знаци Интел Цорпоратион или њених подружница. Интел гарантује перформансе својих ФПГА и полупроводничких производа у складу са тренутним спецификацијама у складу са Интеловом стандардном гаранцијом, али задржава право да изврши измене било којег производа и услуге у било које време без обавештења. Интел не преузима никакву одговорност или одговорност која произилази из примене или коришћења било које информације, производа или услуге описане овде осим ако је Интел изричито пристао у писаној форми. Интеловим клијентима се саветује да набаве најновију верзију спецификација уређаја пре него што се ослоне на било коју објављену информацију и пре него што наруче производе или услуге.
*Друга имена и брендови могу се сматрати власништвом других.

Документи / Ресурси

интел АСМИ Параллел ИИ Интел ФПГА ИП [пдф] Упутство за кориснике
АСМИ Параллел ИИ Интел ФПГА ИП, АСМИ, Параллел ИИ Интел ФПГА ИП, ИИ Интел ФПГА ИП, ФПГА ИП

Референце

Оставите коментар

Ваша емаил адреса неће бити објављена. Обавезна поља су означена *