इंटेल लोगो

ASMI समांतर II इंटेल FPGA IP

ASMI समांतर II इंटेल FPGA IP उत्पादन

ASMI Parallel II Intel® FPGA IP इंटेल FPGA कॉन्फिगरेशन उपकरणांमध्ये प्रवेश प्रदान करते, जे क्वाड-सीरियल कॉन्फिगरेशन (EPCQ), लो-वॉल्यूम आहेतtage क्वाड-सीरियल कॉन्फिगरेशन (EPCQ-L), आणि EPCQ-A सीरियल कॉन्फिगरेशन. रिमोट सिस्टम अपडेट आणि SEU संवेदनशीलता नकाशा शीर्षलेख यासारख्या अनुप्रयोगांसाठी तुम्ही बाह्य फ्लॅश डिव्हाइसेसवर डेटा वाचण्यासाठी आणि लिहिण्यासाठी हा IP वापरू शकता File (.smh) स्टोरेज.
ASMI पॅरलल इंटेल FPGA IP द्वारे समर्थित वैशिष्ट्यांव्यतिरिक्त, ASMI समांतर II Intel FPGA IP अतिरिक्तपणे समर्थन करते:

  • Avalon® मेमरी-मॅप केलेल्या इंटरफेसद्वारे थेट फ्लॅश प्रवेश (लिहा/वाचणे).
  • Avalon मेमरी-मॅप्ड इंटरफेसमधील कंट्रोल स्टेटस रजिस्टर (CSR) इंटरफेसद्वारे इतर ऑपरेशन्ससाठी कंट्रोल रजिस्टर.
  • Avalon मेमरी-मॅप केलेल्या इंटरफेसमधील जेनेरिक कमांड्सचे डिव्हाइस कमांड कोडमध्ये भाषांतर करा.

ASMI समांतर II Intel FPGA IP सर्व Intel FPGA उपकरण कुटुंबांसाठी उपलब्ध आहे ज्यात Intel MAX® 10 उपकरणांचा समावेश आहे जे GPIO मोड वापरत आहेत.
ASMI समांतर II Intel FPGA IP फक्त EPCQ, EPCQ-L, आणि EPCQ-A उपकरणांना समर्थन देते. तुम्ही थर्ड-पार्टी फ्लॅश डिव्हाइस वापरत असल्यास, तुम्ही जेनेरिक सीरियल फ्लॅश इंटरफेस इंटेल FPGA IP वापरणे आवश्यक आहे.
ASMI पॅरलल II Intel FPGA IP ला Intel Quartus® Prime सॉफ्टवेअर आवृत्ती 17.0 आणि त्यापुढील सपोर्ट आहे.
संबंधित माहिती

  • इंटेल एफपीजीए आयपी कोरचा परिचय
    • सर्व इंटेल एफपीजीए आयपी कोर बद्दल सामान्य माहिती प्रदान करते, ज्यामध्ये पॅरामीटरायझिंग, जनरेटिंग, अपग्रेडिंग आणि आयपी कोर सिम्युलेटिंग समाविष्ट आहे.
  • आवृत्ती-स्वतंत्र IP आणि Qsys सिम्युलेशन स्क्रिप्ट तयार करणे
    • सिम्युलेशन स्क्रिप्ट तयार करा ज्यांना सॉफ्टवेअर किंवा IP आवृत्ती अपग्रेडसाठी मॅन्युअल अपडेटची आवश्यकता नाही.
  • प्रकल्प व्यवस्थापन सर्वोत्तम पद्धती
    • तुमचा प्रकल्प आणि IP च्या कार्यक्षम व्यवस्थापन आणि पोर्टेबिलिटीसाठी मार्गदर्शक तत्त्वे files.
  • ASMI समांतर इंटेल FPGA IP कोर वापरकर्ता मार्गदर्शक
  • जेनेरिक सीरियल फ्लॅश इंटरफेस इंटेल FPGA IP वापरकर्ता मार्गदर्शक
    • तृतीय-पक्ष फ्लॅश उपकरणांसाठी समर्थन प्रदान करते.
  • AN 720: तुमच्या डिझाइनमध्ये ASMI ब्लॉकचे अनुकरण करणे

माहिती प्रकाशन

IP आवृत्त्या इंटेल क्वार्टस प्राइम डिझाइन सूट सॉफ्टवेअर आवृत्त्या v19.1 पर्यंतच्या समान आहेत. इंटेल क्वार्टस प्राइम डिझाईन सूट सॉफ्टवेअर आवृत्ती 19.2 किंवा नंतरच्या आवृत्तीवरून, आयपी कोरमध्ये नवीन आयपी आवृत्ती योजना आहे.
IP आवृत्ती (XYZ) क्रमांक एका इंटेल क्वार्टस प्राइम सॉफ्टवेअर आवृत्तीवरून दुसऱ्यामध्ये बदलू शकतो. यामध्ये बदल:

  • X हे IP चे मोठे पुनरावृत्ती सूचित करते. तुम्ही तुमचे इंटेल क्वार्टस प्राइम सॉफ्टवेअर अपडेट केल्यास, तुम्ही आयपी पुन्हा निर्माण करणे आवश्यक आहे.
  • Y सूचित करते की IP मध्ये नवीन वैशिष्ट्ये समाविष्ट आहेत. या नवीन वैशिष्ट्यांचा समावेश करण्यासाठी तुमचा आयपी पुन्हा निर्माण करा.
  • Z सूचित करते की IP मध्ये किरकोळ बदल समाविष्ट आहेत. हे बदल समाविष्ट करण्यासाठी तुमचा आयपी पुन्हा निर्माण करा.

तक्ता 1. ASMI समांतर II इंटेल FPGA IP प्रकाशन माहिती

आयटम वर्णन
आयपी आवृत्ती 18.0
इंटेल क्वार्टस प्राइम प्रो एडिशन व्हर्जन 18.0
प्रकाशन तारीख 2018.05.07

बंदरे

आकृती 1. पोर्ट्स ब्लॉक डायग्रामASMI समांतर II इंटेल FPGA IP अंजीर 1

तक्ता 2. पोर्ट्सचे वर्णन

सिग्नल रुंदी दिशा वर्णन
CSR (avl_csr) साठी एव्हलॉन मेमरी-मॅप्ड स्लेव्ह इंटरफेस
avl_csr_addr 6 इनपुट Avalon मेमरी-मॅप केलेला इंटरफेस पत्ता बस. अॅड्रेस बस शब्दात आहे.
avl_csr_read 1 इनपुट Avalon मेमरी-मॅप केलेले इंटरफेस CSR वर नियंत्रण वाचते.
avl_csr_rddata 32 आउटपुट Avalon मेमरी-मॅप केलेला इंटरफेस CSR वरून डेटा बस वाचतो.
avl_csr_write 1 इनपुट Avalon मेमरी-मॅप केलेले इंटरफेस CSR वर नियंत्रण लिहितो.
avl_csr_writedata 32 इनपुट Avalon मेमरी-मॅप्ड इंटरफेस CSR वर डेटा बस लिहितो.
avl_csr_waitrequest 1 आउटपुट CSR कडून Avalon मेमरी-मॅप केलेले इंटरफेस वेटरक्वेस्ट कंट्रोल.
avl_csr_rddata_valid 1 आउटपुट Avalon मेमरी-मॅप्ड इंटरफेस रीड डेटा वैध आहे जो सूचित करतो की CSR रीड डेटा उपलब्ध आहे.
मेमरी ऍक्सेससाठी एव्हलॉन मेमरी-मॅप्ड स्लेव्ह इंटरफेस (avl_ mem)
avl_mem_write 1 इनपुट Avalon मेमरी-मॅप केलेले इंटरफेस मेमरीवर नियंत्रण लिहितो
avl_mem_burstcount 7 इनपुट मेमरीसाठी एव्हलॉन मेमरी-मॅप केलेले इंटरफेस बर्स्ट काउंट. मूल्य श्रेणी 1 ते 64 (कमाल पृष्ठ आकार).
avl_mem_waitrequest 1 आउटपुट एव्हलॉन मेमरी-मॅप केलेला इंटरफेस मेमरीमधून वेटरक्वेस्ट कंट्रोल.
avl_mem_read 1 इनपुट Avalon मेमरी-मॅप केलेले इंटरफेस मेमरीवरील नियंत्रण वाचते
avl_mem_addr N इनपुट Avalon मेमरी-मॅप केलेला इंटरफेस पत्ता बस. अॅड्रेस बस शब्दात आहे.

पत्त्याची रुंदी वापरलेल्या फ्लॅश मेमरी घनतेवर अवलंबून असते.

avl_mem_writedata 32 इनपुट एव्हलॉन मेमरी-मॅप केलेला इंटरफेस मेमरीमध्ये डेटा बस लिहितो
avl_mem_readddata 32 आउटपुट एव्हलॉन मेमरी-मॅप केलेला इंटरफेस मेमरीमधून डेटा बस वाचतो.
avl_mem_rddata_valid 1 आउटपुट Avalon मेमरी-मॅप केलेला इंटरफेस रीड डेटा वैध आहे जो मेमरी रीड डेटा उपलब्ध असल्याचे सूचित करतो.
avl_mem_byteenble 4 इनपुट एव्हलॉन मेमरी-मॅप्ड इंटरफेस राईट डेटा बस मेमरी सक्षम करते. बर्स्टिंग मोड दरम्यान, बायटेनेबल बस लॉजिक हाय, 4'b1111 असेल.
घड्याळ आणि रीसेट
clk 1 इनपुट आयपी घड्याळासाठी इनपुट घड्याळ. (१)
रीसेट_n 1 इनपुट IP रीसेट करण्यासाठी असिंक्रोनस रीसेट.(2)
कंड्युट इंटरफेस(१)
fqspi_dataout 4 द्विदिशात्मक फ्लॅश डिव्हाइसवरून डेटा फीड करण्यासाठी इनपुट किंवा आउटपुट पोर्ट.
चालू ठेवले…
सिग्नल रुंदी दिशा वर्णन
qspi_dclk 1 आउटपुट फ्लॅश डिव्हाइसला घड्याळ सिग्नल प्रदान करते.
qspi_scein 1 आउटपुट फ्लॅश उपकरणाला ncs सिग्नल पुरवतो.

Stratix® V, Arria® V, Cyclone® V आणि जुन्या उपकरणांना सपोर्ट करते.

3 आउटपुट फ्लॅश उपकरणाला ncs सिग्नल पुरवतो.

Intel Arria 10 आणि Intel Cyclone 10 GX उपकरणांना सपोर्ट करते.

  • तुम्ही घड्याळाची वारंवारता ५० मेगाहर्ट्झच्या कमी किंवा बरोबरीवर सेट करू शकता.
  • IP रीसेट करण्यासाठी किमान एक घड्याळ चक्रासाठी सिग्नल धरून ठेवा.
  • तुम्ही समर्पित सक्रिय सिरीयल इंटरफेस पॅरामीटर अक्षम करता तेव्हा उपलब्ध.

संबंधित माहिती

  • क्वाड-सिरियल कॉन्फिगरेशन (EPCQ) डिव्हाइसेस डेटाशीट
  • EPCQ-L सीरियल कॉन्फिगरेशन डिव्हाइसेस डेटाशीट
  • EPCQ-A सिरीयल कॉन्फिगरेशन डिव्हाइस डेटाशीट

पॅरामीटर्स

तक्ता 3. पॅरामीटर सेटिंग्ज

पॅरामीटर कायदेशीर मूल्ये वर्णने
कॉन्फिगरेशन डिव्हाइस प्रकार EPCQ16, EPCQ32, EPCQ64, EPCQ128, EPCQ256, EPCQ512, EPCQ-L256, EPCQ-L512, EPCQ-L1024, EPCQ4A, EPCQ16A, EPCQ32A, EPCQ64A, EPCQ128A तुम्ही वापरू इच्छित असलेला EPCQ, EPCQ-L किंवा EPCQ-A डिव्हाइस प्रकार निर्दिष्ट करते.
I/O मोड निवडा सामान्य मानक ड्युअल क्वाड तुम्ही फास्ट रीड ऑपरेशन सक्षम करता तेव्हा विस्तारित डेटा रुंदी निवडते.
समर्पित सक्रिय सिरीयल इंटरफेस अक्षम करा ASMIBLOCK सिग्नलला तुमच्या डिझाईनच्या वरच्या स्तरावर जा.
SPI पिन इंटरफेस सक्षम करा ASMIBLOCK सिग्नलचे SPI पिन इंटरफेसमध्ये भाषांतर करते.
फ्लॅश सिम्युलेशन मॉडेल सक्षम करा सिम्युलेशनसाठी डीफॉल्ट EPCQ 1024 सिम्युलेशन मॉडेल वापरते. तुम्ही थर्ड-पार्टी फ्लॅश डिव्हाइस वापरत असल्यास, पहा AN 720: तुमच्या डिझाइनमध्ये ASMI ब्लॉकचे अनुकरण करणे फ्लॅश मॉडेलला ASMI ब्लॉकसह जोडण्यासाठी रॅपर तयार करण्यासाठी.
वापरलेल्या चिप निवडीची संख्या 1

2(4)

3(4)

फ्लॅशशी कनेक्ट केलेल्या चिप सिलेक्टची संख्या निवडते.
  • केवळ Intel Arria 10 डिव्हाइसेस, Intel Cyclone 10 GX डिव्हाइसेस आणि SPI पिन इंटरफेस सक्षम असलेल्या इतर उपकरणांमध्ये समर्थित आहे.

संबंधित माहिती

  • क्वाड-सिरियल कॉन्फिगरेशन (EPCQ) डिव्हाइसेस डेटाशीट
  • EPCQ-L सीरियल कॉन्फिगरेशन डिव्हाइसेस डेटाशीट
  • EPCQ-A सिरीयल कॉन्फिगरेशन डिव्हाइस डेटाशीट
  • AN 720: तुमच्या डिझाइनमध्ये ASMI ब्लॉकचे अनुकरण करणे

नकाशा नोंदणी करा

तक्ता 4. नोंदणी नकाशा

  • खालील सारणीतील प्रत्येक अॅड्रेस ऑफसेट मेमरी अॅड्रेस स्पेसचा 1 शब्द दर्शवतो.
  • सर्व रजिस्टर्सचे डीफॉल्ट मूल्य 0x0 असते.
ऑफसेट नाव नोंदणी करा R/W फील्डचे नाव बिट रुंदी वर्णन
0 WR_ENABLE W WR_ENABLE 0 1 लेखन सक्षम करण्यासाठी 1 लिहा.
1 WR_DISABLE W WR_DISABLE 0 1 लेखन अक्षम करण्यासाठी 1 लिहा.
2 WR_STATUS W WR_STATUS १६:१० 8 स्टेटस रजिस्टरवर लिहायची माहिती असते.
3 RD_STATUS R RD_STATUS १६:१० 8 रीड स्टेटस रजिस्टर ऑपरेशनमधील माहिती समाविष्ट आहे.
4 SECTOR_ERASE W सेक्टर मूल्य १६:१०

किंवा 31:0

24 किंवा

32

डिव्हाइसच्या घनतेनुसार मिटवायचा सेक्टर पत्ता समाविष्ट करा.(5)
5 SUBSECTOR_ERASE W उपक्षेत्र मूल्य १६:१०

किंवा 31:0

24 किंवा

32

डिव्‍हाइसच्या घनतेनुसार मिटवण्‍यासाठी सबसेक्‍टर पत्ता समाविष्ट आहे.(6)
८७८ - १०७४ राखीव
8 नियंत्रण W/R चिप निवडा १६:१० 4 फ्लॅश डिव्हाइस निवडते. डीफॉल्ट मूल्य 0 आहे, जे प्रथम फ्लॅश डिव्हाइसला लक्ष्य करते. दुसरे उपकरण निवडण्यासाठी, मूल्य 1 वर सेट करा, तिसरे उपकरण निवडण्यासाठी, मूल्य 2 वर सेट करा.
राखीव
W/R अक्षम करा 0 1 सर्व आउटपुट सिग्नल उच्च-Z स्थितीत ठेवून IP चे SPI सिग्नल अक्षम करण्यासाठी हे 1 वर सेट करा.
चालू ठेवले…
ऑफसेट नाव नोंदणी करा R/W फील्डचे नाव बिट रुंदी वर्णन
            हे इतर उपकरणांसह बस सामायिक करण्यासाठी वापरले जाऊ शकते.
८७८ - १०७४ राखीव
13 WR_NON_VOLATILE_CONF_REG W NVCR मूल्य १६:१० 16 नॉन-अस्थिर कॉन्फिगरेशन रजिस्टरवर मूल्य लिहितो.
14 RD_NON_VOLATILE_CONF_REG R NVCR मूल्य १६:१० 16 नॉन-अस्थिर कॉन्फिगरेशन रजिस्टरमधून मूल्य वाचते
15 RD_ FLAG_ STATUS_REG R RD_ FLAG_ STATUS_REG 8 8 ध्वज स्थिती रजिस्टर वाचतो
16 CLR_FLAG_ STATUS REG W CLR_FLAG_ STATUS REG 8 8 ध्वज स्थिती रजिस्टर साफ करते
17 BULK_ERASE W BULK_ERASE 0 1 संपूर्ण चिप मिटवण्यासाठी 1 लिहा (एकल-डाय डिव्हाइससाठी).(7)
18 DIE_ERASE W DIE_ERASE 0 1 संपूर्ण डाई मिटवण्यासाठी 1 लिहा (स्टॅक-डाय डिव्हाइससाठी).(7)
19 4BYTES_ADDR_EN W 4BYTES_ADDR_EN 0 1 1 बाइट अॅड्रेस मोड एंटर करण्यासाठी 4 लिहा
20 4BYTES_ADDR_EX W 4BYTES_ADDR_EX 0 1 1 बाइट्स अॅड्रेस मोडमधून बाहेर पडण्यासाठी 4 लिहा
21 SECTOR_PROTECT W क्षेत्र संरक्षण मूल्य १६:१० 8 क्षेत्राचे संरक्षण करण्यासाठी स्टेटस रजिस्टरवर लिहिण्याचे मूल्य. (८)
22 RD_MEMORY_CAPACITY_ID R मेमरी क्षमता मूल्य १६:१० 8 मेमरी क्षमता आयडीची माहिती असते.
२ –

32

राखीव

तुम्हाला फक्त सेक्टरमधील कोणताही पत्ता निर्दिष्ट करण्याची आवश्यकता आहे आणि IP त्या विशिष्ट सेक्टरला मिटवेल.
तुम्हाला फक्त सबसेक्टरमधील कोणताही पत्ता निर्दिष्ट करणे आवश्यक आहे आणि IP त्या विशिष्ट सबसेक्टरला मिटवेल.

संबंधित माहिती

  • क्वाड-सिरियल कॉन्फिगरेशन (EPCQ) डिव्हाइसेस डेटाशीट
  • EPCQ-L सीरियल कॉन्फिगरेशन डिव्हाइसेस डेटाशीट
  • EPCQ-A सिरीयल कॉन्फिगरेशन डिव्हाइस डेटाशीट
  • Avalon इंटरफेस तपशील

ऑपरेशन्स

ASMI समांतर II Intel FPGA IP इंटरफेस Avalon मेमरी-मॅप्ड इंटरफेस अनुरूप आहेत. अधिक तपशीलांसाठी, Avalon तपशील पहा.

  • तुम्हाला फक्त डायमध्ये कोणताही पत्ता निर्दिष्ट करणे आवश्यक आहे आणि IP तो विशिष्ट डाय मिटवेल.
  • EPCQ आणि EPCQ-L उपकरणांसाठी, ब्लॉक प्रोटेक्ट बिट हे बिट [२:४] आणि [६] आहेत आणि टॉप/बॉटम (टीबी) बिट स्टेटस रजिस्टरचा बिट ५ आहे. EPCQ-A उपकरणांसाठी. ब्लॉक प्रोटेक्ट बिट हे बिट आहेत [२:४] आणि टीबी बिट स्टेटस रजिस्टरचा बिट ५ आहे.

संबंधित माहिती

  • Avalon इंटरफेस तपशील

नियंत्रण स्थिती नोंदणी ऑपरेशन्स

तुम्ही कंट्रोल स्टेटस रजिस्टर (CSR) वापरून विशिष्ट अॅड्रेस ऑफसेटवर वाचन किंवा लिहू शकता.
कंट्रोल स्टेटस रजिस्टरसाठी वाचन किंवा लेखन ऑपरेशन करण्यासाठी, या चरणांचे अनुसरण करा:

  1. avl_csr_write किंवा avl_csr_read सिग्नल दाबा
    avl_csr_waitrequest सिग्नल कमी आहे (waitrequest सिग्नल जास्त असल्यास, avl_csr_write किंवा avl_csr_read सिग्नल जोपर्यंत वेटरेक्वेस्ट सिग्नल कमी होत नाही तोपर्यंत उच्च ठेवणे आवश्यक आहे).
  2. त्याच वेळी, avl_csr_address बसवर पत्ता मूल्य सेट करा. जर हे लेखन ऑपरेशन असेल, तर पत्त्यासह avl_csr_writedata बसवर मूल्य डेटा सेट करा.
  3. जर तो वाचलेला व्यवहार असेल तर, वाचलेला डेटा पुनर्प्राप्त करण्यासाठी avl_csr_readdatavalid सिग्नल उच्च असेपर्यंत थांबा.
  • फ्लॅश करण्यासाठी लेखन मूल्य आवश्यक असलेल्या ऑपरेशन्ससाठी, तुम्ही प्रथम लेखन सक्षम ऑपरेशन केले पाहिजे.
  • तुम्ही प्रत्येक वेळी राईट किंवा इरेज कमांड जारी करता तेव्हा तुम्ही फ्लॅग स्टेटस रजिस्टर वाचले पाहिजे.
  • एकाधिक फ्लॅश उपकरणे वापरली असल्यास, विशिष्ट फ्लॅश उपकरणावर कोणतेही ऑपरेशन करण्यापूर्वी योग्य चिप निवड निवडण्यासाठी तुम्ही चिप सिलेक्ट रजिस्टरला लिहावे.

आकृती 2. वाचा मेमरी क्षमता रजिस्टर वेव्हफॉर्म उदाample

ASMI समांतर II इंटेल FPGA IP अंजीर 2

आकृती 3. लिहा Enable Register Waveform Example

ASMI समांतर II इंटेल FPGA IP अंजीर 3

मेमरी ऑपरेशन्स

ASMI पॅरलल II Intel FPGA IP मेमरी इंटरफेस बर्स्टिंग आणि डायरेक्ट फ्लॅश मेमरी ऍक्सेसला सपोर्ट करतो. डायरेक्ट फ्लॅश मेमरी ऍक्सेस दरम्यान, आयपी तुम्हाला कोणतेही डायरेक्ट रीड किंवा राइट ऑपरेशन करण्यास अनुमती देण्यासाठी खालील चरणे करतो:

  • लेखन ऑपरेशनसाठी लिहा सक्षम करा
  • फ्लॅशवर ऑपरेशन पूर्ण झाले आहे याची खात्री करण्यासाठी ध्वज स्थिती नोंदणी तपासा
  • ऑपरेशन पूर्ण झाल्यावर प्रतीक्षा विनंती सिग्नल सोडा

मेमरी ऑपरेशन्स Avalon मेमरी-मॅप केलेल्या इंटरफेस ऑपरेशन्स प्रमाणेच असतात. तुम्ही अ‍ॅड्रेस बसवर योग्य मूल्य सेट केले पाहिजे, जर तो लिहिण्याचा व्यवहार असेल तर डेटा लिहा, एकल व्यवहारासाठी बर्स्ट काउंट व्हॅल्यू 1 वर आणा किंवा तुमच्या इच्छित बर्स्ट काउंट व्हॅल्यूला चालवा आणि राइट किंवा रीड सिग्नल ट्रिगर करा.

आकृती 4. 8-शब्द लिहा बर्स्ट वेव्हफॉर्म उदाample

ASMI समांतर II इंटेल FPGA IP अंजीर 4

आकृती 5. 8-शब्द वाचन बर्स्ट वेव्हफॉर्म उदाample

ASMI समांतर II इंटेल FPGA IP अंजीर 5

आकृती 6. 1-बाइट लिहा byteenable = 4'b0001 Waveform Example

ASMI समांतर II इंटेल FPGA IP अंजीर 6

ASMI समांतर II इंटेल FPGA IP वापर केस उदाampलेस

वापर प्रकरण उदाamples ASMI समांतर II IP आणि J वापरतातTAGफ्लॅश ऍक्सेस ऑपरेशन्स करण्यासाठी -टू-एव्हलॉन मास्टर, जसे की सिलिकॉन आयडी वाचणे, मेमरी वाचणे, मेमरी लिहिणे, सेक्टर मिटवणे, सेक्टर संरक्षण, स्पष्ट ध्वज स्थिती रजिस्टर आणि एनव्हीसीआर लिहा.
माजी चालविण्यासाठीamples, आपण FPGA कॉन्फिगर करणे आवश्यक आहे. या चरणांचे अनुसरण करा:

  1. खालील चित्रात दाखवल्याप्रमाणे प्लॅटफॉर्म डिझायनर प्रणालीवर आधारित FPGA कॉन्फिगर करा.
    आकृती 7. एएसएमआय समांतर II आयपी आणि जे दर्शविणारी प्लॅटफॉर्म डिझायनर प्रणालीTAG-ते-एव्हलॉन मास्टरASMI समांतर II इंटेल FPGA IP अंजीर 7
  2. खालील TCL स्क्रिप्ट तुमच्या प्रोजेक्टच्या डिरेक्टरीत सेव्ह करा. स्क्रिप्टला epcq128_access.tcl असे नाव द्याampलेASMI समांतर II इंटेल FPGA IP अंजीर 8 ASMI समांतर II इंटेल FPGA IP अंजीर 9 ASMI समांतर II इंटेल FPGA IP अंजीर 10 ASMI समांतर II इंटेल FPGA IP अंजीर 11 ASMI समांतर II इंटेल FPGA IP अंजीर 12
  3. सिस्टम कन्सोल लाँच करा. कन्सोलमध्ये, “source epcq128_access.tcl” वापरून स्क्रिप्टचा स्रोत करा.

Exampचरण 1: कॉन्फिगरेशन डिव्हाइसेसचा सिलिकॉन आयडी वाचा

ASMI समांतर II इंटेल FPGA IP अंजीर 13

Example 2: H'40000000 पत्त्यावर डेटाचा एक शब्द वाचा आणि लिहा

ASMI समांतर II इंटेल FPGA IP अंजीर 14

Example 3: सेक्टर 64 पुसून टाका

ASMI समांतर II इंटेल FPGA IP अंजीर 15

Example 4: सेक्टर्सवर सेक्टर प्रोटेक्ट करा (0 ते 127)

ASMI समांतर II इंटेल FPGA IP अंजीर 16

Example 5: फ्लॅग स्टेटस रजिस्टर वाचा आणि साफ करा

ASMI समांतर II इंटेल FPGA IP अंजीर 17ASMI समांतर II इंटेल FPGA IP अंजीर 18

Example 6: nvcr वाचा आणि लिहा

ASMI समांतर II इंटेल FPGA IP अंजीर 19

ASMI समांतर II इंटेल FPGA IP वापरकर्ता मार्गदर्शक संग्रहण

IP आवृत्त्या इंटेल क्वार्टस प्राइम डिझाइन सूट सॉफ्टवेअर आवृत्त्या v19.1 पर्यंतच्या समान आहेत. इंटेल क्वार्टस प्राइम डिझाईन सूट सॉफ्टवेअर आवृत्ती 19.2 किंवा नंतरच्या आवृत्तीवरून, आयपी कोरमध्ये नवीन आयपी आवृत्ती योजना आहे.
IP कोर आवृत्ती सूचीबद्ध नसल्यास, मागील IP कोर आवृत्तीसाठी वापरकर्ता मार्गदर्शक लागू होतो.

इंटेल क्वार्टस प्राइम आवृत्ती आयपी कोर आवृत्ती वापरकर्ता मार्गदर्शक
17.0 17.0 Altera ASMI समांतर II IP कोर वापरकर्ता मार्गदर्शक

ASMI समांतर II इंटेल FPGA IP वापरकर्ता मार्गदर्शकासाठी दस्तऐवज पुनरावृत्ती इतिहास

दस्तऐवज आवृत्ती इंटेल क्वार्टस प्राइम आवृत्ती आयपी आवृत्ती बदल
2020.07.29 18.0 18.0 • दस्तऐवज शीर्षक यावर अद्यतनित केले ASMI समांतर II इंटेल FPGA IP वापरकर्ता मार्गदर्शक.

• अद्यतनित सारणी 2: पॅरामीटर सेटिंग्ज विभागात

पॅरामीटर्स.

2018.09.24 18.0 18.0 • ASMI पॅरलल II इंटेल FPGA IP कोरसाठी ऍप्लिकेशन्स आणि समर्थनाची माहिती जोडली.

• संदर्भ देण्यासाठी एक टीप जोडली जेनेरिक सीरियल फ्लॅश इंटरफेस इंटेल FPGA IP कोर वापरकर्ता मार्गदर्शक.

• जोडले ASMI समांतर II इंटेल FPGA IP कोर वापर प्रकरण उदाampलेस विभाग

2018.05.07 18.0 18.0 • ASMI समांतर II Intel FPGA IP कोर प्रति इंटेल रीब्रँडिंगसाठी Altera ASMI समांतर II IP कोर असे नामकरण केले.

• EPCQ-A उपकरणांसाठी समर्थन जोडले.

• मध्ये clk सिग्नलवर एक टीप जोडली पोर्ट वर्णन टेबल

• मध्ये qspi_scein सिग्नलसाठी वर्णन अद्यतनित केले पोर्ट वर्णन टेबल

• मध्ये SECTOR_PROTECT रजिस्टरमध्ये एक टीप जोडली नकाशा नोंदणी करा टेबल

• मध्ये SECTOR_ERASE आणि SUBSECTOR_ERASE नोंदणीसाठी बिट आणि रुंदी अद्यतनित केली नकाशा नोंदणी करा टेबल

• SECTOR_PROTECT साठी बिट आणि रुंदी अद्यतनित केली

मध्ये नोंदणी करा नकाशा नोंदणी करा टेबल

चालू ठेवले…
दस्तऐवज आवृत्ती इंटेल क्वार्टस प्राइम आवृत्ती आयपी आवृत्ती बदल
      • मध्ये कंट्रोल रजिस्टरच्या CHIP SELECT पर्यायासाठी वर्णन अपडेट केले नकाशा नोंदणी करा टेबल

• मध्ये SECTOR_ERASE, SUBSECTOR_ERASE, BULK_ERASE आणि DIE_ERASE नोंदणीसाठी तळटीप अद्यतनित केल्या नकाशा नोंदणी करा टेबल

• vl_mem_addr साठी वर्णन अद्यतनित केले

मध्ये सिग्नल पोर्ट वर्णन टेबल

• किरकोळ संपादकीय संपादने.

 

तारीख आवृत्ती बदल
2017 मे 2017.05.08 प्रारंभिक प्रकाशन.

इंटेल कॉर्पोरेशन. सर्व हक्क राखीव. इंटेल, इंटेल लोगो आणि इतर इंटेल चिन्ह हे इंटेल कॉर्पोरेशन किंवा त्याच्या उपकंपन्यांचे ट्रेडमार्क आहेत. इंटेल त्याच्या FPGA आणि सेमीकंडक्टर उत्पादनांच्या कार्यप्रदर्शनास इंटेलच्या मानक वॉरंटीनुसार वर्तमान वैशिष्ट्यांनुसार वॉरंटी देते, परंतु कोणत्याही वेळी कोणतीही सूचना न देता कोणतीही उत्पादने आणि सेवांमध्ये बदल करण्याचा अधिकार राखून ठेवते. इंटेलने लिखित स्वरूपात स्पष्टपणे मान्य केल्याशिवाय येथे वर्णन केलेल्या कोणत्याही माहिती, उत्पादन किंवा सेवेच्या अर्जामुळे किंवा वापरामुळे उद्भवणारी कोणतीही जबाबदारी किंवा दायित्व स्वीकारत नाही. इंटेल ग्राहकांना कोणत्याही प्रकाशित माहितीवर विसंबून राहण्यापूर्वी आणि उत्पादने किंवा सेवांसाठी ऑर्डर देण्यापूर्वी डिव्हाइस वैशिष्ट्यांची नवीनतम आवृत्ती प्राप्त करण्याचा सल्ला दिला जातो.
*इतर नावे आणि ब्रँडवर इतरांची मालमत्ता म्हणून दावा केला जाऊ शकतो.

कागदपत्रे / संसाधने

intel ASMI समांतर II इंटेल FPGA IP [pdf] वापरकर्ता मार्गदर्शक
ASMI समांतर II इंटेल FPGA IP, ASMI, समांतर II इंटेल FPGA IP, II इंटेल FPGA IP, FPGA IP

संदर्भ

एक टिप्पणी द्या

तुमचा ईमेल पत्ता प्रकाशित केला जाणार नाही. आवश्यक फील्ड चिन्हांकित आहेत *