ASMI Parallel II Intel FPGA IP
Η ASMI Parallel II Intel® FPGA IP παρέχει πρόσβαση στις συσκευές διαμόρφωσης Intel FPGA, οι οποίες είναι η τετρασειριακή διαμόρφωση (EPCQ), χαμηλής έντασηςtage Τετρασειριακή διαμόρφωση (EPCQ-L) και σειριακή διαμόρφωση EPCQ-A. Μπορείτε να χρησιμοποιήσετε αυτήν την IP για ανάγνωση και εγγραφή δεδομένων σε εξωτερικές συσκευές flash για εφαρμογές, όπως η απομακρυσμένη ενημέρωση συστήματος και η κεφαλίδα χάρτη ευαισθησίας SEU File (.smh) αποθήκευση.
Εκτός από τις δυνατότητες που υποστηρίζονται από το ASMI Parallel Intel FPGA IP, το ASMI Parallel II Intel FPGA IP υποστηρίζει επιπλέον:
- Άμεση πρόσβαση φλας (εγγραφή/ανάγνωση) μέσω της διεπαφής με χαρτογράφηση μνήμης Avalon®.
- Καταχωρητής ελέγχου για άλλες λειτουργίες μέσω της διεπαφής καταχωρητή κατάστασης ελέγχου (CSR) στη διεπαφή αντιστοιχισμένη με μνήμη Avalon.
- Μεταφράστε τις γενικές εντολές από τη διεπαφή αντιστοιχισμένη με μνήμη Avalon σε κωδικούς εντολών συσκευής.
Η ASMI Parallel II Intel FPGA IP είναι διαθέσιμη για όλες τις οικογένειες συσκευών Intel FPGA, συμπεριλαμβανομένων των συσκευών Intel MAX® 10 που χρησιμοποιούν τη λειτουργία GPIO.
Το ASMI Parallel II Intel FPGA IP υποστηρίζει μόνο τις συσκευές EPCQ, EPCQ-L και EPCQ-A. Εάν χρησιμοποιείτε συσκευές flash τρίτων κατασκευαστών, πρέπει να χρησιμοποιήσετε τη γενική σειριακή διασύνδεση φλας Intel FPGA IP.
Το ASMI Parallel II Intel FPGA IP υποστηρίζεται στην έκδοση λογισμικού Intel Quartus® Prime 17.0 και μετά.
Σχετικές Πληροφορίες
- Εισαγωγή στους πυρήνες IP της Intel FPGA
- Παρέχει γενικές πληροφορίες για όλους τους πυρήνες IP της Intel FPGA, συμπεριλαμβανομένης της παραμετροποίησης, της δημιουργίας, της αναβάθμισης και της προσομοίωσης πυρήνων IP.
- Δημιουργία σεναρίων προσομοίωσης IP ανεξάρτητης έκδοσης και Qsys
- Δημιουργήστε σενάρια προσομοίωσης που δεν απαιτούν μη αυτόματες ενημερώσεις για αναβαθμίσεις λογισμικού ή έκδοσης IP.
- Βέλτιστες πρακτικές διαχείρισης έργου
- Οδηγίες για αποτελεσματική διαχείριση και φορητότητα του έργου και της IP σας files.
- Οδηγός χρήσης ASMI Parallel Intel FPGA IP Core
- Γενική σειριακή διασύνδεση φλας Οδηγός χρήστη Intel FPGA IP
- Παρέχει υποστήριξη για συσκευές flash τρίτων κατασκευαστών.
- AN 720: Προσομοίωση του μπλοκ ASMI στο σχέδιό σας
Πληροφορίες Έκδοσης
Οι εκδόσεις IP είναι οι ίδιες με τις εκδόσεις λογισμικού Intel Quartus Prime Design Suite έως την έκδοση 19.1. Από την έκδοση λογισμικού Intel Quartus Prime Design Suite 19.2 ή νεότερη, οι πυρήνες IP έχουν ένα νέο σχήμα έκδοσης IP.
Ο αριθμός έκδοσης IP (XYZ) μπορεί να αλλάξει από μια έκδοση λογισμικού Intel Quartus Prime σε άλλη. Μια αλλαγή σε:
- Το X υποδηλώνει μια σημαντική αναθεώρηση της IP. Εάν ενημερώσετε το λογισμικό Intel Quartus Prime, πρέπει να δημιουργήσετε ξανά την IP.
- Το Y υποδηλώνει ότι η IP περιλαμβάνει νέες δυνατότητες. Αναδημιουργήστε την IP σας για να συμπεριλάβετε αυτές τις νέες δυνατότητες.
- Το Z υποδηλώνει ότι η IP περιλαμβάνει μικρές αλλαγές. Αναδημιουργήστε την IP σας για να συμπεριλάβετε αυτές τις αλλαγές.
Πίνακας 1. Πληροφορίες έκδοσης ASMI Parallel II Intel FPGA IP
Είδος | Περιγραφή |
Έκδοση IP | 18.0 |
Έκδοση Intel Quartus Prime Pro Edition | 18.0 |
Ημερομηνία κυκλοφορίας | 2018.05.07 |
λιμάνια
Εικόνα 1. Διάγραμμα μπλοκ θυρών
Πίνακας 2. Περιγραφή θυρών
Σύνθημα | Πλάτος | Κατεύθυνση | Περιγραφή |
Διασύνδεση υποτελούς αντιστοίχισης μνήμης Avalon για CSR (avl_csr) | |||
avl_csr_addr | 6 | Εισαγωγή | Δίαυλος διευθύνσεων διεπαφής με χαρτογράφηση μνήμης Avalon. Ο δίαυλος διευθύνσεων είναι σε διεύθυνση word. |
avl_csr_read | 1 | Εισαγωγή | Έλεγχος ανάγνωσης της διεπαφής αντιστοιχισμένης με μνήμη Avalon στο CSR. |
avl_csr_rddata | 32 | Παραγωγή | Διασύνδεση με χαρτογράφηση μνήμης Avalon διαύλου ανάγνωσης δεδομένων από το CSR. |
avl_csr_write | 1 | Εισαγωγή | Έλεγχος εγγραφής στη διεπαφή αντιστοιχισμένης με μνήμη Avalon στο CSR. |
avl_csr_writedata | 32 | Εισαγωγή | Διασύνδεση με χαρτογράφηση μνήμης Avalon Δίαυλος εγγραφής δεδομένων στο CSR. |
avl_csr_waitrequest | 1 | Παραγωγή | Έλεγχος αιτήματος αναμονής διεπαφής αντιστοιχισμένης με μνήμη Avalon από το CSR. |
avl_csr_rddata_valid | 1 | Παραγωγή | Τα δεδομένα ανάγνωσης διασύνδεσης με χαρτογράφηση μνήμης Avalon είναι έγκυρα που υποδηλώνουν ότι τα δεδομένα ανάγνωσης CSR είναι διαθέσιμα. |
Avalon-Mapped Memory-Mapped Interface Slave για πρόσβαση στη μνήμη (avl_ mem) | |||
avl_mem_write | 1 | Εισαγωγή | Έλεγχος εγγραφής στη μνήμη διεπαφής αντιστοιχισμένης με μνήμη Avalon |
avl_mem_burstcount | 7 | Εισαγωγή | Μέτρηση ριπής διεπαφής με αντιστοίχιση μνήμης Avalon για τη μνήμη. Η τιμή κυμαίνεται από 1 έως 64 (μέγιστο μέγεθος σελίδας). |
avl_mem_waitrequest | 1 | Παραγωγή | Έλεγχος αιτήματος αναμονής διεπαφής αντιστοιχισμένης με μνήμη Avalon από τη μνήμη. |
avl_mem_read | 1 | Εισαγωγή | Έλεγχος ανάγνωσης στη μνήμη διεπαφής αντιστοιχισμένης με μνήμη Avalon |
avl_mem_addr | N | Εισαγωγή | Δίαυλος διευθύνσεων διεπαφής με χαρτογράφηση μνήμης Avalon. Ο δίαυλος διευθύνσεων είναι σε διεύθυνση word.
Το πλάτος της διεύθυνσης εξαρτάται από την πυκνότητα της μνήμης flash που χρησιμοποιείται. |
avl_mem_writedata | 32 | Εισαγωγή | Διασύνδεση με χαρτογράφηση μνήμης Avalon Δίαυλος εγγραφής δεδομένων στη μνήμη |
avl_mem_readddata | 32 | Παραγωγή | Διασύνδεση με χαρτογράφηση μνήμης Avalon δίαυλος ανάγνωσης δεδομένων από τη μνήμη. |
avl_mem_rddata_valid | 1 | Παραγωγή | Τα δεδομένα ανάγνωσης της διασύνδεσης με χαρτογράφηση μνήμης Avalon είναι έγκυρα που υποδηλώνουν ότι τα δεδομένα ανάγνωσης μνήμης είναι διαθέσιμα. |
avl_mem_byteenble | 4 | Εισαγωγή | Τα δεδομένα εγγραφής της διεπαφής με αντιστοίχιση μνήμης Avalon επιτρέπουν τη διαύλου προς τη μνήμη. Κατά τη λειτουργία ριπής, ο δίαυλος με δυνατότητα byteen θα είναι λογικά υψηλός, 4'b1111. |
Ρολόι και επαναφορά | |||
clk | 1 | Εισαγωγή | Εισαγάγετε ρολόι για ρολόι της IP. (1) |
επαναφορά_n | 1 | Εισαγωγή | Ασύγχρονη επαναφορά για επαναφορά της IP.(2) |
Διεπαφή αγωγών(3) | |||
fqspi_dataout | 4 | Αμφίδρομος | Θύρα εισόδου ή εξόδου για τροφοδοσία δεδομένων από τη συσκευή flash. |
συνέχισε… |
Σύνθημα | Πλάτος | Κατεύθυνση | Περιγραφή |
qspi_dclk | 1 | Παραγωγή | Παρέχει σήμα ρολογιού στη συσκευή φλας. |
qspi_scein | 1 | Παραγωγή | Παρέχει το σήμα ncs στη συσκευή flash.
Υποστηρίζει Stratix® V, Arria® V, Cyclone® V και παλαιότερες συσκευές. |
3 | Παραγωγή | Παρέχει το σήμα ncs στη συσκευή flash.
Υποστηρίζει συσκευές Intel Arria 10 και Intel Cyclone 10 GX. |
- Μπορείτε να ρυθμίσετε τη συχνότητα ρολογιού σε χαμηλότερη ή ίση με 50 MHz.
- Κρατήστε το σήμα για τουλάχιστον έναν κύκλο ρολογιού για να επαναφέρετε την IP.
- Διατίθεται όταν ενεργοποιείτε την παράμετρο Απενεργοποίηση αποκλειστικής διεπαφής Active Serial.
Σχετικές Πληροφορίες
- Φύλλο δεδομένων συσκευών Quad-Serial Configuration (EPCQ).
- Φύλλο δεδομένων EPCQ-L σειριακής διαμόρφωσης συσκευών
- EPCQ-A Φύλλο δεδομένων συσκευής σειριακής διαμόρφωσης
Παράμετροι
Πίνακας 3. Ρυθμίσεις παραμέτρων
Παράμετρος | Νομικές Αξίες | Περιγραφές |
Τύπος συσκευής διαμόρφωσης | EPCQ16, EPCQ32, EPCQ64, EPCQ128, EPCQ256, EPCQ512, EPCQ-L256, EPCQ-L512, EPCQ-L1024, EPCQ4A, EPCQ16A, EPCQ32, EPCQ64 | Καθορίζει τον τύπο συσκευής EPCQ, EPCQ-L ή EPCQ-A που θέλετε να χρησιμοποιήσετε. |
Επιλέξτε λειτουργία I/O | ΚΑΝΟΝΙΚΟ ΣΤΑΝΤΑΡ ΔΙΠΛΟ ΤΕΤΡΑΚΙ | Επιλέγει εκτεταμένο πλάτος δεδομένων όταν ενεργοποιείτε τη λειτουργία Γρήγορης ανάγνωσης. |
Απενεργοποιήστε την αποκλειστική διεπαφή Active Serial | — | Δρομολογεί τα σήματα ASMIBLOCK στο κορυφαίο επίπεδο του σχεδιασμού σας. |
Ενεργοποίηση διεπαφής καρφίδων SPI | — | Μεταφράζει τα σήματα ASMIBLOCK στη διεπαφή ακροδεκτών SPI. |
Ενεργοποίηση μοντέλου προσομοίωσης φλας | — | Χρησιμοποιεί το προεπιλεγμένο μοντέλο προσομοίωσης EPCQ 1024 για προσομοίωση. Εάν χρησιμοποιείτε συσκευή flash τρίτου κατασκευαστή, ανατρέξτε στο AN 720: Προσομοίωση του μπλοκ ASMI στο σχέδιό σας για να δημιουργήσετε ένα περιτύλιγμα για να συνδέσετε το μοντέλο φλας με το μπλοκ ASMI. |
Αριθμός Chip Select που χρησιμοποιείται | 1
2(4) 3(4) |
Επιλέγει τον αριθμό των επιλογών chip που συνδέονται με το φλας. |
- Υποστηρίζεται μόνο σε συσκευές Intel Arria 10, συσκευές Intel Cyclone 10 GX και άλλες συσκευές με ενεργοποιημένη τη διεπαφή Enable SPI pins.
Σχετικές Πληροφορίες
- Φύλλο δεδομένων συσκευών Quad-Serial Configuration (EPCQ).
- Φύλλο δεδομένων EPCQ-L σειριακής διαμόρφωσης συσκευών
- EPCQ-A Φύλλο δεδομένων συσκευής σειριακής διαμόρφωσης
- AN 720: Προσομοίωση του μπλοκ ASMI στο σχέδιό σας
Εγγραφή χάρτη
Πίνακας 4. Χάρτης Εγγραφής
- Κάθε μετατόπιση διεύθυνσης στον παρακάτω πίνακα αντιπροσωπεύει 1 λέξη του χώρου διευθύνσεων στη μνήμη.
- Όλοι οι καταχωρητές έχουν προεπιλεγμένη τιμή 0x0.
Οφσετ | Όνομα εγγραφής | R/W | Όνομα πεδίου | Κομμάτι | Πλάτος | Περιγραφή |
0 | WR_ENABLE | W | WR_ENABLE | 0 | 1 | Γράψτε 1 για να ενεργοποιήσετε την εγγραφή. |
1 | WR_DISABLE | W | WR_DISABLE | 0 | 1 | Γράψτε 1 για να πραγματοποιήσετε απενεργοποίηση εγγραφής. |
2 | WR_STATUS | W | WR_STATUS | 7:0 | 8 | Περιέχει τις πληροφορίες για εγγραφή στο μητρώο κατάστασης. |
3 | RD_STATUS | R | RD_STATUS | 7:0 | 8 | Περιέχει τις πληροφορίες από τη λειτουργία του μητρώου κατάστασης ανάγνωσης. |
4 | SECTOR_ERASE | W | Αξία Τομέα | 23:0
ή 31:0 |
24 ή
32 |
Περιλάβετε τη διεύθυνση τομέα που πρέπει να διαγραφεί ανάλογα με την πυκνότητα της συσκευής.(5) |
5 | SUBSECTOR_ERASE | W | Αξία υποτομέα | 23:0
ή 31:0 |
24 ή
32 |
Περιέχει τη διεύθυνση υποτομέα που πρέπει να διαγραφεί ανάλογα με την πυκνότητα της συσκευής.(6) |
6 – 7 | Ρεζερβέ | |||||
8 | ΕΛΕΓΧΟΣ | W/R | ΕΠΙΛΟΓΗ ΤΣΙΠ | 7:4 | 4 | Επιλέγει συσκευή φλας. Η προεπιλεγμένη τιμή είναι 0, η οποία στοχεύει την πρώτη συσκευή flash. Για να επιλέξετε δεύτερη συσκευή, ορίστε την τιμή σε 1, για να επιλέξετε την τρίτη συσκευή, ορίστε την τιμή σε 2. |
Ρεζερβέ | ||||||
W/R | ΚΑΘΙΣΤΩ ΑΝΙΚΑΝΟ | 0 | 1 | Ρυθμίστε το σε 1 για να απενεργοποιήσετε τα σήματα SPI της IP θέτοντας όλο το σήμα εξόδου σε κατάσταση υψηλού Z. | ||
συνέχισε… |
Οφσετ | Όνομα εγγραφής | R/W | Όνομα πεδίου | Κομμάτι | Πλάτος | Περιγραφή |
Αυτό μπορεί να χρησιμοποιηθεί για κοινή χρήση διαύλου με άλλες συσκευές. | ||||||
9 – 12 | Ρεζερβέ | |||||
13 | WR_NON_VOLATILE_CONF_REG | W | Τιμή NVCR | 15:0 | 16 | Γράφει τιμή στον καταχωρητή μη πτητικής διαμόρφωσης. |
14 | RD_NON_VOLATILE_CONF_REG | R | Τιμή NVCR | 15:0 | 16 | Διαβάζει την τιμή από τον καταχωρητή μη πτητικής διαμόρφωσης |
15 | RD_ FLAG_ STATUS_REG | R | RD_ FLAG_ STATUS_REG | 8 | 8 | Διαβάζει το μητρώο κατάστασης σημαίας |
16 | CLR_FLAG_ STATUS REG | W | CLR_FLAG_ STATUS REG | 8 | 8 | Διαγράφει το μητρώο κατάστασης σημαίας |
17 | BULK_ERASE | W | BULK_ERASE | 0 | 1 | Γράψτε 1 για να διαγράψετε ολόκληρο το τσιπ (για συσκευή μονής μήτρας).(7) |
18 | DIE_ERASE | W | DIE_ERASE | 0 | 1 | Γράψτε 1 για να διαγράψετε ολόκληρο το καλούπι (για συσκευή stack-die).(7) |
19 | 4BYTES_ADDR_EN | W | 4BYTES_ADDR_EN | 0 | 1 | Γράψτε 1 για να εισέλθετε σε λειτουργία διεύθυνσης 4 byte |
20 | 4BYTES_ADDR_EX | W | 4BYTES_ADDR_EX | 0 | 1 | Γράψτε 1 για έξοδο από τη λειτουργία διεύθυνσης 4 byte |
21 | SECTOR_PROTECT | W | Αξία προστασίας τομέα | 7:0 | 8 | Τιμή εγγραφής στο μητρώο κατάστασης για προστασία ενός τομέα. (8) |
22 | RD_MEMORY_CAPACITY_ID | R | Τιμή χωρητικότητας μνήμης | 7:0 | 8 | Περιέχει τις πληροφορίες του αναγνωριστικού χωρητικότητας μνήμης. |
23 -
32 |
Ρεζερβέ |
Χρειάζεται μόνο να καθορίσετε οποιαδήποτε διεύθυνση εντός του τομέα και η IP θα διαγράψει τον συγκεκριμένο τομέα.
Χρειάζεται μόνο να καθορίσετε οποιαδήποτε διεύθυνση εντός του υποτομέα και η IP θα διαγράψει τον συγκεκριμένο υποτομέα.
Σχετικές Πληροφορίες
- Φύλλο δεδομένων συσκευών Quad-Serial Configuration (EPCQ).
- Φύλλο δεδομένων EPCQ-L σειριακής διαμόρφωσης συσκευών
- EPCQ-A Φύλλο δεδομένων συσκευής σειριακής διαμόρφωσης
- Προδιαγραφές διεπαφής Avalon
Λειτουργίες
Οι διεπαφές ASMI Parallel II Intel FPGA IP είναι συμβατές με τη διασύνδεση με χαρτογράφηση μνήμης Avalon. Για περισσότερες λεπτομέρειες, ανατρέξτε στις προδιαγραφές Avalon.
- Χρειάζεται μόνο να καθορίσετε οποιαδήποτε διεύθυνση εντός του καλουπιού και η IP θα διαγράψει τη συγκεκριμένη μήτρα.
- Για συσκευές EPCQ και EPCQ-L, το bit προστασίας μπλοκ είναι τα bit [2:4] και [6] και το bit πάνω/κάτω (TB) είναι το bit 5 του καταχωρητή κατάστασης. Για συσκευές EPCQ-A. το bit προστασίας μπλοκ είναι bit [2:4] και το bit TB είναι το bit 5 του καταχωρητή κατάστασης.
Σχετικές Πληροφορίες
- Προδιαγραφές διεπαφής Avalon
Λειτουργίες μητρώου κατάστασης ελέγχου
Μπορείτε να εκτελέσετε μια ανάγνωση ή εγγραφή σε μια συγκεκριμένη μετατόπιση διεύθυνσης χρησιμοποιώντας το Μητρώο Κατάστασης Ελέγχου (CSR).
Για να εκτελέσετε τη λειτουργία ανάγνωσης ή εγγραφής για τον καταχωρητή κατάστασης ελέγχου, ακολουθήστε τα εξής βήματα:
- Περάστε το σήμα avl_csr_write ή avl_csr_read ενώ το
Το σήμα avl_csr_waitrequest είναι χαμηλό (εάν το σήμα αιτήματος αναμονής είναι υψηλό, το σήμα avl_csr_write ή avl_csr_read πρέπει να διατηρηθεί σε υψηλά επίπεδα έως ότου το σήμα αιτήματος αναμονής πέσει χαμηλό). - Ταυτόχρονα, ορίστε την τιμή διεύθυνσης στο δίαυλο avl_csr_address. Εάν πρόκειται για λειτουργία εγγραφής, ορίστε τα δεδομένα τιμής στο δίαυλο avl_csr_writedata μαζί με τη διεύθυνση.
- Εάν πρόκειται για συναλλαγή ανάγνωσης, περιμένετε έως ότου το σήμα avl_csr_readdatavalid βεβαιωθεί υψηλό για να ανακτήσετε τα δεδομένα ανάγνωσης.
- Για λειτουργίες που απαιτούν την τιμή εγγραφής για να αναβοσβήνει, πρέπει πρώτα να εκτελέσετε τη λειτουργία ενεργοποίησης εγγραφής.
- Πρέπει να διαβάζετε το μητρώο κατάστασης σημαίας κάθε φορά που εκπέμπετε μια εντολή εγγραφής ή διαγραφής.
- Εάν χρησιμοποιούνται πολλές συσκευές flash, πρέπει να γράψετε στο μητρώο επιλογής chip για να επιλέξετε τη σωστή επιλογή chip πριν εκτελέσετε οποιαδήποτε λειτουργία στη συγκεκριμένη συσκευή flash.
Εικόνα 2. Διαβάστε κυματομορφή καταχωρητή χωρητικότητας μνήμης Εξample
Εικόνα 3. Γράψτε Enable Register Waveform Example
Λειτουργίες μνήμης
Η διασύνδεση μνήμης ASMI Parallel II Intel FPGA IP υποστηρίζει εκρήξεις και άμεση πρόσβαση στη μνήμη flash. Κατά την άμεση πρόσβαση στη μνήμη flash, η IP εκτελεί τα ακόλουθα βήματα για να σας επιτρέψει να εκτελέσετε οποιαδήποτε λειτουργία άμεσης ανάγνωσης ή εγγραφής:
- Ενεργοποίηση εγγραφής για τη λειτουργία εγγραφής
- Ελέγξτε το μητρώο κατάστασης σημαίας για να βεβαιωθείτε ότι η λειτουργία έχει ολοκληρωθεί αμέσως
- Αφήστε το σήμα αίτησης αναμονής όταν ολοκληρωθεί η λειτουργία
Οι λειτουργίες μνήμης είναι παρόμοιες με τις λειτουργίες διεπαφής με αντιστοίχιση μνήμης Avalon. Πρέπει να ορίσετε τη σωστή τιμή στο δίαυλο διευθύνσεων, να γράψετε δεδομένα εάν πρόκειται για συναλλαγή εγγραφής, να οδηγήσετε την τιμή μέτρησης ριπής στο 1 για μεμονωμένη συναλλαγή ή την επιθυμητή τιμή μέτρησης ριπής και να ενεργοποιήσετε το σήμα εγγραφής ή ανάγνωσης.
Εικόνα 4. Κυματομορφή ριπής 8-Word Write Example
Εικόνα 5. Κυματομορφή ριπής ανάγνωσης 8 λέξεων Εξample
Εικόνα 6. 1-Byte Write byteenable = 4'b0001 Waveform Example
Περίπτωση χρήσης ASMI Parallel II Intel FPGA IP Examples
Η περίπτωση χρήσης π.χampχρησιμοποιούν το ASMI Parallel II IP και JTAG-to-Avalon Master για την εκτέλεση λειτουργιών πρόσβασης flash, όπως ανάγνωση αναγνωριστικού πυριτίου, μνήμη ανάγνωσης, μνήμη εγγραφής, διαγραφή τομέα, προστασία τομέα, διαγραφή μητρώου κατάστασης σημαίας και εγγραφή nvcr.
Για να τρέξει ο πρώηνamples, πρέπει να διαμορφώσετε το FPGA. Ακολουθήστε αυτά τα βήματα:
- Διαμορφώστε το FPGA με βάση το σύστημα Platform Designer όπως φαίνεται στην παρακάτω εικόνα.
Εικόνα 7. Σύστημα σχεδιαστή πλατφόρμας που εμφανίζει το ASMI Parallel II IP και το JTAG-προς-Avalon Master - Αποθηκεύστε την ακόλουθη δέσμη ενεργειών TCL στον ίδιο κατάλογο με το έργο σας. Ονομάστε το σενάριο ως epcq128_access.tcl για π.χample.
- Εκκίνηση κονσόλας συστήματος. Στην κονσόλα, προμηθευτείτε το σενάριο χρησιμοποιώντας το "source epcq128_access.tcl".
Example 1: Διαβάστε το Silicon ID των Συσκευών Διαμόρφωσης
Example 2: Διαβάστε και γράψτε μία λέξη δεδομένων στη διεύθυνση H'40000000
Example 3: Διαγραφή τομέα 64
Example 4: Εκτελέστε το Sector Protect σε Τομείς (0 έως 127)
Example 5: Ανάγνωση και εκκαθάριση μητρώου κατάστασης σημαίας
Example 6: Ανάγνωση και εγγραφή nvcr
Αρχεία οδηγού χρήσης ASMI Parallel II Intel FPGA IP
Οι εκδόσεις IP είναι οι ίδιες με τις εκδόσεις λογισμικού Intel Quartus Prime Design Suite έως την έκδοση 19.1. Από την έκδοση λογισμικού Intel Quartus Prime Design Suite 19.2 ή νεότερη, οι πυρήνες IP έχουν ένα νέο σχήμα έκδοσης IP.
Εάν δεν αναφέρεται μια έκδοση πυρήνα IP, ισχύει ο οδηγός χρήσης για την προηγούμενη έκδοση πυρήνα IP.
Έκδοση Intel Quartus Prime | Έκδοση IP Core | Οδηγός χρήσης |
17.0 | 17.0 | Οδηγός χρήσης Altera ASMI Parallel II IP Core |
Ιστορικό αναθεώρησης εγγράφου για τον Οδηγό χρήστη ASMI Parallel II Intel FPGA IP
Έκδοση εγγράφου | Έκδοση Intel Quartus Prime | Έκδοση IP | Αλλαγές |
2020.07.29 | 18.0 | 18.0 | • Ενημερώθηκε ο τίτλος του εγγράφου σε Οδηγός χρήσης ASMI Parallel II Intel FPGA IP.
• ΕΠΙΚΑΙΡΟΠΟΙΗΜΕΝΟ Πίνακας 2: Ρυθμίσεις παραμέτρων στην ενότητα Παράμετροι. |
2018.09.24 | 18.0 | 18.0 | • Προστέθηκαν πληροφορίες για τις εφαρμογές και την υποστήριξη για τον πυρήνα IP ASMI Parallel II Intel FPGA.
• Προστέθηκε μια σημείωση για αναφορά στο Γενική σειριακή διασύνδεση φλας Οδηγός χρήστη Intel FPGA IP Core. • Προστέθηκε το Περίπτωση χρήσης ASMI Parallel II Intel FPGA IP Core Examples τμήμα. |
2018.05.07 | 18.0 | 18.0 | • Μετονομάστηκε Altera ASMI Parallel II IP core σε ASMI Parallel II Intel FPGA IP core ανά rebranding Intel.
• Προστέθηκε υποστήριξη για συσκευές EPCQ-A. • Προστέθηκε μια σημείωση στο σήμα clk στο Περιγραφή λιμένων τραπέζι. • Ενημερώθηκε η περιγραφή για το σήμα qspi_scein στο Περιγραφή λιμένων τραπέζι. • Προστέθηκε μια σημείωση στο μητρώο SECTOR_PROTECT στο Εγγραφή χάρτη τραπέζι. • Ενημερώθηκε το bit και το πλάτος για τους καταχωρητές SECTOR_ERASE και SUBSECTOR_ERASE στο Εγγραφή χάρτη τραπέζι. • Ενημερώθηκε το bit και το πλάτος για το SECTOR_PROTECT εγγραφείτε στο Εγγραφή χάρτη τραπέζι. |
συνέχισε… |
Έκδοση εγγράφου | Έκδοση Intel Quartus Prime | Έκδοση IP | Αλλαγές |
• Ενημερώθηκε η περιγραφή για την επιλογή CHIP SELECT του καταχωρητή CONTROL στο Εγγραφή χάρτη τραπέζι.
• Ενημερώθηκαν οι υποσημειώσεις για τους καταχωρητές SECTOR_ERASE, SUBSECTOR_ERASE, BULK_ERASE και DIE_ERASE στο Εγγραφή χάρτη τραπέζι. • Ενημερώθηκε η περιγραφή για το vl_mem_addr σήμα στο Περιγραφή λιμένων τραπέζι. • Μικρές συντακτικές επεξεργασίες. |
Ημερομηνία | Εκδοχή | Αλλαγές |
Μάιος 2017 | 2017.05.08 | Αρχική έκδοση. |
Intel Corporation. Ολα τα δικαιώματα διατηρούνται. Η ονομασία Intel, το λογότυπο Intel και άλλα σήματα Intel είναι εμπορικά σήματα της Intel Corporation ή των θυγατρικών της. Η Intel εγγυάται την απόδοση των προϊόντων FPGA και ημιαγωγών της σύμφωνα με τις τρέχουσες προδιαγραφές σύμφωνα με την τυπική εγγύηση της Intel, αλλά διατηρεί το δικαίωμα να κάνει αλλαγές σε οποιαδήποτε προϊόντα και υπηρεσίες ανά πάσα στιγμή χωρίς προειδοποίηση. Η Intel δεν αναλαμβάνει καμία ευθύνη ή ευθύνη που απορρέει από την εφαρμογή ή τη χρήση οποιασδήποτε πληροφορίας, προϊόντος ή υπηρεσίας που περιγράφεται στο παρόν, εκτός εάν συμφωνηθεί ρητά εγγράφως από την Intel. Συνιστάται στους πελάτες της Intel να λαμβάνουν την πιο πρόσφατη έκδοση των προδιαγραφών της συσκευής προτού βασιστούν σε οποιεσδήποτε δημοσιευμένες πληροφορίες και προτού υποβάλουν παραγγελίες για προϊόντα ή υπηρεσίες.
*Άλλα ονόματα και επωνυμίες μπορούν να διεκδικηθούν ως ιδιοκτησία τρίτων.
Έγγραφα / Πόροι
![]() |
intel ASMI Parallel II Intel FPGA IP [pdf] Οδηγός χρήστη ASMI Parallel II Intel FPGA IP, ASMI, Parallel II Intel FPGA IP, II Intel FPGA IP, FPGA IP |