AX7203 FPGA ಅಭಿವೃದ್ಧಿ ಮಂಡಳಿ

ಉತ್ಪನ್ನ ಮಾಹಿತಿ

ARTIX-7 FPGA ಅಭಿವೃದ್ಧಿ ಮಂಡಳಿ AX7203 ಬಳಕೆದಾರ ಕೈಪಿಡಿ

ಆವೃತ್ತಿ ರೆವ್ 1.2
ದಿನಾಂಕ 2023-02-23
ಮೂಲಕ ಬಿಡುಗಡೆ ರಾಚೆಲ್ ಝೌ
ವಿವರಣೆ ಮೊದಲ ಬಿಡುಗಡೆ

ಭಾಗ 1: FPGA ಅಭಿವೃದ್ಧಿ ಮಂಡಳಿ ಪರಿಚಯ

AX7203 FPGA ಅಭಿವೃದ್ಧಿ ಮಂಡಳಿಯು ಕೋರ್ ಬೋರ್ಡ್ + ವಾಹಕವಾಗಿದೆ
ಅನುಕೂಲಕರ ದ್ವಿತೀಯ ಅಭಿವೃದ್ಧಿಗೆ ಅನುಮತಿಸುವ ಬೋರ್ಡ್ ವೇದಿಕೆ
ಕೋರ್ ಬೋರ್ಡ್ ಬಳಸಿ. ಇದು ಹೈ-ಸ್ಪೀಡ್ ಇಂಟರ್-ಬೋರ್ಡ್ ಅನ್ನು ಬಳಸುತ್ತದೆ
ಕೋರ್ ಬೋರ್ಡ್ ಮತ್ತು ಕ್ಯಾರಿಯರ್ ಬೋರ್ಡ್ ನಡುವಿನ ಕನೆಕ್ಟರ್.

AX7203 ಕ್ಯಾರಿಯರ್ ಬೋರ್ಡ್ ವಿವಿಧ ಬಾಹ್ಯ ಸಂಪರ್ಕಸಾಧನಗಳನ್ನು ಒದಗಿಸುತ್ತದೆ,
ಸೇರಿದಂತೆ:

  • 1 PCIex4 ಇಂಟರ್ಫೇಸ್
  • 2 ಗಿಗಾಬಿಟ್ ಈಥರ್ನೆಟ್ ಇಂಟರ್ಫೇಸ್ಗಳು
  • 1 HDMI ಔಟ್ಪುಟ್ ಇಂಟರ್ಫೇಸ್
  • 1 HDMI ಇನ್‌ಪುಟ್ ಇಂಟರ್‌ಫೇಸ್
  • 1 ಯುಆರ್ಟ್ ಇಂಟರ್ಫೇಸ್
  • 1 SD ಕಾರ್ಡ್ ಸ್ಲಾಟ್
  • XADC ಕನೆಕ್ಟರ್ ಇಂಟರ್ಫೇಸ್ (ಡೀಫಾಲ್ಟ್ ಆಗಿ ಸ್ಥಾಪಿಸಲಾಗಿಲ್ಲ)
  • 2-ವೇ 40-ಪಿನ್ ವಿಸ್ತರಣೆ ಹೆಡರ್
  • ಕೆಲವು ಕೀಲಿಗಳು
  • ಎಲ್ಇಡಿ
  • EEPROM ಸರ್ಕ್ಯೂಟ್

ಭಾಗ 2: AC7200 ಕೋರ್ ಬೋರ್ಡ್ ಪರಿಚಯ

AC7200 ಕೋರ್ ಬೋರ್ಡ್ XILINX ನ ARTIX-7 ಸರಣಿ 200T ಅನ್ನು ಆಧರಿಸಿದೆ
AC7200-2FGG484I. ಇದು ಸೂಕ್ತವಾದ ಉನ್ನತ-ಕಾರ್ಯಕ್ಷಮತೆಯ ಕೋರ್ ಬೋರ್ಡ್ ಆಗಿದೆ
ಹೆಚ್ಚಿನ ವೇಗದ ಡೇಟಾ ಸಂವಹನ, ವೀಡಿಯೊ ಚಿತ್ರ ಸಂಸ್ಕರಣೆ ಮತ್ತು
ಹೆಚ್ಚಿನ ವೇಗದ ಡೇಟಾ ಸ್ವಾಧೀನ.

AC7200 ಕೋರ್ ಬೋರ್ಡ್‌ನ ಪ್ರಮುಖ ಲಕ್ಷಣಗಳು:

  • MICRON ನ MT41J256M16HA-125 DDR3 ಚಿಪ್‌ಗಳ ಎರಡು ತುಣುಕುಗಳು
    ಪ್ರತಿ 4Gbit ಸಾಮರ್ಥ್ಯ, 32-ಬಿಟ್ ಡೇಟಾ ಬಸ್ ಅಗಲ ಮತ್ತು ವರೆಗೆ ಒದಗಿಸುತ್ತದೆ
    FPGA ಮತ್ತು DDR25 ನಡುವೆ 3Gb ಓದುವ/ಬರೆಯುವ ಡೇಟಾ ಬ್ಯಾಂಡ್‌ವಿಡ್ತ್.
  • 180V ಮಟ್ಟದ 3.3 ಗುಣಮಟ್ಟದ IO ಪೋರ್ಟ್‌ಗಳು
  • 15V ಮಟ್ಟದ 1.5 ಗುಣಮಟ್ಟದ IO ಪೋರ್ಟ್‌ಗಳು
  • 4 ಜೋಡಿ GTP ಹೈ-ಸ್ಪೀಡ್ RX/TX ಡಿಫರೆನ್ಷಿಯಲ್ ಸಿಗ್ನಲ್‌ಗಳು
  • ನಡುವೆ ಸಮಾನ ಉದ್ದ ಮತ್ತು ಡಿಫರೆನ್ಷಿಯಲ್ ಪ್ರೊಸೆಸಿಂಗ್ ರೂಟಿಂಗ್
    FPGA ಚಿಪ್ ಮತ್ತು ಇಂಟರ್ಫೇಸ್
  • ಕಾಂಪ್ಯಾಕ್ಟ್ ಗಾತ್ರ 45*55 (ಮಿಮೀ)

ಉತ್ಪನ್ನ ಬಳಕೆಯ ಸೂಚನೆಗಳು

ARTIX-7 FPGA ಅಭಿವೃದ್ಧಿ ಮಂಡಳಿ AX7203 ಅನ್ನು ಬಳಸಲು, ಇವುಗಳನ್ನು ಅನುಸರಿಸಿ
ಹಂತಗಳು:

  1. ಹೆಚ್ಚಿನ ವೇಗವನ್ನು ಬಳಸಿಕೊಂಡು ಕೋರ್ ಬೋರ್ಡ್ ಮತ್ತು ಕ್ಯಾರಿಯರ್ ಬೋರ್ಡ್ ಅನ್ನು ಸಂಪರ್ಕಿಸಿ
    ಇಂಟರ್-ಬೋರ್ಡ್ ಕನೆಕ್ಟರ್.
  2. ಅಗತ್ಯವಿದ್ದರೆ, ಒದಗಿಸಿದದನ್ನು ಬಳಸಿಕೊಂಡು XADC ಇಂಟರ್ಫೇಸ್ ಅನ್ನು ಸ್ಥಾಪಿಸಿ
    ಕನೆಕ್ಟರ್.
  3. ಲಭ್ಯವಿರುವ ಇಂಟರ್‌ಫೇಸ್‌ಗಳಿಗೆ ಯಾವುದೇ ಬಯಸಿದ ಪೆರಿಫೆರಲ್‌ಗಳನ್ನು ಸಂಪರ್ಕಿಸಿ
    ವಾಹಕ ಬೋರ್ಡ್, ಉದಾಹರಣೆಗೆ PCIex4 ಸಾಧನಗಳು, ಗಿಗಾಬಿಟ್ ಈಥರ್ನೆಟ್
    ಸಾಧನಗಳು, HDMI ಸಾಧನಗಳು, Uart ಸಾಧನಗಳು, SD ಕಾರ್ಡ್‌ಗಳು ಅಥವಾ ಬಾಹ್ಯ
    ವಿಸ್ತರಣೆ ಹೆಡರ್ಗಳು.
  4. ಸೂಕ್ತ ಶಕ್ತಿಯನ್ನು ಬಳಸಿಕೊಂಡು ಅಭಿವೃದ್ಧಿ ಮಂಡಳಿಗೆ ಅಧಿಕಾರ ನೀಡಿ
    ಪೂರೈಕೆ.

ARTIX-7 FPGA ಅಭಿವೃದ್ಧಿ ಮಂಡಳಿ
AX7203
ಬಳಕೆದಾರ ಕೈಪಿಡಿ

ARTIX-7 FPGA ಅಭಿವೃದ್ಧಿ ಮಂಡಳಿ AX7203 ಬಳಕೆದಾರ ಕೈಪಿಡಿ
ಆವೃತ್ತಿ ದಾಖಲೆ

ಆವೃತ್ತಿ ರೆವ್ 1.2

ದಿನಾಂಕ 2023-02-23

ರಾಚೆಲ್ ಝೌ ಅವರಿಂದ ಬಿಡುಗಡೆ

ವಿವರಣೆ ಮೊದಲ ಬಿಡುಗಡೆ

www.alinx.com

2 / 57

ARTIX-7 FPGA ಅಭಿವೃದ್ಧಿ ಮಂಡಳಿ AX7203 ಬಳಕೆದಾರ ಕೈಪಿಡಿ
ಪರಿವಿಡಿ
ಆವೃತ್ತಿ ದಾಖಲೆ …………………………………………………………………………… 2 ಭಾಗ 1: FPGA ಡೆವಲಪ್‌ಮೆಂಟ್ ಬೋರ್ಡ್ ಪರಿಚಯ ……………………………… ……………… 6 ಭಾಗ 2: AC7200 ಕೋರ್ ಬೋರ್ಡ್ ಪರಿಚಯ ……………………………………………… 9
ಭಾಗ 2.1: FPGA ಚಿಪ್ ………………………………………………………………… 10 ಭಾಗ 2.2: ಸಕ್ರಿಯ ಡಿಫರೆನ್ಷಿಯಲ್ ಕ್ರಿಸ್ಟಲ್ ………………………………………… ..................12 ಭಾಗ 2.3: 200Mhz ಸಕ್ರಿಯ ಡಿಫರೆನ್ಷಿಯಲ್ ಗಡಿಯಾರ ………………………………………… 12 ಭಾಗ 2.4: 148.5Mhz ಆಕ್ಟಿವ್ ಡಿಫರೆನ್ಷಿಯಲ್ ಕ್ರಿಸ್ಟಲ್ …………………………………… 13 ಭಾಗ 2.5: DDR3 DRAM ……………………………………………………… 15 ಭಾಗ 2.6: QSPI ಫ್ಲ್ಯಾಶ್ ………………………………………… ………………………………… 19 ಭಾಗ 2.7: ಕೋರ್ ಬೋರ್ಡ್‌ನಲ್ಲಿ ಎಲ್ಇಡಿ ಲೈಟ್ ……………………………………………. 21 ಭಾಗ 2.8: ಮರುಹೊಂದಿಸುವ ಬಟನ್ ……………………………………………………………… 22 ಭಾಗ 2.9: ಜೆTAG ಇಂಟರ್‌ಫೇಸ್ ……………………………………………………………… 23 ಭಾಗ 2.10: ಕೋರ್ ಬೋರ್ಡ್‌ನಲ್ಲಿ ಪವರ್ ಇಂಟರ್‌ಫೇಸ್ …………………………………. 24 ಭಾಗ 2.11: ಬೋರ್ಡ್ ಟು ಬೋರ್ಡ್ ಕನೆಕ್ಟರ್ಸ್ ……………………………………………… 25 ಭಾಗ 2.12: ವಿದ್ಯುತ್ ಸರಬರಾಜು ……………………………………………………………… …………32 ಭಾಗ 2.13: ರಚನಾ ರೇಖಾಚಿತ್ರ ……………………………………………………..33 ಭಾಗ 3: ಕ್ಯಾರಿಯರ್ ಬೋರ್ಡ್ ……………………………… ……………………………………………. 34 ಭಾಗ 3.1: ಕ್ಯಾರಿಯರ್ ಬೋರ್ಡ್ ಪರಿಚಯ …………………………………………… 34 ಭಾಗ 3.2: ಗಿಗಾಬಿಟ್ ಈಥರ್ನೆಟ್ ಇಂಟರ್ಫೇಸ್ ………………………………………… 35 ಭಾಗ 3.3: PCIe x4 ಇಂಟರ್‌ಫೇಸ್ ………………………………………………………… 38 ಭಾಗ 3.4 : HDMI ಔಟ್‌ಪುಟ್ ಇಂಟರ್‌ಫೇಸ್ ………………………………………… ………….40 ಭಾಗ 3.5: HDMI ಇನ್‌ಪುಟ್ ಇಂಟರ್‌ಫೇಸ್ …………………………………………………… 42 ಭಾಗ 3.6: SD ಕಾರ್ಡ್ ಸ್ಲಾಟ್ ……………………………… ………………………………………… 44 ಭಾಗ 3.7: USB ನಿಂದ ಸೀರಿಯಲ್ ಪೋರ್ಟ್ …………………………………………………… 45 ಭಾಗ 3.8: EEPROM 24LC04 … …………………………………………………….47 ಭಾಗ 3.9: ವಿಸ್ತರಣೆ ಶಿರೋಲೇಖ …………………………………………………… 48 ಭಾಗ 3.10: ಜೆTAG ಇಂಟರ್ಫೇಸ್ ………………………………………………………………. 51

www.alinx.com

3 / 57

ARTIX-7 FPGA ಅಭಿವೃದ್ಧಿ ಮಂಡಳಿ AX7203 ಬಳಕೆದಾರ ಕೈಪಿಡಿ
ಭಾಗ 3.11: XADC ಇಂಟರ್ಫೇಸ್ (ಡೀಫಾಲ್ಟ್ ಆಗಿ ಸ್ಥಾಪಿಸಲಾಗಿಲ್ಲ) …………………….. 52 ಭಾಗ 3.12: ಕೀಗಳು ………………………………………………………………………… …………53 ಭಾಗ 3.13: ಎಲ್ಇಡಿ ಲೈಟ್ ……………………………………………………………… 54 ಭಾಗ 3.14: ವಿದ್ಯುತ್ ಸರಬರಾಜು ……………………………… …………………………………………55

www.alinx.com

4 / 57

ARTIX-7 FPGA ಅಭಿವೃದ್ಧಿ ಮಂಡಳಿ AX7203 ಬಳಕೆದಾರ ಕೈಪಿಡಿ
ಈ ARTIX-7 FPGA ಅಭಿವೃದ್ಧಿ ಪ್ಲಾಟ್‌ಫಾರ್ಮ್ (ಮಾಡ್ಯೂಲ್: AX7203) ಕೋರ್ ಬೋರ್ಡ್ + ಕ್ಯಾರಿಯರ್ ಬೋರ್ಡ್ ಮೋಡ್ ಅನ್ನು ಅಳವಡಿಸಿಕೊಂಡಿದೆ, ಇದು ದ್ವಿತೀಯ ಅಭಿವೃದ್ಧಿಗಾಗಿ ಕೋರ್ ಬೋರ್ಡ್ ಅನ್ನು ಬಳಸಲು ಬಳಕೆದಾರರಿಗೆ ಅನುಕೂಲಕರವಾಗಿದೆ.
ಕ್ಯಾರಿಯರ್ ಬೋರ್ಡ್ ವಿನ್ಯಾಸದಲ್ಲಿ, ನಾವು ಬಳಕೆದಾರರಿಗೆ 1 PCIex4 ಇಂಟರ್ಫೇಸ್, 2 ಗಿಗಾಬಿಟ್ ಈಥರ್ನೆಟ್ ಇಂಟರ್ಫೇಸ್, 1 HDMI ಔಟ್ಪುಟ್ ಇಂಟರ್ಫೇಸ್, 1 HDMI ಇನ್ಪುಟ್ ಇಂಟರ್ಫೇಸ್, Uart ಇಂಟರ್ಫೇಸ್, SD ಕಾರ್ಡ್ ಸ್ಲಾಟ್ ಮುಂತಾದ ಇಂಟರ್ಫೇಸ್ಗಳ ಸಂಪತ್ತನ್ನು ವಿಸ್ತರಿಸಿದ್ದೇವೆ. ಇದು ಬಳಕೆದಾರರ ಅವಶ್ಯಕತೆಗಳನ್ನು ಪೂರೈಸುತ್ತದೆ. PCIe ಹೈ-ಸ್ಪೀಡ್ ಡೇಟಾ ವಿನಿಮಯ, ವೀಡಿಯೊ ಪ್ರಸರಣ ಪ್ರಕ್ರಿಯೆ ಮತ್ತು ಕೈಗಾರಿಕಾ ನಿಯಂತ್ರಣಕ್ಕಾಗಿ. ಇದು "ಬಹುಮುಖ" ARTIX-7 FPGA ಅಭಿವೃದ್ಧಿ ವೇದಿಕೆಯಾಗಿದೆ. ಇದು ಹೆಚ್ಚಿನ ವೇಗದ ವೀಡಿಯೊ ಪ್ರಸರಣ, ನೆಟ್‌ವರ್ಕ್‌ನ ಪೂರ್ವ-ಮೌಲ್ಯಮಾಪನ ಮತ್ತು ನಂತರದ ಅಪ್ಲಿಕೇಶನ್ ಮತ್ತು ಫೈಬರ್ ಸಂವಹನ ಮತ್ತು ಡೇಟಾ ಪ್ರಕ್ರಿಯೆಗೆ ಸಾಧ್ಯತೆಯನ್ನು ಒದಗಿಸುತ್ತದೆ. ARTIX-7FPGA ಅಭಿವೃದ್ಧಿಯಲ್ಲಿ ತೊಡಗಿರುವ ವಿದ್ಯಾರ್ಥಿಗಳು, ಎಂಜಿನಿಯರ್‌ಗಳು ಮತ್ತು ಇತರ ಗುಂಪುಗಳಿಗೆ ಈ ಉತ್ಪನ್ನವು ತುಂಬಾ ಸೂಕ್ತವಾಗಿದೆ.

www.alinx.com

5 / 57

ARTIX-7 FPGA ಅಭಿವೃದ್ಧಿ ಮಂಡಳಿ AX7203 ಬಳಕೆದಾರ ಕೈಪಿಡಿ
ಭಾಗ 1: FPGA ಅಭಿವೃದ್ಧಿ ಮಂಡಳಿ ಪರಿಚಯ
AX7203 FPGA ಅಭಿವೃದ್ಧಿ ಮಂಡಳಿಯ ಸಂಪೂರ್ಣ ರಚನೆಯು ನಮ್ಮ ಸ್ಥಿರವಾದ ಕೋರ್ ಬೋರ್ಡ್ + ಕ್ಯಾರಿಯರ್ ಬೋರ್ಡ್ ಮಾದರಿಯಿಂದ ಆನುವಂಶಿಕವಾಗಿದೆ. ಕೋರ್ ಬೋರ್ಡ್ ಮತ್ತು ಕ್ಯಾರಿಯರ್ ಬೋರ್ಡ್ ನಡುವೆ ಹೈ-ಸ್ಪೀಡ್ ಇಂಟರ್-ಬೋರ್ಡ್ ಕನೆಕ್ಟರ್ ಅನ್ನು ಬಳಸಲಾಗುತ್ತದೆ.
ಕೋರ್ ಬೋರ್ಡ್ ಮುಖ್ಯವಾಗಿ FPGA + 2 DDR3 + QSPI ಫ್ಲ್ಯಾಶ್‌ನಿಂದ ಸಂಯೋಜಿಸಲ್ಪಟ್ಟಿದೆ, ಇದು ಹೆಚ್ಚಿನ ವೇಗದ ಡೇಟಾ ಸಂಸ್ಕರಣೆ ಮತ್ತು FPGA ಯ ಸಂಗ್ರಹಣೆಯ ಕಾರ್ಯಗಳನ್ನು ಕೈಗೊಳ್ಳುತ್ತದೆ, FPGA ಮತ್ತು ಎರಡು DDR3 ಗಳ ನಡುವೆ ಹೆಚ್ಚಿನ ವೇಗದ ಡೇಟಾವನ್ನು ಓದುವುದು ಮತ್ತು ಬರೆಯುವುದು, ಡೇಟಾ ಬಿಟ್ ಅಗಲವು 32 ಬಿಟ್‌ಗಳು, ಮತ್ತು ಇಡೀ ಸಿಸ್ಟಮ್‌ನ ಬ್ಯಾಂಡ್‌ವಿಡ್ತ್ 25Gb ವರೆಗೆ ಇರುತ್ತದೆ. /s(800M*32bit); ಎರಡು DDR3 ಸಾಮರ್ಥ್ಯವು 8Gbit ವರೆಗೆ ಇರುತ್ತದೆ, ಇದು ಡೇಟಾ ಸಂಸ್ಕರಣೆಯ ಸಮಯದಲ್ಲಿ ಹೆಚ್ಚಿನ ಬಫರ್‌ಗಳ ಅಗತ್ಯವನ್ನು ಪೂರೈಸುತ್ತದೆ. ಆಯ್ಕೆಮಾಡಿದ FPGA ಎಂಬುದು BGA 7 ಪ್ಯಾಕೇಜ್‌ನಲ್ಲಿ XILINX ನ ARTIX-200 ಸರಣಿಯ XC7A484T ಚಿಪ್ ಆಗಿದೆ. XC7A200T ಮತ್ತು DDR3 ನಡುವಿನ ಸಂವಹನ ಆವರ್ತನವು 400Mhz ತಲುಪುತ್ತದೆ ಮತ್ತು ಡೇಟಾ ದರವು 800Mhz ಆಗಿದೆ, ಇದು ಹೆಚ್ಚಿನ ವೇಗದ ಬಹು-ಚಾನಲ್ ಡೇಟಾ ಸಂಸ್ಕರಣೆಯ ಅಗತ್ಯಗಳನ್ನು ಸಂಪೂರ್ಣವಾಗಿ ಪೂರೈಸುತ್ತದೆ. ಹೆಚ್ಚುವರಿಯಾಗಿ, XC7A200T FPGA ನಾಲ್ಕು GTP ಹೈ-ಸ್ಪೀಡ್ ಟ್ರಾನ್ಸ್‌ಸಿವರ್‌ಗಳನ್ನು ಪ್ರತಿ ಚಾನಲ್‌ಗೆ 6.6Gb/s ವರೆಗಿನ ವೇಗವನ್ನು ಹೊಂದಿದೆ, ಇದು ಫೈಬರ್-ಆಪ್ಟಿಕ್ ಸಂವಹನಗಳು ಮತ್ತು PCIe ಡೇಟಾ ಸಂವಹನಗಳಿಗೆ ಸೂಕ್ತವಾಗಿದೆ.
AX7203 ಕ್ಯಾರಿಯರ್ ಬೋರ್ಡ್ 1 PCIex4 ಇಂಟರ್ಫೇಸ್, 2 ಗಿಗಾಬಿಟ್ ಈಥರ್ನೆಟ್ ಇಂಟರ್ಫೇಸ್, 1 HDMI ಔಟ್ಪುಟ್ ಇಂಟರ್ಫೇಸ್, 1 HDMI ಇನ್ಪುಟ್ ಇಂಟರ್ಫೇಸ್, 1 Uart ಇಂಟರ್ಫೇಸ್, 1 SD ಕಾರ್ಡ್ ಸ್ಲಾಟ್, XADC ಕನೆಕ್ಟರ್ ಇಂಟರ್ಫೇಸ್, XADC ಕನೆಕ್ಟರ್ ಇಂಟರ್ಫೇಸ್, 2-40-ವೇ ಸೇರಿದಂತೆ ಅದರ ಶ್ರೀಮಂತ ಬಾಹ್ಯ ಇಂಟರ್ಫೇಸ್ ಅನ್ನು ವಿಸ್ತರಿಸುತ್ತದೆ. ಹೆಡರ್, ಕೆಲವು ಕೀಗಳು, LED ಮತ್ತು EEPROM ಸರ್ಕ್ಯೂಟ್.

www.alinx.com

6 / 57

ARTIX-7 FPGA ಅಭಿವೃದ್ಧಿ ಮಂಡಳಿ AX7203 ಬಳಕೆದಾರ ಕೈಪಿಡಿ

ಚಿತ್ರ 1-1-1: AX7203 ನ ಸ್ಕೀಮ್ಯಾಟಿಕ್ ರೇಖಾಚಿತ್ರ ಈ ರೇಖಾಚಿತ್ರದ ಮೂಲಕ, AX7203 FPGA ಡೆವಲಪ್‌ಮೆಂಟ್ ಬೋರ್ಡ್ ಒಳಗೊಂಡಿರುವ ಇಂಟರ್‌ಫೇಸ್‌ಗಳು ಮತ್ತು ಕಾರ್ಯಗಳನ್ನು ನೀವು ನೋಡಬಹುದು: Artix-7 FPGA ಕೋರ್ ಬೋರ್ಡ್
ಕೋರ್ ಬೋರ್ಡ್ XC7A200T + 8Gb DDR3 + 128Mb QSPI ಫ್ಲ್ಯಾಶ್ ಅನ್ನು ಒಳಗೊಂಡಿದೆ. ಎರಡು ಉನ್ನತ-ನಿಖರವಾದ ಸಿಟೈಮ್ LVDS ಡಿಫರೆನ್ಷಿಯಲ್ ಸ್ಫಟಿಕಗಳಿವೆ, ಒಂದು 200MHz ನಲ್ಲಿ ಮತ್ತು ಇನ್ನೊಂದು 125MHz ನಲ್ಲಿ, FPGA ಸಿಸ್ಟಮ್‌ಗಳು ಮತ್ತು GTP ಮಾಡ್ಯೂಲ್‌ಗಳಿಗೆ ಸ್ಥಿರವಾದ ಗಡಿಯಾರ ಇನ್‌ಪುಟ್ ಅನ್ನು ಒದಗಿಸುತ್ತದೆ. 1-ಚಾನೆಲ್ PCIe x4 ಇಂಟರ್ಫೇಸ್ PCI ಎಕ್ಸ್‌ಪ್ರೆಸ್ 2.0 ಸ್ಟ್ಯಾಂಡರ್ಡ್ ಅನ್ನು ಬೆಂಬಲಿಸುತ್ತದೆ, PCIe x4 ಹೈ-ಸ್ಪೀಡ್ ಡೇಟಾ ಟ್ರಾನ್ಸ್‌ಮಿಷನ್ ಇಂಟರ್ಫೇಸ್ ಅನ್ನು ಒದಗಿಸುತ್ತದೆ, 5GBaud 2-ಚಾನೆಲ್ ಗಿಗಾಬಿಟ್ ಈಥರ್ನೆಟ್ ಇಂಟರ್ಫೇಸ್ RJ-45 ಇಂಟರ್ಫೇಸ್ RJ-9031 ಇಂಟರ್ಫೇಸ್ Gigabit ಎತರ್ನೆಟ್ ಇಂಟರ್ಫೇಸ್ KRYXNUMX ಇಥರ್ನೆಟ್ ಇಂಟರ್ಫೇಸ್ KRYXNUMX ಚಿಪ್ ಅನ್ನು ಬಳಸುತ್ತದೆ. ಬಳಕೆದಾರರಿಗೆ ನೆಟ್ವರ್ಕ್ ಸಂವಹನ ಸೇವೆಗಳನ್ನು ಒದಗಿಸಲು.

www.alinx.com

7 / 57

ARTIX-7 FPGA ಅಭಿವೃದ್ಧಿ ಮಂಡಳಿ AX7203 ಬಳಕೆದಾರ ಕೈಪಿಡಿ
KSZ9031RNX ಚಿಪ್ 10/100/1000 Mbps ನೆಟ್‌ವರ್ಕ್ ಟ್ರಾನ್ಸ್‌ಮಿಷನ್ ದರಗಳನ್ನು ಬೆಂಬಲಿಸುತ್ತದೆ; ಪೂರ್ಣ ಡ್ಯುಪ್ಲೆಕ್ಸ್ ಮತ್ತು ಹೊಂದಾಣಿಕೆ. 1-ಚಾನಲ್ HDMI ಔಟ್‌ಪುಟ್ ಇಂಟರ್‌ಫೇಸ್ Silion ಇಮೇಜ್‌ನ SIL9134 HDMI ಎನ್‌ಕೋಡಿಂಗ್ ಚಿಪ್ ಅನ್ನು 1080P@60Hz ಔಟ್‌ಪುಟ್‌ಗೆ ಬೆಂಬಲಿಸಲು ಮತ್ತು 3D ಔಟ್‌ಪುಟ್ ಅನ್ನು ಬೆಂಬಲಿಸಲು ಆಯ್ಕೆಮಾಡಲಾಗಿದೆ. 1-ಚಾನೆಲ್ HDMI ಇನ್‌ಪುಟ್ ಇಂಟರ್‌ಫೇಸ್ Silion ಇಮೇಜ್‌ನ SIL9013 HDMI ಡಿಕೋಡರ್ ಚಿಪ್ ಅನ್ನು ಆಯ್ಕೆಮಾಡಲಾಗಿದೆ, ಇದು 1080P@60Hz ಇನ್‌ಪುಟ್ ಅನ್ನು ಬೆಂಬಲಿಸುತ್ತದೆ ಮತ್ತು ವಿವಿಧ ಸ್ವರೂಪಗಳಲ್ಲಿ ಡೇಟಾ ಔಟ್‌ಪುಟ್ ಅನ್ನು ಬೆಂಬಲಿಸುತ್ತದೆ. 1-ಚಾನೆಲ್ Uart ನಿಂದ USB ಇಂಟರ್ಫೇಸ್ 1 Uart ನಿಂದ USB ಇಂಟರ್ಫೇಸ್ ಬಳಕೆದಾರರ ಡೀಬಗ್ ಮಾಡಲು ಕಂಪ್ಯೂಟರ್‌ನೊಂದಿಗೆ ಸಂವಹನಕ್ಕಾಗಿ. ಸೀರಿಯಲ್ ಪೋರ್ಟ್ ಚಿಪ್ ಸಿಲಿಕಾನ್ ಲ್ಯಾಬ್ಸ್ CP2102GM ನ USB-UAR ಚಿಪ್ ಆಗಿದೆ, ಮತ್ತು USB ಇಂಟರ್ಫೇಸ್ MINI USB ಇಂಟರ್ಫೇಸ್ ಆಗಿದೆ. ಮೈಕ್ರೋ SD ಕಾರ್ಡ್ ಹೋಲ್ಡರ್ 1-ಪೋರ್ಟ್ ಮೈಕ್ರೋ SD ಕಾರ್ಡ್ ಹೋಲ್ಡರ್, ಬೆಂಬಲ SD ಮೋಡ್ ಮತ್ತು SPI ಮೋಡ್ EEPROM ಆನ್‌ಬೋರ್ಡ್ ಒಂದು IIC ಇಂಟರ್ಫೇಸ್ EEPROM 24LC04 2-ವೇ 40-ಪಿನ್ ವಿಸ್ತರಣೆ ಪೋರ್ಟ್ 2-ವೇ 40-ಪಿನ್ 2.54mm ಪಿಚ್ ವಿಸ್ತರಣೆ ಪೋರ್ಟ್ ಅನ್ನು ವಿವಿಧ ALINX ಗೆ ಸಂಪರ್ಕಿಸಬಹುದು ಮಾಡ್ಯೂಲ್‌ಗಳು (ಬೈನಾಕ್ಯುಲರ್ ಕ್ಯಾಮೆರಾ, TFT LCD ಸ್ಕ್ರೀನ್, ಹೈ-ಸ್ಪೀಡ್ AD ಮಾಡ್ಯೂಲ್, ಇತ್ಯಾದಿ). ವಿಸ್ತರಣೆ ಪೋರ್ಟ್ 1 ಚಾನಲ್ 5V ವಿದ್ಯುತ್ ಸರಬರಾಜು, 2 ಚಾನಲ್ 3.3V ವಿದ್ಯುತ್ ಸರಬರಾಜು, 3 ವೇ ಗ್ರೌಂಡ್, 34 IOs ಪೋರ್ಟ್ ಅನ್ನು ಒಳಗೊಂಡಿದೆ. ಜೆTAG ಇಂಟರ್ಫೇಸ್ ಎ 10-ಪಿನ್ 0.1 ಇಂಚಿನ ಅಂತರದ ಪ್ರಮಾಣಿತ ಜೆTAG FPGA ಪ್ರೋಗ್ರಾಂ ಡೌನ್‌ಲೋಡ್ ಮತ್ತು ಡೀಬಗ್ ಮಾಡುವಿಕೆಗಾಗಿ ಪೋರ್ಟ್‌ಗಳು. ಕೀಲಿಗಳು 2 ಕೀಲಿಗಳು; 1 ಮರುಹೊಂದಿಸುವ ಕೀ (ಕೋರ್ ಬೋರ್ಡ್‌ನಲ್ಲಿ) LED ಲೈಟ್ 5 ಬಳಕೆದಾರ LED ಗಳು (ಕೋರ್ ಬೋರ್ಡ್‌ನಲ್ಲಿ 1 ಮತ್ತು ಕ್ಯಾರಿಯರ್ ಬೋರ್ಡ್‌ನಲ್ಲಿ 4)

www.alinx.com

8 / 57

ARTIX-7 FPGA ಅಭಿವೃದ್ಧಿ ಮಂಡಳಿ AX7203 ಬಳಕೆದಾರ ಕೈಪಿಡಿ
ಭಾಗ 2: AC7200 ಕೋರ್ ಬೋರ್ಡ್ ಪರಿಚಯ
AC7200 (ಕೋರ್ ಬೋರ್ಡ್ ಮಾದರಿ, ಕೆಳಗೆ ಅದೇ) FPGA ಕೋರ್ ಬೋರ್ಡ್, ಇದು XILINX ನ ARTIX-7 ಸರಣಿ 200T AC7200-2FGG484I ಅನ್ನು ಆಧರಿಸಿದೆ. ಇದು ಹೆಚ್ಚಿನ ವೇಗ, ಹೆಚ್ಚಿನ ಬ್ಯಾಂಡ್‌ವಿಡ್ತ್ ಮತ್ತು ಹೆಚ್ಚಿನ ಸಾಮರ್ಥ್ಯದೊಂದಿಗೆ ಹೆಚ್ಚಿನ ಕಾರ್ಯಕ್ಷಮತೆಯ ಕೋರ್ ಬೋರ್ಡ್ ಆಗಿದೆ. ಇದು ಹೈ-ಸ್ಪೀಡ್ ಡೇಟಾ ಸಂವಹನ, ವೀಡಿಯೊ ಇಮೇಜ್ ಪ್ರೊಸೆಸಿಂಗ್, ಹೈ-ಸ್ಪೀಡ್ ಡೇಟಾ ಸ್ವಾಧೀನ, ಇತ್ಯಾದಿಗಳಿಗೆ ಸೂಕ್ತವಾಗಿದೆ.
ಈ AC7200 ಕೋರ್ ಬೋರ್ಡ್ MICRON ನ MT41J256M16HA-125 DDR3 ಚಿಪ್‌ನ ಎರಡು ತುಣುಕುಗಳನ್ನು ಬಳಸುತ್ತದೆ, ಪ್ರತಿ DDR 4Gbit ಸಾಮರ್ಥ್ಯವನ್ನು ಹೊಂದಿರುತ್ತದೆ; ಎರಡು DDR ಚಿಪ್‌ಗಳನ್ನು 32-ಬಿಟ್ ಡೇಟಾ ಬಸ್ ಅಗಲವಾಗಿ ಸಂಯೋಜಿಸಲಾಗಿದೆ ಮತ್ತು FPGA ಮತ್ತು DDR3 ನಡುವಿನ ಓದುವ/ಬರೆಯುವ ಡೇಟಾ ಬ್ಯಾಂಡ್‌ವಿಡ್ತ್ 25Gb ವರೆಗೆ ಇರುತ್ತದೆ; ಅಂತಹ ಸಂರಚನೆಯು ಹೆಚ್ಚಿನ ಬ್ಯಾಂಡ್‌ವಿಡ್ತ್ ಡೇಟಾ ಸಂಸ್ಕರಣೆಯ ಅಗತ್ಯಗಳನ್ನು ಪೂರೈಸುತ್ತದೆ.
AC7200 ಕೋರ್ ಬೋರ್ಡ್ 180V ಮಟ್ಟದ 3.3 ಸ್ಟ್ಯಾಂಡರ್ಡ್ IO ಪೋರ್ಟ್‌ಗಳು, 15V ಮಟ್ಟದ 1.5 ಸ್ಟ್ಯಾಂಡರ್ಡ್ IO ಪೋರ್ಟ್‌ಗಳು ಮತ್ತು 4 ಜೋಡಿ GTP ಹೈ ಸ್ಪೀಡ್ RX/TX ಡಿಫರೆನ್ಷಿಯಲ್ ಸಿಗ್ನಲ್‌ಗಳನ್ನು ವಿಸ್ತರಿಸುತ್ತದೆ. ಸಾಕಷ್ಟು IO ಅಗತ್ಯವಿರುವ ಬಳಕೆದಾರರಿಗೆ, ಈ ಕೋರ್ ಬೋರ್ಡ್ ಉತ್ತಮ ಆಯ್ಕೆಯಾಗಿದೆ. ಇದಲ್ಲದೆ, FPGA ಚಿಪ್ ಮತ್ತು ಇಂಟರ್ಫೇಸ್ ನಡುವಿನ ರೂಟಿಂಗ್ ಸಮಾನ ಉದ್ದ ಮತ್ತು ವಿಭಿನ್ನ ಸಂಸ್ಕರಣೆಯಾಗಿದೆ, ಮತ್ತು ಕೋರ್ ಬೋರ್ಡ್ ಗಾತ್ರವು ಕೇವಲ 45*55 (ಮಿಮೀ) ಆಗಿದೆ, ಇದು ದ್ವಿತೀಯ ಅಭಿವೃದ್ಧಿಗೆ ತುಂಬಾ ಸೂಕ್ತವಾಗಿದೆ.

www.alinx.com

9 / 57

ARTIX-7 FPGA ಅಭಿವೃದ್ಧಿ ಮಂಡಳಿ AX7203 ಬಳಕೆದಾರ ಕೈಪಿಡಿ AC7200 ಕೋರ್ ಬೋರ್ಡ್ (ಮುಂಭಾಗ View)

AC7200 ಕೋರ್ ಬೋರ್ಡ್ (ಹಿಂಭಾಗ View)
ಭಾಗ 2.1: FPGA ಚಿಪ್
ಮೇಲೆ ಹೇಳಿದಂತೆ, ನಾವು ಬಳಸುವ FPGA ಮಾದರಿಯು AC7200-2FGG484I ಆಗಿದೆ, ಇದು Xilinx ನ Artix-7 ಸರಣಿಗೆ ಸೇರಿದೆ. ವೇಗದ ದರ್ಜೆಯು 2, ಮತ್ತು ತಾಪಮಾನದ ದರ್ಜೆಯು ಉದ್ಯಮ ದರ್ಜೆಯಾಗಿದೆ. ಈ ಮಾದರಿಯು 484 ಪಿನ್‌ಗಳೊಂದಿಗೆ FGG484 ಪ್ಯಾಕೇಜ್ ಆಗಿದೆ. ಕೆಳಗಿನಂತೆ Xilinx ARTIX-7 FPGA ಚಿಪ್ ಹೆಸರಿಸುವ ನಿಯಮಗಳು

ARTIX-7 ಸರಣಿಯ ನಿರ್ದಿಷ್ಟ ಚಿಪ್ ಮಾದರಿ ವ್ಯಾಖ್ಯಾನ

www.alinx.com

10 /

ARTIX-7 FPGA ಅಭಿವೃದ್ಧಿ ಮಂಡಳಿ AX7203 ಬಳಕೆದಾರ ಕೈಪಿಡಿ

ಮಂಡಳಿಯಲ್ಲಿ FPGA ಚಿಪ್ FPGA ಚಿಪ್ AC7200 ನ ಮುಖ್ಯ ನಿಯತಾಂಕಗಳು ಈ ಕೆಳಗಿನಂತಿವೆ

ಲಾಜಿಕ್ ಕೋಶಗಳನ್ನು ಹೆಸರಿಸಿ
ಸ್ಲೈಸ್‌ಗಳು CLB ಫ್ಲಿಪ್-ಫ್ಲಾಪ್ಸ್ ಬ್ಲಾಕ್ RAMkb DSP ಸ್ಲೈಸ್‌ಗಳು
PCIe Gen2 XADC
GTP ಟ್ರಾನ್ಸ್ಸಿವರ್ ಸ್ಪೀಡ್ ಗ್ರೇಡ್
ತಾಪಮಾನ ಗ್ರೇಡ್

ನಿರ್ದಿಷ್ಟ ನಿಯತಾಂಕಗಳು 215360 33650 269200 13140 740 1
1 XADC,12bit, 1Mbps AD 4 GTP6.6Gb/s ಗರಿಷ್ಠ -2 ಇಂಡಸ್ಟ್ರಿಯಲ್

FPGA ವಿದ್ಯುತ್ ಸರಬರಾಜು ವ್ಯವಸ್ಥೆ Artix-7 FPGA ವಿದ್ಯುತ್ ಸರಬರಾಜುಗಳು V , CCINT V , CCBRAM V , CCAUX VCCO, VMGTAVCC ಮತ್ತು V . MGTAVTT VCCINT FPGA ಕೋರ್ ಪವರ್ ಸಪ್ಲೈ ಪಿನ್ ಆಗಿದೆ, ಇದನ್ನು 1.0V ಗೆ ಸಂಪರ್ಕಿಸಬೇಕಾಗಿದೆ; VCCBRAM ಎಂಬುದು FPGA ಬ್ಲಾಕ್ RAM ನ ವಿದ್ಯುತ್ ಸರಬರಾಜು ಪಿನ್ ಆಗಿದೆ, 1.0V ಗೆ ಸಂಪರ್ಕಪಡಿಸಿ; VCCAUX FPGA ಸಹಾಯಕ ವಿದ್ಯುತ್ ಸರಬರಾಜು ಪಿನ್ ಆಗಿದೆ, 1.8V ಅನ್ನು ಸಂಪರ್ಕಿಸಿ; VCCO ಸಂಪುಟವಾಗಿದೆtagಇ

www.alinx.com

11 /

ARTIX-7 FPGA ಅಭಿವೃದ್ಧಿ ಮಂಡಳಿ AX7203 ಬಳಕೆದಾರ ಕೈಪಿಡಿ
BANK0, BANK13~16, BANK34~35 ಸೇರಿದಂತೆ FPGA ಯ ಪ್ರತಿ ಬ್ಯಾಂಕ್. AC7200 FPGA ಕೋರ್ ಬೋರ್ಡ್‌ನಲ್ಲಿ, BANK34 ಮತ್ತು BANK35 ಅನ್ನು DDR3 ಗೆ ಸಂಪರ್ಕಿಸುವ ಅಗತ್ಯವಿದೆ, ಸಂಪುಟtagಬ್ಯಾಂಕಿನ ಇ ಸಂಪರ್ಕವು 1.5V, ಮತ್ತು ಸಂಪುಟtagಇತರ ಬ್ಯಾಂಕಿನ ಇ 3.3V ಆಗಿದೆ. BANK15 ಮತ್ತು BANK16 ನ VCCO LDO ನಿಂದ ಚಾಲಿತವಾಗಿದೆ ಮತ್ತು LDO ಚಿಪ್ ಅನ್ನು ಬದಲಿಸುವ ಮೂಲಕ ಬದಲಾಯಿಸಬಹುದು. VMGTAVCC ಪೂರೈಕೆ ಸಂಪುಟವಾಗಿದೆtag1.0V ಗೆ ಸಂಪರ್ಕಗೊಂಡಿರುವ FPGA ಆಂತರಿಕ GTP ಟ್ರಾನ್ಸ್‌ಸಿವರ್‌ನ ಇ; VMGTAVTT ಮುಕ್ತಾಯದ ಸಂಪುಟವಾಗಿದೆtagGTP ಟ್ರಾನ್ಸ್ಸಿವರ್ನ ಇ, 1.2V ಗೆ ಸಂಪರ್ಕಗೊಂಡಿದೆ.
ಆರ್ಟಿಕ್ಸ್-7 ಎಫ್‌ಪಿಜಿಎ ಸಿಸ್ಟಮ್‌ಗೆ ಪವರ್-ಅಪ್ ಸೀಕ್ವೆನ್ಸ್ ಅನ್ನು ವಿಸಿಸಿಎನ್‌ಟಿ, ನಂತರ ವಿಸಿಸಿಬಿಆರ್‌ಎಎಂ, ನಂತರ ವಿಸಿಸಿಎಯುಎಕ್ಸ್ ಮತ್ತು ಅಂತಿಮವಾಗಿ ವಿಸಿಸಿಒ ಮೂಲಕ ನಡೆಸಬೇಕು. VCCINT ಮತ್ತು VCCBRAM ಒಂದೇ ಸಂಪುಟವನ್ನು ಹೊಂದಿದ್ದರೆtagಇ, ಅವರು ಅದೇ ಸಮಯದಲ್ಲಿ ಪವರ್ ಅಪ್ ಮಾಡಬಹುದು. ಅಧಿಕಾರದ ಕ್ರಮ outages ವ್ಯತಿರಿಕ್ತವಾಗಿದೆ. GTP ಟ್ರಾನ್ಸ್‌ಸಿವರ್‌ನ ಪವರ್-ಅಪ್ ಅನುಕ್ರಮವು VCCINT, ನಂತರ VMGTAVCC, ನಂತರ VMGTAVTT ಆಗಿದೆ. VCCINT ಮತ್ತು VMGTAVCC ಒಂದೇ ಸಂಪುಟವನ್ನು ಹೊಂದಿದ್ದರೆtagಇ, ಅವರು ಅದೇ ಸಮಯದಲ್ಲಿ ಪವರ್ ಅಪ್ ಮಾಡಬಹುದು. ಪವರ್-ಆಫ್ ಅನುಕ್ರಮವು ಪವರ್-ಆನ್ ಅನುಕ್ರಮಕ್ಕೆ ವಿರುದ್ಧವಾಗಿದೆ.
ಭಾಗ 2.2: ಸಕ್ರಿಯ ಡಿಫರೆನ್ಷಿಯಲ್ ಕ್ರಿಸ್ಟಲ್
AC7200 ಕೋರ್ ಬೋರ್ಡ್ ಎರಡು Sitime ಸಕ್ರಿಯ ಡಿಫರೆನ್ಷಿಯಲ್ ಸ್ಫಟಿಕಗಳನ್ನು ಹೊಂದಿದೆ, ಒಂದು 200MHz, ಮಾದರಿ SiT9102-200.00MHz ಆಗಿದೆ, FPGA ಗಾಗಿ ಸಿಸ್ಟಮ್ ಮುಖ್ಯ ಗಡಿಯಾರ ಮತ್ತು DDR3 ನಿಯಂತ್ರಣ ಗಡಿಯಾರವನ್ನು ಉತ್ಪಾದಿಸಲು ಬಳಸಲಾಗುತ್ತದೆ; ಇನ್ನೊಂದು 125MHz, ಮಾದರಿ SiT9102 -125MHz, GTP ಟ್ರಾನ್ಸ್‌ಸಿವರ್‌ಗಳಿಗೆ ರೆಫರೆನ್ಸ್ ಕ್ಲಾಕ್ ಇನ್‌ಪುಟ್.
ಭಾಗ 2.3: 200Mhz ಸಕ್ರಿಯ ಡಿಫರೆನ್ಷಿಯಲ್ ಗಡಿಯಾರ
ಚಿತ್ರ 1-3 ರಲ್ಲಿನ G1 200M ಸಕ್ರಿಯ ಡಿಫರೆನ್ಷಿಯಲ್ ಸ್ಫಟಿಕವಾಗಿದ್ದು ಅದು ಡೆವಲಪ್‌ಮೆಂಟ್ ಬೋರ್ಡ್ ಸಿಸ್ಟಮ್ ಗಡಿಯಾರದ ಮೂಲವನ್ನು ಒದಗಿಸುತ್ತದೆ. ಕ್ರಿಸ್ಟಲ್ ಔಟ್‌ಪುಟ್ ಅನ್ನು FPGA ಯ BANK34 ಜಾಗತಿಕ ಗಡಿಯಾರ ಪಿನ್ MRCC (R4 ಮತ್ತು T4) ಗೆ ಸಂಪರ್ಕಿಸಲಾಗಿದೆ. ಈ 200Mhz ಡಿಫರೆನ್ಷಿಯಲ್ ಗಡಿಯಾರವನ್ನು FPGA ನಲ್ಲಿ ಬಳಕೆದಾರರ ತರ್ಕವನ್ನು ಚಾಲನೆ ಮಾಡಲು ಬಳಸಬಹುದು. ವಿಭಿನ್ನ ಆವರ್ತನಗಳ ಗಡಿಯಾರಗಳನ್ನು ರಚಿಸಲು ಬಳಕೆದಾರರು FPGA ಒಳಗೆ PLL ಗಳು ಮತ್ತು DCM ಗಳನ್ನು ಕಾನ್ಫಿಗರ್ ಮಾಡಬಹುದು.

www.alinx.com

12 /

ARTIX-7 FPGA ಅಭಿವೃದ್ಧಿ ಮಂಡಳಿ AX7203 ಬಳಕೆದಾರ ಕೈಪಿಡಿ

200Mhz ಸಕ್ರಿಯ ಡಿಫರೆನ್ಷಿಯಲ್ ಕ್ರಿಸ್ಟಲ್ ಸ್ಕೀಮ್ಯಾಟಿಕ್

ಕೋರ್ ಬೋರ್ಡ್‌ನಲ್ಲಿ 200Mhz ಸಕ್ರಿಯ ಡಿಫರೆನ್ಷಿಯಲ್ ಕ್ರಿಸ್ಟಲ್

200Mhz ಡಿಫರೆನ್ಷಿಯಲ್ ಕ್ಲಾಕ್ ಪಿನ್ ನಿಯೋಜನೆ
ಸಿಗ್ನಲ್ ಹೆಸರು SYS_CLK_P SYS_CLK_N

FPGA ಪಿನ್ R4 T4

ಭಾಗ 2.4: 148.5Mhz ಸಕ್ರಿಯ ಡಿಫರೆನ್ಷಿಯಲ್ ಕ್ರಿಸ್ಟಲ್
G2 ಎಂಬುದು 148.5Mhz ಸಕ್ರಿಯ ಡಿಫರೆನ್ಷಿಯಲ್ ಸ್ಫಟಿಕವಾಗಿದೆ, ಇದು FPGA ಒಳಗೆ GTP ಮಾಡ್ಯೂಲ್‌ಗೆ ಒದಗಿಸಲಾದ ಉಲ್ಲೇಖದ ಇನ್‌ಪುಟ್ ಗಡಿಯಾರವಾಗಿದೆ. ಕ್ರಿಸ್ಟಲ್ ಔಟ್‌ಪುಟ್ ಅನ್ನು FPGA ಯ GTP BANK216 ಗಡಿಯಾರದ ಪಿನ್‌ಗಳು MGTREFCLK0P (F6) ಮತ್ತು MGTREFCLK0N (E6) ಗೆ ಸಂಪರ್ಕಿಸಲಾಗಿದೆ.

www.alinx.com

13 /

ARTIX-7 FPGA ಅಭಿವೃದ್ಧಿ ಮಂಡಳಿ AX7203 ಬಳಕೆದಾರ ಕೈಪಿಡಿ

148.5Mhz ಸಕ್ರಿಯ ಡಿಫರೆನ್ಷಿಯಲ್ ಕ್ರಿಸ್ಟಲ್ ಸ್ಕೀಮ್ಯಾಟಿಕ್

ಕೋರ್ ಬೋರ್ಡ್‌ನಲ್ಲಿ 1148.5Mhz ಸಕ್ರಿಯ ಡಿಫರೆನ್ಷಿಯಲ್ ಕ್ರಿಸ್ಟಲ್

125Mhz ಡಿಫರೆನ್ಷಿಯಲ್ ಕ್ಲಾಕ್ ಪಿನ್ ನಿಯೋಜನೆ

ನೆಟ್ ಹೆಸರು

FPGA ಪಿನ್

MGT_CLK0_P

F6

MGT_CLK0_N

E6

www.alinx.com

14 /

ARTIX-7 FPGA ಅಭಿವೃದ್ಧಿ ಮಂಡಳಿ AX7203 ಬಳಕೆದಾರ ಕೈಪಿಡಿ

ಭಾಗ 2.5: DDR3 DRAM

FPGA ಕೋರ್ ಬೋರ್ಡ್ AC7200 ಎರಡು ಮೈಕ್ರಾನ್ 4Gbit (512MB) DDR3 ಚಿಪ್‌ಗಳನ್ನು ಹೊಂದಿದೆ, ಮಾದರಿ MT41J256M16HA-125 (MT41K256M16HA-125 ಗೆ ಹೊಂದಿಕೆಯಾಗುತ್ತದೆ). DDR3 SDRAM 800MHz ಗರಿಷ್ಠ ಕಾರ್ಯಾಚರಣಾ ವೇಗವನ್ನು ಹೊಂದಿದೆ (ಡೇಟಾ ದರ 1600Mbps). DDR3 ಮೆಮೊರಿ ವ್ಯವಸ್ಥೆಯು FPGA ಯ BANK 34 ಮತ್ತು BANK35 ನ ಮೆಮೊರಿ ಇಂಟರ್ಫೇಸ್‌ಗೆ ನೇರವಾಗಿ ಸಂಪರ್ಕ ಹೊಂದಿದೆ. DDR3 SDRAM ನ ನಿರ್ದಿಷ್ಟ ಸಂರಚನೆಯನ್ನು ಕೋಷ್ಟಕ 4-1 ರಲ್ಲಿ ತೋರಿಸಲಾಗಿದೆ.

ಬಿಟ್ ಸಂಖ್ಯೆ U5,U6

ಚಿಪ್ ಮಾದರಿ MT41J256M16HA-125

ಸಾಮರ್ಥ್ಯ 256M x 16 ಬಿಟ್

ಕಾರ್ಖಾನೆ ಮೈಕ್ರಾನ್

DDR3 SDRAM ಕಾನ್ಫಿಗರೇಶನ್

DDR3 ನ ಹಾರ್ಡ್‌ವೇರ್ ವಿನ್ಯಾಸವು ಸಿಗ್ನಲ್ ಸಮಗ್ರತೆಯನ್ನು ಕಟ್ಟುನಿಟ್ಟಾಗಿ ಪರಿಗಣಿಸುವ ಅಗತ್ಯವಿದೆ. DDR3 ನ ಹೆಚ್ಚಿನ ವೇಗ ಮತ್ತು ಸ್ಥಿರ ಕಾರ್ಯಾಚರಣೆಯನ್ನು ಖಚಿತಪಡಿಸಿಕೊಳ್ಳಲು ಸರ್ಕ್ಯೂಟ್ ವಿನ್ಯಾಸ ಮತ್ತು PCB ವಿನ್ಯಾಸದಲ್ಲಿ ಹೊಂದಾಣಿಕೆಯ ಪ್ರತಿರೋಧಕ/ಟರ್ಮಿನಲ್ ಪ್ರತಿರೋಧ, ಟ್ರೇಸ್ ಪ್ರತಿರೋಧ ನಿಯಂತ್ರಣ ಮತ್ತು ಟ್ರೇಸ್ ಲೆಂತ್ ಕಂಟ್ರೋಲ್ ಅನ್ನು ನಾವು ಸಂಪೂರ್ಣವಾಗಿ ಪರಿಗಣಿಸಿದ್ದೇವೆ.

DDR3 DRAM ಸ್ಕೀಮ್ಯಾಟಿಕ್

www.alinx.com

15 /

ARTIX-7 FPGA ಅಭಿವೃದ್ಧಿ ಮಂಡಳಿ AX7203 ಬಳಕೆದಾರ ಕೈಪಿಡಿ

ಕೋರ್ ಬೋರ್ಡ್‌ನಲ್ಲಿ DDR3

DDR3 DRAM ಪಿನ್ ನಿಯೋಜನೆ:

ನೆಟ್ ಹೆಸರು

FPGA ಪಿನ್ ಹೆಸರು

DDR3_DQS0_P

IO_L3P_T0_DQS_AD5P_35

DDR3_DQS0_N DDR3_DQS1_P DDR3_DQS1_N DDR3_DQS2_P DDR3_DQS2_N DDR3_DQS3_P DDR3_DQS3_N
DDR3_DQ[0] DDR3_DQ [1] DDR3_DQ [2] DDR3_DQ [3] DDR3_DQ [4] DDR3_DQ [5]

IO_L3N_T0_DQS_AD5N_35 IO_L9P_T1_DQS_AD7P_35 IO_L9N_T1_DQS_AD7N_35
IO_L15P_T2_DQS_35 IO_L15N_T2_DQS_35 IO_L21P_T3_DQS_35 IO_L21N_T3_DQS_35 IO_L2P_T0_AD12P_35 IO_L5P_T0_AD13P_35 IO_L1N_T0_AD4N_35
IO_L6P_T0_35 IO_L2N_T0_AD12N_35 IO_L5N_T0_AD13N_35

www.alinx.com

FPGA P/N E1 D1 K2 J2 M1 L1 P5 P4 C2 G1 A1 F3 B2 F1
16 /

ARTIX-7 FPGA ಅಭಿವೃದ್ಧಿ ಮಂಡಳಿ AX7203 ಬಳಕೆದಾರ ಕೈಪಿಡಿ

DDR3_DQ [6]

IO_L1P_T0_AD4P_35

B1

DDR3_DQ [7]

IO_L4P_T0_35

E2

DDR3_DQ [8]

IO_L11P_T1_SRCC_35

H3

DDR3_DQ [9]

IO_L11N_T1_SRCC_35

G3

DDR3_DQ [10]

IO_L8P_T1_AD14P_35

H2

DDR3_DQ [11]

IO_L10N_T1_AD15N_35

H5

DDR3_DQ [12]

IO_L7N_T1_AD6N_35

J1

DDR3_DQ [13]

IO_L10P_T1_AD15P_35

J5

DDR3_DQ [14]

IO_L7P_T1_AD6P_35

K1

DDR3_DQ [15]

IO_L12P_T1_MRCC_35

H4

DDR3_DQ [16]

IO_L18N_T2_35

L4

DDR3_DQ [17]

IO_L16P_T2_35

M3

DDR3_DQ [18]

IO_L14P_T2_SRCC_35

L3

DDR3_DQ [19]

IO_L17N_T2_35

J6

DDR3_DQ [20]

IO_L14N_T2_SRCC_35

K3

DDR3_DQ [21]

IO_L17P_T2_35

K6

DDR3_DQ [22]

IO_L13N_T2_MRCC_35

J4

DDR3_DQ [23]

IO_L18P_T2_35

L5

DDR3_DQ [24]

IO_L20N_T3_35

P1

DDR3_DQ [25]

IO_L19P_T3_35

N4

DDR3_DQ [26]

IO_L20P_T3_35

R1

DDR3_DQ [27]

IO_L22N_T3_35

N2

DDR3_DQ [28]

IO_L23P_T3_35

M6

DDR3_DQ [29]

IO_L24N_T3_35

N5

DDR3_DQ [30]

IO_L24P_T3_35

P6

DDR3_DQ [31]

IO_L22P_T3_35

P2

DDR3_DM0

IO_L4N_T0_35

D2

DDR3_DM1

IO_L8N_T1_AD14N_35

G2

DDR3_DM2

IO_L16N_T2_35

M2

DDR3_DM3

IO_L23N_T3_35

M5

DDR3_A[0]

IO_L11N_T1_SRCC_34

AA4

DDR3_A[1]

IO_L8N_T1_34

AB2

DDR3_A[2]

IO_L10P_T1_34

AA5

DDR3_A[3]

IO_L10N_T1_34

AB5

DDR3_A[4]

IO_L7N_T1_34

AB1

DDR3_A[5]

IO_L6P_T0_34

U3

www.alinx.com

17 /

ARTIX-7 FPGA ಅಭಿವೃದ್ಧಿ ಮಂಡಳಿ AX7203 ಬಳಕೆದಾರ ಕೈಪಿಡಿ

DDR3_A[6] DDR3_A[7] DDR3_A[8] DDR3_A[9] DDR3_A[10] DDR3_A[11] DDR3_A[12] DDR3_A[13] DDR3_A[14] DDR3_BAD[0] D3 1_RAS DDR3_CAS DDR2_WE DDR3_ODT DDR0_RESET DDR3_CLK_P DDR3_CLK_N DDR3_CKE

IO_L5P_T0_34 IO_L1P_T0_34 IO_L2N_T0_34 IO_L2P_T0_34 IO_L5N_T0_34 IO_L4P_T0_34 IO_L4N_T0_34 IO_L1N_T0_34 IO_L6N_T0_VREF_34 IO_L9N_T1_DQS_34 IO_L9P_T1_DQS_34 IO_L11P_T1_SRCC_34 IO_L8P_T1_34 IO_L12P_T1_MRCC_34 IO_L12N_T1_MRCC_34 IO_L7P_T1_34 IO_L14N_T2_SRCC_34 IO_L15P_T2_DQS_34 IO_L3P_T0_DQS_34 IO_L3N_T0_DQS_34 IO_L14P_T2_SRCC_34

W1 T1 V2 U2 Y1 W2 Y2 U1 V3 AA3 Y3 Y4 AB3 V4 W4 AA1 U5 W6 R3 R2 T5

www.alinx.com

18 /

ARTIX-7 FPGA ಅಭಿವೃದ್ಧಿ ಮಂಡಳಿ AX7203 ಬಳಕೆದಾರ ಕೈಪಿಡಿ

ಭಾಗ 2.6: QSPI ಫ್ಲ್ಯಾಶ್

FPGA ಕೋರ್ ಬೋರ್ಡ್ AC7200 ಒಂದು 128MBit QSPI ಫ್ಲ್ಯಾಶ್ ಅನ್ನು ಹೊಂದಿದೆ, ಮತ್ತು ಮಾದರಿಯು W25Q256FVEI ಆಗಿದೆ, ಇದು 3.3V CMOS ಸಂಪುಟವನ್ನು ಬಳಸುತ್ತದೆ.tagಇ ಪ್ರಮಾಣಿತ. QSPI ಫ್ಲ್ಯಾಶ್‌ನ ಬಾಷ್ಪಶೀಲವಲ್ಲದ ಸ್ವಭಾವದಿಂದಾಗಿ, ಸಿಸ್ಟಮ್‌ನ ಬೂಟ್ ಇಮೇಜ್ ಅನ್ನು ಸಂಗ್ರಹಿಸಲು ಸಿಸ್ಟಮ್‌ಗೆ ಬೂಟ್ ಸಾಧನವಾಗಿ ಇದನ್ನು ಬಳಸಬಹುದು. ಈ ಚಿತ್ರಗಳು ಮುಖ್ಯವಾಗಿ FPGA ಬಿಟ್ ಅನ್ನು ಒಳಗೊಂಡಿವೆ files, ARM ಅಪ್ಲಿಕೇಶನ್ ಕೋಡ್, ಕೋರ್ ಅಪ್ಲಿಕೇಶನ್ ಕೋಡ್ ಮತ್ತು ಇತರ ಬಳಕೆದಾರ ಡೇಟಾ fileರು. QSPI ಫ್ಲ್ಯಾಶ್‌ನ ನಿರ್ದಿಷ್ಟ ಮಾದರಿಗಳು ಮತ್ತು ಸಂಬಂಧಿತ ನಿಯತಾಂಕಗಳನ್ನು ತೋರಿಸಲಾಗಿದೆ.

ಸ್ಥಾನ U8

ಮಾದರಿ N25Q128

ಸಾಮರ್ಥ್ಯ 128M ಬಿಟ್

ಫ್ಯಾಕ್ಟರಿ ನುಮೋನಿಕ್ಸ್

QSPI ಫ್ಲ್ಯಾಶ್ ವಿವರಣೆ
QSPI ಫ್ಲ್ಯಾಶ್ FPGA ಚಿಪ್‌ನ BANK0 ಮತ್ತು BANK14 ನ ಮೀಸಲಾದ ಪಿನ್‌ಗಳಿಗೆ ಸಂಪರ್ಕ ಹೊಂದಿದೆ. ಗಡಿಯಾರ ಪಿನ್ ಅನ್ನು BANK0 ನ CCLK0 ಗೆ ಸಂಪರ್ಕಿಸಲಾಗಿದೆ ಮತ್ತು ಇತರ ಡೇಟಾ ಮತ್ತು ಚಿಪ್ ಆಯ್ದ ಸಂಕೇತಗಳನ್ನು ಕ್ರಮವಾಗಿ BANK00 ನ D03~D14 ಮತ್ತು FCS ಪಿನ್‌ಗಳಿಗೆ ಸಂಪರ್ಕಿಸಲಾಗಿದೆ. QSPI ಫ್ಲ್ಯಾಶ್‌ನ ಹಾರ್ಡ್‌ವೇರ್ ಸಂಪರ್ಕವನ್ನು ತೋರಿಸುತ್ತದೆ.

QSPI ಫ್ಲ್ಯಾಶ್ ಸ್ಕೀಮ್ಯಾಟಿಕ್ QSPI ಫ್ಲ್ಯಾಶ್ ಪಿನ್ ಕಾರ್ಯಯೋಜನೆಗಳು:

www.alinx.com

19 /

ARTIX-7 FPGA ಅಭಿವೃದ್ಧಿ ಮಂಡಳಿ AX7203 ಬಳಕೆದಾರ ಕೈಪಿಡಿ

ನಿವ್ವಳ ಹೆಸರು QSPI_CLK QSPI_CS QSPI_DQ0 QSPI_DQ1 QSPI_DQ2 QSPI_DQ3

FPGA ಪಿನ್ ಹೆಸರು CCLK_0
IO_L6P_T0_FCS_B_14 IO_L1P_T0_D00_MOSI_14 IO_L1N_T0_D01_DIN_14
IO_L2P_T0_D02_14 IO_L2N_T0_D03_14

FPGA P/N L12 T19 P22 R22 P21 R21

ಕೋರ್ ಬೋರ್ಡ್‌ನಲ್ಲಿ QSPI

www.alinx.com

20 /

ARTIX-7 FPGA ಅಭಿವೃದ್ಧಿ ಮಂಡಳಿ AX7203 ಬಳಕೆದಾರ ಕೈಪಿಡಿ
ಭಾಗ 2.7: ಕೋರ್ ಬೋರ್ಡ್ ಮೇಲೆ ಎಲ್ಇಡಿ ಲೈಟ್
AC3 FPGA ಕೋರ್ ಬೋರ್ಡ್‌ನಲ್ಲಿ 7200 ಕೆಂಪು LED ಲೈಟ್‌ಗಳಿವೆ, ಅದರಲ್ಲಿ ಒಂದು ಪವರ್ ಇಂಡಿಕೇಟರ್ ಲೈಟ್ (PWR), ಒಂದು ಕಾನ್ಫಿಗರೇಶನ್ LED ಲೈಟ್ (DONE), ಮತ್ತು ಒಂದು ಬಳಕೆದಾರ LED ಲೈಟ್. ಕೋರ್ ಬೋರ್ಡ್ ಚಾಲಿತವಾದಾಗ, ವಿದ್ಯುತ್ ಸೂಚಕವು ಬೆಳಗುತ್ತದೆ; FPGA ಅನ್ನು ಕಾನ್ಫಿಗರ್ ಮಾಡಿದಾಗ, ಕಾನ್ಫಿಗರೇಶನ್ LED ಬೆಳಗುತ್ತದೆ. ಬಳಕೆದಾರರ ಎಲ್ಇಡಿ ಲೈಟ್ ಅನ್ನು BANK34 ನ IO ಗೆ ಸಂಪರ್ಕಿಸಲಾಗಿದೆ, ಬಳಕೆದಾರರು ಪ್ರೋಗ್ರಾಂ ಮೂಲಕ ಬೆಳಕನ್ನು ಆನ್ ಮತ್ತು ಆಫ್ ಮಾಡಬಹುದು. ಯಾವಾಗ IO ಸಂಪುಟtagಇ ಬಳಕೆದಾರ ಎಲ್ಇಡಿಗೆ ಸಂಪರ್ಕಿತವಾಗಿದೆ, ಬಳಕೆದಾರ ಎಲ್ಇಡಿ ಆಫ್ ಆಗಿದೆ. ಯಾವಾಗ ಸಂಪರ್ಕ IO ಸಂಪುಟtagಇ ಕಡಿಮೆಯಾಗಿದೆ, ಬಳಕೆದಾರ ಎಲ್ಇಡಿ ಬೆಳಗುತ್ತದೆ. ಎಲ್ಇಡಿ ಲೈಟ್ ಹಾರ್ಡ್ವೇರ್ ಸಂಪರ್ಕದ ಸ್ಕೀಮ್ಯಾಟಿಕ್ ರೇಖಾಚಿತ್ರವನ್ನು ತೋರಿಸಲಾಗಿದೆ:

ಕೋರ್ ಬೋರ್ಡ್ ಸ್ಕೀಮ್ಯಾಟಿಕ್ನಲ್ಲಿ ಎಲ್ಇಡಿ ದೀಪಗಳು

ಕೋರ್ ಬೋರ್ಡ್ ಬಳಕೆದಾರರ ಎಲ್ಇಡಿಗಳಲ್ಲಿ ಎಲ್ಇಡಿ ದೀಪಗಳು ಪಿನ್ ನಿಯೋಜನೆ

ಸಿಗ್ನಲ್ ಹೆಸರು LED1

FPGA ಪಿನ್ ಹೆಸರು IO_L15N_T2_DQS_34

FPGA ಪಿನ್ ಸಂಖ್ಯೆ W5

ವಿವರಣೆ ಬಳಕೆದಾರ ಎಲ್ಇಡಿ

www.alinx.com

21 /

ARTIX-7 FPGA ಅಭಿವೃದ್ಧಿ ಮಂಡಳಿ AX7203 ಬಳಕೆದಾರ ಕೈಪಿಡಿ
ಭಾಗ 2.8: ಮರುಹೊಂದಿಸುವ ಬಟನ್
AC7200 FPGA ಕೋರ್ ಬೋರ್ಡ್‌ನಲ್ಲಿ ಮರುಹೊಂದಿಸುವ ಬಟನ್ ಇದೆ. ರೀಸೆಟ್ ಬಟನ್ ಅನ್ನು FPGA ಚಿಪ್‌ನ BANK34 ನ ಸಾಮಾನ್ಯ IO ಗೆ ಸಂಪರ್ಕಿಸಲಾಗಿದೆ. FPGA ಪ್ರೋಗ್ರಾಂ ಅನ್ನು ಪ್ರಾರಂಭಿಸಲು ಬಳಕೆದಾರರು ಈ ಮರುಹೊಂದಿಸುವ ಬಟನ್ ಅನ್ನು ಬಳಸಬಹುದು. ವಿನ್ಯಾಸದಲ್ಲಿ ಗುಂಡಿಯನ್ನು ಒತ್ತಿದಾಗ, ಸಿಗ್ನಲ್ ಸಂಪುಟtagIO ಗೆ ಇ ಇನ್‌ಪುಟ್ ಕಡಿಮೆಯಾಗಿದೆ ಮತ್ತು ಮರುಹೊಂದಿಸುವ ಸಂಕೇತವು ಮಾನ್ಯವಾಗಿರುತ್ತದೆ; ಗುಂಡಿಯನ್ನು ಒತ್ತದಿದ್ದಾಗ, IO ಗೆ ಸಿಗ್ನಲ್ ಇನ್‌ಪುಟ್ ಅಧಿಕವಾಗಿರುತ್ತದೆ. ಮರುಹೊಂದಿಸುವ ಬಟನ್ ಸಂಪರ್ಕದ ಸ್ಕೀಮ್ಯಾಟಿಕ್ ರೇಖಾಚಿತ್ರವನ್ನು ತೋರಿಸಲಾಗಿದೆ:

ಬಟನ್ ಸ್ಕೀಮ್ಯಾಟಿಕ್ ಅನ್ನು ಮರುಹೊಂದಿಸಿ

ಕೋರ್ ಬೋರ್ಡ್ ಮರುಹೊಂದಿಸುವ ಬಟನ್ ಪಿನ್ ನಿಯೋಜನೆಯಲ್ಲಿ ಮರುಹೊಂದಿಸುವ ಬಟನ್

ಸಿಗ್ನಲ್ ಹೆಸರು RESET_N

ZYNQ ಪಿನ್ ಹೆಸರು IO_L17N_T2_34

ZYNQ ಪಿನ್ ಸಂಖ್ಯೆ T6

ವಿವರಣೆ FPGA ಸಿಸ್ಟಮ್ ರೀಸೆಟ್

www.alinx.com

22 /

ARTIX-7 FPGA ಅಭಿವೃದ್ಧಿ ಮಂಡಳಿ AX7203 ಬಳಕೆದಾರ ಕೈಪಿಡಿ
ಭಾಗ 2.9: ಜೆTAG ಇಂಟರ್ಫೇಸ್
ಜೆTAG ಪರೀಕ್ಷಾ ಸಾಕೆಟ್ J1 ಅನ್ನು AC7200 ಕೋರ್ ಬೋರ್ಡ್‌ನಲ್ಲಿ J ಗಾಗಿ ಕಾಯ್ದಿರಿಸಲಾಗಿದೆTAG ಕೋರ್ ಬೋರ್ಡ್ ಅನ್ನು ಮಾತ್ರ ಬಳಸಿದಾಗ ಡೌನ್‌ಲೋಡ್ ಮಾಡಿ ಮತ್ತು ಡೀಬಗ್ ಮಾಡುವುದು. ಚಿತ್ರವು ಜೆ ಯ ಸ್ಕೀಮ್ಯಾಟಿಕ್ ಭಾಗವಾಗಿದೆTAG ಪೋರ್ಟ್, ಇದು TMS, TDI, TDO, TCK ಅನ್ನು ಒಳಗೊಂಡಿರುತ್ತದೆ. , GND, +3.3V ಈ ಆರು ಸಂಕೇತಗಳು.

JTAG ಇಂಟರ್ಫೇಸ್ ಸ್ಕೀಮ್ಯಾಟಿಕ್ ದಿ ಜೆTAG AC1 FPGA ಕೋರ್ ಬೋರ್ಡ್‌ನಲ್ಲಿನ ಇಂಟರ್ಫೇಸ್ J7200 6-ಪಿನ್ 2.54mm ಪಿಚ್ ಏಕ-ಸಾಲು ಪರೀಕ್ಷಾ ರಂಧ್ರವನ್ನು ಬಳಸುತ್ತದೆ. ನೀವು ಬಳಸಬೇಕಾದರೆ ಜೆTAG ಕೋರ್ ಬೋರ್ಡ್‌ನಲ್ಲಿ ಡೀಬಗ್ ಮಾಡಲು ಸಂಪರ್ಕ, ನೀವು 6-ಪಿನ್ ಸಿಂಗಲ್-ರೋ ಪಿನ್ ಹೆಡರ್ ಅನ್ನು ಬೆಸುಗೆ ಹಾಕುವ ಅಗತ್ಯವಿದೆ. ಜೆ ತೋರಿಸುತ್ತದೆTAG AC1 FPGA ಕೋರ್ ಬೋರ್ಡ್‌ನಲ್ಲಿ ಇಂಟರ್ಫೇಸ್ J7200.
JTAG ಕೋರ್ ಬೋರ್ಡ್‌ನಲ್ಲಿ ಇಂಟರ್ಫೇಸ್

www.alinx.com

23 /

ARTIX-7 FPGA ಅಭಿವೃದ್ಧಿ ಮಂಡಳಿ AX7203 ಬಳಕೆದಾರ ಕೈಪಿಡಿ
ಭಾಗ 2.10: ಕೋರ್ ಬೋರ್ಡ್‌ನಲ್ಲಿ ಪವರ್ ಇಂಟರ್ಫೇಸ್
AC7200 FPGA ಕೋರ್ ಬೋರ್ಡ್ ಅನ್ನು ಏಕಾಂಗಿಯಾಗಿ ಕೆಲಸ ಮಾಡಲು, ಕೋರ್ ಬೋರ್ಡ್ ಅನ್ನು 2PIN ಪವರ್ ಇಂಟರ್ಫೇಸ್ (J3) ನೊಂದಿಗೆ ಕಾಯ್ದಿರಿಸಲಾಗಿದೆ. ಬಳಕೆದಾರರು 2PIN ಪವರ್ ಇಂಟರ್‌ಫೇಸ್ (J3) ಮೂಲಕ ಕೋರ್ ಬೋರ್ಡ್‌ಗೆ ವಿದ್ಯುತ್ ಪೂರೈಸಿದಾಗ, ಅದನ್ನು ಕ್ಯಾರಿಯರ್ ಬೋರ್ಡ್ ಮೂಲಕ ಪವರ್ ಮಾಡಲು ಸಾಧ್ಯವಿಲ್ಲ. ಇಲ್ಲದಿದ್ದರೆ, ಪ್ರಸ್ತುತ ಸಂಘರ್ಷ ಸಂಭವಿಸಬಹುದು.
ಕೋರ್ ಬೋರ್ಡ್‌ನಲ್ಲಿ ಪವರ್ ಇಂಟರ್ಫೇಸ್

www.alinx.com

24 /

ARTIX-7 FPGA ಅಭಿವೃದ್ಧಿ ಮಂಡಳಿ AX7203 ಬಳಕೆದಾರ ಕೈಪಿಡಿ
ಭಾಗ 2.11: ಬೋರ್ಡ್ ಟು ಬೋರ್ಡ್ ಕನೆಕ್ಟರ್ಸ್
ಕೋರ್ ಬೋರ್ಡ್ ಒಟ್ಟು ನಾಲ್ಕು ಹೈಸ್ಪೀಡ್ ಬೋರ್ಡ್ ಟು ಬೋರ್ಡ್ ಕನೆಕ್ಟರ್‌ಗಳನ್ನು ಹೊಂದಿದೆ. ವಾಹಕ ಬೋರ್ಡ್‌ಗೆ ಸಂಪರ್ಕಿಸಲು ಕೋರ್ ಬೋರ್ಡ್ ನಾಲ್ಕು 80-ಪಿನ್ ಇಂಟರ್-ಬೋರ್ಡ್ ಕನೆಕ್ಟರ್‌ಗಳನ್ನು ಬಳಸುತ್ತದೆ. FPGA ಯ IO ಪೋರ್ಟ್ ಡಿಫರೆನ್ಷಿಯಲ್ ರೂಟಿಂಗ್ ಮೂಲಕ ನಾಲ್ಕು ಕನೆಕ್ಟರ್‌ಗಳಿಗೆ ಸಂಪರ್ಕ ಹೊಂದಿದೆ. ಕನೆಕ್ಟರ್‌ಗಳ ಪಿನ್ ಅಂತರವು 0.5mm ಆಗಿದೆ, ಹೆಚ್ಚಿನ ವೇಗದ ಡೇಟಾ ಸಂವಹನಕ್ಕಾಗಿ ಕ್ಯಾರಿಯರ್ ಬೋರ್ಡ್‌ನಲ್ಲಿ ಬೋರ್ಡ್ ಕನೆಕ್ಟರ್‌ಗಳಿಗೆ ಬೋರ್ಡ್‌ಗೆ ಸೇರಿಸಿ.
ಕೋರ್ ಬೋರ್ಡ್ ಒಟ್ಟು ನಾಲ್ಕು ಹೈಸ್ಪೀಡ್ ಬೋರ್ಡ್ ಟು ಬೋರ್ಡ್ ಕನೆಕ್ಟರ್‌ಗಳನ್ನು ಹೊಂದಿದೆ. ವಾಹಕ ಬೋರ್ಡ್‌ಗೆ ಸಂಪರ್ಕಿಸಲು ಕೋರ್ ಬೋರ್ಡ್ ನಾಲ್ಕು 80-ಪಿನ್ ಇಂಟರ್-ಬೋರ್ಡ್ ಕನೆಕ್ಟರ್‌ಗಳನ್ನು ಬಳಸುತ್ತದೆ. FPGA ಯ IO ಪೋರ್ಟ್ ಡಿಫರೆನ್ಷಿಯಲ್ ರೂಟಿಂಗ್ ಮೂಲಕ ನಾಲ್ಕು ಕನೆಕ್ಟರ್‌ಗಳಿಗೆ ಸಂಪರ್ಕ ಹೊಂದಿದೆ. ಕನೆಕ್ಟರ್‌ಗಳ ಪಿನ್ ಅಂತರವು 0.5mm ಆಗಿದೆ, ಹೆಚ್ಚಿನ ವೇಗದ ಡೇಟಾ ಸಂವಹನಕ್ಕಾಗಿ ಕ್ಯಾರಿಯರ್ ಬೋರ್ಡ್‌ನಲ್ಲಿ ಬೋರ್ಡ್ ಕನೆಕ್ಟರ್‌ಗಳಿಗೆ ಬೋರ್ಡ್‌ಗೆ ಸೇರಿಸಿ.

ಬೋರ್ಡ್ ಟು ಬೋರ್ಡ್ ಕನೆಕ್ಟರ್ಸ್ CON1 80-ಪಿನ್ ಬೋರ್ಡ್ ಟು ಬೋರ್ಡ್ ಕನೆಕ್ಟರ್ಸ್ CON1 ಅನ್ನು ಸಂಪರ್ಕಿಸಲು ಬಳಸಲಾಗುತ್ತದೆ
VCCIN ಪವರ್ ಸಪ್ಲೈ (+5V) ಮತ್ತು ಕ್ಯಾರಿಯರ್ ಬೋರ್ಡ್‌ನಲ್ಲಿ ಗ್ರೌಂಡ್‌ನೊಂದಿಗೆ, FPGA ಯ ಸಾಮಾನ್ಯ IOಗಳನ್ನು ವಿಸ್ತರಿಸಿ. CON15 ನ 1 ಪಿನ್‌ಗಳು BANK34 ನ IO ಪೋರ್ಟ್‌ಗೆ ಸಂಪರ್ಕಗೊಂಡಿವೆ ಎಂದು ಇಲ್ಲಿ ಗಮನಿಸಬೇಕು, ಏಕೆಂದರೆ BANK34 ಸಂಪರ್ಕವು DDR3 ಗೆ ಸಂಪರ್ಕಗೊಂಡಿದೆ. ಆದ್ದರಿಂದ, ಸಂಪುಟtagಈ BANK34 ನ ಎಲ್ಲಾ IOಗಳ e ಗುಣಮಟ್ಟವು 1.5V ಆಗಿದೆ. ಬೋರ್ಡ್ ಕನೆಕ್ಟರ್‌ಗಳಿಗೆ ಬೋರ್ಡ್‌ನ ಪಿನ್ ನಿಯೋಜನೆ CON1

CON1 ಪಿನ್ PIN1 PIN3 PIN5 PIN7 PIN9

ಸಿಗ್ನಲ್ ಹೆಸರು
VCCIN VCCIN VCCIN VCCIN GND

FPGA ಪಿನ್ ಸಂಪುಟtagಇ ಮಟ್ಟ

+5V

+5V

+5V

+5V

ನೆಲ

CON1 ಪಿನ್ PIN2 PIN4 PIN6 PIN8 PIN10

ಸಿಗ್ನಲ್ ಹೆಸರು
VCCIN VCCIN VCCIN VCCIN
GND

FPGA ಪಿನ್ ಸಂಪುಟtagಇ ಮಟ್ಟ

+5V

+5V

+5V

+5V

ನೆಲ

www.alinx.com

25 /

ARTIX-7 FPGA ಅಭಿವೃದ್ಧಿ ಮಂಡಳಿ AX7203 ಬಳಕೆದಾರ ಕೈಪಿಡಿ

PIN11 PIN13 PIN15 PIN17 PIN19 PIN21 PIN23 PIN25 PIN27 PIN29 PIN31 PIN33 PIN35 PIN37 PIN39 PIN41 PIN43 PIN45 PIN47 PIN49 PIN51 PIN53 PIN55 PIN57 59

NC NC NC GND B13_L5_P B13_L5_N B13_L7_P B13_L7_P GND B13_L3_P B13_L3_N B34_L23_P B34_L23_N GND B34_L18_N B34_18 ADC_VN XADC_VP NC NC GND B34_L19_N B34_L19_P B16_L1_N B16_L1_P GND B16_L4_N

Y13 AA14 AB11 AB12 AA13 AB13 Y8 Y7 AA6 Y6 V7 W7 M9 L10 F14 F13 E14 E13 D15

ನೆಲ 3.3V 3.3V 3.3V 3.3V ಗ್ರೌಂಡ್ 3.3V 3.3V 1.5V 1.5V ಗ್ರೌಂಡ್ 1.5V 1.5V 1.5V 1.5V ಗ್ರೌಂಡ್ ADC ADC ಗ್ರೌಂಡ್ 3.3V 3.3V 3.3V GV

PIN12 PIN14 PIN16 PIN18 PIN20 PIN22 PIN24 PIN26 PIN28 PIN30 PIN32 PIN34 PIN36 PIN38 PIN40 PIN42 PIN44 PIN46 PIN48 PIN50 PIN52 PIN54 PIN56 PIN58 60

NC NC B13_L4_P B13_L4_N GND B13_L1_P B13_L1_N B13_L2_P B13_L2_N GND B13_L6_P B13_L6_N B34_L20_P B34_L20_N B34_L21_L 34_L21_N GND NC B34_L22 B34_L22_P B34_L25_N GND NC NC NC NC GND NC

AA15 AB15 Y16 AA16 AB16 AB17 W14 Y14 AB7 AB6 V8 V9 AA8 AB8 –

3.3V 3.3V ನೆಲ

U7

1.5V

W9

1.5V

Y9

1.5V

ನೆಲ

ನೆಲ

www.alinx.com

26 /

ARTIX-7 FPGA ಅಭಿವೃದ್ಧಿ ಮಂಡಳಿ AX7203 ಬಳಕೆದಾರ ಕೈಪಿಡಿ

ಬೋರ್ಡ್ ಟು ಬೋರ್ಡ್ ಕನೆಕ್ಟರ್ಸ್ CON2 80-ಪಿನ್ ಸ್ತ್ರೀ ಸಂಪರ್ಕ ಹೆಡರ್ CON2 ಅನ್ನು ಸಾಮಾನ್ಯವನ್ನು ವಿಸ್ತರಿಸಲು ಬಳಸಲಾಗುತ್ತದೆ
FPGA ಯ BANK13 ಮತ್ತು BANK14 ನ IO. ಸಂಪುಟtagಎರಡೂ ಬ್ಯಾಂಕ್‌ಗಳ ಇ ಮಾನದಂಡಗಳು 3.3V. ಬೋರ್ಡ್ ಕನೆಕ್ಟರ್‌ಗಳಿಗೆ ಬೋರ್ಡ್‌ನ ಪಿನ್ ನಿಯೋಜನೆ CON2

CON1 ಪಿನ್

ಸಿಗ್ನಲ್ ಹೆಸರು

PIN1 B13_L16_P

PIN3 B13_L16_N

PIN5 B13_L15_P

PIN7 B13_L15_N

ಪಿನ್ 9

GND

PIN11 B13_L13_P

PIN13 B13_L13_N

PIN15 B13_L12_P

PIN17 B13_L12_N

ಪಿನ್ 19

GND

PIN21 B13_L11_P

PIN23 B13_L11_N

PIN25 B13_L10_P

PIN27 B13_L10_N

ಪಿನ್ 29

GND

PIN31 B13_L9_N

PIN33 B13_L9_P

PIN35 B13_L8_N

PIN37 B13_L8_P

ಪಿನ್ 39

GND

PIN41 B14_L11_N

PIN43 B14_L11_P

PIN45 B14_L14_N

PIN47 B14_L14_P

FPGA ಪಿನ್ W15 W16 T14 T15 V13 V14 W11 W12 Y11 Y12 V10 W10 AA11 AA10 AB10 AA9 V20 U20 V19 V18

ಸಂಪುಟtagಇ ಮಟ್ಟ 3.3V 3.3V 3.3V 3.3V ಗ್ರೌಂಡ್ 3.3V 3.3V 3.3V 3.3V ಗ್ರೌಂಡ್ 3.3V 3.3V 3.3V 3.3V ಗ್ರೌಂಡ್ 3.3V 3.3V 3.3V 3.3V 3.3V 3.3V ಗ್ರೌಂಡ್ 3.3V

CON1 ಪಿನ್ PIN2 PIN4 PIN6 PIN8 PIN10 PIN12 PIN14 PIN16 PIN18 PIN20 PIN22 PIN24 PIN26 PIN28 PIN30 PIN32 PIN34 PIN36 PIN38 PIN40 PIN42 PIN44 PIN46 PIN48

ಸಿಗ್ನಲ್ ಹೆಸರು
B14_L16_P B14_L16_N B13_L14_P B13_L14_N
GND B14_L10_P B14_L10_N B14_L8_N B14_L8_P
GND B14_L15_N B14_L15_P B14_L17_P B14_L17_N
GND B14_L6_N B13_IO0 B14_L7_N B14_L7_P
GND B14_L4_P B14_L4_N B14_L9_P B14_L9_N

FPGA ಪಿನ್ ಸಂಪುಟtage

ಮಟ್ಟ

V17

3.3V

W17

3.3V

U15

3.3V

V15

3.3V

ನೆಲ

AB21

3.3V

AB22

3.3V

AA21

3.3V

AA20

3.3V

ನೆಲ

AB20

3.3V

AA19

3.3V

AA18

3.3V

AB18

3.3V

ನೆಲ

T20

3.3V

Y17

3.3V

W22

3.3V

W21

3.3V

ನೆಲ

T21

3.3V

U21

3.3V

Y21

3.3V

Y22

3.3V

www.alinx.com

27 /

ARTIX-7 FPGA ಅಭಿವೃದ್ಧಿ ಮಂಡಳಿ AX7203 ಬಳಕೆದಾರ ಕೈಪಿಡಿ

PIN49 PIN51 PIN53 PIN55 PIN57 PIN59 PIN61 PIN63 PIN65 PIN67 PIN69 PIN71 PIN73 PIN75 PIN77 PIN79

GND B14_L5_N B14_L5_P B14_L18_N B14_L18_P
GND B13_L17_P B13_L17_N B14_L21_N B14_L21_P
GND B14_L22_P B14_L22_N B14_L24_N B14_L24_P
B14_IO0

R19 P19 U18 U17
T16 U16 P17 N17
P15 R16 R17 P16 P20

ನೆಲ 3.3V 3.3V 3.3V 3.3V ನೆಲ

PIN50 PIN52 PIN54 PIN56 PIN58 PIN60 PIN62 PIN64 PIN66 PIN68 PIN70 PIN72 PIN74 PIN76 PIN78 PIN80

GND B14_L12_N B14_L12_P B14_L13_N B14_L13_P
GND B14_L3_N B14_L3_P B14_L20_N B14_L20_P
GND B14_L19_N B14_L19_P B14_L23_P B14_L23_N B14_IO25

W20 W19 Y19 Y18
V22 U22 T18 R18
R14 P14 N13 N14 N15

ಗ್ರೌಂಡ್ 3.3V 3.3V 3.3V 3.3V
ಗ್ರೌಂಡ್ 3.3V 3.3V 3.3V 3.3V
ಗ್ರೌಂಡ್ 3.3V 3.3V 3.3V 3.3V 3.3V

ಬೋರ್ಡ್ ಟು ಬೋರ್ಡ್ ಕನೆಕ್ಟರ್ಸ್ CON3 ನ ಸಾಮಾನ್ಯ IO ಅನ್ನು ವಿಸ್ತರಿಸಲು 80-ಪಿನ್ ಕನೆಕ್ಟರ್ CON3 ಅನ್ನು ಬಳಸಲಾಗುತ್ತದೆ
FPGA ಯ BANK15 ಮತ್ತು BANK16. ಇದಲ್ಲದೆ, ನಾಲ್ಕು ಜೆTAG ಸಿಗ್ನಲ್‌ಗಳನ್ನು CON3 ಕನೆಕ್ಟರ್ ಮೂಲಕ ಕ್ಯಾರಿಯರ್ ಬೋರ್ಡ್‌ಗೆ ಸಂಪರ್ಕಿಸಲಾಗಿದೆ. ಸಂಪುಟtagBANK15 ಮತ್ತು BANK16 ನ ಇ ಮಾನದಂಡಗಳನ್ನು LDO ಚಿಪ್‌ನಿಂದ ಸರಿಹೊಂದಿಸಬಹುದು. ಪೂರ್ವನಿಯೋಜಿತವಾಗಿ ಸ್ಥಾಪಿಸಲಾದ LDO 3.3V ಆಗಿದೆ. ನೀವು ಇತರ ಪ್ರಮಾಣಿತ ಹಂತಗಳನ್ನು ಔಟ್‌ಪುಟ್ ಮಾಡಲು ಬಯಸಿದರೆ, ನೀವು ಅದನ್ನು ಸೂಕ್ತವಾದ LDO ನೊಂದಿಗೆ ಬದಲಾಯಿಸಬಹುದು. ಬೋರ್ಡ್ ಕನೆಕ್ಟರ್‌ಗಳಿಗೆ ಬೋರ್ಡ್‌ನ ಪಿನ್ ನಿಯೋಜನೆ CON3

CON1 ಪಿನ್ PIN1 PIN3 PIN5 PIN7

ಸಿಗ್ನಲ್ ಹೆಸರು
B15_IO0 B16_IO0 B15_L4_P B15_L4_N

FPGA ಪಿನ್ J16 F15 G17 G18

ಸಂಪುಟtagಇ ಮಟ್ಟ

CON1 ಪಿನ್

3.3V PIN2

3.3V PIN4

3.3V PIN6

3.3V

ಪಿನ್ 8

ಸಿಗ್ನಲ್ ಹೆಸರು
B15_IO25 B16_IO25 B16_L21_N B16_L21_P

FPGA ಪಿನ್ ಸಂಪುಟtagಇ ಮಟ್ಟ

M17

3.3V

F21

3.3V

A21

3.3V

B21

3.3V

www.alinx.com

28 /

ARTIX-7 FPGA ಅಭಿವೃದ್ಧಿ ಮಂಡಳಿ AX7203 ಬಳಕೆದಾರ ಕೈಪಿಡಿ

PIN9 PIN11 PIN13 PIN15 PIN17 PIN19 PIN21 PIN23 PIN25 PIN27 PIN29 PIN31 PIN33 PIN35 PIN37 PIN39 PIN41 PIN43 PIN45 PIN47 PIN49 PIN51 PIN53 PIN55 PIN57 PIN59

GND B15_L2_P B15_L2_N B15_L12_P B15_L12_N
GND B15_L11_P B15_L11_N B15_L1_N B15_L1_P
GND B15_L5_P B15_L5_N B15_L3_N B15_L3_P
GND B15_L19_P B15_L19_N B15_L20_P B15_L20_N
GND B15_L14_P B15_L14_N B15_L21_P B15_L21_N
GND B15_L23_P B15_L23_N B15_L22_P B15_L22_N
GND B15_L24_P

G15 G16 J19 H19
J20 J21 G13 H13
J15 H15 H14 J14
K13 K14 M13 L13
L19 L20 K17 J17 L16 K16 L14 L15 M15

ಗ್ರೌಂಡ್ 3.3V 3.3V 3.3V 3.3V
ಗ್ರೌಂಡ್ 3.3V 3.3V 3.3V 3.3V
ಗ್ರೌಂಡ್ 3.3V 3.3V 3.3V 3.3V
ಗ್ರೌಂಡ್ 3.3V 3.3V 3.3V 3.3V
ನೆಲ 3.3V 3.3V 3.3V 3.3V ನೆಲ 3.3V 3.3V 3.3V 3.3V ಗ್ರೌಂಡ್ 3.3V

PIN10 PIN12 PIN14 PIN16 PIN18 PIN20 PIN22 PIN24 PIN26 PIN28 PIN30 PIN32 PIN34 PIN36 PIN38 PIN40 PIN42 PIN44 PIN46 PIN48 PIN50 PIN52 PIN54 PIN56 PIN58 PIN60

GND B16_L23_P B16_L23_N B16_L22_P B16_L22_N
GND B16_L24_P B16_L24_N B15_L8_N B15_L8_P
GND B15_L7_N B15_L7_P B15_L9_P B15_L9_N
GND B15_L15_N B15_L15_P B15_L6_N B15_L6_P
GND B15_L13_N B15_L13_P B15_L10_P B15_L10_N
GND B15_L18_P B15_L18_N B15_L17_N B15_L17_P
GND B15_L16_P

E21 D21 E22 D22
G21 G22 G20 H20
H22 J22 K21 K22
M22 N22 H18 H17
K19 K18 M21 L21
N20 M20 N19 N18
M18

ಗ್ರೌಂಡ್ 3.3V 3.3V 3.3V 3.3V
ಗ್ರೌಂಡ್ 3.3V 3.3V 3.3V 3.3V
ಗ್ರೌಂಡ್ 3.3V 3.3V 3.3V 3.3V
ಗ್ರೌಂಡ್ 3.3V 3.3V 3.3V 3.3V
ಗ್ರೌಂಡ್ 3.3V 3.3V 3.3V 3.3V
ಗ್ರೌಂಡ್ 3.3V 3.3V 3.3V 3.3V
ಗ್ರೌಂಡ್ 3.3 ವಿ

www.alinx.com

29 /

ARTIX-7 FPGA ಅಭಿವೃದ್ಧಿ ಮಂಡಳಿ AX7203 ಬಳಕೆದಾರ ಕೈಪಿಡಿ

PIN73 B15_L24_N

M16

3.3V

PIN74 B15_L16_N

L18

3.3V

ಪಿನ್ 75

NC

ಪಿನ್ 76

NC

PIN77 FPGA_TCK

V12

3.3V

ಪಿನ್ 78

FPGA_TDI

R13

3.3V

PIN79 FPGA_TDO

U13

3.3V

PIN80 FPGA_TMS

T13

3.3V

ಬೋರ್ಡ್ ಟು ಬೋರ್ಡ್ ಕನೆಕ್ಟರ್ಸ್ CON4 80-ಪಿನ್ ಕನೆಕ್ಟರ್ CON4 ಅನ್ನು ಸಾಮಾನ್ಯ IO ಮತ್ತು GTP ಯನ್ನು ವಿಸ್ತರಿಸಲು ಬಳಸಲಾಗುತ್ತದೆ
FPGA BANK16 ನ ಹೆಚ್ಚಿನ ವೇಗದ ಡೇಟಾ ಮತ್ತು ಗಡಿಯಾರ ಸಂಕೇತಗಳು. ಸಂಪುಟtagBANK16 ನ IO ಪೋರ್ಟ್‌ನ ಇ ಗುಣಮಟ್ಟವನ್ನು LDO ಚಿಪ್‌ನಿಂದ ಸರಿಹೊಂದಿಸಬಹುದು. ಪೂರ್ವನಿಯೋಜಿತವಾಗಿ ಸ್ಥಾಪಿಸಲಾದ LDO 3.3V ಆಗಿದೆ. ಬಳಕೆದಾರರು ಇತರ ಪ್ರಮಾಣಿತ ಹಂತಗಳನ್ನು ಔಟ್‌ಪುಟ್ ಮಾಡಲು ಬಯಸಿದರೆ, ಅದನ್ನು ಸೂಕ್ತವಾದ LDO ಮೂಲಕ ಬದಲಾಯಿಸಬಹುದು. GTP ಯ ಹೈ-ಸ್ಪೀಡ್ ಡೇಟಾ ಮತ್ತು ಗಡಿಯಾರ ಸಂಕೇತಗಳನ್ನು ಕೋರ್ ಬೋರ್ಡ್‌ನಲ್ಲಿ ಕಟ್ಟುನಿಟ್ಟಾಗಿ ಡಿಫರೆನ್ಷಿಯಲ್ ರೂಟ್ ಮಾಡಲಾಗುತ್ತದೆ. ಡೇಟಾ ಲೈನ್‌ಗಳು ಉದ್ದದಲ್ಲಿ ಸಮಾನವಾಗಿರುತ್ತದೆ ಮತ್ತು ಸಿಗ್ನಲ್ ಹಸ್ತಕ್ಷೇಪವನ್ನು ತಡೆಯಲು ನಿರ್ದಿಷ್ಟ ಮಧ್ಯಂತರದಲ್ಲಿ ಇರಿಸಲಾಗುತ್ತದೆ. ಬೋರ್ಡ್ ಕನೆಕ್ಟರ್‌ಗಳಿಗೆ ಬೋರ್ಡ್‌ನ ಪಿನ್ ನಿಯೋಜನೆ CON4

CON1 ಪಿನ್ PIN1 PIN3 PIN5 PIN7 PIN9 PIN11 PIN13 PIN15 PIN17 PIN19 PIN21 PIN23 PIN25 PIN27 PIN29

ಸಿಗ್ನಲ್ ಹೆಸರು
NC NC

FPGA ಪಿನ್ ಸಂಪುಟtagಇ ಮಟ್ಟ -

CON1 ಪಿನ್ NC NC

NC

NC

NC

NC

GND NC

ನೆಲದ PIN10

ಪಿನ್ 12

NC

ಪಿನ್ 14

GND

ನೆಲದ PIN16

MGT_TX3_P

D7 ಡಿಫರೆನ್ಷಿಯಲ್ PIN18

MGT_TX3_N

C7 ಡಿಫರೆನ್ಷಿಯಲ್ PIN20

GND

ನೆಲದ PIN22

MGT_RX3_P D9 ಡಿಫರೆನ್ಷಿಯಲ್ PIN24

MGT_RX3_N

C9 ಡಿಫರೆನ್ಷಿಯಲ್ PIN26

GND

- ನೆಲ

ಪಿನ್ 28

MGT_TX1_P

D5 ಡಿಫರೆನ್ಷಿಯಲ್ PIN30

ಸಿಗ್ನಲ್ ಹೆಸರು FPGA ಪಿನ್ ಸಂಪುಟtage

ಮಟ್ಟ

NC

NC

NC

NC

GND

ನೆಲ

MGT_TX2_P

B6 ಡಿಫರೆನ್ಷಿಯಲ್

MGT_TX2_N

A6 ಡಿಫರೆನ್ಷಿಯಲ್

GND

ನೆಲ

MGT_RX2_P

B10 ಡಿಫರೆನ್ಷಿಯಲ್

MGT_RX2_N

A10 ಡಿಫರೆನ್ಷಿಯಲ್

GND

ನೆಲ

MGT_TX0_P

B4 ಡಿಫರೆನ್ಷಿಯಲ್

MGT_TX0_N

A4 ಡಿಫರೆನ್ಷಿಯಲ್

GND

ನೆಲ

MGT_RX0_P

B8 ಡಿಫರೆನ್ಷಿಯಲ್

www.alinx.com

30 /

ARTIX-7 FPGA ಅಭಿವೃದ್ಧಿ ಮಂಡಳಿ AX7203 ಬಳಕೆದಾರ ಕೈಪಿಡಿ

PIN31 PIN33 PIN35 PIN37 PIN39 PIN41 PIN43 PIN45 PIN47 PIN49 PIN51 PIN53 PIN55 PIN57 PIN59 PIN61 PIN63 PIN65 PIN67 PIN69 PIN71 PIN73 PIN75 PIN77

MGT_TX1_N GND
MGT_RX1_P MGT_RX1_N
GND B16_L5_P B16_L5_N B16_L7_P B16_L7_N
GND B16_L9_P B16_L9_N B16_L11_P B16_L11_N
GND B16_L13_P B16_L13_N B16_L15_P B16_L15_N
GND B16_L17_P B16_L17_N B16_L19_P B16_L19_N
NC

C5 D11 C11 E16 D16 B15 B16 A15 A16 B17 B18 C18 C19 F18 E18 A18 A19 D20 C20 –

ಡಿಫರೆನ್ಷಿಯಲ್ ಗ್ರೌಂಡ್
ಡಿಫರೆನ್ಷಿಯಲ್ ಡಿಫರೆನ್ಷಿಯಲ್
ಗ್ರೌಂಡ್ 3.3V 3.3V 3.3V 3.3V
ನೆಲ 3.3V 3.3V 3.3V 3.3V ನೆಲ

PIN32 PIN34 PIN36 PIN38 PIN40 PIN42 PIN44 PIN46 PIN48 PIN50 PIN52 PIN54 PIN56 PIN58 PIN60 PIN62 PIN64 PIN66 PIN68 PIN70 PIN72 PIN74 PIN76 PIN78

MGT_RX0_N GND
MGT_CLK1_P MGT_CLK1_N
GND B16_L2_P B16_L2_N B16_L3_P B16_L3_N
GND B16_L10_P B16_L10_N B16_L12_P B16_L12_N
GND B16_L14_P B16_L14_N B16_L16_P B16_L16_N
GND B16_L18_P B16_L18_N B16_L20_P B16_L20_N
NC

A8 ಡಿಫರೆನ್ಷಿಯಲ್

ನೆಲ

F10 ಡಿಫರೆನ್ಷಿಯಲ್

E10 ಡಿಫರೆನ್ಷಿಯಲ್

ನೆಲ

F16

3.3V

E17

3.3V

C14

3.3V

C15

3.3V

ನೆಲ

A13

3.3V

A14

3.3V

D17

3.3V

C17

3.3V

ನೆಲ

E19

3.3V

D19

3.3V

B20

3.3V

A20

3.3V

ನೆಲ

F19

3.3V

F20

3.3V

C22

3.3V

B22

3.3V

www.alinx.com

31 /

ARTIX-7 FPGA ಅಭಿವೃದ್ಧಿ ಮಂಡಳಿ AX7203 ಬಳಕೆದಾರ ಕೈಪಿಡಿ
ಭಾಗ 2.12: ವಿದ್ಯುತ್ ಸರಬರಾಜು
AC7200 FPGA ಕೋರ್ ಬೋರ್ಡ್ ಕ್ಯಾರಿಯರ್ ಬೋರ್ಡ್ ಮೂಲಕ DC5V ನಿಂದ ಚಾಲಿತವಾಗಿದೆ, ಮತ್ತು ಅದನ್ನು ಮಾತ್ರ ಬಳಸಿದಾಗ J3 ಇಂಟರ್ಫೇಸ್‌ನಿಂದ ಚಾಲಿತವಾಗುತ್ತದೆ. ಹಾನಿ ತಪ್ಪಿಸಲು ಅದೇ ಸಮಯದಲ್ಲಿ J3 ಇಂಟರ್ಫೇಸ್ ಮತ್ತು ಕ್ಯಾರಿಯರ್ ಬೋರ್ಡ್ ಮೂಲಕ ವಿದ್ಯುತ್ ಸರಬರಾಜು ಮಾಡದಂತೆ ಎಚ್ಚರಿಕೆಯಿಂದಿರಿ. ಮಂಡಳಿಯಲ್ಲಿ ವಿದ್ಯುತ್ ಸರಬರಾಜು ವಿನ್ಯಾಸ ರೇಖಾಚಿತ್ರವನ್ನು ತೋರಿಸಲಾಗಿದೆ.

ಕೋರ್ ಬೋರ್ಡ್ ಸ್ಕೀಮ್ಯಾಟಿಕ್‌ನಲ್ಲಿ ವಿದ್ಯುತ್ ಸರಬರಾಜು

ಡೆವಲಪ್‌ಮೆಂಟ್ ಬೋರ್ಡ್ ಅನ್ನು +5V ಮೂಲಕ ಚಾಲಿತಗೊಳಿಸಲಾಗುತ್ತದೆ ಮತ್ತು ನಾಲ್ಕು DC/DC ವಿದ್ಯುತ್ ಸರಬರಾಜು ಚಿಪ್ TLV3.3RGT ಮೂಲಕ +1.5V, +1.8V, +1.0V, +62130V ನಾಲ್ಕು-ಮಾರ್ಗದ ವಿದ್ಯುತ್ ಪೂರೈಕೆಗೆ ಪರಿವರ್ತಿಸಲಾಗುತ್ತದೆ. ಔಟ್‌ಪುಟ್ ಕರೆಂಟ್ ಪ್ರತಿ ಚಾನಲ್‌ಗೆ 3A ವರೆಗೆ ಇರಬಹುದು. VCCIO ಅನ್ನು ಒಂದು LDOSPX3819M5-3-3 ಮೂಲಕ ರಚಿಸಲಾಗಿದೆ. VCCIO ಮುಖ್ಯವಾಗಿ FPGA ಯ BANK15 ಮತ್ತು BANK16 ಗೆ ವಿದ್ಯುತ್ ಪೂರೈಸುತ್ತದೆ. ಬಳಕೆದಾರರು BANK15,16 ನ IO ಅನ್ನು ವಿವಿಧ ಸಂಪುಟಗಳಿಗೆ ಬದಲಾಯಿಸಬಹುದುtagಅವುಗಳ LDO ಚಿಪ್ ಅನ್ನು ಬದಲಿಸುವ ಮೂಲಕ ಇ ಮಾನದಂಡಗಳು. 1.5V VTT ಮತ್ತು VREF ಸಂಪುಟವನ್ನು ಉತ್ಪಾದಿಸುತ್ತದೆtagTI ನ TPS3 ಮೂಲಕ DDR51200 ಗೆ ಅಗತ್ಯವಿದೆ. GTP ಟ್ರಾನ್ಸ್‌ಸಿವರ್‌ಗಾಗಿ 1.8V ವಿದ್ಯುತ್ ಸರಬರಾಜು MGTAVTT MGTAVCC ಅನ್ನು TI ನ TPS74801 ಚಿಪ್‌ನಿಂದ ಉತ್ಪಾದಿಸಲಾಗುತ್ತದೆ. ಪ್ರತಿ ವಿದ್ಯುತ್ ವಿತರಣೆಯ ಕಾರ್ಯಗಳನ್ನು ಕೆಳಗಿನ ಕೋಷ್ಟಕದಲ್ಲಿ ತೋರಿಸಲಾಗಿದೆ:

www.alinx.com

32 /

ARTIX-7 FPGA ಅಭಿವೃದ್ಧಿ ಮಂಡಳಿ AX7203 ಬಳಕೆದಾರ ಕೈಪಿಡಿ

ವಿದ್ಯುತ್ ಸರಬರಾಜು +1.0V +1.8V +3.3V +1.5V
VREF,VTT(+0.75V) MVCCIP(+3.3V) MGTAVTT(+1.2V)
MGTVCCAUX(+1.8V)

ಫಂಕ್ಷನ್ FPGA ಕೋರ್ ಸಂಪುಟtagಇ FPGA ಸಹಾಯಕ ಸಂಪುಟtagಇ, ಬ್ಯಾಂಕ್74801, ಬ್ಯಾಂಕ್0 ಮತ್ತು ಎಫ್‌ಪಿಜಿಎಯ ಬ್ಯಾಂಕ್ 13, ಕ್ಯೂಎಸ್‌ಐಪಿ ಫ್ಲ್ಯಾಶ್, ಕ್ಲಾಕ್ ಕ್ರಿಸ್ಟಲ್ ಡಿಡಿಆರ್14, ಬ್ಯಾಂಕ್ 3 ಮತ್ತು ಎಫ್‌ಪಿಜಿಎ ಬ್ಯಾಂಕ್ 34 ರ TPS35 ವಿದ್ಯುತ್ ಸರಬರಾಜು VCCIO
DDR3 FPGA ಬ್ಯಾಂಕ್15, ಬ್ಯಾಂಕ್16 FPGA GTP ಟ್ರಾನ್ಸ್ಸಿವರ್ ಬ್ಯಾಂಕ್216 ಆಫ್ FPGA GTP ಟ್ರಾನ್ಸ್ಸಿವರ್ ಬ್ಯಾಂಕ್216

ಆರ್ಟಿಕ್ಸ್-7 ಎಫ್‌ಪಿಜಿಎಯ ವಿದ್ಯುತ್ ಪೂರೈಕೆಯು ಪವರ್-ಆನ್ ಸೀಕ್ವೆನ್ಸ್ ಅಗತ್ಯವನ್ನು ಹೊಂದಿರುವುದರಿಂದ, ಸರ್ಕ್ಯೂಟ್ ವಿನ್ಯಾಸದಲ್ಲಿ, ನಾವು ಚಿಪ್‌ನ ವಿದ್ಯುತ್ ಅವಶ್ಯಕತೆಗಳಿಗೆ ಅನುಗುಣವಾಗಿ ವಿನ್ಯಾಸಗೊಳಿಸಿದ್ದೇವೆ ಮತ್ತು ಪವರ್-ಆನ್ 1.0V->1.8V->(1.5) V, 3.3V, VCCIO) ಮತ್ತು 1.0V-> MGTAVCC -> MGTAVTT, ಚಿಪ್‌ನ ಸಾಮಾನ್ಯ ಕಾರ್ಯಾಚರಣೆಯನ್ನು ಖಚಿತಪಡಿಸಿಕೊಳ್ಳಲು ಸರ್ಕ್ಯೂಟ್ ವಿನ್ಯಾಸ.

ಭಾಗ 2.13: ರಚನೆ ರೇಖಾಚಿತ್ರ

www.alinx.com

33 /

ARTIX-7 FPGA ಅಭಿವೃದ್ಧಿ ಮಂಡಳಿ AX7203 ಬಳಕೆದಾರ ಕೈಪಿಡಿ
ಭಾಗ 3: ಕ್ಯಾರಿಯರ್ ಬೋರ್ಡ್

ಭಾಗ 3.1: ಕ್ಯಾರಿಯರ್ ಬೋರ್ಡ್ ಪರಿಚಯ
ಹಿಂದಿನ ಕಾರ್ಯ ಪರಿಚಯದ ಮೂಲಕ, ಕ್ಯಾರಿಯರ್ ಬೋರ್ಡ್ ಭಾಗದ ಕಾರ್ಯವನ್ನು ನೀವು ಅರ್ಥಮಾಡಿಕೊಳ್ಳಬಹುದು
1-ಚಾನಲ್ PCIe x4 ಹೈ ಸ್ಪೀಡ್ ಡೇಟಾ ಟ್ರಾನ್ಸ್‌ಮಿಷನ್ ಇಂಟರ್‌ಫೇಸ್ 2-ಚಾನಲ್ 10/100M/1000M ಈಥರ್ನೆಟ್ RJ-45 ಇಂಟರ್‌ಫೇಸ್ 1-ಚಾನಲ್ HDMI ವೀಡಿಯೊ ಇನ್‌ಪುಟ್ ಇಂಟರ್‌ಫೇಸ್ 1-ಚಾನಲ್ HDMI ವಿಡಿಯೋ ಔಟ್‌ಪುಟ್ ಇಂಟರ್‌ಫೇಸ್ 1-ಚಾನೆಲ್ USB Uart ಕಮ್ಯುನಿಕೇಷನ್ ಇಂಟರ್‌ಫೇಸ್ 1 XADA ಇಂಟರ್‌ಫೇಸ್ EEPROM 2-ಚಾನೆಲ್ 40-ಪಿನ್ ವಿಸ್ತರಣೆ ಬಂದರುಗಳು ಜೆTAG ಡೀಬಗ್ ಮಾಡುವ ಇಂಟರ್ಫೇಸ್ 2 ಸ್ವತಂತ್ರ ಕೀಲಿಗಳು 4 ಬಳಕೆದಾರ ಎಲ್ಇಡಿ ದೀಪಗಳು

www.alinx.com

34 /

ARTIX-7 FPGA ಅಭಿವೃದ್ಧಿ ಮಂಡಳಿ AX7203 ಬಳಕೆದಾರ ಕೈಪಿಡಿ

ಭಾಗ 3.2: ಗಿಗಾಬಿಟ್ ಈಥರ್ನೆಟ್ ಇಂಟರ್ಫೇಸ್

AX7203 FPGA ಅಭಿವೃದ್ಧಿ ಮಂಡಳಿಯು ಬಳಕೆದಾರರಿಗೆ 2-ಚಾನೆಲ್ ಅನ್ನು ಒದಗಿಸುತ್ತದೆ

ಮೈಕ್ರೆಲ್ KSZ9031RNX ಮೂಲಕ ಗಿಗಾಬಿಟ್ ನೆಟ್ವರ್ಕ್ ಸಂವಹನ ಸೇವೆ

ಎತರ್ನೆಟ್ PHY ಚಿಪ್. KSZ9031RNX ಚಿಪ್ 10/100/1000 Mbps ಅನ್ನು ಬೆಂಬಲಿಸುತ್ತದೆ

ನೆಟ್ವರ್ಕ್ ಟ್ರಾನ್ಸ್ಮಿಷನ್ ದರ ಮತ್ತು GMII ಮೂಲಕ FPGA ನೊಂದಿಗೆ ಸಂವಹನ ನಡೆಸುತ್ತದೆ

ಇಂಟರ್ಫೇಸ್. KSZ9031RNX MDI/MDX ಅಳವಡಿಕೆ, ವಿವಿಧ ವೇಗವನ್ನು ಬೆಂಬಲಿಸುತ್ತದೆ

ರೂಪಾಂತರಗಳು, ಮಾಸ್ಟರ್/ಸ್ಲೇವ್ ಅಳವಡಿಕೆ, ಮತ್ತು PHY ಗಾಗಿ MDIO ಬಸ್‌ಗೆ ಬೆಂಬಲ

ನೋಂದಣಿ ನಿರ್ವಹಣೆ.

KSZ9031RNX ಕೆಲವು ನಿರ್ದಿಷ್ಟ IOಗಳ ಮಟ್ಟದ ಸ್ಥಿತಿಯನ್ನು ಪತ್ತೆ ಮಾಡುತ್ತದೆ

ಚಾಲಿತ ನಂತರ ಅವರ ಕಾರ್ಯ ಕ್ರಮವನ್ನು ನಿರ್ಧರಿಸಿ. ಕೋಷ್ಟಕ 3-1-1 ವಿವರಿಸುತ್ತದೆ

GPHY ಚಿಪ್ ಅನ್ನು ಆನ್ ಮಾಡಿದ ನಂತರ ಡೀಫಾಲ್ಟ್ ಸೆಟಪ್ ಮಾಹಿತಿ.

ಕಾನ್ಫಿಗರೇಶನ್ ಪಿನ್ ಸೂಚನೆಗಳು

ಕಾನ್ಫಿಗರೇಶನ್ ಮೌಲ್ಯ

PHYAD[2:0] CLK125_EN
SELRGV AN[1:0] RX ವಿಳಂಬ TX ವಿಳಂಬ

MDIO/MDC ಮೋಡ್ PHY ವಿಳಾಸ 3.3V, 2.5V, 1.5/1.8V ಸಂಪುಟtagಇ ಆಯ್ಕೆ ಸ್ವಯಂ ಮಾತುಕತೆ ಸಂರಚನೆ
RX ಗಡಿಯಾರ 2ns ವಿಳಂಬ TX ಗಡಿಯಾರ 2ns ವಿಳಂಬ RGMII ಅಥವಾ GMII ಆಯ್ಕೆ

PHY ವಿಳಾಸ 011 3.3V
(10/100/1000M) ಹೊಂದಾಣಿಕೆಯ ವಿಳಂಬ ವಿಳಂಬ GMII

ಕೋಷ್ಟಕ 3-2-1: PHY ಚಿಪ್ ಡೀಫಾಲ್ಟ್ ಕಾನ್ಫಿಗರೇಶನ್ ಮೌಲ್ಯ

ನೆಟ್‌ವರ್ಕ್ ಅನ್ನು ಗಿಗಾಬಿಟ್ ಈಥರ್ನೆಟ್‌ಗೆ ಸಂಪರ್ಕಿಸಿದಾಗ, FPGA ಮತ್ತು PHY ಚಿಪ್ KSZ9031RNX ನ ಡೇಟಾ ಪ್ರಸರಣವನ್ನು GMII ಬಸ್ ಮೂಲಕ ಸಂವಹನ ಮಾಡಲಾಗುತ್ತದೆ, ಪ್ರಸರಣ ಗಡಿಯಾರವು 125Mhz ಆಗಿದೆ. ಸ್ವೀಕರಿಸುವ ಗಡಿಯಾರ E_RXC ಅನ್ನು PHY ಚಿಪ್‌ನಿಂದ ಒದಗಿಸಲಾಗಿದೆ, ಟ್ರಾನ್ಸ್‌ಮಿಟ್ ಗಡಿಯಾರ E_GTXC ಅನ್ನು FPGA ಯಿಂದ ಒದಗಿಸಲಾಗಿದೆ ಮತ್ತು ಡೇಟಾವು s ಆಗಿದೆampಗಡಿಯಾರದ ಏರುತ್ತಿರುವ ಅಂಚಿನಲ್ಲಿ ಕಾರಣವಾಯಿತು.
ನೆಟ್‌ವರ್ಕ್ ಅನ್ನು 100M ಎತರ್ನೆಟ್‌ಗೆ ಸಂಪರ್ಕಿಸಿದಾಗ, FPGA ಮತ್ತು PHY ಚಿಪ್ KSZ9031RNX ನ ಡೇಟಾ ಪ್ರಸರಣವನ್ನು GMII ಬಸ್ ಮೂಲಕ ಸಂವಹನ ಮಾಡಲಾಗುತ್ತದೆ, ಪ್ರಸರಣ ಗಡಿಯಾರವು 25Mhz ಆಗಿದೆ. ಸ್ವೀಕರಿಸುವ ಗಡಿಯಾರ E_RXC ಅನ್ನು PHY ಚಿಪ್‌ನಿಂದ ಒದಗಿಸಲಾಗಿದೆ, ಟ್ರಾನ್ಸ್‌ಮಿಟ್ ಗಡಿಯಾರ E_GTXC ಅನ್ನು FPGA ಯಿಂದ ಒದಗಿಸಲಾಗಿದೆ ಮತ್ತು ಡೇಟಾ

www.alinx.com

35 /

ARTIX-7 FPGA ಅಭಿವೃದ್ಧಿ ಮಂಡಳಿ AX7203 ಬಳಕೆದಾರ ಕೈಪಿಡಿ ರುampಗಡಿಯಾರದ ಏರುತ್ತಿರುವ ಅಂಚಿನಲ್ಲಿ ಕಾರಣವಾಯಿತು.
ಚಿತ್ರ 3-2-1: ಗಿಗಾಬಿಟ್ ಎತರ್ನೆಟ್ ಇಂಟರ್ಫೇಸ್ ಸ್ಕೀಮ್ಯಾಟಿಕ್

ಚಿತ್ರ 3-3-2: ಕ್ಯಾರಿಯರ್ ಬೋರ್ಡ್‌ನಲ್ಲಿ ಗಿಗಾಬಿಟ್ ಈಥರ್ನೆಟ್ ಇಂಟರ್ಫೇಸ್

www.alinx.com

36 /

ARTIX-7 FPGA ಅಭಿವೃದ್ಧಿ ಮಂಡಳಿ AX7203 ಬಳಕೆದಾರ ಕೈಪಿಡಿ

ಗಿಗಾಬಿಟ್ ಎತರ್ನೆಟ್ ಚಿಪ್ PHY1 ಪಿನ್ ಅಸೈನ್‌ಮೆಂಟ್‌ಗಳು ಈ ಕೆಳಗಿನಂತಿವೆ

ಸಿಗ್ನಲ್ ಹೆಸರು E1_GTXC E1_TXD0 E1_TXD1 E1_TXD2 E1_TXD3 E1_TXEN E1_RXC E1_RXD0 E1_RXD1 E1_RXD2 E1_RXD3 E1_RXDV E1_MDC E1_REMDIO

FPGA ಪಿನ್ ಸಂಖ್ಯೆ E18 C20 D20 A19 A18 F18 B17 A16 B18 C18 C19 A15 B16 B15 D16

ವಿವರಣೆ PHY1 RGMII ಟ್ರಾನ್ಸ್ಮಿಟ್ ಗಡಿಯಾರ
PHY1 ಡೇಟಾ ಬಿಟ್0 PHY1 ಟ್ರಾನ್ಸ್‌ಮಿಟ್ ಡೇಟಾ ಬಿಟ್1 PHY1 ಟ್ರಾನ್ಸ್‌ಮಿಟ್ ಡೇಟಾ ಬಿಟ್2 PHY1 ಟ್ರಾನ್ಸ್‌ಮಿಟ್ ಡೇಟಾ ಬಿಟ್3 PHY1 ಟ್ರಾನ್ಸ್‌ಮಿಟ್ ಸಿಗ್ನಲ್ ಅನ್ನು ಸಕ್ರಿಯಗೊಳಿಸಿ PHY1 RGMII ಗಡಿಯಾರವನ್ನು ಸ್ವೀಕರಿಸಿ PHY1 ಡೇಟಾವನ್ನು ಸ್ವೀಕರಿಸಿ Bit0 PHY1 ಡೇಟಾ ಸ್ವೀಕರಿಸಿ Bit1 PHY1 ಡೇಟಾ ಸಿಗ್ನಲ್ ಸ್ವೀಕರಿಸಿ PHY2 ಡೇಟಾ PHY1 ಸ್ವೀಕರಿಸಿ Bit3 PHY1 ನಿರ್ವಹಣೆ ಡೇಟಾ
PHY1 ಸಿಗ್ನಲ್ ಮರುಹೊಂದಿಸಿ

ಗಿಗಾಬಿಟ್ ಎತರ್ನೆಟ್ ಚಿಪ್ PHY2 ಪಿನ್ ಅಸೈನ್‌ಮೆಂಟ್‌ಗಳು ಈ ಕೆಳಗಿನಂತಿವೆ

ಸಿಗ್ನಲ್ ಹೆಸರು E2_GTXC E2_TXD0 E2_TXD1 E2_TXD2 E2_TXD3 E2_TXEN E2_RXC E2_RXD0 E2_RXD1 E2_RXD2 E2_RXD3 E2_RXDV E2_MDC E2_REMDIO

FPGA ಪಿನ್ ಸಂಖ್ಯೆ A14 E17 C14 C15 A13 D17 E19 A20 B20 D19 C17 F19 F20 C22 B22

ವಿವರಣೆ PHY2 RGMII ಟ್ರಾನ್ಸ್ಮಿಟ್ ಗಡಿಯಾರ
PHY2 ಡೇಟಾ ಬಿಟ್0 PHY2 ಟ್ರಾನ್ಸ್‌ಮಿಟ್ ಡೇಟಾ ಬಿಟ್1 PHY2 ಟ್ರಾನ್ಸ್‌ಮಿಟ್ ಡೇಟಾ ಬಿಟ್2 PHY2 ಟ್ರಾನ್ಸ್‌ಮಿಟ್ ಡೇಟಾ ಬಿಟ್3 PHY2 ಟ್ರಾನ್ಸ್‌ಮಿಟ್ ಸಿಗ್ನಲ್ ಅನ್ನು ಸಕ್ರಿಯಗೊಳಿಸಿ PHY2 RGMII ಗಡಿಯಾರವನ್ನು ಸ್ವೀಕರಿಸಿ PHY2 ಡೇಟಾವನ್ನು ಸ್ವೀಕರಿಸಿ Bit0 PHY2 ಡೇಟಾ ಸ್ವೀಕರಿಸಿ Bit1 PHY2 ಡೇಟಾ ಸಿಗ್ನಲ್ ಸ್ವೀಕರಿಸಿ PHY2 ಡೇಟಾ PHY2 ಸ್ವೀಕರಿಸಿ Bit3 PHY2 ನಿರ್ವಹಣೆ ಡೇಟಾ
PHY2 ಸಿಗ್ನಲ್ ಮರುಹೊಂದಿಸಿ

www.alinx.com

37 /

ARTIX-7 FPGA ಅಭಿವೃದ್ಧಿ ಮಂಡಳಿ AX7203 ಬಳಕೆದಾರ ಕೈಪಿಡಿ
ಭಾಗ 3.3: PCIe x4 ಇಂಟರ್ಫೇಸ್
AX7203 FPGA ಅಭಿವೃದ್ಧಿ ಮಂಡಳಿಯು ಕೈಗಾರಿಕಾ-ದರ್ಜೆಯ ಹೈ-ಸ್ಪೀಡ್ ಡೇಟಾ ವರ್ಗಾವಣೆ PCIe x4 ಇಂಟರ್ಫೇಸ್ ಅನ್ನು ಒದಗಿಸುತ್ತದೆ. PCIE ಕಾರ್ಡ್ ಇಂಟರ್ಫೇಸ್ ಪ್ರಮಾಣಿತ PCIe ಕಾರ್ಡ್ ಎಲೆಕ್ಟ್ರಿಕಲ್ ವಿಶೇಷಣಗಳಿಗೆ ಅನುಗುಣವಾಗಿರುತ್ತದೆ ಮತ್ತು ಸಾಮಾನ್ಯ PC ಯ x4 PCIe ಸ್ಲಾಟ್‌ನಲ್ಲಿ ನೇರವಾಗಿ ಬಳಸಬಹುದು.
PCIe ಇಂಟರ್‌ಫೇಸ್‌ನ ರವಾನೆ ಮತ್ತು ಸ್ವೀಕರಿಸುವ ಸಂಕೇತಗಳು ನೇರವಾಗಿ FPGA ಯ GTP ಟ್ರಾನ್ಸ್‌ಸಿವರ್‌ಗೆ ಸಂಪರ್ಕ ಹೊಂದಿವೆ. TX ಮತ್ತು RX ಸಿಗ್ನಲ್‌ಗಳ ನಾಲ್ಕು ಚಾನಲ್‌ಗಳು ಡಿಫರೆನ್ಷಿಯಲ್ ಸಿಗ್ನಲ್‌ಗಳಲ್ಲಿ FPGA ಗೆ ಸಂಪರ್ಕಗೊಂಡಿವೆ ಮತ್ತು ಒಂದೇ ಚಾನಲ್ ಸಂವಹನ ದರವು 5G ಬಿಟ್ ಬ್ಯಾಂಡ್‌ವಿಡ್ತ್ ಆಗಿರಬಹುದು. PCIe ರೆಫರೆನ್ಸ್ ಗಡಿಯಾರವನ್ನು AX7203 FPGA ಡೆವಲಪ್‌ಮೆಂಟ್ ಬೋರ್ಡ್‌ಗೆ PC ಯ PCIe ಸ್ಲಾಟ್ ಮೂಲಕ 100Mhz ಉಲ್ಲೇಖ ಗಡಿಯಾರ ಆವರ್ತನದೊಂದಿಗೆ ಒದಗಿಸಲಾಗಿದೆ.
AX7203 FPGA ಡೆವಲಪ್‌ಮೆಂಟ್ ಬೋರ್ಡ್‌ನ PCIe ಇಂಟರ್ಫೇಸ್‌ನ ವಿನ್ಯಾಸ ರೇಖಾಚಿತ್ರವನ್ನು ಚಿತ್ರ 3-3-1 ರಲ್ಲಿ ತೋರಿಸಲಾಗಿದೆ, ಅಲ್ಲಿ TX ಟ್ರಾನ್ಸ್‌ಮಿಟ್ ಸಿಗ್ನಲ್ ಮತ್ತು ರೆಫರೆನ್ಸ್ ಕ್ಲಾಕ್ CLK ಸಿಗ್ನಲ್ ಅನ್ನು AC ಕಪಲ್ಡ್ ಮೋಡ್‌ನಲ್ಲಿ ಸಂಪರ್ಕಿಸಲಾಗಿದೆ.

ಚಿತ್ರ 3-3-1: PCIex4 ಸ್ಕೀಮ್ಯಾಟಿಕ್

www.alinx.com

38 /

ARTIX-7 FPGA ಅಭಿವೃದ್ಧಿ ಮಂಡಳಿ AX7203 ಬಳಕೆದಾರ ಕೈಪಿಡಿ

ಚಿತ್ರ 3-3-2: ಕ್ಯಾರಿಯರ್ ಬೋರ್ಡ್‌ನಲ್ಲಿ PCIex4

PCIex4 ಇಂಟರ್ಫೇಸ್ ಪಿನ್ ನಿಯೋಜನೆ:

ಸಿಗ್ನಲ್ ಹೆಸರು

FPGA ಪಿನ್

PCIE_RX0_P

D11

PCIE_RX0_N

C11

PCIE_RX1_P

B8

PCIE_RX1_N

A8

PCIE_RX2_P

B10

PCIE_RX2_N

A10

PCIE_RX3_P

D9

PCIE_RX3_N

C9

PCIE_TX0_P

D5

PCIE_TX0_N

C5

PCIE_TX1_P

B4

PCIE_TX1_N

A4

PCIE_TX2_P

B6

PCIE_TX2_N

A6

PCIE_TX3_P

D7

PCIE_TX3_N

C7

PCIE_CLK_P

F10

PCIE_CLK_N

E10

ವಿವರಣೆ PCIE ಚಾನಲ್ 0 ಡೇಟಾ ಧನಾತ್ಮಕ PCIE ಚಾನೆಲ್ 0 ಡೇಟಾವನ್ನು ಸ್ವೀಕರಿಸಿ ಋಣಾತ್ಮಕ PCIE ಚಾನಲ್ 1 ಡೇಟಾವನ್ನು ಸ್ವೀಕರಿಸಿ ಧನಾತ್ಮಕ PCIE ಚಾನಲ್ 1 ಡೇಟಾವನ್ನು ಸ್ವೀಕರಿಸಿ ನಕಾರಾತ್ಮಕ PCIE ಚಾನಲ್ 2 ಡೇಟಾ ಸ್ವೀಕರಿಸಿ ಧನಾತ್ಮಕ PCIE ಚಾನಲ್ 2 ಡೇಟಾ ಸ್ವೀಕರಿಸಿ ಧನಾತ್ಮಕ PCIE ಚಾನಲ್ 3 ಡೇಟಾ ಸ್ವೀಕರಿಸಿ ಧನಾತ್ಮಕ PCIE ಚಾನಲ್ 3 ಡೇಟಾ ಸ್ವೀಕರಿಸಿ ಚಾನೆಲ್ 0 ಡೇಟಾ ಟ್ರಾನ್ಸ್‌ಮಿಟ್ ಪಾಸಿಟಿವ್ ಪಿಸಿಐಇ ಚಾನೆಲ್ 0 ಡೇಟಾ ಟ್ರಾನ್ಸ್‌ಮಿಟ್ ನೆಗೆಟಿವ್ ಪಿಸಿಐಇ ಚಾನೆಲ್ 1 ಡೇಟಾ ಟ್ರಾನ್ಸ್‌ಮಿಟ್ ಪಾಸಿಟಿವ್ ಪಿಸಿಐಇ ಚಾನೆಲ್ 1 ಡೇಟಾ ಟ್ರಾನ್ಸ್‌ಮಿಟ್ ನೆಗೆಟಿವ್ ಪಿಸಿಐಇ ಚಾನೆಲ್ 2 ಡೇಟಾ ಟ್ರಾನ್ಸ್‌ಮಿಟ್ ಪಾಸಿಟಿವ್ ಪಿಸಿಐಇ ಚಾನೆಲ್ 2 ಡೇಟಾ ಟ್ರಾನ್ಸ್‌ಮಿಟ್ ನೆಗೆಟಿವ್ ಪಿಸಿಐಇ ಚಾನೆಲ್ 3 ಡೇಟಾ ಟ್ರಾನ್ಸ್‌ಮಿಟ್ ಧನಾತ್ಮಕ ಪಿಸಿಐಇ ಚಾನೆಲ್3
PCIE ಉಲ್ಲೇಖ ಗಡಿಯಾರ ಧನಾತ್ಮಕ PCIE ಉಲ್ಲೇಖ ಗಡಿಯಾರ ಋಣಾತ್ಮಕ

www.alinx.com

39 /

ARTIX-7 FPGA ಅಭಿವೃದ್ಧಿ ಮಂಡಳಿ AX7203 ಬಳಕೆದಾರ ಕೈಪಿಡಿ
ಭಾಗ 3.4: HDMI ಔಟ್‌ಪುಟ್ ಇಂಟರ್‌ಫೇಸ್
HDMI ಔಟ್‌ಪುಟ್ ಇಂಟರ್‌ಫೇಸ್, Silion ಇಮೇಜ್‌ನ SIL9134 HDMI (DVI) ಎನ್‌ಕೋಡಿಂಗ್ ಚಿಪ್ ಅನ್ನು ಆಯ್ಕೆಮಾಡಿ, 1080P@60Hz ಔಟ್‌ಪುಟ್‌ಗೆ ಬೆಂಬಲ, 3D ಔಟ್‌ಪುಟ್ ಅನ್ನು ಬೆಂಬಲಿಸಿ.
SIL9134 ನ IIC ಕಾನ್ಫಿಗರೇಶನ್ ಇಂಟರ್ಫೇಸ್ ಸಹ FPGA ಯ IO ಗೆ ಸಂಪರ್ಕ ಹೊಂದಿದೆ. SIL9134 ಅನ್ನು FPGA ಪ್ರೋಗ್ರಾಮಿಂಗ್ ಮೂಲಕ ಪ್ರಾರಂಭಿಸಲಾಗಿದೆ ಮತ್ತು ನಿಯಂತ್ರಿಸಲಾಗುತ್ತದೆ. HDMI ಔಟ್ಪುಟ್ ಇಂಟರ್ಫೇಸ್ನ ಹಾರ್ಡ್ವೇರ್ ಸಂಪರ್ಕವನ್ನು ಚಿತ್ರ 3-4-1 ರಲ್ಲಿ ತೋರಿಸಲಾಗಿದೆ.

ಚಿತ್ರ 3-4-1: HDMI ಔಟ್‌ಪುಟ್ ಸ್ಕೀಮ್ಯಾಟಿಕ್

ಚಿತ್ರ 3-4-1: ಕ್ಯಾರಿಯರ್ ಬೋರ್ಡ್‌ನಲ್ಲಿ HDMI ಔಟ್‌ಪುಟ್

www.alinx.com

40 /

ARTIX-7 FPGA ಅಭಿವೃದ್ಧಿ ಮಂಡಳಿ AX7203 ಬಳಕೆದಾರ ಕೈಪಿಡಿ

HDMI ಇನ್‌ಪುಟ್ ಪಿನ್ ನಿಯೋಜನೆ:
ಸಿಗ್ನಲ್ ಹೆಸರು 9134_nRESET
9134_CLK 9134_HS 9134_VS 9134_DE 9134_D[0] 9134_D[1] 9134_D[2] 9134_D[3] 9134_D[4] 9134_D[5_D[9134_6] 9134_D[7] 9134_D[8] 9134_D[ 9] 9134_D[10] 9134_D[11] 9134_D[12] 9134_D[13] 9134_D[14] 9134_D[15] 9134_D[16] 9134_D[17] 9134_D[18_9134] 19] 9134_D[20]

FPGA ಪಿನ್ J19 M13 T15 T14 V13 V14 H14 J14 K13 K14 L13 L19 L20 K17 J17 L16 K16 L14 L15 M15 M16 L18 M18 N18 N19 M20 N20 L21 M21

www.alinx.com

41 /

ARTIX-7 FPGA ಅಭಿವೃದ್ಧಿ ಮಂಡಳಿ AX7203 ಬಳಕೆದಾರ ಕೈಪಿಡಿ
ಭಾಗ 3.5: HDMI ಇನ್‌ಪುಟ್ ಇಂಟರ್‌ಫೇಸ್
HDMI ಔಟ್‌ಪುಟ್ ಇಂಟರ್‌ಫೇಸ್, Silion ಇಮೇಜ್‌ನ SIL9013 HDMI ಡಿಕೋಡರ್ ಚಿಪ್ ಅನ್ನು ಆಯ್ಕೆಮಾಡಿ, 1080P@60Hz ಇನ್‌ಪುಟ್ ವರೆಗೆ ಬೆಂಬಲಿಸಿ ಮತ್ತು ವಿವಿಧ ಸ್ವರೂಪಗಳಲ್ಲಿ ಡೇಟಾ ಔಟ್‌ಪುಟ್ ಅನ್ನು ಬೆಂಬಲಿಸಿ.
SIL9013 ನ IIC ಕಾನ್ಫಿಗರೇಶನ್ ಇಂಟರ್ಫೇಸ್ FPGA ಯ IO ಗೆ ಸಂಪರ್ಕ ಹೊಂದಿದೆ. SIL9013 ಅನ್ನು FPGA ಪ್ರೋಗ್ರಾಮಿಂಗ್ ಮೂಲಕ ಪ್ರಾರಂಭಿಸಲಾಗಿದೆ ಮತ್ತು ನಿಯಂತ್ರಿಸಲಾಗುತ್ತದೆ. HDMI ಇನ್‌ಪುಟ್ ಇಂಟರ್‌ಫೇಸ್‌ನ ಹಾರ್ಡ್‌ವೇರ್ ಸಂಪರ್ಕವನ್ನು ಚಿತ್ರ 3-5-1 ರಲ್ಲಿ ತೋರಿಸಲಾಗಿದೆ.

ಚಿತ್ರ 3-5-1: HDMI ಇನ್‌ಪುಟ್ ಸ್ಕೀಮ್ಯಾಟಿಕ್

ಚಿತ್ರ 3-5-2: ಕ್ಯಾರಿಯರ್ ಬೋರ್ಡ್‌ನಲ್ಲಿ HDMI ಇನ್‌ಪುಟ್

www.alinx.com

42 /

ARTIX-7 FPGA ಅಭಿವೃದ್ಧಿ ಮಂಡಳಿ AX7203 ಬಳಕೆದಾರ ಕೈಪಿಡಿ

HDMI ಇನ್‌ಪುಟ್ ಪಿನ್ ನಿಯೋಜನೆ:
ಸಿಗ್ನಲ್ ಹೆಸರು 9013_nRESET
9013_CLK 9013_HS 9013_VS 9013_DE 9013_D[0] 9013_D[1] 9013_D[2] 9013_D[3] 9013_D[4] 9013_D[5_D[9013_6] 9013_D[7] 9013_D[8] 9013_D[ 9] 9013_D[10] 9013_D[11] 9013_D[12] 9013_D[13] 9013_D[14] 9013_D[15] 9013_D[16] 9013_D[17] 9013_D[18_9013] 19] 9013_D[20]

FPG ಪಿನ್ ಸಂಖ್ಯೆ H19 K21 K19 K18 H17 H18 N22 M22 K22 J22 H22 H20 G20 G22 G21 D22 E22 D21 E21 B21 A21 F21 M17 J16 F15 G17 G18 G15 G16

www.alinx.com

43 /

ARTIX-7 FPGA ಅಭಿವೃದ್ಧಿ ಮಂಡಳಿ AX7203 ಬಳಕೆದಾರ ಕೈಪಿಡಿ
ಭಾಗ 3.6: SD ಕಾರ್ಡ್ ಸ್ಲಾಟ್
SD ಕಾರ್ಡ್ (ಸುರಕ್ಷಿತ ಡಿಜಿಟಲ್ ಮೆಮೊರಿ ಕಾರ್ಡ್) ಸೆಮಿಕಂಡಕ್ಟರ್ ಫ್ಲಾಶ್ ಮೆಮೊರಿ ಪ್ರಕ್ರಿಯೆಯ ಆಧಾರದ ಮೇಲೆ ಮೆಮೊರಿ ಕಾರ್ಡ್ ಆಗಿದೆ. ಜಪಾನಿನ ಪ್ಯಾನಾಸೋನಿಕ್-ನೇತೃತ್ವದ ಪರಿಕಲ್ಪನೆಯಿಂದ ಇದು 1999 ರಲ್ಲಿ ಪೂರ್ಣಗೊಂಡಿತು ಮತ್ತು ಯುನೈಟೆಡ್ ಸ್ಟೇಟ್ಸ್‌ನ ತೋಷಿಬಾ ಮತ್ತು ಸ್ಯಾನ್‌ಡಿಸ್ಕ್ ಭಾಗವಹಿಸುವವರು ಗಣನೀಯ ಸಂಶೋಧನೆ ಮತ್ತು ಅಭಿವೃದ್ಧಿಯನ್ನು ನಡೆಸಿದರು. 2000 ರಲ್ಲಿ, ಈ ಕಂಪನಿಗಳು SD ಅಸೋಸಿಯೇಷನ್ ​​(ಸೆಕ್ಯೂರ್ ಡಿಜಿಟಲ್ ಅಸೋಸಿಯೇಷನ್) ಅನ್ನು ಪ್ರಾರಂಭಿಸಿದವು, ಇದು ಬಲವಾದ ಶ್ರೇಣಿಯನ್ನು ಹೊಂದಿದೆ ಮತ್ತು ಹೆಚ್ಚಿನ ಸಂಖ್ಯೆಯ ಮಾರಾಟಗಾರರನ್ನು ಆಕರ್ಷಿಸಿತು. ಇವುಗಳಲ್ಲಿ IBM, Microsoft, Motorola, NEC, Samsung, ಮತ್ತು ಇತರವು ಸೇರಿವೆ. ಈ ಪ್ರಮುಖ ತಯಾರಕರಿಂದ ನಡೆಸಲ್ಪಡುತ್ತಿದೆ, SD ಕಾರ್ಡ್‌ಗಳು ಗ್ರಾಹಕ ಡಿಜಿಟಲ್ ಸಾಧನಗಳಲ್ಲಿ ಹೆಚ್ಚು ವ್ಯಾಪಕವಾಗಿ ಬಳಸಲಾಗುವ ಮೆಮೊರಿ ಕಾರ್ಡ್‌ಗಳಾಗಿವೆ.
SD ಕಾರ್ಡ್ ಬಹಳ ಸಾಮಾನ್ಯವಾದ ಶೇಖರಣಾ ಸಾಧನವಾಗಿದೆ. ವಿಸ್ತೃತ SD ಕಾರ್ಡ್ SPI ಮೋಡ್ ಮತ್ತು SD ಮೋಡ್ ಅನ್ನು ಬೆಂಬಲಿಸುತ್ತದೆ. ಬಳಸಿದ SD ಕಾರ್ಡ್ ಮೈಕ್ರೋ SD ಕಾರ್ಡ್ ಆಗಿದೆ. ಸ್ಕೀಮ್ಯಾಟಿಕ್ ರೇಖಾಚಿತ್ರವನ್ನು ಚಿತ್ರ 3-6-1 ರಲ್ಲಿ ತೋರಿಸಲಾಗಿದೆ.

ಚಿತ್ರ 3-6-1: SD ಕಾರ್ಡ್ ಸ್ಕೀಮ್ಯಾಟಿಕ್

www.alinx.com

44 /

ARTIX-7 FPGA ಅಭಿವೃದ್ಧಿ ಮಂಡಳಿ AX7203 ಬಳಕೆದಾರ ಕೈಪಿಡಿ

ಚಿತ್ರ 3-6-2: ಕ್ಯಾರಿಯರ್ ಬೋರ್ಡ್‌ನಲ್ಲಿ SD ಕಾರ್ಡ್ ಸ್ಲಾಟ್

SD ಕಾರ್ಡ್ ಸ್ಲಾಟ್ ಪಿನ್ ನಿಯೋಜನೆ:
ಸಿಗ್ನಲ್ ಹೆಸರು SD_CLK SD_CMD SD_CD_N SD_DAT0 SD_DAT1 SD_DAT2 SD_DAT3

SD ಮೋಡ್

FPGA ಪಿನ್ AB12 AB11 F14 AA13 AB13 Y13 AA14

ಭಾಗ 3.7: USB ನಿಂದ ಸೀರಿಯಲ್ ಪೋರ್ಟ್
AX7203 FPGA ಅಭಿವೃದ್ಧಿ ಮಂಡಳಿಯು ಸಿಲಿಕಾನ್ ಲ್ಯಾಬ್ಸ್ CP2102GM ನ USB-UAR ಚಿಪ್ ಅನ್ನು ಒಳಗೊಂಡಿದೆ. USB ಇಂಟರ್ಫೇಸ್ MINI USB ಇಂಟರ್ಫೇಸ್ ಅನ್ನು ಬಳಸುತ್ತದೆ. ಯುಎಸ್‌ಬಿ ಕೇಬಲ್‌ನೊಂದಿಗೆ ಸರಣಿ ಡೇಟಾ ಸಂವಹನಕ್ಕಾಗಿ ಮೇಲಿನ PC ಯ USB ಪೋರ್ಟ್‌ಗೆ ಇದನ್ನು ಸಂಪರ್ಕಿಸಬಹುದು. USB Uart ಸರ್ಕ್ಯೂಟ್ ವಿನ್ಯಾಸದ ಸ್ಕೀಮ್ಯಾಟಿಕ್ ರೇಖಾಚಿತ್ರವನ್ನು ಚಿತ್ರ 3-7-1 ರಲ್ಲಿ ತೋರಿಸಲಾಗಿದೆ:

www.alinx.com

45 /

ARTIX-7 FPGA ಡೆವಲಪ್‌ಮೆಂಟ್ ಬೋರ್ಡ್ AX7203 ಬಳಕೆದಾರರ ಕೈಪಿಡಿ ಚಿತ್ರ 3-7-1: USB ನಿಂದ ಸೀರಿಯಲ್ ಪೋರ್ಟ್ ಸ್ಕೀಮ್ಯಾಟಿಕ್

ಚಿತ್ರ 3-7-2: ಕ್ಯಾರಿಯರ್ ಬೋರ್ಡ್‌ನಲ್ಲಿ ಯುಎಸ್‌ಬಿ ಸೀರಿಯಲ್ ಪೋರ್ಟ್‌ಗೆ
ಸೀರಿಯಲ್ ಪೋರ್ಟ್ ಸಿಗ್ನಲ್‌ಗಾಗಿ ಎರಡು LED ಸೂಚಕಗಳನ್ನು (LED3 ಮತ್ತು LED4) ಹೊಂದಿಸಲಾಗಿದೆ, ಮತ್ತು PCB ಯಲ್ಲಿನ ಸಿಲ್ಕ್ಸ್‌ಸ್ಕ್ರೀನ್ TX ಮತ್ತು RX ಆಗಿದ್ದು, ಈ ಕೆಳಗಿನ ಚಿತ್ರ 3-3-3 ರಲ್ಲಿ ತೋರಿಸಿರುವಂತೆ ಸೀರಿಯಲ್ ಪೋರ್ಟ್ ಡೇಟಾ ಪ್ರಸರಣ ಅಥವಾ ಸ್ವಾಗತವನ್ನು ಹೊಂದಿದೆ ಎಂದು ಸೂಚಿಸುತ್ತದೆ.

ಚಿತ್ರ 3-7-3: ಸೀರಿಯಲ್ ಪೋರ್ಟ್ ಸಂವಹನ ಎಲ್ಇಡಿ ಸೂಚಕಗಳು ಸ್ಕೀಮ್ಯಾಟಿಕ್

www.alinx.com

46 /

ARTIX-7 FPGA ಅಭಿವೃದ್ಧಿ ಮಂಡಳಿ AX7203 ಬಳಕೆದಾರ ಕೈಪಿಡಿ

USB ನಿಂದ ಸೀರಿಯಲ್ ಪೋರ್ಟ್ ಪಿನ್ ನಿಯೋಜನೆ:
ಸಿಗ್ನಲ್ ಹೆಸರು UART1_RXD UART1_TXD

FPGA ಪಿನ್ P20 N15

ಭಾಗ 3.8: EEPROM 24LC04
AX7013 ಕ್ಯಾರಿಯರ್ ಬೋರ್ಡ್ EEPROM, ಮಾದರಿ 24LC04 ಅನ್ನು ಹೊಂದಿದೆ ಮತ್ತು 4Kbit (2*256*8bit) ಸಾಮರ್ಥ್ಯವನ್ನು ಹೊಂದಿದೆ. ಇದು ಎರಡು 256-ಬೈಟ್ ಬ್ಲಾಕ್‌ಗಳನ್ನು ಒಳಗೊಂಡಿದೆ ಮತ್ತು IIC ಬಸ್ ಮೂಲಕ ಸಂವಹನ ನಡೆಸುತ್ತದೆ. IIC ಬಸ್‌ನೊಂದಿಗೆ ಹೇಗೆ ಸಂವಹನ ನಡೆಸಬೇಕೆಂದು ತಿಳಿಯಲು ಆನ್‌ಬೋರ್ಡ್ EEPROM ಆಗಿದೆ. EEPROM ನ I2C ಸಂಕೇತವು FPGA ಬದಿಯಲ್ಲಿರುವ BANK14 IO ಪೋರ್ಟ್‌ಗೆ ಸಂಪರ್ಕ ಹೊಂದಿದೆ. ಕೆಳಗಿನ ಚಿತ್ರ 3-8-1 EEPROM ನ ವಿನ್ಯಾಸವನ್ನು ತೋರಿಸುತ್ತದೆ

ಚಿತ್ರ 3-8-1: EEPROM ಸ್ಕೀಮ್ಯಾಟಿಕ್

ಚಿತ್ರ 3-8-2: ವಾಹಕ ಮಂಡಳಿಯಲ್ಲಿ EEPROM

www.alinx.com

47 /

ARTIX-7 FPGA ಅಭಿವೃದ್ಧಿ ಮಂಡಳಿ AX7203 ಬಳಕೆದಾರ ಕೈಪಿಡಿ

EEPROM ಪಿನ್ ನಿಯೋಜನೆ
ನಿವ್ವಳ ಹೆಸರು EEPROM_I2C_SCL EEPROM_I2C_SDA

FPGA ಪಿನ್ F13 E14

ಭಾಗ 3.9: ವಿಸ್ತರಣೆ ಹೆಡರ್
ಕ್ಯಾರಿಯರ್ ಬೋರ್ಡ್ ಅನ್ನು ಎರಡು 0.1 ಇಂಚಿನ ಅಂತರದ ಪ್ರಮಾಣಿತ 40-ಪಿನ್ ವಿಸ್ತರಣೆ ಪೋರ್ಟ್‌ಗಳು J11 ಮತ್ತು J13 ನೊಂದಿಗೆ ಕಾಯ್ದಿರಿಸಲಾಗಿದೆ, ಇದನ್ನು ALINX ಮಾಡ್ಯೂಲ್‌ಗಳು ಅಥವಾ ಬಳಕೆದಾರ ವಿನ್ಯಾಸಗೊಳಿಸಿದ ಬಾಹ್ಯ ಸರ್ಕ್ಯೂಟ್ ಅನ್ನು ಸಂಪರ್ಕಿಸಲು ಬಳಸಲಾಗುತ್ತದೆ. ವಿಸ್ತರಣೆ ಪೋರ್ಟ್ 40 ಸಂಕೇತಗಳನ್ನು ಹೊಂದಿದೆ, ಅದರಲ್ಲಿ 1-ಚಾನಲ್ 5V ವಿದ್ಯುತ್ ಸರಬರಾಜು, 2-ಚಾನಲ್ 3.3 V ವಿದ್ಯುತ್ ಸರಬರಾಜು, 3-ಚಾನಲ್ ಗ್ರೌಂಡ್ ಮತ್ತು 34 IO ಗಳು. FPGA ಅನ್ನು ಸುಡುವುದನ್ನು ತಪ್ಪಿಸಲು IO ಅನ್ನು ನೇರವಾಗಿ 5V ಸಾಧನಕ್ಕೆ ಸಂಪರ್ಕಿಸಬೇಡಿ. ನೀವು 5V ಉಪಕರಣಗಳನ್ನು ಸಂಪರ್ಕಿಸಲು ಬಯಸಿದರೆ, ನೀವು ಮಟ್ಟದ ಪರಿವರ್ತನೆ ಚಿಪ್ ಅನ್ನು ಸಂಪರ್ಕಿಸಬೇಕಾಗುತ್ತದೆ.
33 ಓಮ್ ರೆಸಿಸ್ಟರ್ ಅನ್ನು ಎಕ್ಸ್‌ಪಾನ್ಷನ್ ಪೋರ್ಟ್ ಮತ್ತು ಎಫ್‌ಪಿಜಿಎ ಸಂಪರ್ಕದ ನಡುವೆ ಬಾಹ್ಯ ಸಂಪುಟದಿಂದ ಎಫ್‌ಪಿಜಿಎ ರಕ್ಷಿಸಲು ಸರಣಿಯಲ್ಲಿ ಸಂಪರ್ಕಿಸಲಾಗಿದೆ.tagಇ ಅಥವಾ ಪ್ರಸ್ತುತ. ವಿಸ್ತರಣೆ ಬಂದರಿನ ಸರ್ಕ್ಯೂಟ್ (J11) ಚಿತ್ರ 3-9-1 ರಲ್ಲಿ ತೋರಿಸಲಾಗಿದೆ.

ಚಿತ್ರ 3-9-1: ವಿಸ್ತರಣೆ ಹೆಡರ್ J11 ಸ್ಕೀಮ್ಯಾಟಿಕ್

www.alinx.com

48 /

ARTIX-7 FPGA ಅಭಿವೃದ್ಧಿ ಮಂಡಳಿ AX7203 ಬಳಕೆದಾರ ಕೈಪಿಡಿ
ಫಿಗರ್ 3-9-2 ಕ್ಯಾರಿಯರ್ ಬೋರ್ಡ್‌ನಲ್ಲಿ J4 ವಿಸ್ತರಣೆ ಪೋರ್ಟ್ ಅನ್ನು ವಿವರಿಸಿದೆ. ವಿಸ್ತರಣೆ ಪೋರ್ಟ್‌ನ Pin1 ಮತ್ತು Pin2 ಅನ್ನು ಈಗಾಗಲೇ ಬೋರ್ಡ್‌ನಲ್ಲಿ ಗುರುತಿಸಲಾಗಿದೆ.

ಚಿತ್ರ 3-9-2: ಕ್ಯಾರಿಯರ್ ಬೋರ್ಡ್‌ನಲ್ಲಿ ವಿಸ್ತರಣೆ ಹೆಡರ್ J11

J11 ವಿಸ್ತರಣೆ ಹೆಡರ್ ಪಿನ್ ನಿಯೋಜನೆ

ಪಿನ್ ಸಂಖ್ಯೆ

FPGA ಪಿನ್

ಪಿನ್ ಸಂಖ್ಯೆ

FPGA ಪಿನ್

1

GND

2

+5V

3

P16

4

R17

5

R16

6

P15

7

N17

8

P17

9

U16

10

T16

11

U17

12

U18

13

P19

14

R19

15

V18

16

V19

17

U20

18

V20

19

AA9

20

AB10

21

AA10

22

AA11

23

W10

24

V10

25

Y12

26

Y11

27

W12

28

W11

29

AA15

30

AB15

31

Y16

32

AA16

33

AB16

34

AB17

35

W14

36

Y14

37

GND

38

GND

39

+3.3V

40

+3.3V

www.alinx.com

49 /

ARTIX-7 FPGA ಅಭಿವೃದ್ಧಿ ಮಂಡಳಿ AX7203 ಬಳಕೆದಾರ ಕೈಪಿಡಿ

ಚಿತ್ರ 3-9-3: ವಿಸ್ತರಣೆ ಹೆಡರ್ J13 ಸ್ಕೀಮ್ಯಾಟಿಕ್
ಫಿಗರ್ 3-9-4 ಕ್ಯಾರಿಯರ್ ಬೋರ್ಡ್‌ನಲ್ಲಿ J13 ವಿಸ್ತರಣೆ ಪೋರ್ಟ್ ಅನ್ನು ವಿವರಿಸಿದೆ. ವಿಸ್ತರಣೆ ಪೋರ್ಟ್‌ನ Pin1 ಮತ್ತು Pin2 ಅನ್ನು ಈಗಾಗಲೇ ಬೋರ್ಡ್‌ನಲ್ಲಿ ಗುರುತಿಸಲಾಗಿದೆ.

ಚಿತ್ರ 3-9-4: ಕ್ಯಾರಿಯರ್ ಬೋರ್ಡ್‌ನಲ್ಲಿ ವಿಸ್ತರಣೆ ಹೆಡರ್ J13

J13 ವಿಸ್ತರಣೆ ಹೆಡರ್ ಪಿನ್ ನಿಯೋಜನೆ

ಪಿನ್ ಸಂಖ್ಯೆ

FPGA ಪಿನ್

1

GND

3

W16

5

V17

7

U15

ಪಿನ್ ಸಂಖ್ಯೆ 2 4 6 8

FPGA ಪಿನ್ +5V W15 W17 V15

www.alinx.com

50 /

ARTIX-7 FPGA ಅಭಿವೃದ್ಧಿ ಮಂಡಳಿ AX7203 ಬಳಕೆದಾರ ಕೈಪಿಡಿ

9

AB21

10

AB22

11

AA21

12

AA20

13

AB20

14

AA19

15

AA18

16

AB18

17

T20

18

Y17

19

W22

20

W21

21

T21

22

U21

23

Y21

24

Y22

25

W20

26

W19

27

Y19

28

Y18

29

V22

30

U22

31

T18

32

R18

33

R14

34

P14

35

N13

36

N14

37

GND

38

GND

39

+3.3V

40

+3.3V

ಭಾಗ 3.10: ಜೆTAG ಇಂಟರ್ಫೇಸ್
ಎಜೆTAG FPGA ಪ್ರೋಗ್ರಾಂಗಳು ಅಥವಾ ಫರ್ಮ್‌ವೇರ್ ಅನ್ನು FLASH ಗೆ ಡೌನ್‌ಲೋಡ್ ಮಾಡಲು ಇಂಟರ್ಫೇಸ್ ಅನ್ನು AX7203 FPGA ಕ್ಯಾರಿಯರ್ ಬೋರ್ಡ್‌ನಲ್ಲಿ ಕಾಯ್ದಿರಿಸಲಾಗಿದೆ. ಹಾಟ್ ಪ್ಲಗಿಂಗ್‌ನಿಂದ ಉಂಟಾಗುವ ಎಫ್‌ಪಿಜಿಎ ಚಿಪ್‌ಗೆ ಹಾನಿಯಾಗದಂತೆ ತಡೆಯಲು, ಪ್ರೊಟೆಕ್ಷನ್ ಡಯೋಡ್ ಅನ್ನು ಜೆಗೆ ಸೇರಿಸಲಾಗುತ್ತದೆ.TAG ವಾಲ್ಯೂಮ್ ಎಂದು ಖಚಿತಪಡಿಸಿಕೊಳ್ಳಲು ಸಂಕೇತtagಎಫ್‌ಪಿಜಿಎ ಚಿಪ್‌ನ ಹಾನಿಯನ್ನು ತಪ್ಪಿಸಲು ಎಫ್‌ಪಿಜಿಎ ಸ್ವೀಕರಿಸಿದ ಶ್ರೇಣಿಯ ಸಿಗ್ನಲ್‌ನ ಇ.

ಚಿತ್ರ 3-10-1: ಜೆTAG ಇಂಟರ್ಫೇಸ್ ಸ್ಕೀಮ್ಯಾಟಿಕ್

www.alinx.com

51 /

ARTIX-7 FPGA ಅಭಿವೃದ್ಧಿ ಮಂಡಳಿ AX7203 ಬಳಕೆದಾರ ಕೈಪಿಡಿ
ಚಿತ್ರ 3-10-2: ಜೆTAG ವಾಹಕ ಮಂಡಳಿಯಲ್ಲಿ ಇಂಟರ್ಫೇಸ್
J ಆಗಿರುವಾಗ ಬಿಸಿ ವಿನಿಮಯವಾಗದಂತೆ ಎಚ್ಚರವಹಿಸಿTAG ಕೇಬಲ್ ಅನ್ನು ಪ್ಲಗ್ ಮಾಡಲಾಗಿದೆ ಮತ್ತು ಅನ್ಪ್ಲಗ್ ಮಾಡಲಾಗಿದೆ.
ಭಾಗ 3.11: XADC ಇಂಟರ್ಫೇಸ್ (ಡೀಫಾಲ್ಟ್ ಆಗಿ ಸ್ಥಾಪಿಸಲಾಗಿಲ್ಲ)
AX7203 ಕ್ಯಾರಿಯರ್ ಬೋರ್ಡ್ ವಿಸ್ತೃತ XADC ಕನೆಕ್ಟರ್ ಇಂಟರ್ಫೇಸ್ ಅನ್ನು ಹೊಂದಿದೆ, ಮತ್ತು ಕನೆಕ್ಟರ್ 2×8 0.1inch ಪಿಚ್ ಡಬಲ್-ರೋ ಪಿನ್ ಅನ್ನು ಬಳಸುತ್ತದೆ. XADC ಇಂಟರ್ಫೇಸ್ ಮೂರು ಜೋಡಿ ADC ಡಿಫರೆನ್ಷಿಯಲ್ ಇನ್‌ಪುಟ್ ಇಂಟರ್‌ಫೇಸ್‌ಗಳನ್ನು FPGA ಯ 12-ಬಿಟ್ 1Msps ಅನಲಾಗ್-ಟು-ಡಿಜಿಟಲ್ ಪರಿವರ್ತಕಕ್ಕೆ ವಿಸ್ತರಿಸುತ್ತದೆ. ಒಂದು ಜೋಡಿ ಡಿಫರೆನ್ಷಿಯಲ್ ಇಂಟರ್‌ಫೇಸ್‌ಗಳನ್ನು FPGA ಯ ಮೀಸಲಾದ ಡಿಫರೆನ್ಷಿಯಲ್ ಅನಲಾಗ್ ಇನ್‌ಪುಟ್ ಚಾನಲ್ VP/VN ಗೆ ಸಂಪರ್ಕಿಸಲಾಗಿದೆ, ಮತ್ತು ಇತರ ಎರಡು ಜೋಡಿಗಳು ಸಹಾಯಕ ಅನಲಾಗ್ ಇನ್‌ಪುಟ್ ಚಾನಲ್‌ಗಳಿಗೆ (ಅನಲಾಗ್ ಚಾನಲ್ 0 ಮತ್ತು ಅನಲಾಗ್ ಚಾನಲ್ 9) ವಿಭಿನ್ನವಾಗಿ ಸಂಪರ್ಕ ಹೊಂದಿವೆ. ಚಿತ್ರ 3-11-1 ಮೂರು ವಿಭಿನ್ನ XADC ಇನ್‌ಪುಟ್‌ಗಳಿಗಾಗಿ ವಿನ್ಯಾಸಗೊಳಿಸಲಾದ ವಿರೋಧಿ ಅಲಿಯಾಸಿಂಗ್ ಫಿಲ್ಟರ್ ಅನ್ನು ತೋರಿಸುತ್ತದೆ.

ಚಿತ್ರ 3-11-1: ಆಂಟಿ-ಅಲಿಯಾಸಿಂಗ್ ಫಿಲ್ಟರ್ ಸ್ಕೀಮ್ಯಾಟಿಕ್

www.alinx.com

52 /

ARTIX-7 FPGA ಅಭಿವೃದ್ಧಿ ಮಂಡಳಿ AX7203 ಬಳಕೆದಾರ ಕೈಪಿಡಿ

ಚಿತ್ರ 3-11-2: XADC ಕನೆಕ್ಟರ್ ಸ್ಕೀಮ್ಯಾಟಿಕ್

ಚಿತ್ರ 3-11-3: ಕ್ಯಾರಿಯರ್ ಬೋರ್ಡ್‌ನಲ್ಲಿ XADC ಕನೆಕ್ಟರ್

XADC ಪಿನ್ ನಿಯೋಜನೆ

XADC ಇಂಟರ್ಫೇಸ್

FPGA ಪಿನ್ ಇನ್ಪುಟ್ ampಲಿಟುಡೆ

ವಿವರಣೆ

12 56 910

VP_0 : L10 VN_0 : M9 AD9P : J15 AD9N : H15 AD0P : H13 AD0N : G13

ಗರಿಷ್ಠ 1V FPGA-ನಿರ್ದಿಷ್ಟ XADC ಇನ್‌ಪುಟ್ ಚಾನಲ್

ಪೀಕ್ ಟು ಪೀಕ್ 1V ಪೀಕ್ ನಿಂದ ಪೀಕ್ 1V

FPGA-ನೆರವಿನ XADC ಇನ್‌ಪುಟ್ ಚಾನಲ್ 9 (ಸಾಮಾನ್ಯ IO ಆಗಿ ಬಳಸಬಹುದು)
FPGA-ನೆರವಿನ XADC ಇನ್‌ಪುಟ್ ಚಾನಲ್ 0 (ಸಾಮಾನ್ಯ IO ಆಗಿ ಬಳಸಬಹುದು)

ಭಾಗ 3.12: ಕೀಲಿಗಳು
AX7203 FPGA ಕ್ಯಾರಿಯರ್ ಬೋರ್ಡ್ ಎರಡು ಬಳಕೆದಾರ ಕೀಗಳನ್ನು KEY1~KEY2 ಹೊಂದಿದೆ. ಎಲ್ಲಾ ಕೀಗಳನ್ನು FPGA ಯ ಸಾಮಾನ್ಯ IO ಗೆ ಸಂಪರ್ಕಿಸಲಾಗಿದೆ. ಕೀಲಿಯು ಕಡಿಮೆ ಸಕ್ರಿಯವಾಗಿದೆ. ಕೀಲಿಯನ್ನು ಒತ್ತಿದಾಗ, IO ಇನ್‌ಪುಟ್ ಸಂಪುಟtagFPGA ಯ ಇ ಕಡಿಮೆಯಾಗಿದೆ. ಯಾವುದೇ ಕೀಲಿಯನ್ನು ಒತ್ತಿದಾಗ, IO ಇನ್‌ಪುಟ್ ಸಂಪುಟtagFPGA ಯ e ಅಧಿಕವಾಗಿದೆ. ಪ್ರಮುಖ ಭಾಗದ ಸರ್ಕ್ಯೂಟ್ ಅನ್ನು ಚಿತ್ರ 3-12-1 ರಲ್ಲಿ ತೋರಿಸಲಾಗಿದೆ.

www.alinx.com

53 /

ARTIX-7 FPGA ಅಭಿವೃದ್ಧಿ ಮಂಡಳಿ AX7203 ಬಳಕೆದಾರ ಕೈಪಿಡಿ

ಚಿತ್ರ 3-12-1: ಕೀ ಸ್ಕೀಮ್ಯಾಟಿಕ್

ಚಿತ್ರ 3-13-2: ಕ್ಯಾರಿಯರ್ ಬೋರ್ಡ್‌ನಲ್ಲಿ ಎರಡು ಕೀಗಳು

ಕೀಲಿಗಳನ್ನು ಪಿನ್ ನಿಯೋಜನೆ
ನಿವ್ವಳ ಹೆಸರು KEY1 KEY2

FPGA ಪಿನ್ J21 E13

ಭಾಗ 3.13: ಎಲ್ಇಡಿ ಲೈಟ್
AX7203 FPGA ಕ್ಯಾರಿಯರ್ ಬೋರ್ಡ್‌ನಲ್ಲಿ ಏಳು ಕೆಂಪು ಎಲ್ಇಡಿಗಳಿವೆ, ಅವುಗಳಲ್ಲಿ ಒಂದು ಪವರ್ ಇಂಡಿಕೇಟರ್ (PWR), ಎರಡು USB Uart ಡೇಟಾ ಸ್ವೀಕರಿಸುವ ಮತ್ತು ರವಾನಿಸುವ ಸೂಚಕಗಳು, ಮತ್ತು ನಾಲ್ಕು ಬಳಕೆದಾರರು LED ದೀಪಗಳು (LED1~LED4). ಬೋರ್ಡ್ ಚಾಲಿತವಾದಾಗ, ವಿದ್ಯುತ್ ಸೂಚಕವು ಬೆಳಗುತ್ತದೆ; ಬಳಕೆದಾರ LED1~LED4 ಅನ್ನು FPGA ಯ ಸಾಮಾನ್ಯ IO ಗೆ ಸಂಪರ್ಕಿಸಲಾಗಿದೆ. ಯಾವಾಗ IO ಸಂಪುಟtagಇ ಬಳಕೆದಾರರಿಗೆ ಸಂಪರ್ಕಗೊಂಡಿರುವ ಎಲ್ಇಡಿ ಕಡಿಮೆ ಮಟ್ಟದಲ್ಲಿ ಕಾನ್ಫಿಗರ್ ಮಾಡಲಾಗಿದೆ, ಬಳಕೆದಾರ ಎಲ್ಇಡಿ ಬೆಳಗುತ್ತದೆ. ಯಾವಾಗ ಸಂಪರ್ಕಿತ IO ಸಂಪುಟtagಇ ಅನ್ನು ಉನ್ನತ ಮಟ್ಟದಲ್ಲಿ ಕಾನ್ಫಿಗರ್ ಮಾಡಲಾಗಿದೆ, ಬಳಕೆದಾರ ಎಲ್ಇಡಿಯನ್ನು ನಂದಿಸಲಾಗುತ್ತದೆ. ದಿ

www.alinx.com

54 /

ARTIX-7 FPGA ಅಭಿವೃದ್ಧಿ ಮಂಡಳಿ AX7203 ಬಳಕೆದಾರ ಕೈಪಿಡಿ
ಬಳಕೆದಾರರ ಎಲ್ಇಡಿ ಯಂತ್ರಾಂಶ ಸಂಪರ್ಕದ ಸ್ಕೀಮ್ಯಾಟಿಕ್ ರೇಖಾಚಿತ್ರವನ್ನು ಚಿತ್ರ 3-13-1 ರಲ್ಲಿ ತೋರಿಸಲಾಗಿದೆ.

ಚಿತ್ರ 3-13-1: ಬಳಕೆದಾರರ ಎಲ್ಇಡಿಗಳ ಸ್ಕೀಮ್ಯಾಟಿಕ್

ಚಿತ್ರ 3-13-2: ಕ್ಯಾರಿಯರ್ ಬೋರ್ಡ್‌ನಲ್ಲಿ ಬಳಕೆದಾರರ ಎಲ್ಇಡಿಗಳು

ಬಳಕೆದಾರರ ಎಲ್ಇಡಿ ದೀಪಗಳ ಪಿನ್ ನಿಯೋಜನೆ
ಸಿಗ್ನಲ್ ಹೆಸರು LED1 LED2 LED3 LED4

FPGA ಪಿನ್ B13 C13 D14 D15

ಭಾಗ 3.14: ವಿದ್ಯುತ್ ಸರಬರಾಜು
ಪವರ್ ಇನ್‌ಪುಟ್ ಸಂಪುಟtagAX7203 FPGA ಅಭಿವೃದ್ಧಿ ಮಂಡಳಿಯ e DC12V ಆಗಿದೆ. ಅಭಿವೃದ್ಧಿ ಮಂಡಳಿಯು PCIe ಇಂಟರ್ಫೇಸ್‌ನಿಂದ ಶಕ್ತಿಯನ್ನು ಬೆಂಬಲಿಸುತ್ತದೆ ಮತ್ತು ATX ಚಾಸಿಸ್ ವಿದ್ಯುತ್ ಪೂರೈಕೆಯಿಂದ (12V) ನೇರ ವಿದ್ಯುತ್ ಪೂರೈಕೆಯನ್ನು ಬೆಂಬಲಿಸುತ್ತದೆ.

www.alinx.com

55 /

ARTIX-7 FPGA ಅಭಿವೃದ್ಧಿ ಮಂಡಳಿ AX7203 ಬಳಕೆದಾರ ಕೈಪಿಡಿ
ಚಿತ್ರ 3-14-1: AX7203 FPGA ಬೋರ್ಡ್‌ಗೆ ವಿದ್ಯುತ್ ಸರಬರಾಜು ವಿಧಾನ FPGA ಕ್ಯಾರಿಯರ್ ಬೋರ್ಡ್ +12V ಸಂಪುಟವನ್ನು ಪರಿವರ್ತಿಸುತ್ತದೆtagಇ 5-ಚಾನೆಲ್ DC/DC ವಿದ್ಯುತ್ ಸರಬರಾಜು ಚಿಪ್ MP3.3 ಮೂಲಕ +1.8V, +1.2V, +4V ಮತ್ತು +1482V ನಾಲ್ಕು-ಮಾರ್ಗದ ವಿದ್ಯುತ್ ಸರಬರಾಜು. ಜೊತೆಗೆ, FPGA ಕ್ಯಾರಿಯರ್ ಬೋರ್ಡ್‌ನಲ್ಲಿನ +5V ವಿದ್ಯುತ್ ಸರಬರಾಜು ಇಂಟರ್-ಬೋರ್ಡ್ ಕನೆಕ್ಟರ್ ಮೂಲಕ AC7100B FPGA ಕೋರ್ ಬೋರ್ಡ್‌ಗೆ ಶಕ್ತಿಯನ್ನು ಪೂರೈಸುತ್ತದೆ. ವಿಸ್ತರಣೆಯ ಮೇಲೆ ವಿದ್ಯುತ್ ಸರಬರಾಜು ವಿನ್ಯಾಸವನ್ನು ಚಿತ್ರ 3-14-2 ರಲ್ಲಿ ತೋರಿಸಲಾಗಿದೆ.

ಚಿತ್ರ 3-14-2: ಕ್ಯಾರಿಯರ್ ಬೋರ್ಡ್‌ನಲ್ಲಿ ವಿದ್ಯುತ್ ಸರಬರಾಜು ಸ್ಕೀಮ್ಯಾಟಿಕ್

www.alinx.com

56 /

ARTIX-7 FPGA ಅಭಿವೃದ್ಧಿ ಮಂಡಳಿ AX7203 ಬಳಕೆದಾರರ ಕೈಪಿಡಿ ಚಿತ್ರ 3-14-3: ಕ್ಯಾರಿಯರ್ ಬೋರ್ಡ್‌ನಲ್ಲಿ ವಿದ್ಯುತ್ ಸರಬರಾಜು ಸರ್ಕ್ಯೂಟ್

www.alinx.com

57 /

ದಾಖಲೆಗಳು / ಸಂಪನ್ಮೂಲಗಳು

ALINX AX7203 FPGA ಅಭಿವೃದ್ಧಿ ಮಂಡಳಿ [ಪಿಡಿಎಫ್] ಬಳಕೆದಾರರ ಕೈಪಿಡಿ
AX7203 FPGA ಅಭಿವೃದ್ಧಿ ಮಂಡಳಿ, AX7203, FPGA ಅಭಿವೃದ್ಧಿ ಮಂಡಳಿ, ಅಭಿವೃದ್ಧಿ ಮಂಡಳಿ, ಮಂಡಳಿ

ಉಲ್ಲೇಖಗಳು

ಕಾಮೆಂಟ್ ಬಿಡಿ

ನಿಮ್ಮ ಇಮೇಲ್ ವಿಳಾಸವನ್ನು ಪ್ರಕಟಿಸಲಾಗುವುದಿಲ್ಲ. ಅಗತ್ಯವಿರುವ ಕ್ಷೇತ್ರಗಳನ್ನು ಗುರುತಿಸಲಾಗಿದೆ *