AX7203 FPGA Development Board

Impormasyon sa Produkto

ARTIX-7 FPGA Development Board AX7203 Manwal sa Gumagamit

Bersyon Pinadayag 1.2
Petsa 2023-02-23
Ipagawas Ni Rachel Zhou
Deskripsyon Unang Pagpagawas

Bahin 1: Pasiuna sa FPGA Development Board

Ang AX7203 FPGA development board usa ka core board + carrier
plataporma sa board nga nagtugot alang sa sayon ​​​​nga pag-uswag sa sekondarya
gamit ang core board. Gigamit niini ang usa ka high-speed nga inter-board
connector tali sa core board ug sa carrier board.

Ang AX7203 carrier board naghatag og nagkalain-laing mga peripheral interface,
lakip ang:

  • 1 interface sa PCIex4
  • 2 Gigabit Ethernet nga mga interface
  • 1 HDMI Output interface
  • 1 HDMI Input interface
  • 1 Uart Interface
  • 1 SD card slot
  • XADC connector interface (wala gi-install pinaagi sa default)
  • 2-way 40-pin expansion header
  • Pipila ka mga yawe
  • LED
  • EEPROM nga sirkito

Bahin 2: AC7200 Core Board Pasiuna

Ang AC7200 core board gibase sa ARTIX-7 series 200T sa XILINX
AC7200-2FGG484I. Kini usa ka high-performance core board nga angay alang sa
taas nga tulin nga komunikasyon sa datos, pagproseso sa imahe sa video, ug
high-speed nga data acquisition.

Ang panguna nga bahin sa AC7200 core board naglakip sa:

  • Duha ka piraso sa MICRON's MT41J256M16HA-125 DDR3 chips nga adunay
    kapasidad nga 4Gbit matag usa, naghatag ug 32-bit nga data bus width ug hangtod sa
    25Gb read/write data bandwidth tali sa FPGA ug DDR3.
  • 180 standard IO ports sa 3.3V nga lebel
  • 15 standard IO ports sa 1.5V nga lebel
  • 4 pares sa GTP high-speed RX/TX differential signal
  • Parehas nga gitas-on ug differential processing routing tali sa
    FPGA chip ug ang interface
  • Compact nga gidak-on sa 45*55 (mm)

Mga Instruksyon sa Paggamit sa Produkto

Aron magamit ang ARTIX-7 FPGA Development Board AX7203, sunda kini
lakang:

  1. Ikonektar ang core board ug carrier board gamit ang high-speed
    inter-board connector.
  2. Kung gikinahanglan, i-install ang XADC interface gamit ang gihatag
    konektor.
  3. Ikonektar ang bisan unsang gusto nga mga peripheral sa magamit nga mga interface sa
    ang carrier board, sama sa PCIex4 device, Gigabit Ethernet
    device, HDMI device, Uart device, SD card, o external
    mga ulohan sa pagpalapad.
  4. Gahum sa development board gamit ang angay nga gahum
    suplay.

ARTIX-7 FPGA Development Board
AX7203
Manwal sa Gumagamit

ARTIX-7 FPGA Development Board AX7203 Manwal sa Gumagamit
Rekord sa Bersyon

Bersyon Rev 1.2

Petsa 2023-02-23

Gipagawas Ni Rachel Zhou

Deskripsyon Unang Pagpagawas

www.alinx.com

2 / 57

ARTIX-7 FPGA Development Board AX7203 Manwal sa Gumagamit
Talaan sa mga Sulod
Rekord sa Bersyon ………………………………………………………………………………………2 Bahin 1: Pasiuna sa FPGA Development Board ……………………… …………… 6 Bahin 2: AC7200 Core Board Pasiuna ………………………………………………………..9
Bahin 2.1: FPGA Chip ………………………………………………………………… 10 Bahin 2.2: Aktibo nga Differential Crystal ………………………………… …………..12 Bahin 2.3: 200Mhz Aktibo nga Differential nga orasan …………………………………12 Bahin 2.4: 148.5Mhz Aktibo nga Differential nga Crystal ………………………………….. 13 Bahin 2.5: DDR3 DRAM …………………………………………………………………15 Bahin 2.6: QSPI Flash ………………………………… …………………………………19 Bahin 2.7: LED Light sa Core Board ……………………………………………. 21 Bahin 2.8: Reset Button ……………………………………………………… 22 Bahin 2.9: JTAG Interface ………………………………………………………………… 23 Bahin 2.10: Gahum Interface sa Core Board …………………………………. 24 Bahin 2.11: Mga Konektor sa Board to Board …………………………………………….. 25 Bahin 2.12: Suplay sa Gahum ……………………………………………………… …………32 Bahin 2.13: Structure Diagram ………………………………………………………..33 Bahin 3: Carrier board ……………………………… ……………………………………………. 34 Bahin 3.1: Pasiuna sa Carrier board …………………………………………… 34 Bahin 3.2: Gigabit Ethernet Interface …………………………………………… 35 Bahin 3.3: PCIe x4 Interface ……………………………………………………….. 38 Bahin 3.4: HDMI output interface …………………………………………… ………….40 Bahin 3.5: HDMI Input interface ………………………………………………………42 Bahin 3.6: SD Card Slot ………………………………… ………………………………… 44 Bahin 3.7: USB ngadto sa Serial Port ……………………………………………………….45 Bahin 3.8: EEPROM 24LC04 … ……………………………………………………….47 Bahin 3.9: Pagpalapad nga Ulo ……………………………………………………… 48 Bahin 3.10: JTAG Interface ………………………………………………………. 51

www.alinx.com

3 / 57

ARTIX-7 FPGA Development Board AX7203 Manwal sa Gumagamit
Bahin 3.11: XADC interface (wala ma-install pinaagi sa default) …………………….. 52 Bahin 3.12: yawe ……………………………………………………… …………53 Bahin 3.13: LED nga Kahayag ………………………………………………………………… 54 Bahin 3.14: Suplay sa Gahum ……………………… ………………………………… 55

www.alinx.com

4 / 57

ARTIX-7 FPGA Development Board AX7203 Manwal sa Gumagamit
Kini nga ARTIX-7 FPGA development platform (Module: AX7203) nagsagop sa core board + carrier board mode, nga sayon ​​​​alang sa mga tiggamit sa paggamit sa core board alang sa secondary development.
Sa disenyo sa carrier board, gipalapdan namo ang daghang mga interface alang sa mga tiggamit, sama sa 1 PCIex4 interface, 2 Gigabit Ethernet interface, 1 HDMI Output interface, 1 HDMI Input interface, Uart Interface, SD card slot ug uban pa. Kini nagtagbo sa mga kinahanglanon sa user alang sa PCIe high-speed data exchange, pagproseso sa video transmission ug pagkontrol sa industriya. Kini usa ka "Daghang Gamit" nga platform sa pagpalambo sa ARTIX-7 FPGA. Naghatag kini og posibilidad alang sa high-speed video transmission, pre-validation ug post-application sa network ug fiber communication ug data processing. Kini nga produkto haom kaayo alang sa mga estudyante, mga inhenyero ug uban pang mga grupo nga nakigbahin sa pag-uswag sa ARTIX-7FPGA.

www.alinx.com

5 / 57

ARTIX-7 FPGA Development Board AX7203 Manwal sa Gumagamit
Bahin 1: Pasiuna sa FPGA Development Board
Ang tibuuk nga istruktura sa AX7203 FPGA development board napanunod gikan sa among makanunayon nga modelo sa core board + carrier board. Ang usa ka high-speed inter-board connector gigamit tali sa core board ug sa carrier board.
Ang kinauyokan nga board nag-una nga gilangkuban sa FPGA + 2 DDR3 + QSPI FLASH, nga nagpahigayon sa mga gimbuhaton sa high-speed nga pagproseso sa datos ug pagtipig sa FPGA, high-speed nga pagbasa ug pagsulat sa datos tali sa FPGA ug duha ka DDR3, ang gilapdon sa data bit 32 bits, ug ang bandwidth sa tibuok sistema hangtod sa 25Gb. /s(800M*32bit); Ang duha ka mga kapasidad sa DDR3 hangtod sa 8Gbit, nga nagtagbo sa panginahanglan alang sa taas nga mga buffer sa panahon sa pagproseso sa datos. Ang napili nga FPGA mao ang XC7A200T chip sa XILINX's ARTIX-7 series, sa BGA 484 package. Ang frequency sa komunikasyon tali sa XC7A200T ug DDR3 moabot sa 400Mhz ug ang data rate mao ang 800Mhz, nga hingpit nga nagtagbo sa mga panginahanglan sa high-speed nga multi-channel nga pagproseso sa datos. Dugang pa, ang XC7A200T FPGA adunay upat ka GTP high-speed transceiver nga adunay katulin nga hangtod sa 6.6Gb/s matag channel, nga naghimo niini nga sulundon alang sa fiber-optic nga komunikasyon ug PCIe data communications.
Ang AX7203 carrier board nagpalapad sa iyang adunahan nga peripheral interface, lakip ang 1 PCIex4 interface, 2 Gigabit Ethernet interface, 1 HDMI Output interface, 1 HDMI Input interface, 1 Uart Interface, 1 SD card slot, XADC connector interface, 2-way 40-pin expansion header, pipila ka mga yawe, LED ug EEPROM circuit.

www.alinx.com

6 / 57

ARTIX-7 FPGA Development Board AX7203 Manwal sa Gumagamit

Figure 1-1-1: Ang Schematic Diagram sa AX7203 Pinaagi niini nga diagram, makita nimo ang mga interface ug function nga gilangkuban sa AX7203 FPGA Development Board: Artix-7 FPGA core board
Ang core board naglangkob sa XC7A200T + 8Gb DDR3 + 128Mb QSPI FLASH. Adunay duha ka high-precision nga Sitime LVDS differential crystals, ang usa sa 200MHz ug ang lain sa 125MHz, nga naghatag og stable nga clock input para sa FPGA system ug GTP modules. 1-channel PCIe x4 interface Nagsuporta sa PCI Express 2.0 standard, naghatag PCIe x4 high-speed data transmission interface, single channel communication rate hangtod sa 5GBaud 2-channel Gigabit Ethernet Interface RJ-45 interface Ang Gigabit Ethernet interface chip naggamit sa Micrel's KSZ9031RNX Ethernet PHY chip sa paghatag serbisyo sa komunikasyon sa network sa mga tiggamit.

www.alinx.com

7 / 57

ARTIX-7 FPGA Development Board AX7203 Manwal sa Gumagamit
Ang KSZ9031RNX chip nagsuporta sa 10/100/1000 Mbps network transmission rate; full duplex ug adaptive. 1-channel HDMI Output interface Ang Silion Image's SIL9134 HDMI encoding chip gipili aron suportahan ang hangtod sa 1080P@60Hz output ug suportahan ang 3D output. 1-channel HDMI Input interface Gipili ang SIL9013 HDMI decoder chip sa Silion Image, nga nagsuporta hangtod sa 1080P@60Hz input ug nagsuporta sa data output sa lainlaing mga format. 1-channel Uart to USB interface 1 Uart to USB interface para sa komunikasyon sa computer para sa user debugging. Ang serial port chip mao ang USB-UAR chip sa Silicon Labs CP2102GM, ug ang USB interface mao ang MINI USB interface. Micro SD card holder 1-port Micro SD card holder, suporta SD mode ug SPI mode EEPROM Onboard ang IIC interface EEPROM 24LC04 2-way 40-pin expansion port 2-way 40-pin 2.54mm pitch expansion port mahimong konektado sa lain-laing ALINX modules (binocular camera, TFT LCD screen, high-speed AD module, ug uban pa). Ang expansion port naglangkob sa 1 channel 5V power supply, 2 channel 3.3V power supply, 3 way ground, 34 IOs port. JTAG Interface Usa ka 10-pin 0.1pulgada nga gilay-on nga sukaranan nga JTAG mga pantalan alang sa pag-download ug pag-debug sa programa sa FPGA. yawe 2 yawe; 1 reset key (sa core board) LED Light 5 user LEDs (1 sa core board ug 4 sa carrier board)

www.alinx.com

8 / 57

ARTIX-7 FPGA Development Board AX7203 Manwal sa Gumagamit
Bahin 2: AC7200 Core Board Pasiuna
AC7200 (modelo sa core board, parehas sa ubos) FPGA core board, gibase kini sa ARTIX-7 series sa XILINX nga 200T AC7200-2FGG484I. Kini usa ka high-performance core board nga adunay taas nga tulin, taas nga bandwidth ug taas nga kapasidad. Kini angay alang sa high-speed data communication, pagproseso sa imahe sa video, high-speed data acquisition, ug uban pa.
Kining AC7200 core board naggamit ug duha ka piraso sa MICRON's MT41J256M16HA-125 DDR3 chip, ang matag DDR adunay kapasidad nga 4Gbit; duha ka DDR chips ang gihiusa ngadto sa 32-bit data bus width, ug ang read/write data bandwidth tali sa FPGA ug DDR3 hangtod sa 25Gb; ang ingon nga pagsumpo makatubag sa mga panginahanglan sa taas nga bandwidth nga pagproseso sa datos.
Ang AC7200 core board nagpalapad sa 180 standard IO ports sa 3.3V level, 15 standard IO ports sa 1.5V level, ug 4 pares sa GTP high speed RX/TX differential signals. Alang sa mga tiggamit nga nanginahanglan daghang IO, kini nga core board mahimong maayong kapilian. Dugang pa, ang pag-ruta tali sa FPGA chip ug ang interface parehas nga gitas-on ug pagproseso sa differential, ug ang gidak-on sa core board kay 45*55 (mm), nga haom kaayo sa secondary development.

www.alinx.com

9 / 57

ARTIX-7 FPGA Development Board AX7203 User Manual AC7200 Core Board (Sa atubangan View)

AC7200 Core Board (Likod View)
Bahin 2.1: FPGA Chip
Sama sa gihisgutan sa ibabaw, ang modelo sa FPGA nga among gigamit mao ang AC7200-2FGG484I, nga iya sa Xilinx's Artix-7 series. Ang grado sa tulin mao ang 2, ug ang grado sa temperatura mao ang grado sa industriya. Kini nga modelo usa ka FGG484 nga pakete nga adunay 484 nga mga pin. Xilinx ARTIX-7 FPGA chip pagngalan mga lagda sama sa ubos

Ang Piho nga Chip Model Definition sa ARTIX-7 Series

www.alinx.com

10 /

ARTIX-7 FPGA Development Board AX7203 Manwal sa Gumagamit

FPGA chip sa board Ang mga nag-unang parameter sa FPGA chip AC7200 mao ang mosunod

Ngalan Logic Cells
Mga hiwa sa CLB flip-flops Block RAMkb DSP Slices
PCIe Gen2 XADC
GTP Transceiver Speed ​​Grado
Grado sa Temperatura

Piho nga mga parametro 215360 33650 269200 13140 740 1
1 XADC,12bit, 1Mbps AD 4 GTP6.6Gb/s max -2 Industrial

Sistema sa suplay sa kuryente sa FPGA Artix-7 Ang mga suplay sa kuryente sa FPGA mao ang V, CCINT V, CCBRAM V, CCAUX VCCO, VMGTAVCC ug V. Ang MGTAVTT VCCINT mao ang FPGA core power supply pin, nga kinahanglan nga konektado sa 1.0V; Ang VCCBRAM mao ang power supply pin sa FPGA block RAM, konektado sa 1.0V; Ang VCCAUX kay FPGA auxiliary power supply pin, connect 1.8V; Ang VCCO mao ang voltage sa

www.alinx.com

11 /

ARTIX-7 FPGA Development Board AX7203 Manwal sa Gumagamit
matag BANK sa FPGA, lakip ang BANK0, BANK13~16, BANK34~35. Sa AC7200 FPGA core board, ang BANK34 ug BANK35 kinahanglan nga konektado sa DDR3, ang voltage koneksyon sa BANK mao ang 1.5V, ug ang voltage sa ubang BANK kay 3.3V. Ang VCCO sa BANK15 ug BANK16 gipadagan sa LDO, ug mahimong usbon pinaagi sa pag-ilis sa LDO chip. Ang VMGTAVCC mao ang suplay voltage sa FPGA internal GTP transceiver, konektado sa 1.0V; Ang VMGTAVTT mao ang pagtapos voltage sa GTP transceiver, konektado sa 1.2V.
Ang Artix-7 FPGA nga sistema nagkinahanglan nga ang power-up sequence ipaandar sa VCCINT, dayon VCCBRAM, dayon VCCAUX, ug sa kataposan VCCO. Kung ang VCCINT ug VCCBRAM adunay parehas nga voltage, mahimo silang paandaron sa parehas nga oras. Ang han-ay sa gahum outages gibaliktad. Ang power-up sequence sa GTP transceiver mao ang VCCINT, unya VMGTAVCC, unya VMGTAVTT. Kung ang VCCINT ug VMGTAVCC adunay parehas nga voltage, mahimo silang paandaron sa parehas nga oras. Ang power-off sequence kay sukwahi lang sa power-on sequence.
Bahin 2.2: Aktibo nga Differential Crystal
Ang AC7200 core board nasangkapan sa duha ka Sitime active differential crystals, ang usa mao ang 200MHz, ang modelo mao ang SiT9102-200.00MHz, ang sistema sa main clock alang sa FPGA ug gigamit sa pagmugna og DDR3 control clock; ang lain mao ang 125MHz, modelo mao ang SiT9102 -125MHz, reference clock input alang sa GTP transceiver.
Bahin 2.3: 200Mhz Aktibo nga Differential nga orasan
Ang G1 sa Figure 3-1 mao ang 200M nga aktibo nga differential crystal nga naghatag sa development board system clock source. Ang kristal nga output konektado sa BANK34 global clock pin MRCC (R4 ug T4) sa FPGA. Kini nga 200Mhz differential clock mahimong magamit sa pagmaneho sa user logic sa FPGA. Mahimong i-configure sa mga tiggamit ang mga PLL ug DCM sa sulod sa FPGA aron makamugna ang mga orasan sa lainlaing mga frequency.

www.alinx.com

12 /

ARTIX-7 FPGA Development Board AX7203 Manwal sa Gumagamit

200Mhz Aktibo nga Differential Crystal Schematic

200Mhz Aktibo nga Differential Crystal sa Core Board

200Mhz Differential Clock Pin Assignment
Ngalan sa Signal SYS_CLK_P SYS_CLK_N

FPGA PIN R4 T4

Bahin 2.4: 148.5Mhz Aktibo nga Differential Crystal
Ang G2 mao ang 148.5Mhz active differential crystal, nga mao ang reference input clock nga gihatag sa GTP module sulod sa FPGA. Ang kristal nga output konektado sa GTP BANK216 clock pins MGTREFCLK0P (F6) ug MGTREFCLK0N (E6) sa FPGA.

www.alinx.com

13 /

ARTIX-7 FPGA Development Board AX7203 Manwal sa Gumagamit

148.5Mhz Aktibo nga Differential Crystal Schematic

1148.5Mhz Aktibo nga Differential Crystal sa Core Board

125Mhz Differential Clock Pin Assignment

Ngalan sa Net

FPGA PIN

MGT_CLK0_P

F6

MGT_CLK0_N

E6

www.alinx.com

14 /

ARTIX-7 FPGA Development Board AX7203 Manwal sa Gumagamit

Bahin 2.5: DDR3 DRAM

Ang FPGA core board AC7200 nasangkapan sa duha ka Micron 4Gbit (512MB) DDR3 chips, modelo MT41J256M16HA-125 (compatible sa MT41K256M16HA-125). Ang DDR3 SDRAM adunay maximum operating speed nga 800MHz (data rate 1600Mbps). Ang DDR3 memory system direktang konektado sa memory interface sa BANK 34 ug BANK35 sa FPGA. Ang piho nga configuration sa DDR3 SDRAM gipakita sa Table 4-1.

Bit Number U5,U6

Modelo sa Chip MT41J256M16HA-125

Kapasidad 256M x 16bit

Pabrika nga Micron

Pag-configure sa DDR3 SDRAM

Ang disenyo sa hardware sa DDR3 nanginahanglan estrikto nga konsiderasyon sa integridad sa signal. Hingpit namong gikonsiderar ang pagpares sa resistor/terminal resistance, trace impedance control, ug trace length control sa circuit design ug PCB design aron maseguro ang high-speed ug stable nga operasyon sa DDR3.

Ang DDR3 DRAM Schematic

www.alinx.com

15 /

ARTIX-7 FPGA Development Board AX7203 Manwal sa Gumagamit

Ang DDR3 sa Core Board

DDR3 DRAM pin nga assignment:

Ngalan sa Net

FPGA PIN Ngalan

DDR3_DQS0_P

IO_L3P_T0_DQS_AD5P_35

DDR3_DQS0_N DDR3_DQS1_P DDR3_DQS1_N DDR3_DQS2_P DDR3_DQS2_N DDR3_DQS3_P DDR3_DQS3_N
DDR3_DQ[0] DDR3_DQ [1] DDR3_DQ [2] DDR3_DQ [3] DDR3_DQ [4] DDR3_DQ [5]

IO_L3N_T0_DQS_AD5N_35 IO_L9P_T1_DQS_AD7P_35 IO_L9N_T1_DQS_AD7N_35
IO_L15P_T2_DQS_35 IO_L15N_T2_DQS_35 IO_L21P_T3_DQS_35 IO_L21N_T3_DQS_35 IO_L2P_T0_AD12P_35 IO_L5P_T0_AD13P_35 IO_L1N_T0_AD4N_35
IO_L6P_T0_35 IO_L2N_T0_AD12N_35 IO_L5N_T0_AD13N_35

www.alinx.com

FPGA P/N E1 D1 K2 J2 M1 L1 P5 P4 C2 G1 A1 F3 B2 F1
16 /

ARTIX-7 FPGA Development Board AX7203 Manwal sa Gumagamit

DDR3_DQ [6]

IO_L1P_T0_AD4P_35

B1

DDR3_DQ [7]

IO_L4P_T0_35

E2

DDR3_DQ [8]

IO_L11P_T1_SRCC_35

H3

DDR3_DQ [9]

IO_L11N_T1_SRCC_35

G3

DDR3_DQ [10]

IO_L8P_T1_AD14P_35

H2

DDR3_DQ [11]

IO_L10N_T1_AD15N_35

H5

DDR3_DQ [12]

IO_L7N_T1_AD6N_35

J1

DDR3_DQ [13]

IO_L10P_T1_AD15P_35

J5

DDR3_DQ [14]

IO_L7P_T1_AD6P_35

K1

DDR3_DQ [15]

IO_L12P_T1_MRCC_35

H4

DDR3_DQ [16]

IO_L18N_T2_35

L4

DDR3_DQ [17]

IO_L16P_T2_35

M3

DDR3_DQ [18]

IO_L14P_T2_SRCC_35

L3

DDR3_DQ [19]

IO_L17N_T2_35

J6

DDR3_DQ [20]

IO_L14N_T2_SRCC_35

K3

DDR3_DQ [21]

IO_L17P_T2_35

K6

DDR3_DQ [22]

IO_L13N_T2_MRCC_35

J4

DDR3_DQ [23]

IO_L18P_T2_35

L5

DDR3_DQ [24]

IO_L20N_T3_35

P1

DDR3_DQ [25]

IO_L19P_T3_35

N4

DDR3_DQ [26]

IO_L20P_T3_35

R1

DDR3_DQ [27]

IO_L22N_T3_35

N2

DDR3_DQ [28]

IO_L23P_T3_35

M6

DDR3_DQ [29]

IO_L24N_T3_35

N5

DDR3_DQ [30]

IO_L24P_T3_35

P6

DDR3_DQ [31]

IO_L22P_T3_35

P2

DDR3_DM0

IO_L4N_T0_35

D2

DDR3_DM1

IO_L8N_T1_AD14N_35

G2

DDR3_DM2

IO_L16N_T2_35

M2

DDR3_DM3

IO_L23N_T3_35

M5

DDR3_A[0]

IO_L11N_T1_SRCC_34

AA4

DDR3_A[1]

IO_L8N_T1_34

AB2

DDR3_A[2]

IO_L10P_T1_34

AA5

DDR3_A[3]

IO_L10N_T1_34

AB5

DDR3_A[4]

IO_L7N_T1_34

AB1

DDR3_A[5]

IO_L6P_T0_34

U3

www.alinx.com

17 /

ARTIX-7 FPGA Development Board AX7203 Manwal sa Gumagamit

DDR3_A[6] DDR3_A[7] DDR3_A[8] DDR3_A[9] DDR3_A[10] DDR3_A[11] DDR3_A[12] DDR3_A[13] DDR3_A[14] DDR3_BA[0] DDR3_BA[1] DDR3_BA[2] DDR3_S0 DDR3_RAS DDR3_CAS DDR3_WE DDR3_ODT DDR3_RESET DDR3_CLK_P DDR3_CLK_N DDR3_CKE

IO_L5P_T0_34 IO_L1P_T0_34 IO_L2N_T0_34 IO_L2P_T0_34 IO_L5N_T0_34 IO_L4P_T0_34 IO_L4N_T0_34 IO_L1N_T0_34 IO_L6N_T0_VREF_34 IO_L9N_T1_DQS_34 IO_L9P_T1_DQS_34 IO_L11P_T1_SRCC_34 IO_L8P_T1_34 IO_L12P_T1_MRCC_34 IO_L12N_T1_MRCC_34 IO_L7P_T1_34 IO_L14N_T2_SRCC_34 IO_L15P_T2_DQS_34 IO_L3P_T0_DQS_34 IO_L3N_T0_DQS_34 IO_L14P_T2_SRCC_34

W1 T1 V2 U2 Y1 W2 Y2 U1 V3 AA3 Y3 Y4 AB3 V4 W4 AA1 U5 W6 R3 R2 T5

www.alinx.com

18 /

ARTIX-7 FPGA Development Board AX7203 Manwal sa Gumagamit

Bahin 2.6: QSPI Flash

Ang FPGA core board AC7200 nasangkapan sa usa ka 128MBit QSPI FLASH, ug ang modelo mao ang W25Q256FVEI, nga naggamit sa 3.3V CMOS voltage standard. Tungod sa non-volatile nga kinaiya sa QSPI FLASH, mahimo kining gamiton isip boot device alang sa sistema sa pagtipig sa boot image sa sistema. Kini nga mga hulagway kasagaran naglakip sa FPGA bit files, ARM application code, core application code ug uban pang user data files. Ang piho nga mga modelo ug may kalabutan nga mga parameter sa QSPI FLASH gipakita.

Posisyon U8

Modelo N25Q128

Kapasidad 128M Bit

Pabrika nga Numonyx

QSPI FLASH Detalye
Ang QSPI FLASH konektado sa gipahinungod nga mga pin sa BANK0 ug BANK14 sa FPGA chip. Ang clock pin konektado sa CCLK0 sa BANK0, ug ang ubang data ug chip select signal konektado sa D00~D03 ug FCS pin sa BANK14 matag usa. Nagpakita sa koneksyon sa hardware sa QSPI Flash.

QSPI Flash Schematic QSPI Flash pin assignment:

www.alinx.com

19 /

ARTIX-7 FPGA Development Board AX7203 Manwal sa Gumagamit

Net Ngalan QSPI_CLK QSPI_CS QSPI_DQ0 QSPI_DQ1 QSPI_DQ2 QSPI_DQ3

FPGA PIN Ngalan CCLK_0
IO_L6P_T0_FCS_B_14 IO_L1P_T0_D00_MOSI_14 IO_L1N_T0_D01_DIN_14
IO_L2P_T0_D02_14 IO_L2N_T0_D03_14

FPGA P/N L12 T19 P22 R22 P21 R21

QSPI sa Core Board

www.alinx.com

20 /

ARTIX-7 FPGA Development Board AX7203 Manwal sa Gumagamit
Bahin 2.7: LED Light sa Core Board
Adunay 3 ka pula nga LED nga suga sa AC7200 FPGA core board, usa niini ang power indicator light (PWR), usa ang configuration LED light (DONE), ug ang usa mao ang user LED light. Kung ang core board gipadagan, ang power indicator modan-ag; kung ang FPGA ma-configure, ang configuration LED modan-ag. Ang user LED nga suga konektado sa IO sa BANK34, ang user makakontrol sa kahayag sa on ug off pinaagi sa programa. Sa dihang ang IO voltage konektado sa user LED kay taas, ang user LED kay off. Sa diha nga ang koneksyon IO voltage mao ang ubos, ang user LED madan-ag. Ang schematic diagram sa LED light hardware connection gipakita:

Ang mga suga sa LED sa core board Schematic

Ang mga suga sa LED sa Core Board User LEDs Pin Assignment

Ngalan sa Signal LED1

Ngalan sa Pin sa FPGA IO_L15N_T2_DQS_34

Numero sa Pin sa FPGA W5

Deskripsyon User LED

www.alinx.com

21 /

ARTIX-7 FPGA Development Board AX7203 Manwal sa Gumagamit
Bahin 2.8: I-reset ang Butang
Adunay usa ka reset button sa AC7200 FPGA core board. Ang reset button konektado sa normal nga IO sa BANK34 sa FPGA chip. Mahimong gamiton sa tiggamit kini nga buton sa pag-reset aron masugdan ang programa sa FPGA. Sa diha nga ang buton gipugos sa disenyo, ang signal voltage input sa IO ubos, ug ang reset signal balido; kung ang buton dili pug-on, ang signal input sa IO taas. Ang schematic diagram sa koneksyon sa reset button gipakita:

I-reset ang Button Schematic

I-reset ang buton sa Core Board Reset button pin assignment

Ngalan sa Signal RESET_N

ZYNQ Pin Ngalan IO_L17N_T2_34

ZYNQ Pin Numero T6

Deskripsyon FPGA system reset

www.alinx.com

22 /

ARTIX-7 FPGA Development Board AX7203 Manwal sa Gumagamit
Bahin 2.9: JTAG Interface
Ang JTAG Ang test socket J1 gitagana sa AC7200 core board para sa JTAG pag-download ug pag-debug kung ang core board gigamit nga nag-inusara. Ang numero mao ang eskematiko nga bahin sa JTAG pantalan, nga naglakip sa TMS, TDI, TDO, TCK. , GND, +3.3V kining unom ka signal.

JTAG Interface Schematic Ang JTAG interface J1 sa AC7200 FPGA core board naggamit ug 6-pin 2.54mm pitch single-row test hole. Kung kinahanglan nimo gamiton ang JTAG koneksyon sa pag-debug sa core board, kinahanglan nimo nga magsolder og 6-pin single-row pin header. nagpakita si JTAG interface J1 sa AC7200 FPGA core board.
JTAG Interface sa Core Board

www.alinx.com

23 /

ARTIX-7 FPGA Development Board AX7203 Manwal sa Gumagamit
Bahin 2.10: Power Interface sa Core Board
Aron mahimo ang AC7200 FPGA core board nga magtrabaho nga nag-inusara, ang core board gitagana sa 2PIN power interface (J3). Kung ang tiggamit naghatag gahum sa core board pinaagi sa 2PIN power interface (J3), dili kini ma-power pinaagi sa carrier board. Kay kon dili, ang kasamtangang panagbangi mahimong mahitabo.
Power Interface sa Core Board

www.alinx.com

24 /

ARTIX-7 FPGA Development Board AX7203 Manwal sa Gumagamit
Bahin 2.11: Mga Konektor sa Board ngadto sa Board
Ang core board adunay kinatibuk-an nga upat ka high-speed board sa board connectors. Ang core board naggamit sa upat ka 80-pin inter-board connectors aron makonektar sa carrier board. Ang IO port sa FPGA konektado sa upat ka connectors pinaagi sa differential routing. Ang gilay-on sa pin sa mga konektor mao ang 0.5mm, isulud sa board sa mga konektor sa board sa carrier board alang sa high-speed nga komunikasyon sa datos.
Ang core board adunay kinatibuk-an nga upat ka high-speed board sa board connectors. Ang core board naggamit sa upat ka 80-pin inter-board connectors aron makonektar sa carrier board. Ang IO port sa FPGA konektado sa upat ka connectors pinaagi sa differential routing. Ang gilay-on sa pin sa mga konektor mao ang 0.5mm, isulud sa board sa mga konektor sa board sa carrier board alang sa high-speed nga komunikasyon sa datos.

Board to Board Connectors CON1 Ang 80-pin board to board connectors CON1, nga gigamit sa pagkonektar
uban sa VCCIN power supply (+5V) ug ground sa carrier board, i-extend ang normal nga IOs sa FPGA. Kinahanglan nga matikdan dinhi nga ang 15 ka mga pin sa CON1 konektado sa IO port sa BANK34, tungod kay ang koneksyon sa BANK34 konektado sa DDR3. Busa, ang voltage standard sa tanang IOs niining BANK34 kay 1.5V. Pin Assignment sa Board to Board Connectors CON1

CON1 Pin PIN1 PIN3 PIN5 PIN7 PIN9

Ngalan sa Signal
VCCIN VCCIN VCCIN VCCIN GND

FPGA Pin Voltage Antas

+5V

+5V

+5V

+5V

Yuta

CON1 Pin PIN2 PIN4 PIN6 PIN8 PIN10

Ngalan sa Signal
VCCIN VCCIN VCCIN VCCIN
GND

FPGA Pin Voltage Antas

+5V

+5V

+5V

+5V

Yuta

www.alinx.com

25 /

ARTIX-7 FPGA Development Board AX7203 Manwal sa Gumagamit

PIN11 PIN13 PIN15 PIN17 PIN19 PIN21 PIN23 PIN25 PIN27 PIN29 PIN31 PIN33 PIN35 PIN37 PIN39 PIN41 PIN43 PIN45 PIN47 PIN49 PIN51 PIN53 PIN55 PIN57 PIN59 PIN61 PIN63 PIN65 PIN67 PIN69 PIN71

NC NC NC NC GND B13_L5_P B13_L5_N B13_L7_P B13_L7_P GND B13_L3_P B13_L3_N B34_L23_P B34_L23_N GND B34_L18_N B34_L18_N GND B34_L19_N VN XADC_VP NC NC GND B34_L19_N B16_L1_P B16_L1_N B16_L4_P GND B16_L4_N

Y13 AA14 AB11 AB12 AA13 AB13 Y8 Y7 AA6 Y6 V7 W7 M9 L10 F14 F13 E14 E13 D15

Ground 3.3V 3.3V 3.3V 3.3V Ground 3.3V 3.3V 1.5V 1.5V Ground 1.5V 1.5V 1.5V 1.5V Ground ADC ADC Ground 3.3V 3.3V 3.3V 3.3V Ground

PIN12 PIN14 PIN16 PIN18 PIN20 PIN22 PIN24 PIN26 PIN28 PIN30 PIN32 PIN34 PIN36 PIN38 PIN40 PIN42 PIN44 PIN46 PIN48 PIN50 PIN52 PIN54 PIN56 PIN58 PIN60 PIN62 PIN64 PIN66 PIN68 PIN70 PIN72

NC NC B13_L4_P B13_L4_N GND B13_L1_P B13_L1_N B13_L2_P B13_L2_N GND B13_L6_P B13_L6_N B34_L20_P B34_L20_N GND B34_B21 _L34_N GND NC B21_L34 B22_L34_P B22_L34_N GND NC NC NC NC GND NC

AA15 AB15 Y16 AA16 AB16 AB17 W14 Y14 AB7 AB6 V8 V9 AA8 AB8 –

3.3V 3.3V Ground 3.3V 3.3V 3.3V 3.3V Ground 3.3V 3.3V 1.5V 1.5V Ground 1.5V 1.5V 1.5V 1.5V Ground

U7

1.5V

W9

1.5V

Y9

1.5V

Yuta

Yuta

www.alinx.com

26 /

ARTIX-7 FPGA Development Board AX7203 Manwal sa Gumagamit

Board to Board Connectors CON2 Ang 80-pin nga female connection header nga CON2 kay gigamit sa pagpalawig sa normal
IO sa BANK13 ug BANK14 sa FPGA. Ang voltage standards sa duha ka BANGKO kay 3.3V. Pin Assignment sa Board to Board Connectors CON2

CON1 Pin

Ngalan sa Signal

PIN1 B13_L16_P

PIN3 B13_L16_N

PIN5 B13_L15_P

PIN7 B13_L15_N

PIN9

GND

PIN11 B13_L13_P

PIN13 B13_L13_N

PIN15 B13_L12_P

PIN17 B13_L12_N

PIN19

GND

PIN21 B13_L11_P

PIN23 B13_L11_N

PIN25 B13_L10_P

PIN27 B13_L10_N

PIN29

GND

PIN31 B13_L9_N

PIN33 B13_L9_P

PIN35 B13_L8_N

PIN37 B13_L8_P

PIN39

GND

PIN41 B14_L11_N

PIN43 B14_L11_P

PIN45 B14_L14_N

PIN47 B14_L14_P

FPGA Pin W15 W16 T14 T15 V13 V14 W11 W12 Y11 Y12 V10 W10 AA11 AA10 AB10 AA9 V20 U20 V19 V18

Voltage Level 3.3V 3.3V 3.3V 3.3V Ground 3.3V 3.3V 3.3V 3.3V Ground 3.3V 3.3V 3.3V 3.3V Ground 3.3V 3.3V 3.3V 3.3V Ground 3.3V 3.3V Ground 3.3V 3.3V XNUMXV

CON1 Pin PIN2 PIN4 PIN6 PIN8 PIN10 PIN12 PIN14 PIN16 PIN18 PIN20 PIN22 PIN24 PIN26 PIN28 PIN30 PIN32 PIN34 PIN36 PIN38 PIN40 PIN42 PIN44 PIN46 PIN48

Ngalan sa Signal
B14_L16_P B14_L16_N B13_L14_P B13_L14_N
GND B14_L10_P B14_L10_N B14_L8_N B14_L8_P
GND B14_L15_N B14_L15_P B14_L17_P B14_L17_N
GND B14_L6_N B13_IO0 B14_L7_N B14_L7_P
GND B14_L4_P B14_L4_N B14_L9_P B14_L9_N

FPGA Pin Voltage

Ang-ang

V17

3.3V

W17

3.3V

U15

3.3V

V15

3.3V

Yuta

AB21

3.3V

AB22

3.3V

AA21

3.3V

AA20

3.3V

Yuta

AB20

3.3V

AA19

3.3V

AA18

3.3V

AB18

3.3V

Yuta

T20

3.3V

Y17

3.3V

W22

3.3V

W21

3.3V

Yuta

T21

3.3V

U21

3.3V

Y21

3.3V

Y22

3.3V

www.alinx.com

27 /

ARTIX-7 FPGA Development Board AX7203 Manwal sa Gumagamit

PIN49 PIN51 PIN53 PIN55 PIN57 PIN59 PIN61 PIN63 PIN65 PIN67 PIN69 PIN71 PIN73 PIN75 PIN77 PIN79

GND B14_L5_N B14_L5_P B14_L18_N B14_L18_P
GND B13_L17_P B13_L17_N B14_L21_N B14_L21_P
GND B14_L22_P B14_L22_N B14_L24_N B14_L24_P
B14_IO0

R19 P19 U18 U17
T16 U16 P17 N17
P15 R16 R17 P16 P20

Ground 3.3V 3.3V 3.3V 3.3V Ground 3.3V 3.3V 3.3V 3.3V Ground 3.3V 3.3V 3.3V 3.3V 3.3V

PIN50 PIN52 PIN54 PIN56 PIN58 PIN60 PIN62 PIN64 PIN66 PIN68 PIN70 PIN72 PIN74 PIN76 PIN78 PIN80

GND B14_L12_N B14_L12_P B14_L13_N B14_L13_P
GND B14_L3_N B14_L3_P B14_L20_N B14_L20_P
GND B14_L19_N B14_L19_P B14_L23_P B14_L23_N B14_IO25

W20 W19 Y19 Y18
V22 U22 T18 R18
R14 P14 N13 N14 N15

Ground 3.3V 3.3V 3.3V 3.3V
Ground 3.3V 3.3V 3.3V 3.3V
Ground 3.3V 3.3V 3.3V 3.3V 3.3V

Board to Board Connectors CON3 Ang 80-pin connector CON3 gigamit sa pagpalawig sa normal nga IO sa
BANK15 ug BANK16 sa FPGA. Dugang pa, upat ka JTAG Ang mga signal konektado usab sa carrier board pinaagi sa CON3 connector. Ang voltage standards sa BANK15 ug BANK16 mahimong i-adjust sa LDO chip. Ang default nga gi-install nga LDO mao ang 3.3V. Kung gusto nimo nga mag-output sa ubang mga standard nga lebel, mahimo nimo kini pulihan sa usa ka angay nga LDO. Pin Assignment sa Board to Board Connectors CON3

CON1 Pin PIN1 PIN3 PIN5 PIN7

Ngalan sa Signal
B15_IO0 B16_IO0 B15_L4_P B15_L4_N

FPGA Pin J16 F15 G17 G18

Voltage Antas

CON1 Pin

3.3V PIN2

3.3V PIN4

3.3V PIN6

3.3V

PIN8

Ngalan sa Signal
B15_IO25 B16_IO25 B16_L21_N B16_L21_P

FPGA Pin Voltage Antas

M17

3.3V

F21

3.3V

A21

3.3V

B21

3.3V

www.alinx.com

28 /

ARTIX-7 FPGA Development Board AX7203 Manwal sa Gumagamit

PIN9 PIN11 PIN13 PIN15 PIN17 PIN19 PIN21 PIN23 PIN25 PIN27 PIN29 PIN31 PIN33 PIN35 PIN37 PIN39 PIN41 PIN43 PIN45 PIN47 PIN49 PIN51 PIN53 PIN55 PIN57 PIN59 PIN61 PIN63 PIN65 PIN67 PIN69 PIN71

GND B15_L2_P B15_L2_N B15_L12_P B15_L12_N
GND B15_L11_P B15_L11_N B15_L1_N B15_L1_P
GND B15_L5_P B15_L5_N B15_L3_N B15_L3_P
GND B15_L19_P B15_L19_N B15_L20_P B15_L20_N
GND B15_L14_P B15_L14_N B15_L21_P B15_L21_N
GND B15_L23_P B15_L23_N B15_L22_P B15_L22_N
GND B15_L24_P

G15 G16 J19 H19
J20 J21 G13 H13
J15 H15 H14 J14
K13 K14 M13 L13
L19 L20 K17 J17 L16 K16 L14 L15 M15

Ground 3.3V 3.3V 3.3V 3.3V
Ground 3.3V 3.3V 3.3V 3.3V
Ground 3.3V 3.3V 3.3V 3.3V
Ground 3.3V 3.3V 3.3V 3.3V
Ground 3.3V 3.3V 3.3V 3.3V Ground 3.3V 3.3V 3.3V 3.3V Ground 3.3V

PIN10 PIN12 PIN14 PIN16 PIN18 PIN20 PIN22 PIN24 PIN26 PIN28 PIN30 PIN32 PIN34 PIN36 PIN38 PIN40 PIN42 PIN44 PIN46 PIN48 PIN50 PIN52 PIN54 PIN56 PIN58 PIN60 PIN62 PIN64 PIN66 PIN68 PIN70 PIN72

GND B16_L23_P B16_L23_N B16_L22_P B16_L22_N
GND B16_L24_P B16_L24_N B15_L8_N B15_L8_P
GND B15_L7_N B15_L7_P B15_L9_P B15_L9_N
GND B15_L15_N B15_L15_P B15_L6_N B15_L6_P
GND B15_L13_N B15_L13_P B15_L10_P B15_L10_N
GND B15_L18_P B15_L18_N B15_L17_N B15_L17_P
GND B15_L16_P

E21 D21 E22 D22
G21 G22 G20 H20
H22 J22 K21 K22
M22 N22 H18 H17
K19 K18 M21 L21
N20 M20 N19 N18
M18

Ground 3.3V 3.3V 3.3V 3.3V
Ground 3.3V 3.3V 3.3V 3.3V
Ground 3.3V 3.3V 3.3V 3.3V
Ground 3.3V 3.3V 3.3V 3.3V
Ground 3.3V 3.3V 3.3V 3.3V
Ground 3.3V 3.3V 3.3V 3.3V
Ground 3.3V

www.alinx.com

29 /

ARTIX-7 FPGA Development Board AX7203 Manwal sa Gumagamit

PIN73 B15_L24_N

M16

3.3V

PIN74 B15_L16_N

L18

3.3V

PIN75

NC

PIN76

NC

PIN77 FPGA_TCK

V12

3.3V

PIN78

FPGA_TDI

R13

3.3V

PIN79 FPGA_TDO

U13

3.3V

PIN80 FPGA_TMS

T13

3.3V

Board to Board Connectors CON4 Ang 80-Pin connector CON4 gigamit sa pagpalawig sa normal nga IO ug GTP
high-speed nga datos ug mga signal sa orasan sa FPGA BANK16. Ang voltage standard sa IO port sa BANK16 mahimong i-adjust sa usa ka LDO chip. Ang default nga gi-install nga LDO mao ang 3.3V. Kung gusto sa user nga mag-output sa ubang mga standard nga lebel, mahimo kini mapulihan sa usa ka angay nga LDO. Ang high-speed nga data ug mga signal sa orasan sa GTP kay hugot nga differential nga gi-ruta sa core board. Ang mga linya sa datos managsama ang gitas-on ug gitipigan sa usa ka piho nga agwat aron malikayan ang pagkabalda sa signal. Pin Assignment sa Board to Board Connectors CON4

CON1 Pin PIN1 PIN3 PIN5 PIN7 PIN9 PIN11 PIN13 PIN15 PIN17 PIN19 PIN21 PIN23 PIN25 PIN27 PIN29

Ngalan sa Signal
NC NC

FPGA Pin Voltage lebel -

CON1 Pin NC NC

NC

NC

NC

NC

GND NC

Ground PIN10

PIN12

NC

PIN14

GND

Ground PIN16

MGT_TX3_P

D7 Differential PIN18

MGT_TX3_N

C7 Differential PIN20

GND

Ground PIN22

MGT_RX3_P D9 Differential PIN24

MGT_RX3_N

C9 Differential PIN26

GND

– Yuta

PIN28

MGT_TX1_P

D5 Differential PIN30

Signal Ngalan FPGA Pin Voltage

Ang-ang

NC

NC

NC

NC

GND

Yuta

MGT_TX2_P

B6 Diperensya

MGT_TX2_N

A6 Diperensya

GND

Yuta

MGT_RX2_P

B10 Diperensya

MGT_RX2_N

A10 Diperensya

GND

Yuta

MGT_TX0_P

B4 Diperensya

MGT_TX0_N

A4 Diperensya

GND

Yuta

MGT_RX0_P

B8 Diperensya

www.alinx.com

30 /

ARTIX-7 FPGA Development Board AX7203 Manwal sa Gumagamit

PIN31 PIN33 PIN35 PIN37 PIN39 PIN41 PIN43 PIN45 PIN47 PIN49 PIN51 PIN53 PIN55 PIN57 PIN59 PIN61 PIN63 PIN65 PIN67 PIN69 PIN71 PIN73 PIN75 PIN77 PIN79

MGT_TX1_N GND
MGT_RX1_P MGT_RX1_N
GND B16_L5_P B16_L5_N B16_L7_P B16_L7_N
GND B16_L9_P B16_L9_N B16_L11_P B16_L11_N
GND B16_L13_P B16_L13_N B16_L15_P B16_L15_N
GND B16_L17_P B16_L17_N B16_L19_P B16_L19_N
NC

C5 D11 C11 E16 D16 B15 B16 A15 A16 B17 B18 C18 C19 F18 E18 A18 A19 D20 C20 –

Differential nga Yuta
Pagkalainlain nga Pagkalainlain
Ground 3.3V 3.3V 3.3V 3.3V
Ground 3.3V 3.3V 3.3V 3.3V Ground 3.3V 3.3V 3.3V 3.3V Ground 3.3V 3.3V 3.3V 3.3V

PIN32 PIN34 PIN36 PIN38 PIN40 PIN42 PIN44 PIN46 PIN48 PIN50 PIN52 PIN54 PIN56 PIN58 PIN60 PIN62 PIN64 PIN66 PIN68 PIN70 PIN72 PIN74 PIN76 PIN78 PIN80

MGT_RX0_N GND
MGT_CLK1_P MGT_CLK1_N
GND B16_L2_P B16_L2_N B16_L3_P B16_L3_N
GND B16_L10_P B16_L10_N B16_L12_P B16_L12_N
GND B16_L14_P B16_L14_N B16_L16_P B16_L16_N
GND B16_L18_P B16_L18_N B16_L20_P B16_L20_N
NC

A8 Diperensya

Yuta

F10 Pagkalainlain

E10 Pagkalainlain

Yuta

F16

3.3V

E17

3.3V

C14

3.3V

C15

3.3V

Yuta

A13

3.3V

A14

3.3V

D17

3.3V

C17

3.3V

Yuta

E19

3.3V

D19

3.3V

B20

3.3V

A20

3.3V

Yuta

F19

3.3V

F20

3.3V

C22

3.3V

B22

3.3V

www.alinx.com

31 /

ARTIX-7 FPGA Development Board AX7203 Manwal sa Gumagamit
Bahin 2.12: Suplay sa Gahum
Ang AC7200 FPGA core board gipadagan sa DC5V pinaagi sa carrier board, ug kini gipadagan sa J3 interface kung kini gigamit nga nag-inusara. Palihug pag-amping nga dili maghatag gahum sa interface sa J3 ug sa carrier board sa parehas nga oras aron malikayan ang kadaot. Ang power supply design diagram sa pisara gipakita sa.

Power Supply sa core board schematic

Ang development board gipadagan sa + 5V ug nakabig ngadto sa + 3.3V, + 1.5V, + 1.8V, + 1.0V nga upat ka paagi nga suplay sa kuryente pinaagi sa upat ka DC/DC power supply chip TLV62130RGT. Ang output karon mahimong hangtod sa 3A matag channel. Ang VCCIO gimugna sa usa ka LDOSPX3819M5-3-3. Ang VCCIO nag-una nga nagsuplay og kuryente sa BANK15 ug BANK16 sa FPGA. Ang mga tiggamit mahimong usbon ang IO sa BANK15,16 ngadto sa lain-laing voltage standards pinaagi sa pag-ilis sa ilang LDO chip. 1.5V Naghimo sa VTT ug VREF voltaggikinahanglan sa DDR3 pinaagi sa TPS51200 sa TI. Ang 1.8V power supply MGTAVTT MGTAVCC para sa GTP transceiver gihimo sa TI's TPS74801 chip. Ang mga gimbuhaton sa matag pag-apod-apod sa kuryente gipakita sa mosunod nga lamesa:

www.alinx.com

32 /

ARTIX-7 FPGA Development Board AX7203 Manwal sa Gumagamit

Suplay sa Gahum + 1.0V + 1.8V + 3.3V + 1.5V
VREF,VTT(+0.75V) MVCCIP(+3.3V) MGTAVTT(+1.2V)
MGTVCCAUX(+1.8V)

Function nga FPGA Core Voltage FPGA auxiliary voltage, TPS74801 power supply VCCIO sa Bank0, Bank13 ug Bank14 sa FPGA, QSIP FLASH, Clock Crystal DDR3, Bank34 ug Bank35 sa FPGA
DDR3 FPGA Bank15, Bank16 GTP Transceiver Bank216 sa FPGA GTP Transceiver Bank216 sa FPGA

Tungod kay ang power supply sa Artix-7 FPGA adunay power-on sequence requirement, sa circuit design, among gidesinyo sumala sa power requirements sa chip, ug ang power-on mao ang 1.0V->1.8V->(1.5 V, 3.3V, VCCIO) ug 1.0V-> MGTAVCC -> MGTAVTT, ang disenyo sa sirkito aron maseguro ang normal nga operasyon sa chip.

Bahin 2.13: Structure Diagram

www.alinx.com

33 /

ARTIX-7 FPGA Development Board AX7203 Manwal sa Gumagamit
Bahin 3: Carrier board

Bahin 3.1: Pasiuna sa Carrier board
Pinaagi sa miaging pagpaila sa function, mahimo nimong masabtan ang function sa bahin sa carrier board
1-channel PCIe x4 high speed data transmission interface 2-channel 10/100M/1000M Ethernet RJ-45 interface 1-channel HDMI video input interface 1-channel HDMI video Output interface 1-channel USB Uart Communication interface 1 SD Card Slot XADA Interface EEPROM 2-channel 40-pin nga pagpalapad nga mga pantalan JTAG debugging interface 2 independente nga mga yawe 4 user LED suga

www.alinx.com

34 /

ARTIX-7 FPGA Development Board AX7203 Manwal sa Gumagamit

Bahin 3.2: Gigabit Ethernet Interface

Ang AX7203 FPGA development board naghatag sa mga tiggamit og 2-channel

Gigabit network communication service pinaagi sa Micrel KSZ9031RNX

Ethernet PHY chip. Ang KSZ9031RNX chip nagsuporta sa 10/100/1000 Mbps

network transmission rate ug nakigsulti sa FPGA pinaagi sa GMII

interface. Gisuportahan sa KSZ9031RNX ang pagpahiangay sa MDI / MDX, lainlaing katulin

adaptation, Master/Slave adaptation, ug suporta para sa MDIO bus para sa PHY

pagdumala sa rehistro.

Ang KSZ9031RNX makamatikod sa lebel sa kahimtang sa pipila ka mga piho nga IOs sa

pagtino sa ilang working mode human ma-on. Table 3-1-1 naghulagway sa

default nga impormasyon sa pag-setup human ang GPHY chip gipaandar.

Mga Instruksyon sa Configuration Pin

Bili sa pag-configure

PHYAD[2:0] CLK125_EN
SELRGV AN[1:0] RX Delay TX Delay

MDIO/MDC Mode PHY Address 3.3V, 2.5V, 1.5/1.8V voltage pagpili Auto-negotiation configuration
RX clock 2ns delay TX clock 2ns delay RGMII o GMII selection

PHY Address 011 3.3V
(10/100/1000M) adaptive Delay Delay GMII

Talaan 3-2-1: PHY chip default configuration value

Kung ang network konektado sa Gigabit Ethernet, ang data transmission sa FPGA ug PHY chip KSZ9031RNX gipahibalo pinaagi sa GMII bus, ang transmission clock mao ang 125Mhz. Ang makadawat nga orasan nga E_RXC gihatag sa PHY chip, ang nagpadala nga orasan nga E_GTXC gihatag sa FPGA, ug ang datos sampnanguna sa nagsaka nga ngilit sa orasan.
Kung ang network konektado sa 100M Ethernet, ang data transmission sa FPGA ug PHY chip KSZ9031RNX gipahibalo pinaagi sa GMII bus, ang transmission clock mao ang 25Mhz. Ang makadawat nga orasan nga E_RXC gihatag sa PHY chip, ang nagpadala nga orasan nga E_GTXC gihatag sa FPGA, ug ang datos

www.alinx.com

35 /

ARTIX-7 FPGA Development Board AX7203 Manwal sa Gumagamit sampnanguna sa nagsaka nga ngilit sa orasan.
Figure 3-2-1: Gigabit Ethernet Interface Schematic

Figure 3-3-2: Gigabit Ethernet interface sa Carrier board

www.alinx.com

36 /

ARTIX-7 FPGA Development Board AX7203 Manwal sa Gumagamit

Gigabit Ethernet Chip PHY1 pin nga mga assignment mao ang mosunod

Ngalan sa Signal E1_GTXC E1_TXD0 E1_TXD1 E1_TXD2 E1_TXD3 E1_TXEN E1_RXC E1_RXD0 E1_RXD1 E1_RXD2 E1_RXD3 E1_RXDV E1_MDC E1_MDIO E1_RESET

Numero sa Pin sa FPGA E18 C20 D20 A19 A18 F18 B17 A16 B18 C18 C19 A15 B16 B15 D16

Deskripsyon PHY1 RGMII nagpadala orasan
PHY1 Ipadala ang Data bit0 PHY1 Ipadala ang Data bit1 PHY1 Ipadala ang Data bit2 PHY1 Ipadala ang Data bit3 PHY1 Ipadala I-enable ang Signal PHY1 RGMII Pagdawat sa Orasan PHY1 Pagdawat sa Data Bit0 PHY1 Pagdawat sa Data Bit1 PHY1 Pagdawat sa Data Bit2 PHY1 Pagdawat sa Data Bit3 PHY1 Pagdumala sa datos nga balido nga signal PHY1 Data
PHY1 Reset Signal

Gigabit Ethernet Chip PHY2 pin nga mga assignment mao ang mosunod

Ngalan sa Signal E2_GTXC E2_TXD0 E2_TXD1 E2_TXD2 E2_TXD3 E2_TXEN E2_RXC E2_RXD0 E2_RXD1 E2_RXD2 E2_RXD3 E2_RXDV E2_MDC E2_MDIO E2_RESET

Numero sa Pin sa FPGA A14 E17 C14 C15 A13 D17 E19 A20 B20 D19 C17 F19 F20 C22 B22

Deskripsyon PHY2 RGMII nagpadala orasan
PHY2 Ipadala ang Data bit0 PHY2 Ipadala ang Data bit1 PHY2 Ipadala ang Data bit2 PHY2 Ipadala ang Data bit3 PHY2 Ipadala I-enable ang Signal PHY2 RGMII Pagdawat sa Orasan PHY2 Pagdawat sa Data Bit0 PHY2 Pagdawat sa Data Bit1 PHY2 Pagdawat sa Data Bit2 PHY2 Pagdawat sa Data Bit3 PHY2 Pagdumala sa datos nga balido nga signal PHY2 Data
PHY2 Reset Signal

www.alinx.com

37 /

ARTIX-7 FPGA Development Board AX7203 Manwal sa Gumagamit
Bahin 3.3: Interface sa PCIe x4
Ang AX7203 FPGA development board naghatag ug industrial-grade high-speed data transfer PCIe x4 interface. Ang interface sa PCIE card nahiuyon sa standard PCIe card electrical specifications ug mahimong gamiton direkta sa x4 PCIe slot sa usa ka normal nga PC.
Ang pagpadala ug pagdawat sa mga signal sa PCIe interface direktang konektado sa GTP transceiver sa FPGA. Ang upat ka channel sa TX ug RX signal konektado sa FPGA sa differential signal, ug ang single channel communication rate mahimong hangtod sa 5G bit bandwidth. Ang PCIe reference clock gihatag sa AX7203 FPGA development board pinaagi sa PCIe slot sa PC nga adunay reference clock frequency nga 100Mhz.
Ang design diagram sa PCIe interface sa AX7203 FPGA development board gipakita sa Figure 3-3-1, diin ang TX transmit signal ug ang reference clock CLK signal konektado sa AC coupled mode.

Hulagway 3-3-1: PCIex4 schematic

www.alinx.com

38 /

ARTIX-7 FPGA Development Board AX7203 Manwal sa Gumagamit

Figure 3-3-2: PCIex4 sa Carrier board

PCIex4 Interface Pin Assignment:

Ngalan sa Signal

FPGA Pin

PCIE_RX0_P

D11

PCIE_RX0_N

C11

PCIE_RX1_P

B8

PCIE_RX1_N

A8

PCIE_RX2_P

B10

PCIE_RX2_N

A10

PCIE_RX3_P

D9

PCIE_RX3_N

C9

PCIE_TX0_P

D5

PCIE_TX0_N

C5

PCIE_TX1_P

B4

PCIE_TX1_N

A4

PCIE_TX2_P

B6

PCIE_TX2_N

A6

PCIE_TX3_P

D7

PCIE_TX3_N

C7

PCIE_CLK_P

F10

PCIE_CLK_N

E10

Deskripsyon PCIE Channel 0 Data Nakadawat Positibo PCIE Channel 0 Data Nakadawat Negatibo PCIE Channel 1 Data Nakadawat Positibo PCIE Channel 1 Data Nakadawat Negatibo PCIE Channel 2 Data Nakadawat Positibo PCIE Channel 2 Data Nakadawat Negatibo PCIE Channel 3 Data Nakadawat Positibo PCIE Channel 3 Data Nakadawat Negatibo Channel 0 nga Pagpadala sa Data Positibo nga PCIE Channel 0 Pagpadala sa Data Negatibo nga PCIE Channel 1 Pagpadala sa Data Positibo nga PCIE Channel 1 Pagpadala sa Data Negatibo nga PCIE Channel 2 Pagpadala sa Data Positibo nga PCIE Channel 2 Pagpadala sa Data Negatibo nga PCIE Channel 3 Pagpadala sa Data Positibo nga PCIE Channel 3 Pagpadala sa Data Negatibo
Ang PCIE Reference Clock Positive PCIE Reference Clock Negatibo

www.alinx.com

39 /

ARTIX-7 FPGA Development Board AX7203 Manwal sa Gumagamit
Bahin 3.4: HDMI output interface
HDMI output interface, pilia ang Silion Image's SIL9134 HDMI (DVI) encoding chip, pagsuporta hangtod sa 1080P@60Hz output, pagsuporta sa 3D output.
Ang IIC configuration interface sa SIL9134 konektado usab sa IO sa FPGA. Ang SIL9134 gisugdan ug gikontrol sa FPGA programming. Ang koneksyon sa hardware sa HDMI output interface gipakita sa Figure 3-4-1.

Hulagway 3-4-1: HDMI Output Schematic

Figure 3-4-1: HDMI Output sa Carrier board

www.alinx.com

40 /

ARTIX-7 FPGA Development Board AX7203 Manwal sa Gumagamit

HDMI Input Pin Assignment:
Ngalan sa Signal 9134_nRESET
9134_CLK 9134_HS 9134_VS 9134_DE 9134_D[0] 9134_D[1] 9134_D[2] 9134_D[3] 9134_D[4] 9134_D[5] [9134] 6_D[9134] 7_D[9134] 8_D[9134] 9_D[9134] 10_D[9134] 11_D[9134] [12] 9134_D[13] [9134]14_D[9134_D] 15_D[9134] 16_D[9134] 17_D[ 9134 18] 9134_D[19]

FPGA Pin J19 M13 T15 T14 V13 V14 H14 J14 K13 K14 L13 L19 L20 K17 J17 L16 K16 L14 L15 M15 M16 L18 M18 N18 N19 M20 N20 L21 M21

www.alinx.com

41 /

ARTIX-7 FPGA Development Board AX7203 Manwal sa Gumagamit
Bahin 3.5: HDMI Input interface
HDMI output interface, pilia ang Silion Image's SIL9013 HDMI decoder chip, suporta hangtod sa 1080P@60Hz input ug suporta data output sa lain-laing mga format.
Ang IIC configuration interface sa SIL9013 konektado sa IO sa FPGA. Ang SIL9013 gisugdan ug gikontrol pinaagi sa FPGA programming. Ang koneksyon sa hardware sa HDMI input interface gipakita sa Figure 3-5-1.

Hulagway 3-5-1: HDMI Input Schematic

Figure 3-5-2: HDMI Input sa Carrier board

www.alinx.com

42 /

ARTIX-7 FPGA Development Board AX7203 Manwal sa Gumagamit

HDMI Input Pin Assignment:
Ngalan sa Signal 9013_nRESET
9013_CLK 9013_HS 9013_VS 9013_DE 9013_D[0] 9013_D[1] 9013_D[2] 9013_D[3] 9013_D[4] 9013_D[5] [9013] 6_D[9013] 7_D[9013] 8_D[9013] 9_D[9013] 10_D[9013] 11_D[9013] [12] 9013_D[13] [9013]14_D[9013_D] 15_D[9013] 16_D[9013] 17_D[ 9013 18] 9013_D[19]

FPG Pin Number H19 K21 K19 K18 H17 H18 N22 M22 K22 J22 H22 H20 G20 G22 G21 D22 E22 D21 E21 B21 A21 F21 M17 J16 F15 G17 G18 G15 G16

www.alinx.com

43 /

ARTIX-7 FPGA Development Board AX7203 Manwal sa Gumagamit
Bahin 3.6: SD Card Slot
Ang SD card (Secure Digital Memory Card) usa ka memory card nga gibase sa semiconductor flash memory process. Nakompleto kini sa 1999 sa konsepto nga gipangulohan sa Japanese Panasonic, ug ang mga partisipante nga Toshiba ug SanDisk sa Estados Unidos nagpahigayon og daghang panukiduki ug kalamboan. Sa 2000, kini nga mga kompanya naglansad sa SD Association (Secure Digital Association), nga adunay lig-on nga linya ug nakadani sa daghang mga vendor. Kini naglakip sa IBM, Microsoft, Motorola, NEC, Samsung, ug uban pa. Gimaneho sa mga nanguna nga mga tiggama, ang mga SD card nahimong labing kaylap nga gigamit nga memory card sa mga digital nga aparato sa consumer.
Ang SD card kay komon kaayo nga storage device. Ang gipalawig nga SD card nagsuporta sa SPI mode ug SD mode. Ang SD card nga gigamit usa ka MicroSD card. Ang schematic diagram gipakita sa Figure 3-6-1.

Hulagway 3-6-1: SD Card Schematic

www.alinx.com

44 /

ARTIX-7 FPGA Development Board AX7203 Manwal sa Gumagamit

Figure 3-6-2: SD Card Slot sa Carrier board

SD card slot pin assignment:
Ngalan sa Signal SD_CLK SD_CMD SD_CD_N SD_DAT0 SD_DAT1 SD_DAT2 SD_DAT3

SD Mode

FPGA PIN AB12 AB11 F14 AA13 AB13 Y13 AA14

Bahin 3.7: USB sa Serial Port
Ang AX7203 FPGA development board naglakip sa USB-UAR chip sa Silicon Labs CP2102GM. Ang USB interface naggamit sa MINI USB interface. Mahimo kini nga konektado sa USB port sa ibabaw nga PC alang sa serial data communication gamit ang USB cable. Ang schematic diagram sa USB Uart circuit design gipakita sa Figure 3-7-1:

www.alinx.com

45 /

ARTIX-7 FPGA Development Board AX7203 User Manual Figure 3-7-1: USB to serial port schematic

Figure 3-7-2: USB sa serial port sa Carrier board
Duha ka LED indicators (LED3 ug LED4) ang gitakda alang sa serial port signal, ug ang silkscreen sa PCB mao ang TX ug RX, nga nagpakita nga ang serial port adunay data transmission o pagdawat, sama sa gipakita sa mosunod nga Figure 3-3-3

Figure 3-7-3: Serial Port komunikasyon LED Indicators Schematic

www.alinx.com

46 /

ARTIX-7 FPGA Development Board AX7203 Manwal sa Gumagamit

USB ngadto sa serial port pin assignment:
Ngalan sa Signal UART1_RXD UART1_TXD

FPGA PIN P20 N15

Bahin 3.8: EEPROM 24LC04
Ang AX7013 carrier board adunay EEPROM, modelo nga 24LC04, ug adunay kapasidad nga 4Kbit (2*256*8bit). Kini naglangkob sa duha ka 256-byte nga mga bloke ug nakigsulti pinaagi sa IIC bus. Ang onboard nga EEPROM mao ang pagkat-on unsaon pagpakigsulti sa IIC bus. Ang signal sa I2C sa EEPROM konektado sa BANK14 IO port sa kilid sa FPGA. Ang Figure 3-8-1 sa ubos nagpakita sa disenyo sa EEPROM

Hulagway 3-8-1: EEPROM Schematic

Figure 3-8-2: EEPROM sa Carrier board

www.alinx.com

47 /

ARTIX-7 FPGA Development Board AX7203 Manwal sa Gumagamit

EEPROM Pin Assignment
Net Ngalan EEPROM_I2C_SCL EEPROM_I2C_SDA

FPGA PIN F13 E14

Bahin 3.9: Expansion Header
Ang carrier board gireserba nga adunay duha ka 0.1inch spacing standard 40-pin expansion ports J11 ug J13, nga gigamit sa pagkonektar sa ALINX modules o sa external circuit nga gidisenyo sa user. Ang expansion port adunay 40 ka signal, diin ang 1-channel 5V power supply, 2-channel 3.3 V power supply, 3-channle ground ug 34 IOs. Ayaw direkta nga ikonektar ang IO direkta sa 5V device aron malikayan ang pagsunog sa FPGA. Kung gusto nimo ikonektar ang 5V nga kagamitan, kinahanglan nimo nga ikonektar ang lebel sa pagkakabig chip.
Usa ka 33 ohm resistor ang konektado sa serye tali sa expansion port ug sa FPGA connection aron mapanalipdan ang FPGA gikan sa external vol.tage o kasamtangan. Ang sirkito sa expansion port (J11) gipakita sa Figure 3-9-1.

Figure 3-9-1: Expansion header J11 schematic

www.alinx.com

48 /

ARTIX-7 FPGA Development Board AX7203 Manwal sa Gumagamit
Ang numero 3-9-2 nagdetalye sa J4 expansion port sa carrier board. Ang Pin1 ug Pin2 sa expansion port gimarkahan na sa board.

Figure 3-9-2: Expansion header J11 sa Carrier board

J11 Expansion Header Pin Assignment

Numero sa Pin

FPGA Pin

Numero sa Pin

FPGA Pin

1

GND

2

+5V

3

P16

4

R17

5

R16

6

P15

7

N17

8

P17

9

U16

10

T16

11

U17

12

U18

13

P19

14

R19

15

V18

16

V19

17

U20

18

V20

19

AA9

20

AB10

21

AA10

22

AA11

23

W10

24

V10

25

Y12

26

Y11

27

W12

28

W11

29

AA15

30

AB15

31

Y16

32

AA16

33

AB16

34

AB17

35

W14

36

Y14

37

GND

38

GND

39

+3.3V

40

+3.3V

www.alinx.com

49 /

ARTIX-7 FPGA Development Board AX7203 Manwal sa Gumagamit

Figure 3-9-3: Expansion header J13 schematic
Ang numero 3-9-4 nagdetalye sa J13 expansion port sa carrier board. Ang Pin1 ug Pin2 sa expansion port gimarkahan na sa board.

Figure 3-9-4: Expansion header J13 sa carrier board

J13 Expansion Header Pin Assignment

Numero sa Pin

FPGA Pin

1

GND

3

W16

5

V17

7

U15

Numero sa Pin 2 4 6 8

FPGA Pin + 5V W15 W17 V15

www.alinx.com

50 /

ARTIX-7 FPGA Development Board AX7203 Manwal sa Gumagamit

9

AB21

10

AB22

11

AA21

12

AA20

13

AB20

14

AA19

15

AA18

16

AB18

17

T20

18

Y17

19

W22

20

W21

21

T21

22

U21

23

Y21

24

Y22

25

W20

26

W19

27

Y19

28

Y18

29

V22

30

U22

31

T18

32

R18

33

R14

34

P14

35

N13

36

N14

37

GND

38

GND

39

+3.3V

40

+3.3V

Bahin 3.10: JTAG Interface
Si AJTAG Ang interface gitagana sa AX7203 FPGA carrier board alang sa pag-download sa mga programa sa FPGA o firmware sa FLASH. Aron malikayan ang kadaot sa FPGA chip tungod sa init nga pag-plug, usa ka proteksyon nga diode ang idugang sa JTAG signal aron masiguro nga ang voltage sa signal naa sa sulod sa range nga gidawat sa FPGA aron malikayan ang kadaot sa FPGA chip.

Hulagway 3-10-1: JTAG Interface Schematic

www.alinx.com

51 /

ARTIX-7 FPGA Development Board AX7203 Manwal sa Gumagamit
Hulagway 3-10-2: JTAG Interface sa carrier board
Pag-amping nga dili mag-hot swap kung si JTAG gisaksak ug gitangtang ang kable.
Bahin 3.11: XADC interface (wala ma-install pinaagi sa default)
Ang AX7203 carrier board adunay usa ka extended XADC connector interface, ug ang connector naggamit ug 2×8 0.1inch pitch double-row pin. Ang XADC interface naglugway sa tulo ka pares sa ADC differential input interface ngadto sa 12-Bit 1Msps analog-to-digital converter sa FPGA. Ang usa ka pares sa differential interface konektado sa dedikadong differential analog input channel VP/VN sa FPGA, ug ang laing duha ka pares kay differentially konektado sa auxiliary analog input channels (analog channel 0 ug analog channel 9). Ang Figure 3-11-1 nagpakita ug anti-aliasing filter nga gidisenyo alang sa tulo ka differential XADC inputs.

Figure 3-11-1: Anti-Aliasing filter Schematic

www.alinx.com

52 /

ARTIX-7 FPGA Development Board AX7203 Manwal sa Gumagamit

Hulagway 3-11-2: XADC Connector Schematic

Figure 3-11-3: XADC Connector sa Carrier board

XADC Pin Assignment

XADC Interface

FPGA Pin Input ampkamingaw

Deskripsyon

12 56 910

VP_0 : L10 VN_0 : M9 AD9P : J15 AD9N : H15 AD0P : H13 AD0N : G13

Peak to peak 1V FPGA-specific XADC input channel

Peak sa peak 1V Peak sa peak 1V

FPGA-assisted XADC input channel 9 (mahimong gamiton isip normal nga IO)
FPGA-assisted XADC input channel 0 (mahimong gamiton isip normal nga IO)

Bahin 3.12: mga yawe
Ang AX7203 FPGA carrier board adunay duha ka user key KEY1~KEY2. Ang tanan nga mga yawe konektado sa normal nga IO sa FPGA. Ang yawe aktibo nga ubos. Sa diha nga ang yawe gipugos, ang IO input voltage sa FPGA ubos. Kung walay yawe nga gipugos, Ang IO input voltage sa FPGA taas. Ang sirkito sa yawe nga bahin gipakita sa Figure 3-12-1.

www.alinx.com

53 /

ARTIX-7 FPGA Development Board AX7203 Manwal sa Gumagamit

Hulagway 3-12-1: yawe nga Schematic

Figure 3-13-2: Duha ka yawe sa Carrier board

yawe Pin Assignment
Net Ngalan KEY1 KEY2

FPGA PIN J21 E13

Bahin 3.13: LED nga Kahayag
Adunay pito ka pula nga LED sa AX7203 FPGA carrier board, usa niini ang power indicator (PWR), duha ang USB Uart data nga nakadawat ug nagpadala sa mga indicators, ug upat ang users LED lights (LED1~LED4). Sa diha nga ang board gipaandar, ang power indicator modan-ag; Ang user LED1~LED4 konektado sa normal nga IO sa FPGA. Sa dihang ang IO voltage konektado sa user LED gi-configure ubos nga lebel, ang user LED suga. Sa diha nga ang konektado IO voltage gi-configure isip taas nga lebel, ang user LED mapalong. Ang

www.alinx.com

54 /

ARTIX-7 FPGA Development Board AX7203 Manwal sa Gumagamit
schematic diagram sa user LEDs hardware koneksyon gipakita sa Figure 3-13-1.

Figure 3-13-1: Ang User LEDs Schematic

Figure 3-13-2: Ang User LEDs sa Carrier board

Pin assignment sa user LED nga suga
Ngalan sa Signal LED1 LED2 LED3 LED4

FPGA PIN B13 C13 D14 D15

Bahin 3.14: Suplay sa Gahum
Ang gahum input voltage sa AX7203 FPGA development board mao ang DC12V. Ang development board nagsuporta usab sa gahum gikan sa PCIe interface ug nagsuporta sa direktang suplay sa kuryente gikan sa ATX chassis power supply (12V).

www.alinx.com

55 /

ARTIX-7 FPGA Development Board AX7203 Manwal sa Gumagamit
Figure 3-14-1: Pamaagi sa suplay sa kuryente para sa AX7203 FPGA Board Ang FPGA carrier board nag-convert sa +12V voltage ngadto sa + 5V, + 3.3V, + 1.8V ug + 1.2V four-way power supply pinaagi sa 4-channel DC/DC power supply chip MP1482. Dugang pa, ang +5V nga suplay sa kuryente sa FPGA carrier board nagsuplay ug gahum sa AC7100B FPGA core board pinaagi sa inter-board connector. Ang disenyo sa suplay sa kuryente sa pagpalapad gipakita sa Figure 3-14-2.

Figure 3-14-2: Power supply Schematic sa Carrier board

www.alinx.com

56 /

ARTIX-7 FPGA Development Board AX7203 User Manual Figure 3-14-3: Power Supply Circuit sa Carrier board

www.alinx.com

57 /

Mga Dokumento / Mga Kapanguhaan

ALINX AX7203 FPGA Development Board [pdf] Manwal sa Gumagamit
AX7203 FPGA Development Board, AX7203, FPGA Development Board, Development Board, Board

Mga pakisayran

Pagbilin ug komento

Ang imong email address dili mamantala. Ang gikinahanglan nga mga natad gimarkahan *