8-නාලිකාව ක්රි.ව
අත්පත් කර ගැනීමේ මොඩියුලය
AN706
පරිශීලක අත්පොත
1 කොටස: 8-නාලිකා AD අත්පත් කර ගැනීමේ මොඩියුල පරාමිතීන්
- මොඩියුල VPN: AN706
- AD චිපය: AD7606
- නාලිකාව: 8-නාලිකාව
- AD බිටු: 16-bit
- මැක්ස් එස්ample අනුපාතය: 200KSPS
- ආදාන වෙළුමtagඉ අනුපාතය: -5V~+5V
- මොඩියුලයේ PCB ස්ථර: 4-ස්ථර, ස්වාධීන බල ස්ථරය සහ GND ස්ථරය
- මොඩියුල අතුරුමුහුණත: 40-pin 0.1 අඟල් පරතරය කාන්තා ශීර්ෂකය, බාගත කිරීමේ දිශාව
- පරිසර උෂ්ණත්වය (බලය සමඟ: -40°~85°, කාර්මික අවශ්යතා සපුරාලීම සඳහා මොඩියුලයේ ඇති සියලුම චිප්ස්
- ආදාන අතුරුමුහුණත: 8 SMA අතුරුමුහුණත් සහ 16 පිච් සහිත 2.54-පින් ශීර්ෂයන් (Pin සෑම නාලිකාවකම ධනාත්මක සහ සෘණ Pin දෙකක් ඇත)
- මිනුම් නිරවද්යතාව: 0.5mV ඇතුළත
2 කොටස: මොඩියුල ව්යුහය
රූපය 2-1: 8-නාලිකා AD මොඩියුල ව්යුහය
3 කොටස: AD7606 චිප් හැඳින්වීම
AD76061 යනු 16-bit, එකවර sampling, ඇනලොග්-ඩිජිටල් දත්ත අත්පත් කර ගැනීමේ පද්ධති (DAS) පිළිවෙලින් නාලිකා අටක්, හයක් සහ හතරක්. සෑම කොටසකම ඇනලොග් ආදාන cl අඩංගු වේamp ආරක්ෂණය, දෙවන අනුපිළිවෙල ප්රතිවිරෝධක පෙරහන, ධාවන පථයක් සහ රඳවා තබා ගැනීම amplifier, 16-bit ආරෝපණ නැවත බෙදාහැරීමේ අනුක්රමික ආසන්න ප්රතිසම-ඩිජිටල් පරිවර්තකය (ADC), නම්යශීලී ඩිජිටල් පෙරහන, 2.5 V යොමු සහ යොමු
ආදානය clamp ආරක්ෂණ පරිපථයට පරිමාව දරාගත හැකියtages ±16.5 V දක්වා. AD7606/AD7606-6/AD7606-4 තනි 5 V සැපයුමකින් ක්රියාත්මක වන අතර s අතරතුර ±10 V සහ ±5 V සත්ය බයිපෝල ආදාන සංඥාවලට ඉඩ සැලසිය හැක.ampසියලුම නාලිකා සඳහා 200 kSPS දක්වා ප්රතිදාන අනුපාත යටතේ ling. ආදානය clamp ආරක්ෂණ පරිපථයට පරිමාව දරාගත හැකියtages ±16.5 V දක්වා.
AD7606 හි 1 MΩ ප්රතිසම ආදාන සම්බාධනය s නොසලකා ඇතampලින්ග් සංඛ්යාතය. තනි සැපයුම් ක්රියාකාරිත්වය, චිපයේ පෙරීම සහ ඉහළ ආදාන සම්බාධනය මඟින් රියදුරු මෙහෙයුම් සඳහා අවශ්යතාවය ඉවත් කරයි amps සහ බාහිර බයිපෝල සැපයුම්.
AD7606/AD7606-6/AD7606-4 antialiasing ෆිල්ටරයට 3 dB කැපුම් සංඛ්යාත 22 kHz ඇති අතර 40 dB ප්රතිප්රතික්ෂේප කිරීම සපයයිampලින්ග් 200 kSPS.
නම්යශීලී ඩිජිටල් ෆිල්ටරය pin ධාවනය වන අතර, SNR හි වැඩිදියුණු කිරීම් ලබා දෙයි, සහ 3 dB කලාප පළල අඩු කරයි.
4 කොටස: AD7606 චිප් ක්රියාකාරී බ්ලොක් රූප සටහන
රූපය 4-1: AD7606 ක්රියාකාරී බ්ලොක් රූප සටහන
5 කොටස: AD7606 චිප් කාල පිරිවිතර
Figure5-1: AD7606 කාලසටහන් රූප සටහන්
AD7606 එකවර ඉඩ දෙයිampඇනලොග් ආදාන නාලිකා අටේම ling.
සියලුම නාලිකා එස්ampCONVST පින් දෙකම (CONVST A, CONVST B) එකට බැඳ ඇති විට සමගාමීව නායකත්වය දෙයි. CONVST x ආදාන දෙකම පාලනය කිරීමට තනි CONVST සංඥාවක් භාවිතා වේ. මෙම පොදු CONVST සංඥාවේ නැගී එන දාරය සමගාමී s ආරම්භ කරයිampසියලුම ඇනලොග් ආදාන නාලිකා (V1 සිට V8 දක්වා) ලින්ග් කරන්න.
AD7606 හි පරිවර්තන සිදු කිරීමට භාවිතා කරන on-chip oscillator එකක් අඩංගු වේ. සියලුම ADC නාලිකා සඳහා පරිවර්තන කාලය tCONV වේ. පරිවර්තන සිදුවෙමින් පවතින විට BUSY සංඥාව පරිශීලකයාට පෙන්නුම් කරයි, එබැවින් CONVST හි ඉහළ යන දාරය යෙදූ විට, BUSY තාර්කිකත්වය ඉහළට යන අතර සම්පූර්ණ පරිවර්තන ක්රියාවලිය අවසානයේ දී සංක්රාන්ති පහළට යයි. BUSY සංඥාවේ වැටෙන දාරය මාර්ග අටම ස්ථානගත කිරීමට භාවිතා කරයි ampලිෆයර් නැවත ධාවන ප්රකාරයට. BUSY හි පහත වැටීමෙන් පෙන්නුම් කරන්නේ නව දත්ත දැන් සමාන්තර බස් (DB[15:0]), DOUTA සහ DOUTB අනුක්රමික දත්ත රේඛා හෝ සමාන්තර බයිට් බස්, DB වෙතින් කියවිය හැකි බවයි[7:0].
6 කොටස: AD7606 චිප් පින් වින්යාසය
AN706 8-channel AD මොඩියුල දෘඪාංග පරිපථ සැලසුමේදී, අපි AD7606 හි වින්යාස පින් තුනට පුල්-අප් හෝ පුල්-ඩවුන් ප්රතිරෝධක එකතු කිරීමෙන් AD7606 මෙහෙයුම් මාදිලිය සකසමු.
- AD7606 බාහිර යොමු ආදානයකට හෝ අභ්යන්තර යොමුවකට සහය දක්වයි. බාහිර යොමුවක් භාවිතා කරන්නේ නම්, චිපයේ REFIN/REFOUT සඳහා බාහිර 2.5V යොමුවක් අවශ්ය වේ. අභ්යන්තර යොමු වෙළුමක් භාවිතා කරන්නේ නම්tagඊ. REFIN/REFOUT පින් යනු අභ්යන්තර 2.5V යොමුවකි. REF SELECT පින් එක අභ්යන්තර යොමුව හෝ බාහිර යොමුව තේරීමට භාවිතා කරයි. මෙම මොඩියුලයේ, අභ්යන්තර යොමු පරිමාවේ නිරවද්යතාවය නිසාtagAD7606 හි e ද ඉතා ඉහළ ය (2.49V~2.505V), පරිපථ සැලසුම අභ්යන්තර යොමු පරිමාව භාවිතා කිරීමට තෝරා ගනී.tage.
පින් නම මට්ටම සකසන්න විස්තරය REF තෝරන්න ඉහළ මට්ටමේ අභ්යන්තර යොමු වෙළුම භාවිතා කරන්නtagඊ 2.5 වී - AD7606 හි AD පරිවර්තන දත්ත ලබා ගැනීම සමාන්තර ආකාරයෙන් හෝ අනුක්රමික ආකාරයෙන් විය හැක. PAR/SER/BYTE SEL පින් මට්ටම සැකසීමෙන් පරිශීලකයාට සන්නිවේදන මාදිලිය සැකසිය හැක. AN706 මොඩියුල නිර්මාණයේදී, AD7606 හි AD දත්ත කියවීමට සමාන්තර මාදිලිය තෝරන්න
පින් නම මට්ටම සකසන්න විස්තරය PAR/SER/BYTE SEL පහත් මට්ටම සමාන්තර අතුරු මුහුණත තෝරන්න - AD10 හි ආදාන පරාසය ලෙස ±5 V හෝ ±9767 V තෝරා ගැනීමට RANGE පින් භාවිතා වේ. ±5 V පරාසය තුළ, 1LSB=152.58uV. ±10 V පරාසය තුළ, 1LSB=305.175 uV. AN706 මොඩියුලයේ පරිපථ නිර්මාණයේදී, ±5V ඇනලොග් වෙළුම තෝරන්නtagඊ ආදාන පරාසය
පින් නම මට්ටම සකසන්න විස්තරය RANGE පහත් මට්ටම ඇනලොග් සංඥා ආදාන පරාසය තේරීම: ±5V - AD7606 හි විකල්ප ඩිජිටල් පළමු පෙළ සින්ක් ෆිල්ටරයක් අඩංගු වන අතර එය මන්දගාමී ප්රතිදාන අනුපාත භාවිතා කරන යෙදුම්වල හෝ ඉහළ සංඥා-සිට-ශබ්ද අනුපාතය හෝ ගතික පරාසය යෝග්ය වන යෙදුම්වල භාවිතා කළ යුතුය. ඕවරampඩිජිටල් ෆිල්ටරයේ ලින්ග් අනුපාතය ඕවර භාවිතයෙන් පාලනය වේampling pins, OS [2:0] (පහත වගුව බලන්න). OS 2 යනු MSB පාලන බිටු වන අතර OS 0 යනු LSB පාලන බිටු වේ. පහත වගුව ඕවර සපයයිampවිවිධ ඕවර තෝරා ගැනීමට ling bit විකේතනය කිරීමample අනුපාත. OS අල්ෙපෙනති BUSY හි වැටෙන කෙළවරේ අගුළු දමා ඇත.
AN706 මොඩියුලයේ දෘඪාංග නිර්මාණයේදී, OS[2:0] බාහිර අතුරුමුහුණත වෙත යොමු කරයි, සහ FPGA හෝ CPU හට ඉහළ මිනුම් නිරවද්යතාවයක් ලබා ගැනීම සඳහා OS හි pin මට්ටම පාලනය කිරීමෙන් පෙරහන භාවිතා කළ යුතුද යන්න තෝරාගත හැක[2:0].
7 කොටස: AD7606 චිප් ADC මාරු කිරීමේ කාර්යය
AD7606 හි නිමැවුම් කේතීකරණය දෙකේ අනුපූරකයකි. සැලසුම් කරන ලද කේත සංක්රාන්ති අනුප්රාප්තික නිඛිල LSB අගයන්, එනම් 1/2 LSB සහ 3/2 LSB අතර මැදදී සිදු වේ. AD65,536 සඳහා LSB ප්රමාණය FSR/7606 වේ. AD7606 සඳහා කදිම මාරු කිරීමේ ලක්ෂණය රූප සටහන 7-1 හි පෙන්වා ඇත.
8 වෙනි කොටස: අතුරු මුහුණත් නිර්වචනය (PCB මත ලේබල් කර ඇති පින් එක pin 1 වේ)
පින් කරන්න | සංඥා නම | විස්තරය | පින් කරන්න | සංඥා නම | විස්තරය |
1 | GND | බිම | 2 | VCC | +5V |
3 | OS1 | ඕවරampලින්ග් තෝරන්න |
4 | OS0 | ඕවරampලින්ග් තෝරන්න |
5 | ConVSTAB | දත්ත පරිවර්තනය | 6 | OS2 | ඕවරampලින්ග් තෝරන්න |
7 | RD | කියවන්න | 8 | යළි පිහිටුවන්න | යළි පිහිටුවන්න |
9 | කාර්යබහුලයි | කාර්යබහුල | 10 | CS | චිප් තේරීම |
11 | 12 | පළමු දත්ත | පළමු දත්ත | ||
13 | 14 | ||||
15 | DB0 | AD දත්ත බසය | 16 | DB1 | AD දත්ත බසය |
17 | DB2 | AD දත්ත බසය | 18 | DB3 | AD දත්ත බසය |
19 | DB4 | AD දත්ත බසය | 20 | DB5 | AD දත්ත බසය |
21 | DB6 | AD දත්ත බසය | 22 | DB7 | AD දත්ත බසය |
23 | DB8 | AD දත්ත බසය | 24 | DB9 | AD දත්ත බසය |
25 | DB10 | AD දත්ත බසය | 26 | DB11 | AD දත්ත බසය |
9 කොටස: AN706 මොඩියුලය පර්යේෂණාත්මක ක්රියා පටිපාටිය
- පළමුව, AN706 මොඩියුලය ALINX FPGA සංවර්ධන මණ්ඩලයේ 34-pin සම්මත පුළුල් කිරීමේ වරායට සම්බන්ධ කරන්න (සංවර්ධන මණ්ඩලය ක්රියා විරහිත කර ඇත්නම්).
- ඔබගේ සංඥා මූලාශ්රය AN706 මොඩියුල ආදාන සම්බන්ධකය වෙත සම්බන්ධ කරන්න (සටහන: AD port ආදාන පරාසය: -5V~+5V).
- Quartus II හෝ ISE මෘදුකාංගය භාවිතයෙන් වැඩසටහන FPGA වෙත බාගන්න (ඔබට පරීක්ෂණ වැඩසටහන් අවශ්ය නම්, වෙත විද්යුත් තැපෑල යවන්න rachel.zhou@alinx.com.cn).
- අනුක්රමික නිදොස් කිරීමේ සහකාර මෙවලම විවෘත කර අනුක්රමික වරායේ සන්නිවේදන බෝඩ් අනුපාතය පහත පරිදි සකසන්න
රූපය 9-1: අනුක්රමික නිදොස් කිරීමේ සහකාර මෙවලම
- වෙළුමtagAN8 මොඩියුලයේ 706-නාලිකා සංඥා ආදානයේ e අගය අනුක්රමික සන්නිවේදනයේ දිස්වනු ඇත. (8-මාර්ග දත්ත අනුක්රමික නිදොස් කිරීමේ සහායකයේ එක් පේළියක දර්ශනය වන නිසා, අපට අතුරු මුහුණත විශාල කළ යුතුය.)
රූපය 9-2: අනුක්රමික සන්නිවේදනය
ඉහත දත්ත සංඥා ආදානයකින් තොරව දත්ත නාලිකා 8කි, මන්ද AD සංඥා ආදානය පාවෙන තත්වයක පවතින අතර AD පරිවර්තන ප්රතිදාන දත්ත 1.75V පමණ වේ.
Exampලෙ: ඔබ චැනල් 1 හි ආදානය AN3.3 මොඩියුලයේ 706V පරීක්ෂණ පින් එක සමඟ DuPont රේඛාවක් සමඟ සම්බන්ධ කරන්නේ නම් පරිමාව පරීක්ෂා කරන්නtage මොඩියුලය මත 3.3V.
රූපය 9-3: 1V පරීක්ෂණ පින් සහිත චැනල් 3.3
මෙම අවස්ථාවේදී, අනුක්රමික අතුරුමුහුණතෙහි ප්රදර්ශනය වන AD1 හි මිනුම් දත්ත +3.3074 පමණ වේ.
රූපය 9-4: ටෙස්ට් පින් වෙළුමtagඅනුක්රමික අතුරුමුහුණත මත e සංදර්ශකය
10 කොටස: AN706 මොඩියුල මිනුම් නිරවද්යතාවය
යොදන ලද පරිමාව මැනීමෙන්tage සහ අධි-නිරවද්ය වෝල්ට්මීටරය, AD706 මොඩියුලයේ සැබෑ මිනුම් නිරවද්යතාවය -0.5V සිට +5V වෙළුම තුළ 5mV තුළ වේ.tagඊ ආදාන පරාසය.
පහත වගුවේ දැක්වෙන්නේ ඇනලොග් වෙළුම් හතරක් සඳහා නාලිකා අටක ප්රතිඵලයtages. පළමු තීරුව අධි-නිරවද්ය ඩිජිටල් බහුමාපකය මගින් මනිනු ලබන දත්ත වන අතර අවසාන තීරු අට AD මොඩියුලයේ AD මොඩියුල මැනීමේ ප්රතිඵල වේ.
වගුව 10-1: පරීක්ෂණ වෙළුමtage
මෙම ටෙස්ට් දින චර්යාවේදී, ඕවරampAN706 මොඩියුලයේ නිරවද්යතාවය වැඩි දියුණු කිරීමට ling override enable ෆිල්ටරය භාවිතා නොවේ. s හි නිරවද්යතාවය තවදුරටත් වැඩිදියුණු කිරීමට අවශ්ය පරිශීලකයින් සඳහාampලින්ග් සහ එස්ampling වේගය වැඩි නොවේ, එය වැඩසටහනේ සැකසිය හැක. එස් ක්රමයampling විශාලනය, ඔබට ඕවර සැකසිය හැකampවැඩසටහනේ ලින්ග් අනුපාතය.
11 කොටස: AN706 මොඩියුල පරීක්ෂණ වැඩසටහන් විස්තරය
පහත දැක්වෙන්නේ එක් එක් Verilog පරීක්ෂණ වැඩසටහන් සඳහා වන අදහස් පිළිබඳ කෙටි විස්තරයක් වන අතර, පරිශීලකයින්ට කේතයේ සටහන් විස්තරය වෙතද යොමු විය හැක.
- ඉහළ මට්ටමේ වැඩසටහන: ad706_test.v
සංඥා ආදානය සහ ප්රතිදානය ලැබීමට සහ යැවීමට FPGA සහ AN706 මොඩියුල සහ අනුක්රමික තොට නිර්වචනය කරන්න, සහ උපසිරැසි තුනක් (ad7606.v, volt_cal.v සහ uart.v) ක්ෂණික කරන්න. - AD දත්ත ලබා ගැනීමේ වැඩසටහන: ad7606.v
AD7606 කාලය අනුව, එස්ample 16 ඇනලොග් සංඥා AD 16-bit දත්ත පරිවර්තනය කරන ලදී. AD දත්ත පරිවර්තනය ආරම්භ කිරීම සඳහා වැඩසටහන ප්රථමයෙන් CONVSTAB සංඥාව AD7606 වෙත යවන අතර, AD නාලිකා 1 සිට නාලිකා 16 දක්වා අනුපිළිවෙලින් දත්ත කියවීමට කාර්යබහුල සංඥාව අඩු වන තෙක් බලා සිටියි.
AD Voltage පරිවර්තනය (1 LSB)=5V/ 32758=0.15 mV
- වෙළුමtagAD දත්ත සඳහා e පරිවර්තන වැඩසටහන: volt_cal.v වැඩසටහන ad16.v, Bit[7606] වෙතින් එකතු කරන ලද 15-bit දත්ත ධන සහ ඍණ සංඥා බවට පරිවර්තනය කරයි, සහ Bit[14:0] පළමුව එය vol එකක් බවට පරිවර්තනය කරයි.tagපහත සූත්රය මගින් e අගය, පසුව ෂඩාස්ර පරිමාව පරිවර්තනය කරයිtage අගය ඉලක්කම් 20 BCD කේතයට.
- අනුක්රමික තොට යැවීමේ වැඩසටහන: uart.v කාලය මඟින් වෙළුම් නාලිකා 8 ක් යවයිtaguart හරහා පරිගණකයට ඊ දත්ත. අනුක්රමික වරායේ සම්ප්රේෂණ ඔරලෝසුව ලබා ගන්නේ සංඛ්යාතය 50Mhz කින් බෙදීමෙනි, සහ බෝඩ් අනුපාතය 9600bps වේ.
ලේඛන / සම්පත්
![]() |
ALINX AN706 සමගාමී එස්ampling Multi-Channels 16-Bits AD මොඩියුලය [pdf] පරිශීලක අත්පොත AN706 සමගාමී එස්ampling Multi-Channels 16-Bits AD මොඩියුලය, AN706, Simultaneous Sampling Multi-Channels 16-Bits AD මොඩියුලය, Sampling Multi-Channels 16-Bits AD මොඩියුලය, Multi-Channels 16-Bits AD මොඩියුලය, 16-Bits AD මොඩියුලය, AD මොඩියුලය, මොඩියුලය |