8-ಚಾನೆಲ್ AD
ಸ್ವಾಧೀನ ಮಾಡ್ಯೂಲ್
AN706
ಬಳಕೆದಾರ ಕೈಪಿಡಿ
ಭಾಗ 1: 8-ಚಾನೆಲ್ AD ಅಕ್ವಿಸಿಷನ್ ಮಾಡ್ಯೂಲ್ ನಿಯತಾಂಕಗಳು
- ಮಾಡ್ಯೂಲ್ VPN: AN706
- AD ಚಿಪ್: AD7606
- ಚಾನಲ್: 8-ಚಾನೆಲ್
- AD ಬಿಟ್ಗಳು: 16-ಬಿಟ್
- ಮ್ಯಾಕ್ಸ್ ಎಸ್ampಲೆ ದರ: 200KSPS
- ಇನ್ಪುಟ್ ಸಂಪುಟtagಇ ದರ: -5V~+5V
- ಮಾಡ್ಯೂಲ್ನ PCB ಲೇಯರ್ಗಳು: 4-ಲೇಯರ್, ಸ್ವತಂತ್ರ ಪವರ್ ಲೇಯರ್ ಮತ್ತು GND ಲೇಯರ್
- ಮಾಡ್ಯೂಲ್ ಇಂಟರ್ಫೇಸ್: 40-ಪಿನ್ 0.1 ಇಂಚು ಅಂತರದ ಸ್ತ್ರೀ ಹೆಡರ್, ಡೌನ್ಲೋಡ್ ನಿರ್ದೇಶನ
- ಸುತ್ತುವರಿದ ತಾಪಮಾನ (ವಿದ್ಯುತ್ ಅನ್ವಯಿಸಲಾಗಿದೆ: -40°~85°, ಕೈಗಾರಿಕಾ ಅವಶ್ಯಕತೆಗಳನ್ನು ಪೂರೈಸಲು ಮಾಡ್ಯೂಲ್ನಲ್ಲಿರುವ ಎಲ್ಲಾ ಚಿಪ್ಗಳು
- ಇನ್ಪುಟ್ ಇಂಟರ್ಫೇಸ್: 8 ಪಿಚ್ನೊಂದಿಗೆ 16 SMA ಇಂಟರ್ಫೇಸ್ಗಳು ಮತ್ತು 2.54-ಪಿನ್ ಹೆಡರ್ಗಳು (ಪಿನ್ ಪ್ರತಿ ಚಾನಲ್ ಧನಾತ್ಮಕ ಮತ್ತು ಋಣಾತ್ಮಕ ಎರಡು ಪಿನ್ ಅನ್ನು ಹೊಂದಿರುತ್ತದೆ)
- ಮಾಪನ ನಿಖರತೆ: 0.5mV ಒಳಗೆ
ಭಾಗ 2: ಮಾಡ್ಯೂಲ್ ರಚನೆ
ಚಿತ್ರ 2-1: 8-ಚಾನೆಲ್ AD ಮಾಡ್ಯೂಲ್ ರಚನೆ
ಭಾಗ 3: AD7606 ಚಿಪ್ ಪರಿಚಯ
AD76061 16-ಬಿಟ್ ಆಗಿದೆ, ಏಕಕಾಲದಲ್ಲಿ sampಲಿಂಗ್, ಅನಲಾಗ್-ಟು-ಡಿಜಿಟಲ್ ಡೇಟಾ ಸ್ವಾಧೀನ ವ್ಯವಸ್ಥೆಗಳು (DAS) ಕ್ರಮವಾಗಿ ಎಂಟು, ಆರು ಮತ್ತು ನಾಲ್ಕು ಚಾನಲ್ಗಳೊಂದಿಗೆ. ಪ್ರತಿಯೊಂದು ಭಾಗವು ಅನಲಾಗ್ ಇನ್ಪುಟ್ cl ಅನ್ನು ಹೊಂದಿರುತ್ತದೆamp ರಕ್ಷಣೆ, ಎರಡನೇ ಕ್ರಮಾಂಕದ ಆಂಟಿಯಾಲಿಯಾಸಿಂಗ್ ಫಿಲ್ಟರ್, ಟ್ರ್ಯಾಕ್ ಮತ್ತು ಹೋಲ್ಡ್ ampಲೈಫೈಯರ್, 16-ಬಿಟ್ ಚಾರ್ಜ್ ಪುನರ್ವಿತರಣೆ ಅನುಕ್ರಮ ಅಂದಾಜು ಅನಲಾಗ್-ಟು-ಡಿಜಿಟಲ್ ಪರಿವರ್ತಕ (ADC), ಹೊಂದಿಕೊಳ್ಳುವ ಡಿಜಿಟಲ್ ಫಿಲ್ಟರ್, 2.5 V ಉಲ್ಲೇಖ ಮತ್ತು ಉಲ್ಲೇಖ
ಇನ್ಪುಟ್ clamp ಸಂರಕ್ಷಣಾ ಸರ್ಕ್ಯೂಟ್ರಿ ಸಂಪುಟವನ್ನು ಸಹಿಸಿಕೊಳ್ಳಬಲ್ಲದುtag± 16.5 V ವರೆಗೆ. AD7606/AD7606-6/AD7606-4 ಒಂದೇ 5 V ಪೂರೈಕೆಯಿಂದ ಕಾರ್ಯನಿರ್ವಹಿಸುತ್ತದೆ ಮತ್ತು ± 10 V ಮತ್ತು ± 5 V ನಿಜವಾದ ಬೈಪೋಲಾರ್ ಇನ್ಪುಟ್ ಸಿಗ್ನಲ್ಗಳನ್ನು sampಎಲ್ಲಾ ಚಾನಲ್ಗಳಿಗೆ 200 kSPS ವರೆಗೆ ಥ್ರೋಪುಟ್ ದರಗಳಲ್ಲಿ ಲಿಂಗ್. ಇನ್ಪುಟ್ clamp ಸಂರಕ್ಷಣಾ ಸರ್ಕ್ಯೂಟ್ರಿ ಸಂಪುಟವನ್ನು ಸಹಿಸಿಕೊಳ್ಳಬಲ್ಲದುtag± 16.5 V ವರೆಗೆ.
AD7606 s ಅನ್ನು ಲೆಕ್ಕಿಸದೆ 1 MΩ ಅನಲಾಗ್ ಇನ್ಪುಟ್ ಪ್ರತಿರೋಧವನ್ನು ಹೊಂದಿದೆampಲಿಂಗ್ ಆವರ್ತನ. ಏಕ ಪೂರೈಕೆ ಕಾರ್ಯಾಚರಣೆ, ಆನ್-ಚಿಪ್ ಫಿಲ್ಟರಿಂಗ್ ಮತ್ತು ಹೆಚ್ಚಿನ ಇನ್ಪುಟ್ ಪ್ರತಿರೋಧವು ಡ್ರೈವರ್ ಆಪ್ನ ಅಗತ್ಯವನ್ನು ನಿವಾರಿಸುತ್ತದೆ ampರು ಮತ್ತು ಬಾಹ್ಯ ಬೈಪೋಲಾರ್ ಸರಬರಾಜುಗಳು.
AD7606/AD7606-6/AD7606-4 ಆಂಟಿಯಾಲಿಯಾಸಿಂಗ್ ಫಿಲ್ಟರ್ 3 kHz ನ 22 dB ಕಟ್ಆಫ್ ಆವರ್ತನವನ್ನು ಹೊಂದಿದೆ ಮತ್ತು 40 dB ಆಂಟಿಯಾಲಿಯಾಸ್ ನಿರಾಕರಣೆಯನ್ನು ಒದಗಿಸುತ್ತದೆamp200 kSPS ನಲ್ಲಿ ಲಿಂಗ್.
ಹೊಂದಿಕೊಳ್ಳುವ ಡಿಜಿಟಲ್ ಫಿಲ್ಟರ್ ಪಿನ್ ಚಾಲಿತವಾಗಿದೆ, SNR ನಲ್ಲಿ ಸುಧಾರಣೆಗಳನ್ನು ನೀಡುತ್ತದೆ ಮತ್ತು 3 dB ಬ್ಯಾಂಡ್ವಿಡ್ತ್ ಅನ್ನು ಕಡಿಮೆ ಮಾಡುತ್ತದೆ.
ಭಾಗ 4: AD7606 ಚಿಪ್ ಫಂಕ್ಷನಲ್ ಬ್ಲಾಕ್ ರೇಖಾಚಿತ್ರ
ಚಿತ್ರ 4-1: AD7606 ಕ್ರಿಯಾತ್ಮಕ ಬ್ಲಾಕ್ ರೇಖಾಚಿತ್ರ
ಭಾಗ 5: AD7606 ಚಿಪ್ ಟೈಮಿಂಗ್ ನಿರ್ದಿಷ್ಟತೆ
ಚಿತ್ರ5-1: AD7606 ಟೈಮಿಂಗ್ ರೇಖಾಚಿತ್ರಗಳು
AD7606 ಏಕಕಾಲದಲ್ಲಿ ರುampಎಲ್ಲಾ ಎಂಟು ಅನಲಾಗ್ ಇನ್ಪುಟ್ ಚಾನಲ್ಗಳ ಲಿಂಗ್.
ಎಲ್ಲಾ ಚಾನಲ್ಗಳು ರುampಎರಡೂ CONVST ಪಿನ್ಗಳನ್ನು (CONVST A, CONVST B) ಒಟ್ಟಿಗೆ ಜೋಡಿಸಿದಾಗ ಏಕಕಾಲದಲ್ಲಿ ಕಾರಣವಾಗುತ್ತದೆ. ಎರಡೂ CONVST x ಇನ್ಪುಟ್ಗಳನ್ನು ನಿಯಂತ್ರಿಸಲು ಒಂದೇ CONVST ಸಂಕೇತವನ್ನು ಬಳಸಲಾಗುತ್ತದೆ. ಈ ಸಾಮಾನ್ಯ CONVST ಸಿಗ್ನಲ್ನ ಏರುತ್ತಿರುವ ಅಂಚು ಏಕಕಾಲದಲ್ಲಿ s ಅನ್ನು ಪ್ರಾರಂಭಿಸುತ್ತದೆampಎಲ್ಲಾ ಅನಲಾಗ್ ಇನ್ಪುಟ್ ಚಾನಲ್ಗಳಲ್ಲಿ ಲಿಂಗ್ (V1 ರಿಂದ V8).
AD7606 ಆನ್-ಚಿಪ್ ಆಂದೋಲಕವನ್ನು ಹೊಂದಿದೆ, ಇದನ್ನು ಪರಿವರ್ತನೆಗಳನ್ನು ನಿರ್ವಹಿಸಲು ಬಳಸಲಾಗುತ್ತದೆ. ಎಲ್ಲಾ ADC ಚಾನಲ್ಗಳಿಗೆ ಪರಿವರ್ತನೆ ಸಮಯ tCONV ಆಗಿದೆ. ಪರಿವರ್ತನೆಗಳು ಪ್ರಗತಿಯಲ್ಲಿರುವಾಗ BUSY ಸಿಗ್ನಲ್ ಬಳಕೆದಾರರಿಗೆ ಸೂಚಿಸುತ್ತದೆ, ಆದ್ದರಿಂದ CONVST ಯ ಏರಿಕೆಯ ಅಂಚನ್ನು ಅನ್ವಯಿಸಿದಾಗ, BUSY ಹೆಚ್ಚಿನ ತರ್ಕಕ್ಕೆ ಹೋಗುತ್ತದೆ ಮತ್ತು ಸಂಪೂರ್ಣ ಪರಿವರ್ತನೆ ಪ್ರಕ್ರಿಯೆಯ ಕೊನೆಯಲ್ಲಿ ಪರಿವರ್ತನೆಗಳು ಕಡಿಮೆಯಾಗುತ್ತವೆ. ಎಲ್ಲಾ ಎಂಟು ಟ್ರ್ಯಾಕ್ ಮತ್ತು ಹೋಲ್ಡ್ ಅನ್ನು ಇರಿಸಲು BUSY ಸಿಗ್ನಲ್ನ ಬೀಳುವ ಅಂಚನ್ನು ಬಳಸಲಾಗುತ್ತದೆ ampಲೈಫೈಯರ್ಗಳು ಮತ್ತೆ ಟ್ರ್ಯಾಕ್ ಮೋಡ್ಗೆ. BUSY ಯ ಬೀಳುವ ತುದಿಯು ಹೊಸ ಡೇಟಾವನ್ನು ಈಗ ಸಮಾನಾಂತರ ಬಸ್ (DB[15:0]), DOUTA ಮತ್ತು DOUTB ಸರಣಿ ಡೇಟಾ ಲೈನ್ಗಳು ಅಥವಾ ಸಮಾನಾಂತರ ಬೈಟ್ ಬಸ್, DB[7:0] ನಿಂದ ಓದಬಹುದು ಎಂದು ಸೂಚಿಸುತ್ತದೆ.
ಭಾಗ 6: AD7606 ಚಿಪ್ ಪಿನ್ ಕಾನ್ಫಿಗರೇಶನ್
AN706 8-ಚಾನೆಲ್ AD ಮಾಡ್ಯೂಲ್ ಹಾರ್ಡ್ವೇರ್ ಸರ್ಕ್ಯೂಟ್ ವಿನ್ಯಾಸದಲ್ಲಿ, AD7606 ನ ಮೂರು ಕಾನ್ಫಿಗರೇಶನ್ ಪಿನ್ಗಳಿಗೆ ಪುಲ್-ಅಪ್ ಅಥವಾ ಪುಲ್-ಡೌನ್ ರೆಸಿಸ್ಟರ್ಗಳನ್ನು ಸೇರಿಸುವ ಮೂಲಕ ನಾವು AD7606 ನ ಆಪರೇಟಿಂಗ್ ಮೋಡ್ ಅನ್ನು ಹೊಂದಿಸಿದ್ದೇವೆ.
- AD7606 ಬಾಹ್ಯ ಉಲ್ಲೇಖ ಇನ್ಪುಟ್ ಅಥವಾ ಆಂತರಿಕ ಉಲ್ಲೇಖವನ್ನು ಬೆಂಬಲಿಸುತ್ತದೆ. ಬಾಹ್ಯ ಉಲ್ಲೇಖವನ್ನು ಬಳಸಿದರೆ, ಚಿಪ್ನ REFIN/REFOUT ಗೆ ಬಾಹ್ಯ 2.5V ಉಲ್ಲೇಖದ ಅಗತ್ಯವಿದೆ. ಆಂತರಿಕ ಉಲ್ಲೇಖವನ್ನು ಬಳಸುತ್ತಿದ್ದರೆ ಸಂಪುಟtagಇ. REFIN/REFOUT ಪಿನ್ ಆಂತರಿಕ 2.5V ಉಲ್ಲೇಖವಾಗಿದೆ. ಆಂತರಿಕ ಉಲ್ಲೇಖ ಅಥವಾ ಬಾಹ್ಯ ಉಲ್ಲೇಖವನ್ನು ಆಯ್ಕೆ ಮಾಡಲು REF SELECT ಪಿನ್ ಅನ್ನು ಬಳಸಲಾಗುತ್ತದೆ. ಈ ಮಾಡ್ಯೂಲ್ನಲ್ಲಿ, ಏಕೆಂದರೆ ಆಂತರಿಕ ಉಲ್ಲೇಖ ಸಂಪುಟದ ನಿಖರತೆtagAD7606 ನ e ಕೂಡ ತುಂಬಾ ಅಧಿಕವಾಗಿದೆ (2.49V~2.505V), ಸರ್ಕ್ಯೂಟ್ ವಿನ್ಯಾಸವು ಆಂತರಿಕ ಉಲ್ಲೇಖ ಸಂಪುಟವನ್ನು ಬಳಸಲು ಆಯ್ಕೆಮಾಡುತ್ತದೆtage.
ಪಿನ್ ಹೆಸರು ಮಟ್ಟವನ್ನು ಹೊಂದಿಸಿ ವಿವರಣೆ REF ಆಯ್ಕೆ ಉನ್ನತ ಮಟ್ಟದ ಆಂತರಿಕ ಉಲ್ಲೇಖ ಸಂಪುಟವನ್ನು ಬಳಸಿtagಇ 2.5 ವಿ - AD7606 ನ AD ಪರಿವರ್ತನೆ ಡೇಟಾ ಸ್ವಾಧೀನವು ಸಮಾನಾಂತರ ಕ್ರಮದಲ್ಲಿ ಅಥವಾ ಸರಣಿ ಕ್ರಮದಲ್ಲಿರಬಹುದು. PAR/SER/BYTE SEL ಪಿನ್ ಮಟ್ಟವನ್ನು ಹೊಂದಿಸುವ ಮೂಲಕ ಬಳಕೆದಾರರು ಸಂವಹನ ಮೋಡ್ ಅನ್ನು ಹೊಂದಿಸಬಹುದು. AN706 ಮಾಡ್ಯೂಲ್ ವಿನ್ಯಾಸದಲ್ಲಿ, AD7606 ರ AD ಡೇಟಾವನ್ನು ಓದಲು ಸಮಾನಾಂತರ ಮೋಡ್ ಅನ್ನು ಆಯ್ಕೆಮಾಡಿ
ಪಿನ್ ಹೆಸರು ಮಟ್ಟವನ್ನು ಹೊಂದಿಸಿ ವಿವರಣೆ PAR/SER/BYTE SEL ಕಡಿಮೆ ಮಟ್ಟ ಸಮಾನಾಂತರ ಇಂಟರ್ಫೇಸ್ ಆಯ್ಕೆಮಾಡಿ - AD10 ರಲ್ಲಿ ಇನ್ಪುಟ್ ಶ್ರೇಣಿಯಾಗಿ ±5 V ಅಥವಾ ±9767 V ಅನ್ನು ಆಯ್ಕೆ ಮಾಡಲು RANGE ಪಿನ್ ಅನ್ನು ಬಳಸಲಾಗುತ್ತದೆ. ±5 V ಶ್ರೇಣಿಯಲ್ಲಿ, 1LSB=152.58uV. ±10 V ಶ್ರೇಣಿಯಲ್ಲಿ, 1LSB=305.175 uV. AN706 ಮಾಡ್ಯೂಲ್ನ ಸರ್ಕ್ಯೂಟ್ ವಿನ್ಯಾಸದಲ್ಲಿ, ± 5V ಅನಲಾಗ್ ಸಂಪುಟವನ್ನು ಆಯ್ಕೆಮಾಡಿtagಇ ಇನ್ಪುಟ್ ಶ್ರೇಣಿ
ಪಿನ್ ಹೆಸರು ಮಟ್ಟವನ್ನು ಹೊಂದಿಸಿ ವಿವರಣೆ ರೇಂಜ್ ಕಡಿಮೆ ಮಟ್ಟ ಅನಲಾಗ್ ಸಿಗ್ನಲ್ ಇನ್ಪುಟ್ ಶ್ರೇಣಿಯ ಆಯ್ಕೆ: ±5V - AD7606 ಐಚ್ಛಿಕ ಡಿಜಿಟಲ್ ಫಸ್ಟ್-ಆರ್ಡರ್ ಸಿಂಕ್ ಫಿಲ್ಟರ್ ಅನ್ನು ಹೊಂದಿದೆ, ಅದು ನಿಧಾನಗತಿಯ ಥ್ರೋಪುಟ್ ದರಗಳನ್ನು ಬಳಸುವ ಅಪ್ಲಿಕೇಶನ್ಗಳಲ್ಲಿ ಬಳಸಬೇಕು ಅಥವಾ ಹೆಚ್ಚಿನ ಸಿಗ್ನಲ್-ಟು-ಶಬ್ದ ಅನುಪಾತ ಅಥವಾ ಡೈನಾಮಿಕ್ ಶ್ರೇಣಿಯು ಅಪೇಕ್ಷಣೀಯವಾಗಿದೆ. ಓವರ್ಗಳುampಡಿಜಿಟಲ್ ಫಿಲ್ಟರ್ನ ಲಿಂಗ್ ಅನುಪಾತವನ್ನು ಓವರ್ಗಳನ್ನು ಬಳಸಿ ನಿಯಂತ್ರಿಸಲಾಗುತ್ತದೆampಲಿಂಗ್ ಪಿನ್ಗಳು, OS [2:0] (ಕೆಳಗಿನ ಕೋಷ್ಟಕವನ್ನು ನೋಡಿ). OS 2 MSB ನಿಯಂತ್ರಣ ಬಿಟ್, ಮತ್ತು OS 0 LSB ನಿಯಂತ್ರಣ ಬಿಟ್ ಆಗಿದೆ. ಕೆಳಗಿನ ಕೋಷ್ಟಕವು ಓವರ್ಗಳನ್ನು ಒದಗಿಸುತ್ತದೆampವಿವಿಧ ಓವರ್ಗಳನ್ನು ಆಯ್ಕೆ ಮಾಡಲು ಲಿಂಗ್ ಬಿಟ್ ಡಿಕೋಡಿಂಗ್ample ದರಗಳು. OS ಪಿನ್ಗಳನ್ನು BUSY ನ ಬೀಳುವ ಅಂಚಿನಲ್ಲಿ ಜೋಡಿಸಲಾಗಿದೆ.
AN706 ಮಾಡ್ಯೂಲ್ನ ಹಾರ್ಡ್ವೇರ್ ವಿನ್ಯಾಸದಲ್ಲಿ, OS[2:0] ಬಾಹ್ಯ ಇಂಟರ್ಫೇಸ್ಗೆ ಕಾರಣವಾಗುತ್ತದೆ, ಮತ್ತು FPGA ಅಥವಾ CPU ಹೆಚ್ಚಿನ ಅಳತೆ ನಿಖರತೆಯನ್ನು ಸಾಧಿಸಲು OS ನ ಪಿನ್ ಮಟ್ಟವನ್ನು ನಿಯಂತ್ರಿಸುವ ಮೂಲಕ ಫಿಲ್ಟರ್ ಅನ್ನು ಬಳಸಬೇಕೆ ಎಂದು ಆಯ್ಕೆ ಮಾಡಬಹುದು[2:0] .
ಭಾಗ 7: AD7606 ಚಿಪ್ ADC ಟ್ರಾನ್ಸ್ಫರ್ ಫಂಕ್ಷನ್
AD7606 ರ ಔಟ್ಪುಟ್ ಕೋಡಿಂಗ್ ಎರಡರ ಪೂರಕವಾಗಿದೆ. ವಿನ್ಯಾಸಗೊಳಿಸಿದ ಕೋಡ್ ಪರಿವರ್ತನೆಗಳು ಅನುಕ್ರಮ ಪೂರ್ಣಾಂಕ LSB ಮೌಲ್ಯಗಳ ನಡುವೆ ಮಧ್ಯದಲ್ಲಿ ಸಂಭವಿಸುತ್ತವೆ, ಅಂದರೆ 1/2 LSB ಮತ್ತು 3/2 LSB. AD65,536 ಗಾಗಿ LSB ಗಾತ್ರವು FSR/7606 ಆಗಿದೆ. AD7606 ಗಾಗಿ ಆದರ್ಶ ವರ್ಗಾವಣೆ ಗುಣಲಕ್ಷಣವನ್ನು ಚಿತ್ರ 7-1 ರಲ್ಲಿ ತೋರಿಸಲಾಗಿದೆ.
ಭಾಗ 8: ಇಂಟರ್ಫೇಸ್ ವ್ಯಾಖ್ಯಾನ (PCB ಯಲ್ಲಿ ಲೇಬಲ್ ಮಾಡಲಾದ ಪಿನ್ ಪಿನ್ 1 ಆಗಿದೆ)
ಪಿನ್ | ಸಿಗ್ನಲ್ ಹೆಸರು | ವಿವರಣೆ | ಪಿನ್ | ಸಿಗ್ನಲ್ ಹೆಸರು | ವಿವರಣೆ |
1 | GND | ನೆಲ | 2 | ವಿಸಿಸಿ | +5V |
3 | OS1 | ಓವರ್ಸ್ampಲಿಂಗ್ ಆಯ್ಕೆ ಮಾಡಿ |
4 | OS0 | ಓವರ್ಸ್ampಲಿಂಗ್ ಆಯ್ಕೆ ಮಾಡಿ |
5 | ಕಾನ್ವಿಸ್ಟಾಬ್ | ಡೇಟಾ ಪರಿವರ್ತನೆ | 6 | OS2 | ಓವರ್ಸ್ampಲಿಂಗ್ ಆಯ್ಕೆ ಮಾಡಿ |
7 | RD | ಓದು | 8 | ಮರುಹೊಂದಿಸಿ | ಮರುಹೊಂದಿಸಿ |
9 | ನಿರತ | ಕಾರ್ಯನಿರತ | 10 | CS | ಚಿಪ್ ಆಯ್ಕೆ |
11 | 12 | ಮೊದಲ ಡೇಟಾ | ಮೊದಲ ಡೇಟಾ | ||
13 | 14 | ||||
15 | DB0 | AD ಡೇಟಾ ಬಸ್ | 16 | DB1 | AD ಡೇಟಾ ಬಸ್ |
17 | DB2 | AD ಡೇಟಾ ಬಸ್ | 18 | DB3 | AD ಡೇಟಾ ಬಸ್ |
19 | DB4 | AD ಡೇಟಾ ಬಸ್ | 20 | DB5 | AD ಡೇಟಾ ಬಸ್ |
21 | DB6 | AD ಡೇಟಾ ಬಸ್ | 22 | DB7 | AD ಡೇಟಾ ಬಸ್ |
23 | DB8 | AD ಡೇಟಾ ಬಸ್ | 24 | DB9 | AD ಡೇಟಾ ಬಸ್ |
25 | DB10 | AD ಡೇಟಾ ಬಸ್ | 26 | DB11 | AD ಡೇಟಾ ಬಸ್ |
ಭಾಗ 9: AN706 ಮಾಡ್ಯೂಲ್ ಪ್ರಾಯೋಗಿಕ ವಿಧಾನ
- ಮೊದಲಿಗೆ, AN706 ಮಾಡ್ಯೂಲ್ ಅನ್ನು ALINX FPGA ಡೆವಲಪ್ಮೆಂಟ್ ಬೋರ್ಡ್ನ 34-ಪಿನ್ ಪ್ರಮಾಣಿತ ವಿಸ್ತರಣೆ ಪೋರ್ಟ್ಗೆ ಸಂಪರ್ಕಪಡಿಸಿ (ಅಭಿವೃದ್ಧಿ ಬೋರ್ಡ್ ಆಫ್ ಆಗಿದ್ದರೆ).
- ನಿಮ್ಮ ಸಿಗ್ನಲ್ ಮೂಲವನ್ನು AN706 ಮಾಡ್ಯೂಲ್ ಇನ್ಪುಟ್ ಕನೆಕ್ಟರ್ಗೆ ಸಂಪರ್ಕಿಸಿ (ಗಮನಿಸಿ: AD ಪೋರ್ಟ್ ಇನ್ಪುಟ್ ಶ್ರೇಣಿ: -5V~+5V).
- ಕ್ವಾರ್ಟಸ್ II ಅಥವಾ ISE ಸಾಫ್ಟ್ವೇರ್ ಅನ್ನು ಬಳಸಿಕೊಂಡು FPGA ಗೆ ಪ್ರೋಗ್ರಾಂ ಅನ್ನು ಡೌನ್ಲೋಡ್ ಮಾಡಿ (ನಿಮಗೆ ಪರೀಕ್ಷಾ ಕಾರ್ಯಕ್ರಮಗಳ ಅಗತ್ಯವಿದ್ದರೆ, ಇಮೇಲ್ ಕಳುಹಿಸಿ rachel.zhou@alinx.com.cn).
- ಸೀರಿಯಲ್ ಡೀಬಗ್ ಮಾಡುವ ಸಹಾಯಕ ಉಪಕರಣವನ್ನು ತೆರೆಯಿರಿ ಮತ್ತು ಸೀರಿಯಲ್ ಪೋರ್ಟ್ನ ಸಂವಹನ ಬಾಡ್ ದರವನ್ನು ಈ ಕೆಳಗಿನಂತೆ ಹೊಂದಿಸಿ
ಚಿತ್ರ 9-1: ಸರಣಿ ಡೀಬಗ್ ಮಾಡುವ ಸಹಾಯಕ ಸಾಧನ
- ಸಂಪುಟtagAN8 ಮಾಡ್ಯೂಲ್ನ 706-ಚಾನಲ್ ಸಿಗ್ನಲ್ ಇನ್ಪುಟ್ನ ಇ ಮೌಲ್ಯವು ಸರಣಿ ಸಂವಹನದಲ್ಲಿ ಕಾಣಿಸಿಕೊಳ್ಳುತ್ತದೆ. (ಏಕೆಂದರೆ 8-ವೇ ಡೇಟಾವನ್ನು ಸರಣಿ ಡೀಬಗ್ ಮಾಡುವ ಸಹಾಯಕದಲ್ಲಿ ಒಂದು ಸಾಲಿನಲ್ಲಿ ಪ್ರದರ್ಶಿಸಲಾಗುತ್ತದೆ, ನಾವು ಇಂಟರ್ಫೇಸ್ ಅನ್ನು ಹಿಗ್ಗಿಸಬೇಕಾಗಿದೆ.)
ಚಿತ್ರ 9-2: ಸರಣಿ ಸಂವಹನ
ಮೇಲಿನ ಡೇಟಾವು ಸಿಗ್ನಲ್ ಇನ್ಪುಟ್ ಇಲ್ಲದೆಯೇ ಡೇಟಾದ 8 ಚಾನಲ್ಗಳು, ಏಕೆಂದರೆ AD ಸಿಗ್ನಲ್ ಇನ್ಪುಟ್ ತೇಲುವ ಸ್ಥಿತಿಯಲ್ಲಿದೆ ಮತ್ತು AD ಪರಿವರ್ತನೆ ಔಟ್ಪುಟ್ ಡೇಟಾ ಸುಮಾರು 1.75V ಆಗಿದೆ.
Exampಲೆ: ನೀವು ಚಾನಲ್ 1 ರ ಇನ್ಪುಟ್ ಅನ್ನು 3.3V ಟೆಸ್ಟ್ ಪಿನ್ನೊಂದಿಗೆ AN706 ಮಾಡ್ಯೂಲ್ನಲ್ಲಿ DuPont ಲೈನ್ನೊಂದಿಗೆ ವಾಲ್ಯೂಮ್ ಅನ್ನು ಪರೀಕ್ಷಿಸಲು ಸಂಪರ್ಕಿಸಿದರೆtagಮಾಡ್ಯೂಲ್ನಲ್ಲಿ 3.3V ನ ಇ.
ಚಿತ್ರ 9-3: 1V ಪರೀಕ್ಷಾ ಪಿನ್ನೊಂದಿಗೆ ಚಾನೆಲ್ 3.3
ಈ ಸಮಯದಲ್ಲಿ, ಸರಣಿ ಇಂಟರ್ಫೇಸ್ನಲ್ಲಿ ಪ್ರದರ್ಶಿಸಲಾದ AD1 ನ ಮಾಪನ ಡೇಟಾ ಸುಮಾರು +3.3074 ಆಗಿದೆ.
ಚಿತ್ರ 9-4: ಟೆಸ್ಟ್ ಪಿನ್ ಸಂಪುಟtagಇ ಸರಣಿ ಇಂಟರ್ಫೇಸ್ನಲ್ಲಿ ಪ್ರದರ್ಶನ
ಭಾಗ 10: AN706 ಮಾಡ್ಯೂಲ್ ಮಾಪನ ನಿಖರತೆ
ಅನ್ವಯಿಕ ಸಂಪುಟವನ್ನು ಅಳೆಯುವ ಮೂಲಕtage ಮತ್ತು ಹೆಚ್ಚಿನ ನಿಖರವಾದ ವೋಲ್ಟ್ಮೀಟರ್, AD706 ಮಾಡ್ಯೂಲ್ನ ನಿಜವಾದ ಮಾಪನ ನಿಖರತೆಯು -0.5V ನಿಂದ +5V ಸಂಪುಟದೊಳಗೆ 5mV ಒಳಗೆ ಇರುತ್ತದೆtagಇ ಇನ್ಪುಟ್ ಶ್ರೇಣಿ.
ಕೆಳಗಿನ ಕೋಷ್ಟಕವು ನಾಲ್ಕು ಅನಲಾಗ್ ಸಂಪುಟಗಳಿಗೆ ಎಂಟು ಚಾನಲ್ಗಳ ಫಲಿತಾಂಶಗಳನ್ನು ತೋರಿಸುತ್ತದೆtages. ಮೊದಲ ಕಾಲಮ್ ಹೆಚ್ಚಿನ ನಿಖರ ಡಿಜಿಟಲ್ ಮಲ್ಟಿಮೀಟರ್ನಿಂದ ಅಳೆಯಲಾದ ಡೇಟಾ, ಮತ್ತು ಕೊನೆಯ ಎಂಟು ಕಾಲಮ್ಗಳು AD ಮಾಡ್ಯೂಲ್ನ AD ಮಾಡ್ಯೂಲ್ ಮಾಪನದ ಫಲಿತಾಂಶಗಳಾಗಿವೆ.
ಕೋಷ್ಟಕ 10-1: ಪರೀಕ್ಷೆ ಸಂಪುಟtage
ಈ ಟೆಸ್ಟ್ ದಿನಚರಿಯಲ್ಲಿ, ಓವರ್ಗಳುampAN706 ಮಾಡ್ಯೂಲ್ನ ನಿಖರತೆಯನ್ನು ಸುಧಾರಿಸಲು ling override enable ಫಿಲ್ಟರ್ ಅನ್ನು ಬಳಸಲಾಗುವುದಿಲ್ಲ. ಗಳ ನಿಖರತೆಯನ್ನು ಇನ್ನಷ್ಟು ಸುಧಾರಿಸಲು ಬಯಸುವ ಬಳಕೆದಾರರಿಗೆampಲಿಂಗ್ ಮತ್ತು ಎಸ್ampಲಿಂಗ್ ವೇಗವು ಹೆಚ್ಚಿಲ್ಲ, ಅದನ್ನು ಪ್ರೋಗ್ರಾಂನಲ್ಲಿ ಹೊಂದಿಸಬಹುದು. ಗಳ ವಿಧಾನampಲಿಂಗ್ ಮ್ಯಾಗ್ನಿಫಿಕೇಶನ್, ನೀವು ಓವರ್ಗಳನ್ನು ಹೊಂದಿಸಬಹುದುampಕಾರ್ಯಕ್ರಮದಲ್ಲಿ ಲಿಂಗ್ ಅನುಪಾತ.
ಭಾಗ 11: AN706 ಮಾಡ್ಯೂಲ್ ಪರೀಕ್ಷಾ ಕಾರ್ಯಕ್ರಮದ ವಿವರಣೆ
ಕೆಳಗಿನವು ಪ್ರತಿ ವೆರಿಲಾಗ್ ಪರೀಕ್ಷಾ ಕಾರ್ಯಕ್ರಮಗಳ ಕಲ್ಪನೆಗಳ ಸಂಕ್ಷಿಪ್ತ ವಿವರಣೆಯಾಗಿದೆ ಮತ್ತು ಬಳಕೆದಾರರು ಕೋಡ್ನಲ್ಲಿನ ಟಿಪ್ಪಣಿ ವಿವರಣೆಯನ್ನು ಸಹ ಉಲ್ಲೇಖಿಸಬಹುದು.
- ಉನ್ನತ ಮಟ್ಟದ ಪ್ರೋಗ್ರಾಂ: ad706_test.v
ಸಿಗ್ನಲ್ ಇನ್ಪುಟ್ ಮತ್ತು ಔಟ್ಪುಟ್ ಅನ್ನು ಸ್ವೀಕರಿಸಲು ಮತ್ತು ಕಳುಹಿಸಲು FPGA ಮತ್ತು AN706 ಮಾಡ್ಯೂಲ್ಗಳು ಮತ್ತು ಸೀರಿಯಲ್ ಪೋರ್ಟ್ ಅನ್ನು ವಿವರಿಸಿ ಮತ್ತು ಮೂರು ಸಬ್ರುಟೀನ್ಗಳನ್ನು (ad7606.v, volt_cal.v ಮತ್ತು uart.v) ಇನ್ಸ್ಟಾಂಟಿಯೇಟ್ ಮಾಡಿ. - AD ಡೇಟಾ ಸ್ವಾಧೀನ ಕಾರ್ಯಕ್ರಮ: ad7606.v
AD7606 ರ ಸಮಯದ ಪ್ರಕಾರ, ರುample 16 ಅನಲಾಗ್ ಸಂಕೇತಗಳು AD 16-ಬಿಟ್ ಡೇಟಾವನ್ನು ಪರಿವರ್ತಿಸಲಾಗಿದೆ. AD ಡೇಟಾ ಪರಿವರ್ತನೆಯನ್ನು ಪ್ರಾರಂಭಿಸಲು ಪ್ರೋಗ್ರಾಂ ಮೊದಲು CONVSTAB ಸಿಗ್ನಲ್ ಅನ್ನು AD7606 ಗೆ ಕಳುಹಿಸುತ್ತದೆ ಮತ್ತು AD ಚಾನಲ್ 1 ರಿಂದ ಚಾನಲ್ 16 ಗೆ ಅನುಕ್ರಮವಾಗಿ ಡೇಟಾವನ್ನು ಓದಲು ಬ್ಯುಸಿ ಸಿಗ್ನಲ್ ಕಡಿಮೆಯಾಗಲು ಕಾಯುತ್ತದೆ.
AD ಸಂಪುಟtagಇ ಪರಿವರ್ತನೆ (1 LSB)=5V/ 32758=0.15 mV
- ಸಂಪುಟtagAD ಡೇಟಾಗಾಗಿ ಇ ಪರಿವರ್ತನೆ ಪ್ರೋಗ್ರಾಂ: volt_cal.v ಪ್ರೋಗ್ರಾಂ ad16.v, Bit[7606] ನಿಂದ ಸಂಗ್ರಹಿಸಲಾದ 15-ಬಿಟ್ ಡೇಟಾವನ್ನು ಧನಾತ್ಮಕ ಮತ್ತು ಋಣಾತ್ಮಕ ಚಿಹ್ನೆಗಳಾಗಿ ಪರಿವರ್ತಿಸುತ್ತದೆ ಮತ್ತು Bit[14:0] ಮೊದಲು ಅದನ್ನು ಸಂಪುಟವಾಗಿ ಪರಿವರ್ತಿಸುತ್ತದೆ.tagಕೆಳಗಿನ ಸೂತ್ರದ ಮೂಲಕ ಇ ಮೌಲ್ಯ, ಮತ್ತು ನಂತರ ಹೆಕ್ಸಾಡೆಸಿಮಲ್ ಸಂಪುಟವನ್ನು ಪರಿವರ್ತಿಸುತ್ತದೆtagಇ ಮೌಲ್ಯವು 20-ಅಂಕಿಯ BCD ಕೋಡ್ಗೆ.
- ಸೀರಿಯಲ್ ಪೋರ್ಟ್ ಕಳುಹಿಸುವ ಕಾರ್ಯಕ್ರಮ: uart.v ಟೈಮಿಂಗ್ ಸಂಪುಟದ 8 ಚಾನಲ್ಗಳನ್ನು ಕಳುಹಿಸುತ್ತದೆtaguart ಮೂಲಕ PC ಗೆ ಇ ಡೇಟಾ. ಸೀರಿಯಲ್ ಪೋರ್ಟ್ನ ಟ್ರಾನ್ಸ್ಮಿಟ್ ಗಡಿಯಾರವನ್ನು ಆವರ್ತನವನ್ನು 50Mhz ನಿಂದ ಭಾಗಿಸುವ ಮೂಲಕ ಪಡೆಯಲಾಗುತ್ತದೆ ಮತ್ತು ಬಾಡ್ ದರವು 9600bps ಆಗಿದೆ.
ದಾಖಲೆಗಳು / ಸಂಪನ್ಮೂಲಗಳು
![]() |
ALINX AN706 ಏಕಕಾಲಿಕ ಎಸ್ampಲಿಂಗ್ ಮಲ್ಟಿ-ಚಾನೆಲ್ಗಳು 16-ಬಿಟ್ಸ್ ಎಡಿ ಮಾಡ್ಯೂಲ್ [ಪಿಡಿಎಫ್] ಬಳಕೆದಾರರ ಕೈಪಿಡಿ AN706 ಏಕಕಾಲಿಕ ಎಸ್ampಲಿಂಗ್ ಮಲ್ಟಿ-ಚಾನೆಲ್ಗಳು 16-ಬಿಟ್ಸ್ ಎಡಿ ಮಾಡ್ಯೂಲ್, AN706, ಏಕಕಾಲಿಕ ಎಸ್ampಲಿಂಗ್ ಮಲ್ಟಿ-ಚಾನೆಲ್ಗಳು 16-ಬಿಟ್ಸ್ ಎಡಿ ಮಾಡ್ಯೂಲ್, ಎಸ್ampಲಿಂಗ್ ಮಲ್ಟಿ-ಚಾನೆಲ್ಗಳು 16-ಬಿಟ್ಸ್ ಎಡಿ ಮಾಡ್ಯೂಲ್, ಮಲ್ಟಿ-ಚಾನೆಲ್ಗಳು 16-ಬಿಟ್ಸ್ ಎಡಿ ಮಾಡ್ಯೂಲ್, 16-ಬಿಟ್ಸ್ ಎಡಿ ಮಾಡ್ಯೂಲ್, ಎಡಿ ಮಾಡ್ಯೂಲ್, ಮಾಡ್ಯೂಲ್ |