DATA ALPHA Cairt giullachd FPGA Àrd-choileanadh ADM-PCIE-9H3
DATA ALPHA Cairt giullachd FPGA Àrd-choileanadh ADM-PCIE-9H3

Ro-ràdh

Tha an ADM-PCIE-9H3 na chairt coimpiutaireachd ath-dhealbhaichte àrd-choileanadh a tha san amharc airson tagraidhean Ionad Dàta, anns a bheil FPGA Xilinx Virtex UltraScale + Plus le Àrd Bandwidth Memory (HBM).
Ro-ràdh

Prìomh fheartan

  • PCIe Gen1/2/3 x1/2/4/8/16 capable
  • Suidheachadh riaghlaidh teirmeach fulangach agus gnìomhach
  • 1/2 fad, ìosal profile, factar cruth x16 edge PCIe
  • Cuimhne air bàs 8GB HBM comasach air 460GB / s
  • Aon cèidse QSFP-DD comasach air ìrean dàta suas gu 28 Gbps gach 8 seanalan (224 Gbps)
  • Ceangalaichean Ultraport SlimSAS aon 8 lane a ’gèilleadh ri OpenCAPI agus freagarrach airson leudachadh IO
  • A’ toirt taic do VU33P no VU35P Virtex UltraScale + FPGAn
  • Pannal aghaidh agus oir cùil JTAG ruigsinneachd tro phort USB
  • FPGA a ghabhas rèiteachadh thairis air USB / JTAG agus flash rèiteachaidh SPI
  • Voltage, gnàthachadh, agus sgrùdadh teothachd
  • 8 comharran GPIO agus 1 cuir a-steach tìm iomallach

Còd òrdugh
ADM-PCIE-9H3
ADM-PCIE-9H3 / NF (às aonais neach-leantainn roghainneil)
Faic http://www.alpha-data.com/pdfs/adm-pcie-9h3.pdf airson roghainnean òrduigh iomlan.

Fiosrachadh a’ Bhùird

Sònrachaidhean corporra
Tha an ADM-PCIE-9H3 a 'gèilleadh ri PCI Express CEM ath-sgrùdadh 3.0.
Clàr 1 : Meudan meacanaigeach (Inc. Pannal aghaidh)

Tuairisgeul Tomhais
Iomlan Dy 80.1 mm
Dx gu h-iomlan 181.5 mm
Iomlan Dz 19.7 mm
Cuideam 350 gram

Sònrachaidhean corporra

Feumalachdan chassis

PCI Express
Tha an ADM-PCIE-9H3 comasach air PCIe Gen 1/2/3 le lannan 1/2/4/8/16, a’ cleachdadh Bloc Amalaichte Xilinx airson PCI Express.

Riatanasan meacanaigeach
Tha feum air slot PCIe corporra 16-lann airson co-chòrdalachd meacanaigeach.

Riatanasan cumhachd
Bidh an ADM-PCIE-9H3 a’ tarraing a h-uile cumhachd bhon PCIe Edge. A rèir sònrachadh PCIe, tha seo a’ cuingealachadh caitheamh cumhachd na cairt gu 75W aig a’ char as àirde.
Feumaidh tuairmse caitheamh cumhachd cleachdadh cliath-dhuilleag Xilinx XPE agus inneal measaidh cumhachd a tha ri fhaighinn bho Alpha Data. Feuch an cuir thu fios gu support@alpha-data.com gus an inneal seo fhaighinn.
Tha an cumhachd a tha ri fhaighinn dha na rèilichean air a thomhas a’ cleachdadh XPE mar a leanas:

Clàr 2: Cumhachd ri fhaighinn air an rèile

Voltage Ainm an Stòr Comas gnàthach
0.72-0.90 VCC_INT + VCCINT_IO + VCC_BRAM 42A
0.9 MGTAVCC 5A
1.2 MGTAVTT 9A
1.2 VCC_HBM * VCC_IO_HBM 14A
1.8 VCCAUX + VCCAUX_IO + VCCO_1.8V 1.5A
1.8 MGTVCCAUX 0.5A
2.5 VCCAUX_HBM 2.2A
3.3 3.3V airson Optics 3.6A

Coileanadh Teirmeach
Ma tha teòthachd bunaiteach FPGA nas àirde na 105 ceum Celsius, thèid dealbhadh FPGA a ghlanadh gus casg a chuir air a ’chairt bho bhith a’ teasachadh cus.
Bidh an ADM-PCIE-9H3 a’ tighinn le sinc teas gus teòthachd an FPGA a lughdachadh, a tha mar as trice mar am puing as teotha air a’ chairt. Feumaidh teòthachd bàs FPGA fuireach fo 100 ceum Celsius. Gus teòthachd bàs FPGA obrachadh a-mach, gabh cumhachd an tagraidh agad, iomadachadh le Theta JA bhon chlàr gu h-ìosal, agus cuir ri teòthachd àrainneachd a-staigh an t-siostaim agad. Tha an graf gu h-ìosal a’ sealltainn dà loidhne, chaidh aon a dhearbhadh ann an duct leis na claisean air an cur a-steach, agus chaidh am fear eile a dhearbhadh às aonais an anart. Tha an coileanadh sa chumantas nas fheàrr às aonais na h-aodach, ach bidh iad a’ toirt seachad làimhseachadh nas fheàrr agus a’ lughdachadh cuairteachadh èadhair ann an frithealaichean teann. Faodar an anart a thoirt air falbh le bhith a’ cleachdadh draibhear hex 1/16 ″. Ma tha thu a’ cleachdadh an neach-leantainn a chaidh a thoirt seachad leis a’ bhòrd, gheibh thu a-mach gu bheil anta JA timcheall air 1.43 degC/W airson a’ bhòrd ann an èadhar fhathast le no às aonais an anart air a chuir a-steach.
Faodar an sgaoileadh cumhachd a thomhas le bhith a’ cleachdadh measadair cumhachd Alpha Data ann an co-bhonn ris an Xilinx Power Estimator (XPE) a ghabhas luchdachadh a-nuas aig http://www.xilinx.com/products/technology/power/xpe.html. Luchdaich sìos
an inneal UltraScale agus shuidhich e an inneal gu Virtex UltraScale +, VU33P, FSVH2104, -2, -2L, no -3, leudaichte. Suidhich an teòthachd àrainneachd gu àrainneachd an t-siostaim agad agus tagh ‘user override’ airson an theta JA èifeachdach agus cuir a-steach am figear co-cheangailte ris an t-siostam LFM agad san raon bhàn. Lean air adhart gus a h-uile eileamaid dealbhaidh agus cleachdadh iomchaidh a chuir a-steach anns na tabaichean cliath-dhuilleag a leanas. An uairsin faigh an tuairmseadair cumhachd 9H3 bho Alpha Data le bhith a’ cur fios
taic@alpha-data.com. Cuiridh tu an uairsin na figearan cumhachd FPGA a-steach còmhla ri figearan modal Optical gus tuairmse ìre bùird fhaighinn.
Coileanadh Teirmeach

Riaghladh gnìomhach VS Passive Thermal
Bidh na soithichean ADM-PCIE-9H3 le sèideadh beag roghainneil airson fuarachadh gnìomhach ann an siostaman le droch shruth-adhair. Ma thèid an ADM-PCIE-9H3 a chuir a-steach ann am frithealaiche le sruth-adhair fo smachd, faodar an roghainn òrduigh / NF a chleachdadh gus cairtean fhaighinn às aonais a’ phìos a bharrachd seo. Tha ùine chuibheasach mòran nas giorra aig an luchd-leantainn eadar fàilligeadh (MTBF) na an còrr den cho-chruinneachadh, agus mar sin bidh dùil-beatha fada nas fhaide aig cairtean fulangach mus bi feum air cumail suas. Tha an ADM-PCIE-9H3 cuideachd a ’toirt a-steach rianadair astar luchd-leantainn, a’ ceadachadh astar luchd-leantainn caochlaideach stèidhichte air teòthachd bàsachadh, agus
lorg neach-leantainn air fàiligeadh (faic an roinn Fan Controllers).
Riaghladh gnìomhach VS Passive Thermal

Gnàthachadh
Tha Alpha Data a’ toirt seachad roghainnean gnàthachaidh farsaing do thoraidhean malairteach far-na-sgeilp (COTS).
Tha cuid de roghainnean a’ toirt a-steach, ach chan eil iad cuingealaichte ri: cèidsichean lìonraidh a bharrachd ann an sliotan faisg air làimh no làn profile, sinc teas leasaichte, baffles, agus cur-ris cuairteachaidh.
Feuch an cuir thu fios reic@alpha-data.com gus cuòt fhaighinn agus tòiseachadh air do phròiseact an-diugh.
Gnàthachadh

Tuairisgeul gnìomh

Thairisview
Tha an ADM-PCIE-9H3 na àrd-ùrlar coimpiutaireachd ath-dhealbhaichte ioma-chruthach le Virtex UltraScale + VU33P / VU35P FPGA, eadar-aghaidh Gen3x16 PCIe, 8GB de chuimhne HBM, aon cèidse QSFP-DD, ceanglaiche OpenCAPI Ultraport SlimSAS cuideachd comasach air 28G / seanal a chuir a-steach, cuir a-steach tiogaid Ceann-cinn 12 prìne airson cleachdadh coitcheann (gleocadh, prìneachan smachd, debug, msaa), LEDan pannal aghaidh, agus monitor siostam làidir.
Thairisview

Switches
Tha tionndadh octal DIP SW9 aig an ADM-PCIE-3H1, suidhichte air taobh cùil a’ bhùird. Tha gnìomh gach suidse ann an SW1 air a mhìneachadh gu h-ìosal:
Switches
Clàr 3: Gnìomhan Switch

Atharraich Default factaraidh Gnìomh OFF Stàite AIR Stàite
SW1-1 AIRSON Tionndadh cleachdaiche 0 Pin AW33 = '1' Pin BF52 = '0'
SW1-2 AIRSON Tionndadh cleachdaiche 1 Pin AY36 = '1' Pin BF47 = '0'
SW1-3 AIRSON Glèidhte Glèidhte Glèidhte
SW1-4 AIRSON Cumhachd dheth Bheir am Bòrd cumhachd suas Dìreach cumhachd sìos
SW1-5 AIRSON Modh seirbheis Obrachadh cunbhalach Modh seirbheis ùrachadh firmware
SW1-6 ON HOST_I2 C_EN Sysmon thairis air PCIe I2C Sysmon iomallach
SW1-7 ON CAPI_VP D_GA OpenCAPI VPD ri fhaighinn OpenCAPI VPD iomallach
SW1-8 ON CAPI_VP D_WP Tha CAPI VPD air a dhìon le sgrìobhadh Tha CAPI VPD air a sgrìobhadh

Cleachd IO Standard “LVCMOS18” nuair a chuireas tu bacadh air prìneachan suidse an neach-cleachdaidh.

LEDs
Tha 7 LED air an ADM-PCIE-9H3, agus tha 4 dhiubh sin airson adhbhar coitcheann agus faodaidh an neach-cleachdaidh an ciall aca a mhìneachadh. Tha gnìomhan stèidhichte aig na 3 eile air am mìneachadh gu h-ìosal:
LEDs

Clàr 4: mion-fhiosrachadh LED

Comp. Ref. Gnìomh AIR Stàite OFF Stàite
D1 LED_G1 Cleachdaiche air a mhìneachadh '0' Cleachdaiche air a mhìneachadh '1'
D3 LED_A1 Cleachdaiche air a mhìneachadh '0' Cleachdaiche air a mhìneachadh '1'
D4 DÈANAMH Tha FPGA air a rèiteachadh Chan eil FPGA air a rèiteachadh
D5 Inbhe 1 Faic Mìneachaidhean inbhe LED
D6 Inbhe 0 Faic Mìneachaidhean inbhe LED
D7 LED_A0 Cleachdaiche air a mhìneachadh '0' Cleachdaiche air a mhìneachadh '1'
D9 LED_G0 Cleachdaiche air a mhìneachadh '0' Cleachdaiche air a mhìneachadh '1'

Faic Earrann Clàr Crìochnaichte Pinout airson làn liosta de lìn LED agus prìneachan fo smachd luchd-cleachdaidh

Cloc
Tha an ADM-PCIE-9H3 a’ toirt seachad fuasglaidhean gleoc iomraidh sùbailte airson an iomadh quads transceiver ioma-gigabit agus aodach FPGA. Faodar gleoc sam bith a-mach às an Si5338 Clock Synthesizer ath-rèiteachadh an dàrna cuid bhon phannal aghaidh USB Interface no bho phort sreathach Alpha Data sysmon FPGA. Leigidh seo leis an neach-cleachdaidh tricead gleoc neo-riaghailteach sam bith a rèiteachadh rè ùine ruith an tagraidh. Is e tricead gleoc as àirde 312.5MHz.
Tha attenuator jitter Si5328 ri fhaighinn cuideachd. Faodaidh seo gleocaichean glan agus sioncronaich a thoirt do na h-àiteachan quad QSFP-DD agus OpenCAPI (SlimSAS) aig iomadh tricead cloc. Chan eil na h-innealan sin a’ cleachdadh ach cuimhne luaineach, agus mar sin feumaidh dealbhadh FPGA mapa a’ chlàir ath-rèiteachadh às deidh tachartas cearcall cumhachd sam bith.
Gheibhear a h-uile ainm cloc san roinn gu h-ìosal ann an Clàr Crìochnachaidh Pìne.
Cloc

Si5328
Ma tha feum air lasachadh jitter faic na sgrìobhainnean fiosrachaidh airson an Si5328.
https://www.silabs.com/Support%20Documents/TechnicalDocs/Si5328.pdf
Tha na ceanglaichean cuairteachaidh mar sgàthan air Xilinx VCU110 agus VCU108, faic Xilinx Dev Boards airson fiosrachadh
Si5328

Clocaichean iomraidh PCIe
Bidh na slighean 16 MGT ceangailte ri oir cairt PCIe a’ cleachdadh leacan MGT 224 tro 227 agus a ’cleachdadh gleoc 100 MHz an t-siostaim (ainm lom PCIE_REFCLK).
Air an làimh eile, tha gleoc glan, air bòrd 100MHz ri fhaighinn cuideachd (ainm lom PCIE_LCL_REFCLK).

Cloc Fabric
Tha an dealbhadh a’ tabhann gleoc aodaich (ainm lom FABRIC_SRC_CLK) a thig gu 300 MHz. Thathas an dùil an gleoc seo a chleachdadh airson eileamaidean IDELAY ann an dealbhadh FPGA. Tha an gleoc aodaich ceangailte ri prìne Cloc Cruinneil (GC).
DIFF_TERM_ADV = Tha feum air TERM_100 airson crìoch a chur air LVDS

Cloc cuideachaidh
Tha an dealbhadh a’ tabhann gleoc taiceil (ainm lom AUX_CLK) a dh’ atharraicheas gu 300 MHz. Faodar an gleoc seo a chleachdadh airson adhbhar sam bith agus tha e ceangailte ri prìne Cloc Cruinneil (GC).
DIFF_TERM_ADV = Tha feum air TERM_100 airson crìoch a chur air LVDS

Cloc prògramaidh (EMCCLK)
Tha gleoc 100MHz (ainm lom EMCCLK_B) air a bhiathadh a-steach don phrìne EMCCLK gus an inneal flash SPI a dhràibheadh ​​​​rè rèiteachadh an FPGA. Thoir an aire nach e prìne IO comasach air gleoc cruinne a tha seo.

QSFP-DD
Tha an cèidse QSFP-DD suidhichte ann an leacan MGT 126 agus 127 agus cleachd cloc iomraidh bunaiteach 161.1328125MHz.
Thoir an aire gum faodar tricead a’ ghleoc seo atharrachadh gu tricead gleoc neo-riaghailteach suas gu 312MHz le bhith ag ath-phrògramadh an oscillator gleoc ath-chlàraichte Si5338 tro sgrùdaiche siostam. Faodar seo a dhèanamh le bhith a’ cleachdadh Alpha Data API no thairis air USB leis na h-innealan iomchaidh Bathar-bog Alpha Data.
Faic ainmean lom QSFP_CLK* airson àiteachan prìne.
Tha an cèidse QSFP-DD cuideachd air a shuidheachadh gus an tèid a ghleusadh bho iomadachaidh cloc attenuator jitter Si5328.
Faic ainmean lom SI5328_OUT_1* airson ionadan prìne.

Ultraport SlimSAS (OpenCAPI)
Tha an ceanglaiche Ultraport SlimSAS suidhichte ann an leac MGT 124 agus 125.
Airson OpenCAPI tha gleoc 156.25MHz taobh a-muigh air a thoirt seachad thairis air a’ chàball. Faic ainmean lom CAPI_CLK_0* airson àiteachan prìne gleoc càball.
Is e stòr cloc eile airson an eadar-aghaidh seo an synthesizer cloc Si5338 a tha àbhaisteach gu 161.1328125MHz. Faic ainmean lom CAPI_CLK_1* airson àiteachan prìne. Thoir an aire gum faodar tricead a’ ghleoc seo atharrachadh gu tricead gleoc neo-riaghailteach suas gu 312MHz le bhith ag ath-phrògramadh an oscillator gleoc ath-chlàraichte Si5338 tro sgrùdaiche siostam. Faodar seo a dhèanamh le bhith a’ cleachdadh Alpha Data API no thairis air USB leis na h-innealan iomchaidh Bathar-bog Alpha Data.
Airson tagraidhean a tha mothachail air jitter, faodar an eadar-aghaidh seo a ghleusadh bhon attenuator jitter Si5328. Faic ainmean lom SI5328_OUT_0* airson ionadan prìne.

PCI Express

Tha an ADM-PCIE-9H3 comasach air PCIe Gen 1/2/3 le lannan 1/2/4/8/16. Bidh an FPGA a’ stiùireadh nan slighean sin gu dìreach a’ cleachdadh am bloc PCI Express Amalaichte bho Xilinx. Tha co-rèiteachadh air astar ceangail PCIe agus an àireamh de shlighean a thathar a’ cleachdadh sa chumantas fèin-ghluasadach agus chan eil feum air eadar-theachd luchd-cleachdaidh.
Ath-shuidheachadh PCI Express (PERST #) ceangailte ris an FPGA aig dà àite. Faic comharran Clàr Pinout coileanta PERST0_1V8_L agus PERST1_1V8_L.
Tha na sònrachaidhean prìne eile airson na slighean àrd-astar air an toirt seachad anns a’ phrìne a tha ceangailte ris a’ chlàr coileanta
Tha an sònrachadh PCI Express ag iarraidh gum bi a h-uile cairt cuir-ris deiseil airson àireamhachadh taobh a-staigh 120ms às deidh cumhachd a bhith dligheach (100ms às deidh cumhachd a bhith dligheach + 20ms às deidh PERT a bhith air a leigeil ma sgaoil). Bidh an ADM-PCIE-9H3 a’ coinneachadh ris an riatanas seo nuair a tha e air a rèiteachadh bho shruth bit tandem leis na cuingeadan SPI ceart a tha air am mìneachadh san earrann:
Rèiteachadh bho Flash Memory. Airson tuilleadh fiosrachaidh mu rèiteachadh tandem, faic Xilinx xapp 1179.

Thoir an aire:
Gheibh diofar chlàran-màthraichean / backplanes buannachd bho dhiofar sgeamaichean co-ionannachd RX taobh a-staigh cridhe PCIe IP a thug Xilinx seachad. Tha Alpha Data a’ moladh an suidheachadh a leanas a chleachdadh ma tha neach-cleachdaidh a’ faighinn eòlas air mearachdan ceangail no cùisean trèanaidh leis an t-siostam aca: taobh a-staigh gineadair bunaiteach an IP, atharraich am modh gu “Adhartach” agus fosgail an taba “GT Settings”, atharraich an “atharrachadh call cuir a-steach air a stiùireadh le factar cruth” bho “Cairt Add-in” gu “Chip-to-Chip” (Faic Xilinx PG239 airson tuilleadh fiosrachaidh).

QSFP-DD
Tha aon chèidse QSFP-DD ri fhaighinn aig a’ phannal aghaidh. Tha an cèidse seo comasach air càballan QSFP28 no QSFP-DD a chumail (co-fhreagarrach air ais). Tha an dà chuid modalan gnìomhach copar optigeach agus fulangach QSFP-DD/QSFP28 a’ gèilleadh gu h-iomlan. Faodaidh an eadar-aghaidh conaltraidh ruith aig suas ri 28Gbps gach seanail. Tha 8 seanalan thairis air cèidse QSFP-DD (leud-bann iomlan de 224Gbps). Tha an cèidse seo air leth freagarrach airson 8x 10G / 25G, 2x 100G Ethernet, no protocol sam bith eile le taic bho Xilinx GTY Transceivers. Faic Stiùireadh Cleachdaiche Xilinx UG578 airson tuilleadh fiosrachaidh mu chomasan an tar-chuir.
Tha comharran smachd aig a’ chèidse QSFP-DD ceangailte ris an FPGA. Tha mion-fhiosrachadh mun cheangal anns a’ Chlàr Pìob Coileanta aig deireadh na sgrìobhainn seo. Is e QSFP* an comharradh a thathar a’ cleachdadh anns na sònrachaidhean prìne le àiteachan air an soilleireachadh san dealbh gu h-ìosal.
Cleachd na prìneachan QSFP_SCL_1V8 agus QSFP_SDA_1V8 mar a tha air a mhìneachadh ann an Clàr Crìochnachaidh Crìochnachaidh gus conaltradh le àite clàraidh QSFP28.

Thoir an aire:
Tha an LP_MODE (Modh Cumhachd Ìosal) ris a’ chèidse ceangailte ris an talamh, cleachd an eadar-aghaidh riaghlaidh gus riaghailtean cumhachd a shuidheachadh.
QSFP-DD

Tha e comasach dha Alpha Data an ADM-PCIE-9H3 a ro-shuidheachadh le co-phàirtean QSFP-DD agus QSFP28. Tha an clàr gu h-ìosal a’ sealltainn an àireamh pàirt airson na transceivers air an uidheamachadh nuair a thèid òrdachadh leis a’ bhòrd seo.
Clàr 5: Àireamhan Pàirtean QSFP28

Còd òrdugh Tuairisgeul Pàirt Àireamh Dèanadair
Q10 40G (4 × 10) QSFP Optical Transceiver FTL410QE2C Finisar
Q14 56G (4 × 14) QSFP Optical Transceiver FTL414QB2C Finisar
Q25 100G (4 × 25) QSFP28 Optical Transceiver FTLC9558REPM Finisar

OpenCAPI Ultraport SlimSAS

Tha gabhadan Ultraport SlimSAS air cùl a ’bhùird a’ ceadachadh eadar-aghaidh a tha a ’gèilleadh ri OpenCAPI a’ ruith aig 200G (seanalan 8 aig 25G). Feuch an cuir thu fios gu support@alpha-data.com no an riochdaire IBM agad airson tuilleadh fiosrachaidh mu OpenCAPI agus na buannachdan aige.
Faodar an ceanglaiche SlimSAS a chleachdadh cuideachd gus bòrd brisidh 2x QSFP28 a bharrachd a cheangal, cuir fios gu reic@alpha-data.com airson tuilleadh fiosrachaidh. Air an làimh eile, faodar càball càbaill a chleachdadh gus grunn chairtean ADM-PCIE-9H3 a cheangal taobh a-staigh chassis.
OpenCAPI Ultraport SlimSAS

Monitor siostam
Tha comas aig an ADM-PCIE-9H3 sùil a chumail air teòthachd, voltage, agus sruth an t-siostam gus sùil a chumail air obrachadh a 'bhùird. Tha an sgrùdadh air a chuir an gnìomh le bhith a’ cleachdadh microcontroller Atmel AVR.
Ma tha teòthachd bunaiteach FPGA nas àirde na 105 ceum Celsius, thèid am FPGA a ghlanadh gus casg a chuir air milleadh air a’ chairt.
Bidh algorithms smachd taobh a-staigh an microcontroller gu fèin-ghluasadach a’ sgrùdadh loidhne voltags agus air bòrd teòthachd agus earrannan a’ toirt am fiosrachadh don FPGA thairis air eadar-aghaidh sreathach sònraichte a chaidh a thogail a-steach do phasgan dealbhaidh iomraidh Alpha Data (air a reic air leth). Faodar am fiosrachadh fhaighinn gu dìreach bhon mhicro-riaghladair thairis air an eadar-aghaidh USB air a’ phannal aghaidh no tron ​​​​eadar-aghaidh IPMI a tha ri fhaighinn aig oir cairt PCIe.

Clàr 6: Voltage, sgrùdairean gnàthach, agus teòthachd

Luchd-sgrùdaidh Clàr-innse Adhbhar / Tuairisgeul
ETC ETC Cunntas ùine air a dhol seachad (diogan)
EC EC Cunntair tachartais (cuairtean cumhachd)
12V ADC00 Solarachadh a-steach bùird
12V_I ADC01 Cuir a-steach sruth 12V a-steach amps
3.3V ADC02 Solarachadh a-steach bùird
3.3V_I ADC03 Cuir a-steach sruth 3.3V a-steach amps
3.3V ADC05 Cuir a-steach cumhachd cuideachaidh bùird
3.3V ADC05 3.3V airson optics QSFP
2.5V ADC06 Cloc agus DRAM voltage solar
1.8V ADC07 FPGA IO leabhartage (VCCO)
1.8V ADC08 Cumhachd tar-chuir (AVCC_AUX)
1.2V ADC09 Cumhachd HBM
1.2V ADC10 Cumhachd Transceiver (AVTT)
0.9V ADC11 Cumhachd Transceiver (AVCC)
0.85-0.90V ADC12 BRAM + INT_IO (VccINT_IO)
0.72-0.90V ADC13 Solarachadh bunaiteach FPGA (VccINT)
uC_Temp TMP00 Teòthachd air bàs FPGA
Bòrd 0_Temp TMP01 Teòthachd a 'bhùird faisg air a' phannal aghaidh
Bòrd 1_Temp TMP02 Teòthachd bùird faisg air oisean gu h-àrd air ais
FPGA_Temp TMP03 Teòthachd air bàs FPGA

Inbhe Monitor Siostam LEDs
Tha LEDs D5 (Dearg) agus D6 (Uaine) a’ comharrachadh inbhe slàinte a’ chairt.

Clàr 7: Inbhe Mìneachaidhean LED

LEDs Inbhe
Uaine A 'ruith agus gun innealan-rabhaidh
Uaine + Dearg Cùl-taic (Air a chuir dheth)
A’ deàlradh uaine + dearg (còmhla) An aire - inneal-rabhaidh èiginneach gnìomhach
A' deàlradh uaine + dearg (mu seach) Modh seirbheis
A’ deàlradh uaine + dearg An aire - inneal-rabhaidh gnìomhach
Dearg Firmware aplacaid a dhìth no firmware mì-dhligheach
Dearg a' lasadh Rèiteachadh FPGA air fhuadach gus am bòrd a dhìon

Luchd-riaghlaidh fan
Tha cothrom aig a’ bhus USB a tha fo smachd sgrùdaiche an t-siostaim air rianadair fan MAX6620. Faodar smachd a chumail air an inneal seo tro eadar-aghaidh conaltraidh sgrùdaidh ioma-shiostam air bòrd, a ’toirt a-steach USB, PCIe Edge SMBUS, agus port conaltraidh seral sysmon FPGA. Tha an rianadair fan air bus I2C 1 aig seòladh 0x2a. Airson ceistean a bharrachd. Cuir fios taic@alpha-data.com le ceistean a bharrachd mu bhith a’ cleachdadh nan riaghladairean sin.

Eadar-aghaidh USB
Faodar an FPGA a rèiteachadh gu dìreach bhon cheangal USB air a’ phannal aghaidh no air oir na cairt cùil.
Bidh an ADM-PCIE-9H3 a’ cleachdadh an digilent USB-JTAG bogsa tionndaidh a tha a’ faighinn taic bho shreath inneal bathar-bog Xilinx. Dìreach ceangail càball seòrsa micro-USB AB eadar port USB ADM-PCIE-9H3 agus coimpiutair aoigheachd le Vivado air a chuir a-steach. Aithnichidh Manaidsear Bathar-cruaidh Vivado am FPGA gu fèin-ghluasadach agus leigidh e leat an FPGA agus an rèiteachadh SBPI PROM a rèiteachadh.
Tha an aon cheangal USB air a chleachdadh gus faighinn gu dìreach gu siostam sgrùdaidh an t-siostaim. Uile voltags, sruthan, teòthachd, agus suidheachaidhean rèiteachaidh gleoc neo-luaineach a chleachdadh a’ cleachdadh bathar-bog avr2util Alpha Data aig an eadar-aghaidh seo.
Tha Avr2util airson Windows agus an draibhear USB co-cheangailte ri luchdachadh a-nuas an seo:
https://support.alpha-data.com/pub/firmware/utilities/windows/
Tha Avr2util airson Linux ri luchdachadh a-nuas an seo:
https://support.alpha-data.com/pub/firmware/utilities/linux/
Cleachd “avr2util.exe /?” gus na roghainnean uile fhaicinn.
Airson example “avr2util.exe /usbcom com4 display-sensors” seallaidh e a h-uile luach mothachaidh.
Airson example “avr2util.exe /usbcom com4 setclknv 1 156250000” suidhichidh an gleoc QSFP gu 156.25MHz. clàr-amais setclk 0 = CAPI_CLK_1, clàr-amais 1 = QSFP_CLK, clàr-amais 2 = AUX_CLK, clàr-amais 3 = FABRIC_CLK.
Atharraich 'com4' gus a bhith co-ionnan ris an àireamh port com a chaidh a shònrachadh fo mhanaidsear inneal windows

Rèiteachadh
Tha dà phrìomh dhòigh air an FPGA a rèiteachadh air an ADM-PCIE-9H3:

  • Bho chuimhne Flash, aig cumhachd-air, mar a chaidh a mhìneachadh ann an Earrann 3.8.1
  • A’ cleachdadh càball USB ceangailte aig gach cuid port USB Earrann 3.8.2

Rèiteachadh bho Flash Memory
Faodar an FPGA a rèiteachadh gu fèin-ghluasadach aig cumhachd air adhart bho dhà inneal cuimhne flash 256 Mbit QSPI air an rèiteachadh mar inneal x8 SPI (àireamhan pàirt Micron MT25QU256ABA8E12-0). Mar as trice bidh na h-innealan flash sin air an roinn ann an dà roinn de 32 MiByte gach fear, far a bheil gach roinn mòr gu leòr airson sruth-bit neo-bhrùichte a chumail airson VU33P FPGA.
Tha an ADM-PCIE-9H3 air a chuir air falbh le sruth-bit crìochnachaidh PCIe sìmplidh anns a bheil sruth-bit bunaiteach Alpha Data ADXDMA. Faodaidh Alpha Data luchdachadh a-steach ann an sruthan àbhaisteach eile rè deuchainn cinneasachaidh, cuir fios gu reic@alpha-data.com airson tuilleadh fiosrachaidh.
Tha e comasach Multiboot a chleachdadh le ìomhaigh cùl-taic air a’ bhathar-cruaidh seo. Tha am prìomh eadar-aghaidh rèiteachaidh SPI agus an Fallback MultiBoot air an deasbad gu mionaideach ann an Xilinx UG570. Aig cumhachd-air, bidh an FPGA a’ feuchainn ri e fhèin a rèiteachadh gu fèin-ghluasadach ann am modh maighstir sreathach stèidhichte air susbaint a’ chinn sa phrògramadh file. Faodar Multibook agus ICAP a chleachdadh airson taghadh eadar an dà roinn rèiteachaidh airson a luchdachadh a-steach don FPGA. Faic Xilinx UG570 MultiBoot airson mion-fhiosrachadh.
Faodaidh an ìomhaigh a chaidh a luchdachadh cuideachd taic a thoirt do PROM no tandem PCIE le dòighean rèiteachaidh ùrachadh làraich.
Bidh na roghainnean sin a’ lughdachadh amannan luchdan cumhachd gus cuideachadh le bhith a’ coinneachadh ri riatanasan ùine ath-shuidheachadh PCIe. Tha Tandem with field cuideachd a’ toirt comas do shiostam aoigheachd loidsig FPGA an neach-cleachdaidh ath-dhealbhadh gun a bhith a’ call an ceangal PCIe, feart feumail nuair nach eil ath-shuidheachadh siostam agus cearcallan cumhachd na roghainn.
Tha an Alpha Data System Monitor cuideachd comasach air a’ chuimhne flash ath-dhealbhadh agus an FPGA ath-chlàradh.
Tha seo a’ toirt seachad inneal fàilligidh feumail airson am FPGA ath-phrògramadh eadhon ged a thuiteas e far a’ bhus PCIe. Faodar faighinn gu monitor an t-siostaim thairis air USB aig a’ phannal aghaidh agus an oir chùil, no thairis air na ceanglaichean SMBUS air oir PCIe.

Togail agus Prògramadh Dealbhan Rèiteachaidh

Cruthaich beaganfile leis na cuingeadan sin (faic xapp1233):

  • set_property BITSTREAM.GENERAL.COMPRESS TRUE [ current_design ]
  • set_property BITSTREAM.CONFIG.EXTMASTERCCLK_GA {DIV-1} [deilbh_dràsta]
  • set_property BITSTREAM.CONFIG.SPI_32BIT_ADDR THA [current_design]
  • set_property BITSTREAM.CONFIG.SPI_BUSWIDTH 8 [current_design]
  • set_property BITSTREAM.CONFIG.SPI_FALL_EDGE THA [current_design]
  • set_property BITSTREAM.CONFIG.UNUSEDPIN {Pullnone} [current_design]
  • set_property CFGBVS GND [ current_design ]
  • set_property CONFIG_VOLTAGE 1.8 [ gnàthach_dealbhadh ]
  • set_property BITSTREAM.CONFIG.OVERTEMPSHUTDOWN Cuir an comas [current_design]

Cruthaich MCS file leis na feartan seo (write_cfgmem):

  • - cruth MCS
  • -meud 64
  • - eadar-aghaidh SPix8
  • -loadbit “suas 0x0000000file/filename.bit>” (0mh àite)
  • -loadbit “suas 0x2000000file/filename.bit>” (1mh àite, roghainneil)

Prògram le manaidsear bathar-cruaidh vivado leis na roghainnean sin (faic xapp1233):

  • SPI part: mt25qu256-spi-x1_x2_x4_x8
  • Staid prìneachan mem I/O neo-config: Tarraing-chan eil
  • Targaid air na ceithir files air a chruthachadh bhon àithne write_cfgmem tcl.

Dèan rèiteachadh tro JTAG
Faodar càball meanbh-USB AB a cheangal ris a’ phannal aghaidh no port USB oir cùil. Leigidh seo leis an FPGA ath-dhealbhadh a’ cleachdadh Manaidsear Bathar-cruaidh Xilinx Vivado tron ​​​​Digilent J aonaichte.TAG bogsa tionndaidh. Thèid an inneal aithneachadh gu fèin-ghluasadach ann am Manaidsear Bathar-cruaidh Vivado.
Airson stiùireadh nas mionaidiche, faic “A’ cleachdadh Manaidsear Bathar-cruaidh Vivado gus inneal FPGA a phrògramadh ”de Xilinx UG908: https://www.xilinx.com/support/documentation/sw_manuals/xilinx2014_1/ug908-vivado-programming-debugging.pdf

Ceangalaiche GPIO
Tha an roghainn GPIO a’ toirt a-steach inneal-ceangail shrouded sùbailte bho Molex le pàirt àireamh 87832-1222 a bheir ceithir ceangal dìreach do luchd-cleachdaidh le riatanasan IO àbhaisteach ri comharran FPGA.
Ploc suirghe air a mholadh: Molex 0875681273 no 0511101260
Ceangalaiche GPIO
Ceangalaiche GPIO

Comharran FPGA Connect Direct
Tha lìn 8 air am briseadh a-mach gu bann-cinn GPIO, mar ceithir seataichean de chàraidean eadar-dhealaichte. Tha na comharran sin freagarrach airson inbhean comharran taic 1.8V sam bith le taic bho ailtireachd Xilinx UltraScale. Faic Xilinx UG571 airson roghainnean IO.
Tha LVDS agus 1.8 CMOS nan roghainnean mòr-chòrdte. Tha an clàr-amais comharran 0th GPIO freagarrach airson ceangal cloc cruinne.
Tha na comharran GPIO ceangail dìreach air an cuingealachadh gu 1.8V le quickswitch (74CBTLVD3245PW) gus an FPGA a dhìon bho overvoltage air piosan IO. Leigidh an tionndadh sgiobalta seo leis na comharran siubhal gach taobh le dìreach 4 ohms de bhacadh sreathach agus nas lugha na 1ns de dàil iomadachaidh. Tha na lìn ceangailte gu dìreach ris an FPGA às deidh an quickswitch.
Tha ainmean comharran ceangail dìreach air an ainmeachadh GPIO_0_1V8_P/N agus GPIO_1_1V8_P/N, msaa gus polarity agus buidheann a nochdadh. Gheibhear na cuibhreannan prìne chomharran ann an Complete Pinout Table

Teachd-a-steach Ùine
Faodar J1.1 agus J1.2 a chleachdadh mar chomharran cuir a-steach ùine iomallach (suas gu 25MHz). Faodaidh tagraidhean ceangal dìreach a dhèanamh ris a’ cheangal GPIO, no faodaidh Alpha Data fuasgladh càball a thoirt seachad le SMA no ceanglaiche coltach ris air a’ phannal aghaidh. Cuir fios gu sales@alpha-data.com airson roghainnean ceangail pannal aghaidh.
Airson àiteachan prìne, faic ainm comharra ISO_CLK ann an Clàr Crìochnachaidh Pinout.
Tha an comharra air a sgaradh tro àireamh pàirt aonaranachd optigeach TLP2367 le strì an aghaidh sreath 220 ohm.

Cleachdaiche EEPROM
Tha EEPROM cleachdaiche 2Kb I2C air a thoirt seachad airson seòlaidhean MAC no fiosrachadh cleachdaiche eile a stòradh. Tha an EEPROM na phàirt àireamh CAT34C02HU4IGT4A
Tha na prìneachan seòlaidh A2, A1, agus A0 uile ceangailte ri '0' loidsigeach.
Lorgar sònrachaidhean prìne dìon sgrìobhte (WP), Cloc Sreathach (SCL), agus Dàta Sreathach (SDA) ann an Clàr Crìochnachaidh Pinout leis na h-ainmean SPARE_WP, SPARE_SCL, agus SPARE_SDA fa leth.
Tha comharran tarraing-suas taobh a-muigh aig comharran WP, SDA, agus SCL uile air a’ chairt.

Pàipear-taice A: Clàr Cunntais coileanta

Clàr 8 : Clàr Cunntais coileanta (a’ leantainn air an ath dhuilleig)

Àireamh pin Ainm comharraidh Ainm prìne Banca Voltage
BC18 AUX_CLK_PIN_N IO_L11N_T1U_N9_GC_64 1.8 (LVCMOS 18)
bb18 AUX_CLK_PIN_P IO_L11P_T1U_N8_GC_64 1.8 (LVCMOS 18)
BF33 AVR_B2U_1V8 IO_L2P_T0L_N2_66 1.8 (LVCMOS 18)
BF31 AVR_HS_B2U_1V8 IO_L1P_T0L_N0_DBC_66 1.8 (LVCMOS 18)
bb33 AVR_HS_CLK_1V8 IO_L12N_T1U_N11_GC_66 1.8 (LVCMOS 18)
BF32 AVR_HS_U2B_1V8 IO_L1N_T0L_N1_DBC_66 1.8 (LVCMOS 18)
BA33 AVR_MON_CLK_1V8 IO_L12P_T1U_N10_GC_66 1.8 (LVCMOS 18)
BF34 AVR_U2B_1V8 IO_L2N_T0L_N3_66 1.8 (LVCMOS 18)
AK39 CAPI_CLK_0_PIN_N MGTREFCLK0N_124 MGT REFCLK
AK38 CAPI_CLK_0_PIN_P MGTREFCLK0P_124 MGT REFCLK
AF39 CAPI_CLK_1_PIN_N MGTREFCLK0N_125 MGT REFCLK
AF38 CAPI_CLK_1_PIN_P MGTREFCLK0P_125 MGT REFCLK
BF17 CAPI_I2C_SCL_1V8 IO_L1P_T0L_N0_DBC_64 1.8 (LVCMOS 18)
BF16 CAPI_I2C_SDA_1V8 IO_L1N_T0L_N1_DBC_64 1.8 (LVCMOS 18)
BF19 CAPI_INT/RESET_1V8 IO_L2P_T0L_N2_64 1.8 (LVCMOS 18)
BF43 CAPI_RX0_N MGTYRXN0_124 MGT
BF42 CAPI_RX0_P MGTYRXP0_124 MGT
BD44 CAPI_RX1_N MGTYRXN1_124 MGT
BD43 CAPI_RX1_P MGTYRXP1_124 MGT
bb44 CAPI_RX2_N MGTYRXN2_124 MGT
bb43 CAPI_RX2_P MGTYRXP2_124 MGT
AY44 CAPI_RX3_N MGTYRXN3_124 MGT
AY43 CAPI_RX3_P MGTYRXP3_124 MGT
BC46 CAPI_RX4_N MGTYRXN0_125 MGT
BC45 CAPI_RX4_P MGTYRXP0_125 MGT
BA46 CAPI_RX5_N MGTYRXN1_125 MGT
BA45 CAPI_RX5_P MGTYRXP1_125 MGT
AW46 CAPI_RX6_N MGTYRXN2_125 MGT
AW45 CAPI_RX6_P MGTYRXP2_125 MGT
AV44 CAPI_RX7_N MGTYRXN3_125 MGT
AV43 CAPI_RX7_P MGTYRXP3_125 MGT
AT39 CAPI_TX0_N MGTYTXN0_124 MGT
AT38 CAPI_TX0_P MGTYTXP0_124 MGT
Àireamh pin Ainm comharraidh Ainm prìne Banca Voltage
AR41 CAPI_TX1_N MGTYTXN1_124 MGT
AR40 CAPI_TX1_P MGTYTXP1_124 MGT
AP39 CAPI_TX2_N MGTYTXN2_124 MGT
AP38 CAPI_TX2_P MGTYTXP2_124 MGT
AN41 CAPI_TX3_N MGTYTXN3_124 MGT
AN40 CAPI_TX3_P MGTYTXP3_124 MGT
AM39 CAPI_TX4_N MGTYTXN0_125 MGT
AM38 CAPI_TX4_P MGTYTXP0_125 MGT
AL41 CAPI_TX5_N MGTYTXN1_125 MGT
AL40 CAPI_TX5_P MGTYTXP1_125 MGT
AJ 41 CAPI_TX6_N MGTYTXN2_125 MGT
AJ 40 CAPI_TX6_P MGTYTXP2_125 MGT
AG41 CAPI_TX7_N MGTYTXN3_125 MGT
AG40 CAPI_TX7_P MGTYTXP3_125 MGT
AV26 EMCLK_B IO_L24P_T3U_N10_EMCCLK_65 1.8 (LVCMOS 18)
BA31 FABRIC_CLK_PIN_N IO_L13N_T2L_N1_GC_QBC_66 1.8 (LVDS le DIFF_TERM_ADV)
AY31 FABRIC_CLK_PIN_P IO_L13P_T2L_N0_GC_QBC_66 1.8 (LVDS le DIFF_TERM_ADV)
BA8 FPGA_FLASH_CE0_L RDWR_FCS_B_0 1.8 (LVCMOS 18)
AW24 FPGA_FLASH_CE1_L IO_L2N_T0L_N3_FWE_FCS2_B_65 1.8 (LVCMOS 18)
AW7 FPGA_FLASH_DQ0 D00_MOSI_0 1.8 (LVCMOS 18)
AV7 FPGA_FLASH_DQ1 D01_DIN_0 1.8 (LVCMOS 18)
AW8 FPGA_FLASH_DQ2 D02_0 1.8 (LVCMOS 18)
AV8 FPGA_FLASH_DQ3 D03_0 1.8 (LVCMOS 18)
AV28 FPGA_FLASH_DQ4 IO_L22P_T3U_N6_DBC_AD0P

_D04_65

1.8 (LVCMOS 18)
AW28 FPGA_FLASH_DQ5 IO_L22N_T3U_N7_DBC_AD0N

_D05_65

1.8 (LVCMOS 18)
bb28 FPGA_FLASH_DQ6 IO_L21P_T3L_N4_AD8P_D06_65 1.8 (LVCMOS 18)
BC28 FPGA_FLASH_DQ7 IO_L21N_T3L_N5_AD8N_D07_65 1.8 (LVCMOS 18)
BA19 GPIO_0_1V8_N IO_L13N_T2L_N1_GC_QBC_64 1.8 (LVCMOS18 no LVDS)
AY19 GPIO_0_1V8_P IO_L13P_T2L_N0_GC_QBC_64 1.8 (LVCMOS18 no LVDS)
AY20 GPIO_1_1V8_N IO_L15N_T2L_N5_AD11N_64 1.8 (LVCMOS18 no LVDS)
AY21 GPIO_1_1V8_P IO_L15P_T2L_N4_AD11P_64 1.8 (LVCMOS18 no LVDS)
AW20 GPIO_2_1V8_N IO_L16N_T2U_N7_QBC_AD3N_64 1.8 (LVCMOS18 no LVDS)
Àireamh pin Ainm comharraidh Ainm prìne Banca Voltage
AV20 GPIO_2_1V8_P IO_L16P_T2U_N6_QBC_AD3P_64 1.8 (LVCMOS18 no LVDS)
AW18 GPIO_3_1V8_N IO_L17N_T2U_N9_AD10N_64 1.8 (LVCMOS18 no LVDS)
AW19 GPIO_3_1V8_P IO_L17P_T2U_N8_AD10P_64 1.8 (LVCMOS18 no LVDS)
BA27 IBM_PEST_1V8_L IO_L20P_T3L_N2_AD1P_D08_65 1.8 (LVCMOS 18)
BA18 ISO_CLK_1V8 IO_L14P_T2L_N2_GC_64 1.8 (LVCMOS 18)
AD8 PCIE_LCL_REFCLK_PIN_N MGTREFCLK0N_226 MGT REFCLK
AD9 PCIE_LCL_REFCLK_PIN_P MGTREFCLK0P_226 MGT REFCLK
AF8 PCIE_REFCLK_1_PIN_N MGTREFCLK0N_225 MGT REFCLK
AF9 PCIE_REFCLK_1_PIN_P MGTREFCLK0P_225 MGT REFCLK
AB8 PCIE_REFCLK_2_PIN_N MGTREFCLK0N_227 MGT REFCLK
AB9 PCIE_REFCLK_2_PIN_P MGTREFCLK0P_227 MGT REFCLK
AL1 PCIE_RX0_N MGTYRXN3_227 MGT
AL2 PCIE_RX0_P MGTYRXP3_227 MGT
AM3 PCIE_RX1_N MGTYRXN2_227 MGT
AM4 PCIE_RX1_P MGTYRXP2_227 MGT
BA1 PCIE_RX10_N MGTYRXN1_225 MGT
BA2 PCIE_RX10_P MGTYRXP1_225 MGT
BC1 PCIE_RX11_N MGTYRXN0_225 MGT
BC2 PCIE_RX11_P MGTYRXP0_225 MGT
AY3 PCIE_RX12_N MGTYRXN3_224 MGT
AY4 PCIE_RX12_P MGTYRXP3_224 MGT
bb3 PCIE_RX13_N MGTYRXN2_224 MGT
bb4 PCIE_RX13_P MGTYRXP2_224 MGT
BD3 PCIE_RX14_N MGTYRXN1_224 MGT
BD4 PCIE_RX14_P MGTYRXP1_224 MGT
BE5 PCIE_RX15_N MGTYRXN0_224 MGT
BE6 PCIE_RX15_P MGTYRXP0_224 MGT
AK3 PCIE_RX2_N MGTYRXN1_227 MGT
AK4 PCIE_RX2_P MGTYRXP1_227 MGT
AN1 PCIE_RX3_N MGTYRXN0_227 MGT
AN2 PCIE_RX3_P MGTYRXP0_227 MGT
AP3 PCIE_RX4_N MGTYRXN3_226 MGT
AP4 PCIE_RX4_P MGTYRXP3_226 MGT
AR1 PCIE_RX5_N MGTYRXN2_226 MGT
AR2 PCIE_RX5_P MGTYRXP2_226 MGT
Àireamh pin Ainm comharraidh Ainm prìne Banca Voltage
AT3 PCIE_RX6_N MGTYRXN1_226 MGT
AT4 PCIE_RX6_P MGTYRXP1_226 MGT
AU1 PCIE_RX7_N MGTYRXN0_226 MGT
AU2 PCIE_RX7_P MGTYRXP0_226 MGT
AV3 PCIE_RX8_N MGTYRXN3_225 MGT
AV4 PCIE_RX8_P MGTYRXP3_225 MGT
AW1 PCIE_RX9_N MGTYRXN2_225 MGT
AW2 PCIE_RX9_P MGTYRXP2_225 MGT
Y4 PCIE_TX0_PIN_N MGTYTXN3_227 MGT
Y5 PCIE_TX0_PIN_P MGTYTXP3_227 MGT
AA6 PCIE_TX1_PIN_N MGTYTXN2_227 MGT
AA7 PCIE_TX1_PIN_P MGTYTXP2_227 MGT
AL6 PCIE_TX10_PIN_N MGTYTXN1_225 MGT
AL7 PCIE_TX10_PIN_P MGTYTXP1_225 MGT
AM8 PCIE_TX11_PIN_N MGTYTXN0_225 MGT
AM9 PCIE_TX11_PIN_P MGTYTXP0_225 MGT
AN6 PCIE_TX12_PIN_N MGTYTXN3_224 MGT
AN7 PCIE_TX12_PIN_P MGTYTXP3_224 MGT
AP8 PCIE_TX13_PIN_N MGTYTXN2_224 MGT
AP9 PCIE_TX13_PIN_P MGTYTXP2_224 MGT
AR6 PCIE_TX14_PIN_N MGTYTXN1_224 MGT
AR7 PCIE_TX14_PIN_P MGTYTXP1_224 MGT
AT8 PCIE_TX15_PIN_N MGTYTXN0_224 MGT
AT9 PCIE_TX15_PIN_P MGTYTXP0_224 MGT
AB4 PCIE_TX2_PIN_N MGTYTXN1_227 MGT
AB5 PCIE_TX2_PIN_P MGTYTXP1_227 MGT
AC6 PCIE_TX3_PIN_N MGTYTXN0_227 MGT
AC7 PCIE_TX3_PIN_P MGTYTXP0_227 MGT
AD4 PCIE_TX4_PIN_N MGTYTXN3_226 MGT
AD5 PCIE_TX4_PIN_P MGTYTXP3_226 MGT
AF4 PCIE_TX5_PIN_N MGTYTXN2_226 MGT
AF5 PCIE_TX5_PIN_P MGTYTXP2_226 MGT
AE6 PCIE_TX6_PIN_N MGTYTXN1_226 MGT
AE7 PCIE_TX6_PIN_P MGTYTXP1_226 MGT
AH4 PCIE_TX7_PIN_N MGTYTXN0_226 MGT
Àireamh pin Ainm comharraidh Ainm prìne Banca Voltage
AH5 PCIE_TX7_PIN_P MGTYTXP0_226 MGT
AG6 PCIE_TX8_PIN_N MGTYTXN3_225 MGT
AG7 PCIE_TX8_PIN_P MGTYTXP3_225 MGT
AJ 6 PCIE_TX9_PIN_N MGTYTXN2_225 MGT
AJ 7 PCIE_TX9_PIN_P MGTYTXP2_225 MGT
AW27 PEOST0_1V8_L IO_T3U_N12_PERSTN0_65 1.8 (LVCMOS 18)
AY27 PEOST1_1V8_L IO_L23N_T3U_N9_PERSTN1_I­ 2C_SDA_65 1.8 (LVCMOS 18)
AD39 QSFP_CLK_PIN_N MGTREFCLK0N_126 MGT REFCLK
AD38 QSFP_CLK_PIN_P MGTREFCLK0P_126 MGT REFCLK
AV16 QSFP_INT_1V8_L IO_L24P_T3U_N10_64 1.8 (LVCMOS 18)
BA14 QSFP_MODPRS_L IO_L22N_T3U_N7_DBC_AD0N_64 1.8 (LVCMOS 18)
AV15 QSFP_RST_1V8_L IO_L24N_T3U_N11_64 1.8 (LVCMOS 18)
AU46 QSFP_RX0_N MGTYRXN0_126 MGT
AU45 QSFP_RX0_P MGTYRXP0_126 MGT
AT44 QSFP_RX1_N MGTYRXN1_126 MGT
AT43 QSFP_RX1_P MGTYRXP1_126 MGT
AR46 QSFP_RX2_N MGTYRXN2_126 MGT
AR45 QSFP_RX2_P MGTYRXP2_126 MGT
AP44 QSFP_RX3_N MGTYRXN3_126 MGT
AP43 QSFP_RX3_P MGTYRXP3_126 MGT
AN46 QSFP_RX4_N MGTYRXN0_127 MGT
AN45 QSFP_RX4_P MGTYRXP0_127 MGT
AK44 QSFP_RX5_N MGTYRXN1_127 MGT
AK43 QSFP_RX5_P MGTYRXP1_127 MGT
AM44 QSFP_RX6_N MGTYRXN2_127 MGT
AM43 QSFP_RX6_P MGTYRXP2_127 MGT
AL46 QSFP_RX7_N MGTYRXN3_127 MGT
AL45 QSFP_RX7_P MGTYRXP3_127 MGT
AW15 QSFP_SCL_1V8 IO_L23P_T3U_N8_64 1.8 (LVCMOS 18)
AW14 QSFP_SDA_1V8 IO_L23N_T3U_N9_64 1.8 (LVCMOS 18)
AH43 QSFP_TX0_N MGTYTXN0_126 MGT
AH42 QSFP_TX0_P MGTYTXP0_126 MGT
AE41 QSFP_TX1_N MGTYTXN1_126 MGT
AE40 QSFP_TX1_P MGTYTXP1_126 MGT
AF43 QSFP_TX2_N MGTYTXN2_126 MGT
Àireamh pin Ainm comharraidh Ainm prìne Banca Voltage
AF42 QSFP_TX2_P MGTYTXP2_126 MGT
AD43 QSFP_TX3_N MGTYTXN3_126 MGT
AD42 QSFP_TX3_P MGTYTXP3_126 MGT
AC41 QSFP_TX4_N MGTYTXN0_127 MGT
AC40 QSFP_TX4_P MGTYTXP0_127 MGT
AB43 QSFP_TX5_N MGTYTXN1_127 MGT
AB42 QSFP_TX5_P MGTYTXP1_127 MGT
AA41 QSFP_TX6_N MGTYTXN2_127 MGT
AA40 QSFP_TX6_P MGTYTXP2_127 MGT
Y43 QSFP_TX7_N MGTYTXN3_127 MGT
Y42 QSFP_TX7_P MGTYTXP3_127 MGT
AV36 SI5328_1V8_SCL IO_L24N_T3U_N11_66 1.8 (LVCMOS 18)
AV35 SI5328_1V8_SDA IO_L24P_T3U_N10_66 1.8 (LVCMOS 18)
AE37 SI5328_OUT_0_PIN_N MGTREFCLK1N_125 MGT REFCLK
AE36 SI5328_OUT_0_PIN_P MGTREFCLK1P_125 MGT REFCLK
AB39 SI5328_OUT_1_PIN_N MGTREFCLK0N_127 MGT REFCLK
AB38 SI5328_OUT_1_PIN_P MGTREFCLK0P_127 MGT REFCLK
bb19 SI5328_REFCLK_IN_N IO_L12N_T1U_N11_GC_64 1.8 (LVDS)
bb20 SI5328_REFCLK_IN_P IO_L12P_T1U_N10_GC_64 1.8 (LVDS)
AV33 SI5328_RST_1V8_L IO_L22P_T3U_N6_DBC_AD0P_66 1.8 (LVCMOS 18)
BE30 SPARE_SCL IO_L5N_T0U_N9_AD14N_66 1.8 (LVCMOS 18)
BC30 SPARE_SDA IO_L6P_T0U_N10_AD6P_66 1.8 (LVCMOS 18)
BD30 SPARE_WP IO_L6N_T0U_N11_AD6N_66 1.8 (LVCMOS 18)
BE31 SRVC_MD_L_1V8 IO_L3P_T0L_N4_AD15P_66 1.8 (LVCMOS 18)
AV32 USER_LED_A0_1V8 IO_L18N_T2U_N11_AD2N_66 1.8 (LVCMOS 18)
AW32 USER_LED_A1_1V8 IO_T2U_N12_66 1.8 (LVCMOS 18)
AY30 USER_LED_G0_1V8 IO_L17N_T2U_N9_AD10N_66 1.8 (LVCMOS 18)
AV31 USER_LED_G1_1V8 IO_L18P_T2U_N10_AD2P_66 1.8 (LVCMOS 18)
AW33 USR_SW_0 IO_L22N_T3U_N7_DBC_AD0N_66 1.8 (LVCMOS 18)
AY36 USR_SW_1 IO_L23P_T3U_N8_66 1.8 (LVCMOS 18)

Eachdraidh Ath-sgrùdaidh

Ceann-latha Ath-sgrùdadh Air atharrachadh Le Nàdar Atharrachaidh
24 Sultain 2018 1.0 K. Roth Sgaoileadh tùsail
 

31 Dàmhair 2018

 

1.1

 

K. Roth

Ìomhaighean toraidh ùraichte, atharraich tricead gleoc prògramaichte àbhaisteach airson CAPI_CLK_1 gu 161MHz
 

14 Dùbhlachd 2018

 

1.2

 

K. Roth

Àireamh pàirt flash rèiteachaidh ùraichte, briathrachas tuairisgeul gpio atharraichte airson cruinneas, cuideam a bharrachd.
 

24 Dàmhair 2019

 

1.3

 

K. Roth

Air ùrachadh Rèiteachadh gus mapa seòlaidh a thoirt air falbh agus tuairisgeul ceart air comas pàirt cuimhne.
 

 

25 Faoilleach 2022

 

 

1.4

 

 

K. Roth

Air ùrachadh Teirmeach Coileanadh a bhith a’ toirt a-steach figearan èifeachdais teirmeach agus beachdan mu bhuaidh an amadain, thoir air falbh iomraidhean air QSFP0 agus QSFP1 bhon earrainn QSFP-DD agus ùrachadh àireamh pàirt transceiver 25Gb.

Seirbheis teachdaiche

© 2022 Dlighe-sgrìobhaidh Alpha Data Parallel Systems Ltd.
Gach còir glèidhte.
Tha am foillseachadh seo air a dhìon le Lagh Dlighe-sgrìobhaidh, leis a h-uile còir glèidhte. Chan fhaodar pàirt sam bith den fhoillseachadh seo ath-riochdachadh, ann an cruth no cruth sam bith, gun chead sgrìobhte ro-làimh bho Alpha Data Parallel Systems Ltd.
Prìomh Oifis
Seòladh: Suite L4A, 160 Sràid Dhùn Dèagh,
Dùn Èideann, EH11 1DQ, RA
Fòn: +44 131 558 2600
Facs: +44 131 558 2700
post-d: reic@alpha-data.com
weblàrach: http://www.alpha-data.com
Oifis na SA
Seòladh: 10822 West Toller Drive, Suite 250
Littleton, CO 80127
Fòn: (303) 954 8768
Facs: (866) 820 9956 - gun chìs
post-d: reic@alpha-data.com
weblàrach: http://www.alpha-data.com

Is ann leis an luchd-seilbh aca a tha na comharran-malairt uile.
Seòladh: Suite L4A, 160 Sràid Dhùn Dèagh,
Dùn Èideann, EH11 1DQ, RA
Fòn: +44 131 558 2600
Facs: +44 131 558 2700
post-d: reic@alpha-data.com
weblàrach: http://www.alpha-data.com
Seòladh: 10822 West Toller Drive, Suite 250
Littleton, CO 80127
Fòn: (303) 954 8768
Facs: (866) 820 9956 - gun chìs
post-d: reic@alpha-data.com
weblàrach: http://www.alpha-data.com

Suaicheantas ALPHA DATA

Sgrìobhainnean/Goireasan

DATA ALPHA Cairt giullachd FPGA Àrd-choileanadh ADM-PCIE-9H3 [pdfLeabhar-làimhe an neach-cleachdaidh
Cairt Pròiseas FPGA Àrd-choileanadh ADM-PCIE-9H3, ADM-PCIE-9H3, Cairt Pròiseas FPGA Àrd-choileanadh, Cairt Pròiseas FPGA, Cairt Pròiseas
DATA ALPHA Cairt giullachd FPGA Àrd-choileanadh ADM-PCIE-9H3 [pdfLeabhar-làimhe an neach-cleachdaidh
Cairt Pròiseas FPGA Àrd-choileanadh ADM-PCIE-9H3, ADM-PCIE-9H3, Cairt Pròiseas FPGA Àrd-choileanadh, Cairt Pròiseas FPGA Coileanaidh, Cairt Pròiseas FPGA, Cairt Pròiseas

Iomraidhean

Fàg beachd

Cha tèid do sheòladh puist-d fhoillseachadh. Tha raointean riatanach air an comharrachadh *