ALPHA DATA ADM-PCIE-9H3 High Performance FPGA Processing Card
Pasiuna
Ang ADM-PCIE-9H3 usa ka high-performance reconfigurable computing card nga gituyo alang sa mga aplikasyon sa Data Center, nga adunay Xilinx Virtex UltraScale+ Plus FPGA nga adunay High Bandwidth Memory (HBM).
Pangunang mga bahin
- PCIe Gen1/2/3 x1/2/4/8/16 capable
- Passive ug aktibo nga pagsumpo sa pagdumala sa thermal
- 1/2 ang gitas-on, ubos nga profile, x16 edge PCIe form factor
- 8GB HBM on-die nga memorya nga makahimo sa 460GB/s
- Usa ka QSFP-DD cage nga makahimo sa mga rate sa datos hangtod sa 28 Gbps matag 8 ka channel (224 Gbps)
- Usa ka 8 lane nga Ultraport SlimSAS nga mga konektor nga nagsunod sa OpenCAPI ug angay alang sa pagpalapad sa IO
- Nagsuporta sa VU33P o VU35P Virtex UltraScale + FPGAs
- Front panel ug likod nga kilid JTAG access pinaagi sa USB port
- Ang FPGA ma-configure sa USB/JTAG ug SPI configuration flash
- Voltage, kasamtangan, ug pagmonitor sa temperatura
- 8 GPIO signal ug 1 hilit nga timing input
Order Code
ADM-PCIE-9H3
ADM-PCIE-9H3/NF (walay opsyonal nga fan)
Tan-awa http://www.alpha-data.com/pdfs/adm-pcie-9h3.pdf alang sa kompleto nga mga kapilian sa pag-order.
Impormasyon sa Lupon
Pisikal nga Detalye
Ang ADM-PCIE-9H3 nagsunod sa PCI Express CEM revision 3.0.
Talaan 1: Mga Dimensyon sa Mekanikal (Inc. Front Panel)
Deskripsyon | Sukda |
Kinatibuk-ang Dy | 80.1 mm |
Kinatibuk-ang Dx | 181.5 mm |
Kinatibuk-ang Dz | 19.7 mm |
Timbang | 350 gramos |
Mga Kinahanglanon sa Chassis
PCI Express
Ang ADM-PCIE-9H3 makahimo sa PCIe Gen 1/2/3 nga adunay 1/2/4/8/16 lane, gamit ang Xilinx Integrated Block para sa PCI Express.
Mga Kinahanglanon sa Mekanikal
Ang usa ka 16-lane nga pisikal nga PCIe slot gikinahanglan alang sa mekanikal nga pagkaangay.
Mga Kinahanglanon sa Gahum
Ang ADM-PCIE-9H3 nagkuha sa tanang gahum gikan sa PCIe Edge. Sama sa detalye sa PCIe, gilimitahan niini ang konsumo sa kuryente sa kard sa labing taas nga 75W.
Ang pagbana-bana sa konsumo sa kuryente nanginahanglan sa paggamit sa Xilinx XPE spreadsheet ug usa ka himan sa power estimator nga makuha gikan sa Alpha Data. Palihug kontaka ang support@alpha-data.com aron makuha kini nga himan.
Ang gahum nga magamit sa mga riles nga gikalkula gamit ang XPE mao ang mga musunud:
Talaan 2: Anaa nga Gahum Pinaagi sa Riles
Voltage | Ngalan sa Tinubdan | Kasamtangang Kapabilidad |
0.72-0.90 | VCC_INT + VCCINT_IO + VCC_BRAM | 42A |
0.9 | MGTAVCC | 5A |
1.2 | MGTAVTT | 9A |
1.2 | VCC_HBM * VCC_IO_HBM | 14A |
1.8 | VCCAUX + VCCAUX_IO + VCCO_1.8V | 1.5A |
1.8 | MGTVCCAUX | 0.5A |
2.5 | VCCAUX_HBM | 2.2A |
3.3 | 3.3V alang sa Optics | 3.6A |
Thermal Performance
Kung ang temperatura sa kinauyokan sa FPGA molapas sa 105 degrees Celsius, ang disenyo sa FPGA matangtang aron mapugngan ang kard gikan sa sobrang pagpainit.
Ang ADM-PCIE-9H3 adunay usa ka heat sink aron makunhuran ang temperatura sa FPGA, nga kasagaran ang pinakainit nga punto sa kard. Ang FPGA die temperature kinahanglang magpabilin ubos sa 100 degrees Celsius. Aron makalkulo ang FPGA die temperature, kuhaa ang imong application power, i-multiply sa Theta JA gikan sa table sa ubos, ug idugang sa imong system internal ambient temperature. Ang graph sa ubos nagpakita sa duha ka linya, ang usa gisulayan sa usa ka duct nga adunay mga shroud nga gibutang, ug ang usa gisulayan nga wala ang mga shroud. Ang pasundayag sa kasagaran mas maayo nga wala ang mga shroud, apan kini naghatag og mas maayo nga pagdumala ug pagpakunhod sa air re-circulation sa mga compact server. Ang shroud mahimong matangtang gamit ang 1/16″ hex driver. Kung gigamit nimo ang fan nga gihatag sa board, imong makit-an ang theta JA nga gibana-bana nga 1.43 degC/W para sa board sa hangin nga adunay o wala ang shroud nga na-install.
Ang pagkawala sa kuryente mahimong mabanabana pinaagi sa paggamit sa Alpha Data power estimator inubanan sa Xilinx Power Estimator (XPE) nga ma-download sa http://www.xilinx.com/products/technology/power/xpe.html. Pag-download
ang UltraScale tool ug i-set ang device ngadto sa Virtex UltraScale+, VU33P, FSVH2104, -2, -2L, o -3, extended. I-set ang ambient temperature sa imong system ambient ug pilia ang 'user override' para sa epektibong theta JA ug isulod ang numero nga nalangkit sa imong system LFM sa blangko nga field. Ipadayon ang pagsulod sa tanan nga magamit nga mga elemento sa disenyo ug paggamit sa mosunod nga mga tab sa spreadsheet. Sunod kuhaa ang 9H3 power estimator gikan sa Alpha Data pinaagi sa pagkontak
support@alpha-data.com. I-plug dayon nimo ang mga numero sa gahum sa FPGA kauban ang mga numero sa Optical module aron makakuha usa ka banabana sa lebel sa board.
Aktibo VS Passive Thermal Management
Ang ADM-PCIE-9H3 nga mga barko nga adunay gamay nga opsyonal nga blower alang sa aktibo nga pagpabugnaw sa mga sistema nga adunay dili maayo nga pag-agos sa hangin. Kung ang ADM-PCIE-9H3 i-install sa usa ka server nga adunay kontrolado nga airflow, ang kapilian sa pag-order /NF mahimong magamit aron makadawat mga kard nga wala kini dugang nga piraso. Ang mga fan adunay mas mubo nga mean nga oras tali sa kapakyasan (MTBF) kaysa sa nahabilin nga asembliya, busa ang mga passive card adunay mas taas nga pagpaabut sa kinabuhi sa wala pa magkinahanglan og pagmentinar. Ang ADM-PCIE-9H3 naglakip usab sa usa ka fan speed controller, nga nagtugot sa variable fan speed base sa die temperature, ug
detection sa usa ka pakyas nga fan (tan-awa ang seksyon Fan Controllers).
Pagpahiangay
Naghatag ang Alpha Data og daghang mga kapilian sa pag-customize sa mga naglungtad nga komersyal nga off-the-shelf (COTS) nga mga produkto.
Ang ubang mga opsyon naglakip, apan dili limitado sa: dugang nga networking cages sa kasikbit nga mga slots o full profile, gipaayo nga mga heat sink, mga baffle, ug mga pagdugang sa sirkito.
Palihog kontaka sales@alpha-data.com aron makakuha usa ka kinutlo ug magsugod sa imong proyekto karon.
Functional nga Deskripsyon
Tapos naview
Ang ADM-PCIE-9H3 usa ka versatile reconfigurable computing platform nga adunay Virtex UltraScale+ VU33P/VU35P FPGA, usa ka Gen3x16 PCIe interface, 8GB sa HBM memory, usa ka QSFP-DD cage, usa ka OpenCAPI compatible Ultraport SlimSAS connector nga makahimo usab sa 28G/channel. usa ka nahimulag nga input alang sa usa ka timing synchronization pulse, usa ka 12 pin header alang sa kinatibuk-ang katuyoan nga paggamit (clocking, control pin, debug, ug uban pa), front panel LEDs, ug usa ka lig-on nga monitor sa sistema.
Mga switch
Ang ADM-PCIE-9H3 adunay octal DIP switch SW1, nga nahimutang sa likod nga bahin sa board. Ang function sa matag switch sa SW1 detalyado sa ubos:
Talaan 3: Pagbalhin sa mga Function
Pagbalhin | Default sa Pabrika | Kalihokan | OFF nga Estado | SA Estado |
SW1-1 | OFF | Switch sa Gumagamit 0 | Pin AW33 = '1' | Pin BF52 = '0' |
SW1-2 | OFF | Switch sa Gumagamit 1 | Pin AY36 = '1' | Pin BF47 = '0' |
SW1-3 | OFF | Gireserba | Gireserba | Gireserba |
SW1-4 | OFF | Gipatay | Ang board mogahom | I-power down dayon |
SW1-5 | OFF | Mode sa Serbisyo | Regular nga Pagpalihok | Mode sa serbisyo sa pag-update sa firmware |
SW1-6 | ON | HOST_I2 C_EN | Sysmon sa PCIe I2C | Si Sysmon nahimulag |
SW1-7 | ON | CAPI_VP D_EN | OpenCAPI VPD anaa | OpenCAPI VPD gilain |
SW1-8 | ON | CAPI_VP D_WP | Ang CAPI VPD gipanalipdan sa pagsulat | Ang CAPI VPD kay masulat |
Gamita ang IO Standard nga "LVCMOS18" kung gipugngan ang mga switch sa user.
Mga LED
Adunay 7 nga mga LED sa ADM-PCIE-9H3, 4 niini ang kinatibuk-ang katuyoan ug kansang kahulogan mahimong matino sa tiggamit. Ang laing 3 adunay mga fixed functions nga gihulagway sa ubos:
Talaan 4: Mga Detalye sa LED
Gibutyag ni Comp. Ref. | Kalihokan | SA Estado | OFF nga Estado |
D1 | LED_G1 | Gihubit sa tiggamit '0' | Gihubit sa tiggamit '1' |
D3 | LED_A1 | Gihubit sa tiggamit '0' | Gihubit sa tiggamit '1' |
D4 | NATAPOS | Gi-configure ang FPGA | Ang FPGA wala ma-configure |
D5 | Kahimtang 1 | Tan-awa Mga Kahulugan sa LED nga Status | |
D6 | Kahimtang 0 | Tan-awa Mga Kahulugan sa LED nga Status | |
D7 | LED_A0 | Gihubit sa tiggamit '0' | Gihubit sa tiggamit '1' |
D9 | LED_G0 | Gihubit sa tiggamit '0' | Gihubit sa tiggamit '1' |
Tan-awa ang Seksyon Kompleto nga Pinout Table para sa kompleto nga lista sa kontrolado sa gumagamit nga LED nets ug mga pin
Pag-oras
Ang ADM-PCIE-9H3 naghatag og flexible reference clock solutions para sa daghang multi-gigabit transceiver quads ug FPGA fabric. Ang bisan unsang orasan gikan sa Si5338 Clock Synthesizer ma-configure pag-usab gikan sa front panel USB USB Interface o sa Alpha Data sysmon FPGA serial port. Gitugotan niini ang tiggamit sa pag-configure sa halos bisan unsang arbitraryong frequency sa orasan sa panahon sa pagdagan sa aplikasyon. Ang labing taas nga frequency sa orasan mao ang 312.5MHz.
Adunay usab usa ka magamit nga Si5328 jitter attenuator. Makahatag kini og limpyo ug dungan nga mga orasan sa QSFP-DD ug OpenCAPI (SlimSAS) quad nga mga lokasyon sa daghang mga frequency sa orasan. Kini nga mga himan naggamit lamang sa dali nga panumduman, mao nga ang disenyo sa FPGA kinahanglan nga i-configure pag-usab ang mapa sa rehistro pagkahuman sa bisan unsang kalihokan sa siklo sa kuryente.
Ang tanan nga mga ngalan sa orasan sa seksyon sa ubos makita sa Kompleto nga Pinout Table.
Si5328
Kung gikinahanglan ang jitter attenuation palihug tan-awa ang reference documentation para sa Si5328.
https://www.silabs.com/Support%20Documents/TechnicalDocs/Si5328.pdf
Ang mga koneksyon sa sirkito nagsalamin sa Xilinx VCU110 ug VCU108, palihug tan-awa ang Xilinx Dev Boards alang sa mga pakisayran
Mga Orasan sa Reperensya sa PCIe
Ang 16 MGT lane nga konektado sa PCIe card edge naggamit sa MGT tiles 224 hangtod 227 ug gigamit ang sistema nga 100 MHz nga orasan (net name PCIE_REFCLK).
Sa laing bahin, ang usa ka limpyo, onboard nga 100MHz nga orasan anaa usab (net name PCIE_LCL_REFCLK).
Panapton nga Orasan
Ang disenyo nagtanyag ug tela nga orasan (net name FABRIC_SRC_CLK) nga nag-default sa 300 MHz. Kini nga orasan gituyo nga gamiton alang sa mga elemento sa IDELAY sa mga disenyo sa FPGA. Ang tela nga orasan konektado sa usa ka Global Clock (GC) pin.
DIFF_TERM_ADV = TERM_100 ang gikinahanglan para sa LVDS nga pagtapos
Auxiliary nga Orasan
Ang disenyo nagtanyag og auxiliary nga orasan (net name AUX_CLK) nga nag-default sa 300 MHz. Kini nga orasan mahimong magamit sa bisan unsang katuyoan ug konektado sa usa ka Global Clock (GC) pin.
DIFF_TERM_ADV = TERM_100 ang gikinahanglan para sa LVDS nga pagtapos
Programming Clock (EMCCLK)
Usa ka 100MHz nga orasan (net name EMCCLK_B) gipakaon ngadto sa EMCLLK pin aron i-drive ang SPI flash device atol sa configuration sa FPGA. Timan-i nga dili kini usa ka global nga orasan nga makahimo sa IO pin.
QSFP-DD
Ang QSFP-DD cage nahimutang sa MGT tiles 126 ug 127 ug naggamit ug 161.1328125MHz default reference clock.
Timan-i nga kini nga frequency sa orasan mahimong usbon sa bisan unsang arbitraryong frequency sa orasan hangtod sa 312MHz pinaagi sa pag-program pag-usab sa Si5338 reprogrammable clock oscillator pinaagi sa system monitor. Mahimo kini gamit ang Alpha Data API o sa USB gamit ang angay nga Alpha Data Software nga mga himan.
Tan-awa ang pukot nga mga ngalan QSFP_CLK* para sa mga lokasyon sa pin.
Ang QSFP-DD nga hawla nahimutang usab sa ingon nga kini ma-clock gikan sa Si5328 jitter attenuator clock multiplier.
Tan-awa ang pukot nga mga ngalan SI5328_OUT_1* para sa mga lokasyon sa pin.
Ultraport SlimSAS (OpenCAPI)
Ang Ultraport SlimSAS connector nahimutang sa MGT tile 124 ug 125.
Alang sa OpenCAPI usa ka eksternal nga 156.25MHz nga orasan ang gihatag sa cable. Tan-awa ang pukot nga mga ngalan CAPI_CLK_0* para sa mga lokasyon sa pin sa orasan sa cable.
Ang laing alternatibo nga tinubdan sa orasan alang niini nga interface mao ang Si5338 clock synthesizer nga gi-default sa 161.1328125MHz. Tan-awa ang pukot nga mga ngalan CAPI_CLK_1* para sa mga lokasyon sa pin. Timan-i nga kini nga frequency sa orasan mahimong usbon sa bisan unsang arbitraryong frequency sa orasan hangtod sa 312MHz pinaagi sa pag-program pag-usab sa Si5338 reprogrammable clock oscillator pinaagi sa system monitor. Mahimo kini gamit ang Alpha Data API o sa USB gamit ang angay nga Alpha Data Software nga mga himan.
Para sa jitter sensitive nga mga aplikasyon, kini nga interface mahimong ma-clock gikan sa Si5328 jitter attenuator. Tan-awa ang pukot nga mga ngalan SI5328_OUT_0* para sa mga lokasyon sa pin.
PCI Express
Ang ADM-PCIE-9H3 makahimo sa PCIe Gen 1/2/3 nga adunay 1/2/4/8/16 lane. Ang FPGA nagmaneho niini nga mga agianan direkta gamit ang Integrated PCI Express block gikan sa Xilinx. Ang negosasyon sa PCIe link speed ug gidaghanon sa mga lane nga gigamit kasagaran awtomatiko ug wala magkinahanglan og interbensyon sa tiggamit.
PCI Express reset (PERST#) konektado sa FPGA sa duha ka lokasyon. Tan-awa ang Kompleto nga Pinout Table signal PERST0_1V8_L ug PERST1_1V8_L.
Ang ubang mga assignment sa pin alang sa high speed lane gihatag sa pinout nga gilakip sa Complete Pinout Table.
Ang espesipikasyon sa PCI Express nanginahanglan nga ang tanan nga mga add-in nga kard andam alang sa pag-ihap sulod sa 120ms pagkahuman balido ang gahum (100ms pagkahuman balido ang gahum + 20ms pagkahuman gipagawas ang PERST). Ang ADM-PCIE-9H3 nakab-ot kini nga kinahanglanon kung gi-configure gikan sa usa ka tandem bitstream nga adunay tukma nga mga pagpugong sa SPI nga detalyado sa seksyon:
Configuration Gikan sa Flash Memory. Para sa dugang nga mga detalye sa tandem configuration, tan-awa ang Xilinx xapp 1179.
Mubo nga sulat:
Ang lainlaing mga motherboards/backplane makabenepisyo gikan sa lainlaing RX equalization schemes sulod sa PCIe IP core nga gihatag sa Xilinx. Ang Alpha Data nagrekomendar sa paggamit sa mosunod nga setting kon ang usa ka user makasinati sa link error o mga isyu sa pagbansay sa ilang sistema: sulod sa IP core generator, usba ang mode ngadto sa "Advanced" ug ablihi ang "GT Settings" tab, usba ang "form factor driven insertion loss." adjustment" gikan sa "Add-in Card" ngadto sa "Chip-to-Chip" (Tan-awa ang Xilinx PG239 alang sa dugang mga detalye).
QSFP-DD
Usa ka QSFP-DD nga hawla ang anaa sa atubangan nga panel. Kini nga hawla adunay katakus nga ibutang ang bisan unsang QSFP28 o QSFP-DD nga mga kable (pabalik nga katugma). Ang duha ka aktibo nga optical ug passive copper QSFP-DD/QSFP28 compatible nga mga modelo hingpit nga nagsunod. Ang interface sa komunikasyon mahimong modagan hangtod sa 28Gbps matag channel. Adunay 8 ka kanal sa tibuok QSFP-DD cage (kinatibuk-ang maximum nga bandwidth nga 224Gbps). Kini nga hawla haom kaayo alang sa 8x 10G/25G, 2x 100G Ethernet, o bisan unsang ubang protocol nga gisuportahan sa Xilinx GTY Transceivers. Palihug tan-awa ang Xilinx User Guide UG578 para sa dugang nga mga detalye sa mga kapabilidad sa mga transceiver.
Ang QSFP-DD cage adunay control signal nga konektado sa FPGA. Ang koneksyon detalyado sa Kompleto nga Pinout Table sa katapusan niini nga dokumento. Ang notasyon nga gigamit sa mga assignment sa pin mao ang QSFP* nga adunay mga lokasyon nga giklaro sa diagram sa ubos.
Gamita ang QSFP_SCL_1V8 ug QSFP_SDA_1V8 nga mga pin nga detalyado sa Complete Pinout Table aron makigkomunikar sa QSFP28 register space.
Mubo nga sulat:
Ang LP_MODE (Low Power Mode) sa hawla gihigot sa yuta, gamita ang interface sa pagdumala aron itakda ang mga lagda sa kuryente.
Posible nga ang Alpha Data mag-pre-fit sa ADM-PCIE-9H3 nga adunay QSFP-DD ug QSFP28 nga mga sangkap. Ang lamesa sa ubos nagpakita sa numero sa bahin alang sa mga transceiver nga gipaangay kung gi-order niini nga board.
Talaan 5: Mga Numero sa Bahin sa QSFP28
Order Code | Deskripsyon | Numero sa Bahin | Manufacturer |
Q10 | 40G (4×10) QSFP Optical Transceiver | FTL410QE2C | Finisar |
Q14 | 56G (4×14) QSFP Optical Transceiver | FTL414QB2C | Finisar |
Q25 | 100G (4×25) QSFP28 Optical Transceiver | FTLC9558REPM | Finisar |
OpenCAPI Ultraport SlimSAS
Ang Ultraport SlimSAS nga mga sudlanan sa luyo sa board nagtugot sa OpenCAPI compliant interfaces nga nagdagan sa 200G (8 ka channel sa 25G). Palihug kontaka ang support@alpha-data.com o ang imong representante sa IBM alang sa dugang mga detalye sa OpenCAPI ug sa mga benepisyo niini.
Ang SlimSAS connector mahimo usab nga gamiton sa pagkonektar sa usa ka dugang nga 2x QSFP28 breakout board, kontaka sales@alpha-data.com para sa dugang detalye. Sa laing bahin, ang cabling cab gamiton aron makonektar ang daghang ADM-PCIE-9H3 card sulod sa usa ka chassis.
Sistema Monitor
Ang ADM-PCIE-9H3 adunay abilidad sa pagmonitor sa temperatura, voltage, ug kasamtangan sa sistema sa pagsusi sa operasyon sa board. Ang pagmonitor gipatuman gamit ang Atmel AVR microcontroller.
Kung ang kinauyokan nga temperatura sa FPGA molapas sa 105 degrees Celsius, ang FPGA hawanan aron malikayan ang kadaot sa kard.
Pagkontrol sa mga algorithm sa sulod sa microcontroller awtomatikong susihon ang linya voltages ug sa board nga mga temperatura ug mga bahin naghimo sa impormasyon nga magamit sa FPGA sa usa ka gipahinungod nga serial interface nga gitukod sa Alpha Data reference design package (gibaligya nga gilain). Ang impormasyon mahimo usab nga ma-access direkta gikan sa microcontroller sa ibabaw sa USB interface sa atubangan panel o pinaagi sa IPMI interface nga anaa sa PCIe card ngilit.
Talaan 6 : Voltage, Current, ug Temperature Monitors
Mga monitor | Index | Katuyoan/Paghulagway |
ETC | ETC | Milabay nga time counter (segundo) |
EC | EC | counter sa panghitabo (mga siklo sa kuryente) |
12V | ADC00 | Suplay sa input sa board |
12V_I | ADC01 | 12V input nga kasamtangan sa amps |
3.3V | ADC02 | Suplay sa input sa board |
3.3V_I | ADC03 | 3.3V input nga kasamtangan sa amps |
3.3V | ADC05 | Board input auxiliary nga gahum |
3.3V | ADC05 | 3.3V alang sa QSFP optika |
2.5V | ADC06 | Orasan ug DRAM voltage paghatag |
1.8V | ADC07 | FPGA IO voltage (VCCO) |
1.8V | ADC08 | Gahum sa transceiver (AVCC_AUX) |
1.2V | ADC09 | Gahum sa HBM |
1.2V | ADC10 | Gahum sa Transceiver (AVTT) |
0.9V | ADC11 | Gahum sa Transceiver (AVCC) |
0.85-0.90V | ADC12 | BRAM + INT_IO (VccINT_IO) |
0.72-0.90V | ADC13 | FPGA Core Supply (VccINT) |
uC_Temp | TMP00 | FPGA on-die nga temperatura |
Board0_Temp | TMP01 | Temperatura sa board duol sa front panel |
Board1_Temp | TMP02 | Temperatura sa board duol sa likod sa ibabaw nga suok |
FPGA_Temp | TMP03 | FPGA on-die nga temperatura |
System Monitor Status LEDs
Ang mga LED nga D5 (Pula) ug D6 (Green) nagpaila sa kahimtang sa kahimsog sa kard.
Talaan 7: Mga Kahulugan sa LED nga Status
Mga LED | Status |
Berde | Nagdagan ug walay mga alarma |
Berde + Pula | Standby (Gipalong) |
Nagkidlap nga Berde + Nagkidlap nga Pula (magkauban) | Atensyon - aktibo nga kritikal nga alarma |
Nagkidlap-kidlap nga Berde + Nagkidlap-kidlap nga Pula (alternating) | Mode sa Serbisyo |
Nagkidlap Berde + Pula | Atensyon – aktibo sa alarma |
Pula | Nawala ang firmware sa aplikasyon o dili balido nga firmware |
Nagkidlap nga Pula | Ang configuration sa FPGA gi-clear aron mapanalipdan ang board |
Mga Kontroler sa Fan
Ang onboard USB bus nga kontrolado sa system monitor adunay access sa MAX6620 fan controller. Kini nga device mahimong kontrolado pinaagi sa daghang onboard system monitor communication interfaces, lakip ang USB, PCIe Edge SMBUS, ug FPGA sysmon seral communication port. Ang fan controller anaa sa I2C bus 1 sa address 0x2a. Para sa dugang nga mga pangutana. Kontaka support@alpha-data.com uban ang dugang nga mga pangutana sa paggamit niini nga mga controller.
USB Interface
Ang FPGA mahimong ma-configure direkta gikan sa koneksyon sa USB sa atubangan nga panel o sa likod nga sulab sa kard.
Ang ADM-PCIE-9H3 naggamit sa Digilent USB-JTAG converter box nga gisuportahan sa Xilinx software tool suite. Ikonektar lang ang usa ka micro-USB AB type cable tali sa ADM-PCIE-9H3 USB port ug usa ka host computer nga adunay Vivado nga na-install. Ang Vivado Hardware Manager awtomatik nga makaila sa FPGA ug motugot kanimo sa pag-configure sa FPGA ug sa SBPI configuration PROM.
Ang sama nga USB connector gigamit sa direktang pag-access sa sistema sa monitor sa sistema. Tanan nga voltages, mga sulog, mga temperatura, ug ang mga setting sa pagsumpo sa orasan nga dili mabalhinon mahimong ma-access gamit ang avr2util software sa Alpha Data niini nga interface.
Ang Avr2util alang sa Windows ug ang kaubang USB driver ma-download dinhi:
https://support.alpha-data.com/pub/firmware/utilities/windows/
Ang Avr2util alang sa Linux ma-download dinhi:
https://support.alpha-data.com/pub/firmware/utilities/linux/
Gamita ang “avr2util.exe /?” aron makita ang tanan nga mga kapilian.
Kay exampAng "avr2util.exe / usbcom com4 display-sensors" magpakita sa tanan nga mga kantidad sa sensor.
Kay exampAng "avr2util.exe /usbcom com4 setclknv 1 156250000" magbutang sa orasan sa QSFP sa 156.25MHz. setclk index 0 = CAPI_CLK_1, index 1 = QSFP_CLK, index 2 = AUX_CLK, index 3 = FABRIC_CLK.
Usba ang 'com4' aron ipares ang numero sa com port nga gi-assign ubos sa windows device manager
Pag-configure
Adunay duha ka nag-unang paagi sa pag-configure sa FPGA sa ADM-PCIE-9H3:
- Gikan sa Flash memory, sa power-on, sama sa gihulagway sa Seksyon 3.8.1
- Gamit ang USB cable nga konektado sa bisan asa nga USB port Seksyon 3.8.2
Configuration Gikan sa Flash Memory
Ang FPGA mahimong awtomatikong i-configure sa power-on gikan sa duha ka 256 Mbit QSPI flash memory device nga gi-configure isip x8 SPI device (Micron part number MT25QU256ABA8E12-0). Kini nga mga flash device kasagarang gibahin ngadto sa duha ka rehiyon sa 32 MiByte matag usa, diin ang matag rehiyon adunay igo nga gidak-on nga magkupot og wala ma-compress nga bitstream alang sa VU33P FPGA.
Ang ADM-PCIE-9H3 gipadala uban sa usa ka yano nga PCIe endpoint bitstream nga adunay usa ka batakang Alpha Data ADXDMA bitstream. Ang Alpha Data mahimong ma-load sa ubang mga naandan nga bitstream sa panahon sa pagsulay sa produksiyon, palihug kontaka sales@alpha-data.com para sa dugang detalye.
Posible nga gamiton ang Multiboot nga adunay usa ka fallback nga imahe sa kini nga hardware. Ang master SPI configuration interface ug ang Fallback MultiBoot gihisgutan sa detalye sa Xilinx UG570. Sa power-on, ang FPGA mosulay sa pag-configure sa kaugalingon nga awtomatiko sa serial master mode base sa sulod sa header sa programing. file. Mahimong gamiton ang Multibook ug ICAP aron mapili tali sa duha ka mga rehiyon sa configuration nga ikarga sa FPGA. Tan-awa ang Xilinx UG570 MultiBoot para sa mga detalye.
Ang imahe nga gikarga mahimo usab nga suportahan ang tandem PROM o tandem PCIE nga adunay mga pamaagi sa pag-configure sa pag-update sa uma.
Kini nga mga kapilian makapakunhod sa mga oras sa pagkarga sa kuryente aron makatabang sa pagtagbo sa mga kinahanglanon sa pag-reset sa PCIe. Ang tandem with field usab makapahimo sa host system nga ma-reconfigure ang user FPGA logic nga dili mawala ang PCIe link, usa ka mapuslanong feature kung ang system resets ug power cycles dili opsyon.
Ang Alpha Data System Monitor makahimo usab sa pag-reconfigure sa flash memory ug pag-reprogram sa FPGA.
Naghatag kini usa ka mapuslanon nga mekanismo nga dili luwas aron ma-program pag-usab ang FPGA bisan kung kini nahulog sa bus sa PCIe. Ang monitor sa sistema mahimong ma-access pinaagi sa USB sa atubangan nga panel ug sa likod nga kilid, o sa ibabaw sa mga koneksyon sa SMBUS sa PCIe edge.
Mga Hulagway sa Pagtukod ug Pagprograma sa Configuration
Pagmugna og gamayfile uban niini nga mga pagpugong (tan-awa ang xapp1233):
- set_property BITSTREAM.GENERAL.COMPRESS TINUOD [ current_design ]
- set_property BITSTREAM.CONFIG.EXTMASTERCCLK_EN {DIV-1} [karon_disenyo]
- set_property BITSTREAM.CONFIG.SPI_32BIT_ADDR OO [karon_disenyo]
- set_property BITSTREAM.CONFIG.SPI_BUSWIDTH 8 [karon_disenyo]
- set_property BITSTREAM.CONFIG.SPI_FALL_EDGE OO [karon_disenyo]
- set_property BITSTREAM.CONFIG.UNUSEDPIN {Pullnone} [current_design]
- set_property CFGBVS GND [ current_design ]
- set_property CONFIG_VOLTAGE 1.8 [karon_disenyo ]
- set_property BITSTREAM.CONFIG.OVERTEMPSHUTDOWN Enable [current_design]
Paghimo ug MCS file uban niini nga mga kabtangan (write_cfgmem):
- -porma sa MCS
- - gidak-on 64
- -interface SPIx8
- -loadbit "up 0x0000000file/filename.bit>” (ika-0 nga lokasyon)
- -loadbit "up 0x2000000file/filename.bit>” (unang lokasyon, opsyonal)
Programa nga adunay vivado hardware manager nga adunay kini nga mga setting (tan-awa ang xapp1233):
- SPI part: mt25qu256-spi-x1_x2_x4_x8
- Estado sa non-config mem I/O pins: Pull-none
- Target ang upat files namugna gikan sa write_cfgmem tcl command.
Pag-configure pinaagi sa JTAG
Ang usa ka micro-USB AB Cable mahimong ikabit sa atubangan nga panel o sa likod nga bahin sa USB port. Gitugotan niini ang FPGA nga ma-reconfigure gamit ang Xilinx Vivado Hardware Manager pinaagi sa integrated Digilent JTAG kahon sa converter. Ang aparato awtomatik nga mailhan sa Vivado Hardware Manager.
Para sa mas detalyado nga mga instruksyon, palihog tan-awa ang “Paggamit sa Vivado Hardware Manager sa Programa sa FPGA Device” nga seksyon sa Xilinx UG908: https://www.xilinx.com/support/documentation/sw_manuals/xilinx2014_1/ug908-vivado-programming-debugging.pdf
Konektor sa GPIO
Ang opsyon sa GPIO naglangkob sa usa ka versatile shrouded connector gikan sa Molex nga adunay part number 87832-1222 nga naghatag sa mga tiggamit og custom nga mga kinahanglanon sa IO upat ka direktang koneksyon sa FPGA signals.
Girekomenda nga mating plug: Molex 0875681273 o 0511101260
Direkta nga Sumpaysumpaya ang FPGA Signals
Ang 8 ka pukot gibuak sa GPIO header, isip upat ka set sa differential pairs. Kini nga mga signal angay alang sa bisan unsang 1.8V nga suportado nga mga sumbanan sa pagsenyas nga gisuportahan sa Xilinx UltraScale nga arkitektura. Tan-awa ang Xilinx UG571 para sa mga opsyon sa IO.
Ang LVDS ug 1.8 CMOS kay popular nga mga kapilian. Ang 0th GPIO signal index angay alang sa usa ka global nga koneksyon sa orasan.
Ang direktang pagkonekta sa mga signal sa GPIO limitado sa 1.8V pinaagi sa usa ka quickswitch (74CBTLVD3245PW) aron mapanalipdan ang FPGA gikan sa overvol.tage sa mga IO pin. Kini nga quickswitch nagtugot sa mga signal sa pagbiyahe sa bisan asa nga direksyon nga adunay 4 ohms sa serye nga impedance ug ubos pa sa 1ns sa propagation delay. Ang mga pukot direkta nga konektado sa FPGA pagkahuman sa quickswitch.
Ang direktang koneksyon nga mga ngalan sa signal gimarkahan nga GPIO_0_1V8_P/N ug GPIO_1_1V8_P/N, ug uban pa aron ipakita ang polarity ug paggrupo. Ang mga alokasyon sa signal pin makita sa Complete Pinout Table
Pag-input sa Tayming
Ang J1.1 ug J1.2 mahimong gamiton isip usa ka hilit nga timing input signal (hangtod sa 25MHz). Ang mga aplikasyon mahimong direktang magkonektar sa GPIO connector, o ang Alpha Data makahatag og cabled solution nga adunay SMA o susama nga connector sa front panel. Kontaka ang sales@alpha-data.com para sa mga opsyon sa connector sa atubangan nga panel.
Para sa mga lokasyon sa pin, tan-awa ang signal name nga ISO_CLK sa Complete Pinout Table.
Ang signal nahimulag pinaagi sa optical isolator part number TLP2367 nga adunay 220 ohm nga series resistance.
User EEPROM
Usa ka 2Kb I2C user EEPROM gihatag alang sa pagtipig sa MAC adres o uban pang impormasyon sa user. Ang EEPROM kay numero sa bahin CAT34C02HU4IGT4A
Ang adres nga mga pin A2, A1, ug A0 tanan gihigot sa usa ka lohikal nga '0'.
Ang write protect (WP), Serial Clock (SCL), ug Serial Data (SDA) pin assignment makita sa Complete Pinout Table nga adunay mga ngalan nga SPARE_WP, SPARE_SCL, ug SPARE_SDA.
Ang mga signal sa WP, SDA, ug SCL tanan adunay external pull-up resistors sa card.
Apendise A: Kompleto nga Pinout Table
Talaan 8: Kompleto nga Pinout Table (gipadayon sa sunod nga panid)
Numero sa Pin | Ngalan sa Signal | Ngalan sa Pin | Bangko Voltage |
BC18 | AUX_CLK_PIN_N | IO_L11N_T1U_N9_GC_64 | 1.8 (LVCMOS18) |
BB18 | AUX_CLK_PIN_P | IO_L11P_T1U_N8_GC_64 | 1.8 (LVCMOS18) |
BF33 | AVR_B2U_1V8 | IO_L2P_T0L_N2_66 | 1.8 (LVCMOS18) |
BF31 | AVR_HS_B2U_1V8 | IO_L1P_T0L_N0_DBC_66 | 1.8 (LVCMOS18) |
BB33 | AVR_HS_CLK_1V8 | IO_L12N_T1U_N11_GC_66 | 1.8 (LVCMOS18) |
BF32 | AVR_HS_U2B_1V8 | IO_L1N_T0L_N1_DBC_66 | 1.8 (LVCMOS18) |
BA33 | AVR_MON_CLK_1V8 | IO_L12P_T1U_N10_GC_66 | 1.8 (LVCMOS18) |
BF34 | AVR_U2B_1V8 | IO_L2N_T0L_N3_66 | 1.8 (LVCMOS18) |
AK39 | CAPI_CLK_0_PIN_N | MGTREFCLK0N_124 | MGT REFCLK |
AK38 | CAPI_CLK_0_PIN_P | MGTREFCLK0P_124 | MGT REFCLK |
AF39 | CAPI_CLK_1_PIN_N | MGTREFCLK0N_125 | MGT REFCLK |
AF38 | CAPI_CLK_1_PIN_P | MGTREFCLK0P_125 | MGT REFCLK |
BF17 | CAPI_I2C_SCL_1V8 | IO_L1P_T0L_N0_DBC_64 | 1.8 (LVCMOS18) |
BF16 | CAPI_I2C_SDA_1V8 | IO_L1N_T0L_N1_DBC_64 | 1.8 (LVCMOS18) |
BF19 | CAPI_INT/RESET_1V8 | IO_L2P_T0L_N2_64 | 1.8 (LVCMOS18) |
BF43 | CAPI_RX0_N | MGTYRXN0_124 | MGT |
BF42 | CAPI_RX0_P | MGTYRXP0_124 | MGT |
BD44 | CAPI_RX1_N | MGTYRXN1_124 | MGT |
BD43 | CAPI_RX1_P | MGTYRXP1_124 | MGT |
BB44 | CAPI_RX2_N | MGTYRXN2_124 | MGT |
BB43 | CAPI_RX2_P | MGTYRXP2_124 | MGT |
AY44 | CAPI_RX3_N | MGTYRXN3_124 | MGT |
AY43 | CAPI_RX3_P | MGTYRXP3_124 | MGT |
BC46 | CAPI_RX4_N | MGTYRXN0_125 | MGT |
BC45 | CAPI_RX4_P | MGTYRXP0_125 | MGT |
BA46 | CAPI_RX5_N | MGTYRXN1_125 | MGT |
BA45 | CAPI_RX5_P | MGTYRXP1_125 | MGT |
AW46 | CAPI_RX6_N | MGTYRXN2_125 | MGT |
AW45 | CAPI_RX6_P | MGTYRXP2_125 | MGT |
AV44 | CAPI_RX7_N | MGTYRXN3_125 | MGT |
AV43 | CAPI_RX7_P | MGTYRXP3_125 | MGT |
AT39 | CAPI_TX0_N | MGTYTXN0_124 | MGT |
AT38 | CAPI_TX0_P | MGTYTXP0_124 | MGT |
Numero sa Pin | Ngalan sa Signal | Ngalan sa Pin | Bangko Voltage |
AR41 | CAPI_TX1_N | MGTYTXN1_124 | MGT |
AR40 | CAPI_TX1_P | MGTYTXP1_124 | MGT |
AP39 | CAPI_TX2_N | MGTYTXN2_124 | MGT |
AP38 | CAPI_TX2_P | MGTYTXP2_124 | MGT |
AN41 | CAPI_TX3_N | MGTYTXN3_124 | MGT |
AN40 | CAPI_TX3_P | MGTYTXP3_124 | MGT |
AM39 | CAPI_TX4_N | MGTYTXN0_125 | MGT |
AM38 | CAPI_TX4_P | MGTYTXP0_125 | MGT |
AL41 | CAPI_TX5_N | MGTYTXN1_125 | MGT |
AL40 | CAPI_TX5_P | MGTYTXP1_125 | MGT |
AJ41 | CAPI_TX6_N | MGTYTXN2_125 | MGT |
AJ40 | CAPI_TX6_P | MGTYTXP2_125 | MGT |
AG41 | CAPI_TX7_N | MGTYTXN3_125 | MGT |
AG40 | CAPI_TX7_P | MGTYTXP3_125 | MGT |
AV26 | EMCCLK_B | IO_L24P_T3U_N10_EMCCLK_65 | 1.8 (LVCMOS18) |
BA31 | FABRIC_CLK_PIN_N | IO_L13N_T2L_N1_GC_QBC_66 | 1.8 (LVDS uban sa DIFF_TERM_ADV) |
AY31 | FABRIC_CLK_PIN_P | IO_L13P_T2L_N0_GC_QBC_66 | 1.8 (LVDS uban sa DIFF_TERM_ADV) |
BA8 | FPGA_FLASH_CE0_L | RDWR_FCS_B_0 | 1.8 (LVCMOS18) |
AW24 | FPGA_FLASH_CE1_L | IO_L2N_T0L_N3_FWE_FCS2_B_65 | 1.8 (LVCMOS18) |
AW7 | FPGA_FLASH_DQ0 | D00_MOSI_0 | 1.8 (LVCMOS18) |
AV7 | FPGA_FLASH_DQ1 | D01_DIN_0 | 1.8 (LVCMOS18) |
AW8 | FPGA_FLASH_DQ2 | D02_0 | 1.8 (LVCMOS18) |
AV8 | FPGA_FLASH_DQ3 | D03_0 | 1.8 (LVCMOS18) |
AV28 | FPGA_FLASH_DQ4 | IO_L22P_T3U_N6_DBC_AD0P
_D04_65 |
1.8 (LVCMOS18) |
AW28 | FPGA_FLASH_DQ5 | IO_L22N_T3U_N7_DBC_AD0N
_D05_65 |
1.8 (LVCMOS18) |
BB28 | FPGA_FLASH_DQ6 | IO_L21P_T3L_N4_AD8P_D06_65 | 1.8 (LVCMOS18) |
BC28 | FPGA_FLASH_DQ7 | IO_L21N_T3L_N5_AD8N_D07_65 | 1.8 (LVCMOS18) |
BA19 | GPIO_0_1V8_N | IO_L13N_T2L_N1_GC_QBC_64 | 1.8 (LVCMOS18o LVDS) |
AY19 | GPIO_0_1V8_P | IO_L13P_T2L_N0_GC_QBC_64 | 1.8 (LVCMOS18o LVDS) |
AY20 | GPIO_1_1V8_N | IO_L15N_T2L_N5_AD11N_64 | 1.8 (LVCMOS18o LVDS) |
AY21 | GPIO_1_1V8_P | IO_L15P_T2L_N4_AD11P_64 | 1.8 (LVCMOS18o LVDS) |
AW20 | GPIO_2_1V8_N | IO_L16N_T2U_N7_QBC_AD3N_64 | 1.8 (LVCMOS18o LVDS) |
Numero sa Pin | Ngalan sa Signal | Ngalan sa Pin | Bangko Voltage |
AV20 | GPIO_2_1V8_P | IO_L16P_T2U_N6_QBC_AD3P_64 | 1.8 (LVCMOS18o LVDS) |
AW18 | GPIO_3_1V8_N | IO_L17N_T2U_N9_AD10N_64 | 1.8 (LVCMOS18o LVDS) |
AW19 | GPIO_3_1V8_P | IO_L17P_T2U_N8_AD10P_64 | 1.8 (LVCMOS18o LVDS) |
BA27 | IBM_PERST_1V8_L | IO_L20P_T3L_N2_AD1P_D08_65 | 1.8 (LVCMOS18) |
BA18 | ISO_CLK_1V8 | IO_L14P_T2L_N2_GC_64 | 1.8 (LVCMOS18) |
AD8 | PCIE_LCL_REFCLK_PIN_N | MGTREFCLK0N_226 | MGT REFCLK |
AD9 | PCIE_LCL_REFCLK_PIN_P | MGTREFCLK0P_226 | MGT REFCLK |
AF8 | PCIE_REFCLK_1_PIN_N | MGTREFCLK0N_225 | MGT REFCLK |
AF9 | PCIE_REFCLK_1_PIN_P | MGTREFCLK0P_225 | MGT REFCLK |
AB8 | PCIE_REFCLK_2_PIN_N | MGTREFCLK0N_227 | MGT REFCLK |
AB9 | PCIE_REFCLK_2_PIN_P | MGTREFCLK0P_227 | MGT REFCLK |
AL1 | PCIE_RX0_N | MGTYRXN3_227 | MGT |
AL2 | PCIE_RX0_P | MGTYRXP3_227 | MGT |
AM3 | PCIE_RX1_N | MGTYRXN2_227 | MGT |
AM4 | PCIE_RX1_P | MGTYRXP2_227 | MGT |
BA1 | PCIE_RX10_N | MGTYRXN1_225 | MGT |
BA2 | PCIE_RX10_P | MGTYRXP1_225 | MGT |
BC1 | PCIE_RX11_N | MGTYRXN0_225 | MGT |
BC2 | PCIE_RX11_P | MGTYRXP0_225 | MGT |
AY3 | PCIE_RX12_N | MGTYRXN3_224 | MGT |
AY4 | PCIE_RX12_P | MGTYRXP3_224 | MGT |
BB3 | PCIE_RX13_N | MGTYRXN2_224 | MGT |
BB4 | PCIE_RX13_P | MGTYRXP2_224 | MGT |
BD3 | PCIE_RX14_N | MGTYRXN1_224 | MGT |
BD4 | PCIE_RX14_P | MGTYRXP1_224 | MGT |
BE5 | PCIE_RX15_N | MGTYRXN0_224 | MGT |
BE6 | PCIE_RX15_P | MGTYRXP0_224 | MGT |
AK3 | PCIE_RX2_N | MGTYRXN1_227 | MGT |
AK4 | PCIE_RX2_P | MGTYRXP1_227 | MGT |
AN1 | PCIE_RX3_N | MGTYRXN0_227 | MGT |
AN2 | PCIE_RX3_P | MGTYRXP0_227 | MGT |
AP3 | PCIE_RX4_N | MGTYRXN3_226 | MGT |
AP4 | PCIE_RX4_P | MGTYRXP3_226 | MGT |
AR1 | PCIE_RX5_N | MGTYRXN2_226 | MGT |
AR2 | PCIE_RX5_P | MGTYRXP2_226 | MGT |
Numero sa Pin | Ngalan sa Signal | Ngalan sa Pin | Bangko Voltage |
AT3 | PCIE_RX6_N | MGTYRXN1_226 | MGT |
AT4 | PCIE_RX6_P | MGTYRXP1_226 | MGT |
AU1 | PCIE_RX7_N | MGTYRXN0_226 | MGT |
AU2 | PCIE_RX7_P | MGTYRXP0_226 | MGT |
AV3 | PCIE_RX8_N | MGTYRXN3_225 | MGT |
AV4 | PCIE_RX8_P | MGTYRXP3_225 | MGT |
AW1 | PCIE_RX9_N | MGTYRXN2_225 | MGT |
AW2 | PCIE_RX9_P | MGTYRXP2_225 | MGT |
Y4 | PCIE_TX0_PIN_N | MGTYTXN3_227 | MGT |
Y5 | PCIE_TX0_PIN_P | MGTYTXP3_227 | MGT |
AA6 | PCIE_TX1_PIN_N | MGTYTXN2_227 | MGT |
AA7 | PCIE_TX1_PIN_P | MGTYTXP2_227 | MGT |
AL6 | PCIE_TX10_PIN_N | MGTYTXN1_225 | MGT |
AL7 | PCIE_TX10_PIN_P | MGTYTXP1_225 | MGT |
AM8 | PCIE_TX11_PIN_N | MGTYTXN0_225 | MGT |
AM9 | PCIE_TX11_PIN_P | MGTYTXP0_225 | MGT |
AN6 | PCIE_TX12_PIN_N | MGTYTXN3_224 | MGT |
AN7 | PCIE_TX12_PIN_P | MGTYTXP3_224 | MGT |
AP8 | PCIE_TX13_PIN_N | MGTYTXN2_224 | MGT |
AP9 | PCIE_TX13_PIN_P | MGTYTXP2_224 | MGT |
AR6 | PCIE_TX14_PIN_N | MGTYTXN1_224 | MGT |
AR7 | PCIE_TX14_PIN_P | MGTYTXP1_224 | MGT |
AT8 | PCIE_TX15_PIN_N | MGTYTXN0_224 | MGT |
AT9 | PCIE_TX15_PIN_P | MGTYTXP0_224 | MGT |
AB4 | PCIE_TX2_PIN_N | MGTYTXN1_227 | MGT |
AB5 | PCIE_TX2_PIN_P | MGTYTXP1_227 | MGT |
AC6 | PCIE_TX3_PIN_N | MGTYTXN0_227 | MGT |
AC7 | PCIE_TX3_PIN_P | MGTYTXP0_227 | MGT |
AD4 | PCIE_TX4_PIN_N | MGTYTXN3_226 | MGT |
AD5 | PCIE_TX4_PIN_P | MGTYTXP3_226 | MGT |
AF4 | PCIE_TX5_PIN_N | MGTYTXN2_226 | MGT |
AF5 | PCIE_TX5_PIN_P | MGTYTXP2_226 | MGT |
AE6 | PCIE_TX6_PIN_N | MGTYTXN1_226 | MGT |
AE7 | PCIE_TX6_PIN_P | MGTYTXP1_226 | MGT |
AH4 | PCIE_TX7_PIN_N | MGTYTXN0_226 | MGT |
Numero sa Pin | Ngalan sa Signal | Ngalan sa Pin | Bangko Voltage |
AH5 | PCIE_TX7_PIN_P | MGTYTXP0_226 | MGT |
AG6 | PCIE_TX8_PIN_N | MGTYTXN3_225 | MGT |
AG7 | PCIE_TX8_PIN_P | MGTYTXP3_225 | MGT |
AJ6 | PCIE_TX9_PIN_N | MGTYTXN2_225 | MGT |
AJ7 | PCIE_TX9_PIN_P | MGTYTXP2_225 | MGT |
AW27 | PERST0_1V8_L | IO_T3U_N12_PERSTN0_65 | 1.8 (LVCMOS18) |
AY27 | PERST1_1V8_L | IO_L23N_T3U_N9_PERSTN1_I 2C_SDA_65 | 1.8 (LVCMOS18) |
AD39 | QSFP_CLK_PIN_N | MGTREFCLK0N_126 | MGT REFCLK |
AD38 | QSFP_CLK_PIN_P | MGTREFCLK0P_126 | MGT REFCLK |
AV16 | QSFP_INT_1V8_L | IO_L24P_T3U_N10_64 | 1.8 (LVCMOS18) |
BA14 | QSFP_MODPRS_L | IO_L22N_T3U_N7_DBC_AD0N_64 | 1.8 (LVCMOS18) |
AV15 | QSFP_RST_1V8_L | IO_L24N_T3U_N11_64 | 1.8 (LVCMOS18) |
AU46 | QSFP_RX0_N | MGTYRXN0_126 | MGT |
AU45 | QSFP_RX0_P | MGTYRXP0_126 | MGT |
AT44 | QSFP_RX1_N | MGTYRXN1_126 | MGT |
AT43 | QSFP_RX1_P | MGTYRXP1_126 | MGT |
AR46 | QSFP_RX2_N | MGTYRXN2_126 | MGT |
AR45 | QSFP_RX2_P | MGTYRXP2_126 | MGT |
AP44 | QSFP_RX3_N | MGTYRXN3_126 | MGT |
AP43 | QSFP_RX3_P | MGTYRXP3_126 | MGT |
AN46 | QSFP_RX4_N | MGTYRXN0_127 | MGT |
AN45 | QSFP_RX4_P | MGTYRXP0_127 | MGT |
AK44 | QSFP_RX5_N | MGTYRXN1_127 | MGT |
AK43 | QSFP_RX5_P | MGTYRXP1_127 | MGT |
AM44 | QSFP_RX6_N | MGTYRXN2_127 | MGT |
AM43 | QSFP_RX6_P | MGTYRXP2_127 | MGT |
AL46 | QSFP_RX7_N | MGTYRXN3_127 | MGT |
AL45 | QSFP_RX7_P | MGTYRXP3_127 | MGT |
AW15 | QSFP_SCL_1V8 | IO_L23P_T3U_N8_64 | 1.8 (LVCMOS18) |
AW14 | QSFP_SDA_1V8 | IO_L23N_T3U_N9_64 | 1.8 (LVCMOS18) |
AH43 | QSFP_TX0_N | MGTYTXN0_126 | MGT |
AH42 | QSFP_TX0_P | MGTYTXP0_126 | MGT |
AE41 | QSFP_TX1_N | MGTYTXN1_126 | MGT |
AE40 | QSFP_TX1_P | MGTYTXP1_126 | MGT |
AF43 | QSFP_TX2_N | MGTYTXN2_126 | MGT |
Numero sa Pin | Ngalan sa Signal | Ngalan sa Pin | Bangko Voltage |
AF42 | QSFP_TX2_P | MGTYTXP2_126 | MGT |
AD43 | QSFP_TX3_N | MGTYTXN3_126 | MGT |
AD42 | QSFP_TX3_P | MGTYTXP3_126 | MGT |
AC41 | QSFP_TX4_N | MGTYTXN0_127 | MGT |
AC40 | QSFP_TX4_P | MGTYTXP0_127 | MGT |
AB43 | QSFP_TX5_N | MGTYTXN1_127 | MGT |
AB42 | QSFP_TX5_P | MGTYTXP1_127 | MGT |
AA41 | QSFP_TX6_N | MGTYTXN2_127 | MGT |
AA40 | QSFP_TX6_P | MGTYTXP2_127 | MGT |
Y43 | QSFP_TX7_N | MGTYTXN3_127 | MGT |
Y42 | QSFP_TX7_P | MGTYTXP3_127 | MGT |
AV36 | SI5328_1V8_SCL | IO_L24N_T3U_N11_66 | 1.8 (LVCMOS18) |
AV35 | SI5328_1V8_SDA | IO_L24P_T3U_N10_66 | 1.8 (LVCMOS18) |
AE37 | SI5328_OUT_0_PIN_N | MGTREFCLK1N_125 | MGT REFCLK |
AE36 | SI5328_OUT_0_PIN_P | MGTREFCLK1P_125 | MGT REFCLK |
AB39 | SI5328_OUT_1_PIN_N | MGTREFCLK0N_127 | MGT REFCLK |
AB38 | SI5328_OUT_1_PIN_P | MGTREFCLK0P_127 | MGT REFCLK |
BB19 | SI5328_REFCLK_IN_N | IO_L12N_T1U_N11_GC_64 | 1.8 (LVDS) |
BB20 | SI5328_REFCLK_IN_P | IO_L12P_T1U_N10_GC_64 | 1.8 (LVDS) |
AV33 | SI5328_RST_1V8_L | IO_L22P_T3U_N6_DBC_AD0P_66 | 1.8 (LVCMOS18) |
BE30 | SPARE_SCL | IO_L5N_T0U_N9_AD14N_66 | 1.8 (LVCMOS18) |
BC30 | SPARE_SDA | IO_L6P_T0U_N10_AD6P_66 | 1.8 (LVCMOS18) |
BD30 | SPARE_WP | IO_L6N_T0U_N11_AD6N_66 | 1.8 (LVCMOS18) |
BE31 | SRVC_MD_L_1V8 | IO_L3P_T0L_N4_AD15P_66 | 1.8 (LVCMOS18) |
AV32 | USER_LED_A0_1V8 | IO_L18N_T2U_N11_AD2N_66 | 1.8 (LVCMOS18) |
AW32 | USER_LED_A1_1V8 | IO_T2U_N12_66 | 1.8 (LVCMOS18) |
AY30 | USER_LED_G0_1V8 | IO_L17N_T2U_N9_AD10N_66 | 1.8 (LVCMOS18) |
AV31 | USER_LED_G1_1V8 | IO_L18P_T2U_N10_AD2P_66 | 1.8 (LVCMOS18) |
AW33 | USR_SW_0 | IO_L22N_T3U_N7_DBC_AD0N_66 | 1.8 (LVCMOS18) |
AY36 | USR_SW_1 | IO_L23P_T3U_N8_66 | 1.8 (LVCMOS18) |
Kasaysayan sa Pagbag-o
Petsa | Rebisyon | Gibag-o Ni | Kinaiya sa Pagbag-o |
24 Sep 2018 | 1.0 | K. Roth | Inisyal nga Pagpagawas |
31 Okt 2018 |
1.1 |
K. Roth |
Gi-update nga mga hulagway sa produkto, giusab ang default programable clock frequency para sa CAPI_CLK_1 ngadto sa 161MHz |
14 Dis 2018 |
1.2 |
K. Roth |
Gi-update nga numero sa bahin sa flash sa configuration, giusab ang mga pulong sa paghulagway sa gpio alang sa katukma, gidugang nga gibug-aton. |
24 Okt 2019 |
1.3 |
K. Roth |
Gi-update Pag-configure aron makuha ang address map ug husto nga paghulagway sa kapasidad sa bahin sa memorya. |
25 Ene 2022 |
1.4 |
K. Roth |
Gi-update Thermal Pagpasundayag aron ilakip ang mga numero sa thermal efficiency ug mga komento bahin sa epekto sa shroud, gitangtang ang mga pakisayran sa QSFP0 ug QSFP1 gikan sa seksyon QSFP-DD ug updated 25Gb transceiver part number. |
Serbisyo sa Kustomer
© 2022 Copyright Alpha Data Parallel Systems Ltd.
Tanang katungod gigahin.
Kini nga publikasyon gipanalipdan sa Copyright Law, nga ang tanang katungod gigahin. Walay bahin niini nga publikasyon ang mahimong kopyahon, sa bisan unsa nga porma o porma, nga walay una nga sinulat nga pagtugot gikan sa Alpha Data Parallel Systems Ltd.
Punoan nga Opisina
Address: Suite L4A, 160 Dundee Street,
Edinburgh, EH11 1DQ, UK
Telepono: +44 131 558 2600
Fax: +44 131 558 2700
email: sales@alpha-data.com
website: http://www.alpha-data.com
Opisina sa US
Address: 10822 West Toller Drive, Suite 250
Littleton, CO 80127
Telepono: (303) 954 8768
Fax: (866) 820 9956 – walay bayad
email: sales@alpha-data.com
website: http://www.alpha-data.com
Ang tanan nga mga marka sa pamatigayon gipanag-iya sa ilang tag-iya.
Address: Suite L4A, 160 Dundee Street,
Edinburgh, EH11 1DQ, UK
Telepono: +44 131 558 2600
Fax: +44 131 558 2700
email: sales@alpha-data.com
website: http://www.alpha-data.com
Address: 10822 West Toller Drive, Suite 250
Littleton, CO 80127
Telepono: (303) 954 8768
Fax: (866) 820 9956 – walay bayad
email: sales@alpha-data.com
website: http://www.alpha-data.com
Mga Dokumento / Mga Kapanguhaan
![]() |
ALPHA DATA ADM-PCIE-9H3 High Performance FPGA Processing Card [pdf] Manwal sa Gumagamit ADM-PCIE-9H3 High Performance FPGA Processing Card, ADM-PCIE-9H3, High Performance FPGA Processing Card, FPGA Processing Card, Processing Card |
![]() |
ALPHA DATA ADM-PCIE-9H3 High Performance FPGA Processing Card [pdf] Manwal sa Gumagamit ADM-PCIE-9H3 High Performance FPGA Processing Card, ADM-PCIE-9H3, High Performance FPGA Processing Card, Performance FPGA Processing Card, FPGA Processing Card, Processing Card |