Шӯрои рушди ALINX AC7Z020 ZYNQ7000 FPGA
Маълумот оид ба маҳсулот
Шӯрои рушди ZYNQ7000 FPGA як тахтаи рушдест, ки дорои чипи XC7Z100-1CLG400I мебошад, ки қисми силсилаи ZYNQ7000 мебошад. Он дорои протсессори дугонаи замимаи ARM дар асоси CortexA9 бо суръати то 800 МГс, 256 КБ RAM дар чип ва интерфейси нигаҳдории беруна, ки интерфейси 16/32 бит DDR2, DDR3 -ро дастгирӣ мекунад. Раёсат инчунин ду дастгирии Gigabit NIC, ду интерфейси USB2.0 OTG, ду интерфейси автобуси CAN2.0B, ду корти SD, SDIO, контроллерҳои мувофиқи MMC, 2 SPI, 2 UART, 2 интерфейси I2C ва 4 ҷуфт GPIO 32bit дорад. Тахта дорои тахтаи аслӣ (AC7Z010), ки ду микросхемаҳои Micron MT41K128M16TW-107 DDR3-ро бо иқтидори муштараки 256 МБ ва паҳнои автобуси додаҳои 32-бит истифода мебарад. Дар тахта инчунин LED-ҳои корбар, калидҳои корбар, сарлавҳаи васеъкунӣ, JTAG порти debug, ва таъминоти барқ.
Дастурҳои истифодаи маҳсулот
Барои истифодаи Шӯрои рушди ZYNQ7000 FPGA, ин қадамҳоро иҷро кунед:
- Таъмини барқро ба тахта пайваст кунед.
- Бо истифода аз сими USB тахтаро ба компютери худ пайваст кунед.
- Ҳама гуна драйверҳои заруриро барои тахта дар компютери худ насб кунед.
- Муҳити таҳияи нармафзори худро кушоед ва лоиҳаи нав эҷод кунед.
- Танзимоти лоиҳаи худро барои истифодаи Шӯрои рушди ZYNQ7000 FPGA танзим кунед.
- Рамзи худро нависед ва онро тартиб диҳед.
- Рамзи тартибдодашударо бо истифода аз JTAG порти ислоҳ.
- Рамзи худро дар тахта санҷед.
Шарҳ: Барои маълумоти муфассал дар бораи хусусиятҳо ва истифодаи тахта ба дастури корбар муроҷиат кунед.
Сабти версия
Версия | Сана | Нашр аз ҷониби | Тавсифи |
Ваҳй 1.0 | 2019-12-15 | Рейчел Чжоу | Нашри аввал |
Шӯрои асосии AC7Z010
Муқаддима Шӯрои асосии AC7Z010
- AC7Z010 (модели тахтаи аслӣ, ҳамон дар зер) Шӯрои асосии FPGA, чипи ZYNQ ба XC7Z010-1CLG400I аз ширкати XILINX силсилаи ZYNQ7000 асос ёфтааст. Системаи PS чипи ZYNQ ду протсессори ARM CortexTM-A9, пайвастҳои AMBA®, хотираи дохилӣ, интерфейсҳои хотираи беруна ва перифериро муттаҳид мекунад. FPGA чипи ZYNQ дорои миқдори зиёди ҳуҷайраҳои мантиқии барномарезишаванда, DSP ва хотираи дохилии RAM мебошад.
- Ин тахтаи аслӣ ду микросхемаҳои MT41K128M16TW-107 DDR3 Micron-ро истифода мебарад, ки ҳар яки онҳо иқтидори 256 МБ дорад; ду микросхемаҳои DDR муттаҳид шуда, паҳнои автобуси 32-битаро ташкил медиҳанд ва басомади соати хондан ва навиштани маълумот байни ZYNQ ва DDR3 то 533 МГс; ин конфигуратсия метавонад эҳтиёҷоти коркарди маълумотҳои фарохмаҷрои баландро дар система қонеъ гардонад
- Барои пайваст шудан бо тахтаи интиқолдиҳанда, ду пайвасткунаки тахтаи ин панели аслӣ бо портҳои USB дар тарафи PS, интерфейсҳои Gigabit Ethernet, ковокии корти SD ва дигар бандарҳои боқимондаи MIO васеъ карда мешаванд (48). Ба монанди қариб ҳамаи бандарҳои IO (100) BANK13 (танҳо барои AC7Z010), BAN34 ва BANK35 дар тарафи PL, сатҳҳои IO BANK34 ва BANK35 тавассути тахтаи интиқолдиҳанда барои қонеъ кардани талаботи корбарон барои интерфейсҳои сатҳи гуногун таъмин карда мешаванд. Барои корбароне, ки ба миқдори зиёди IO ниёз доранд, ин тахтаи аслӣ интихоби хуб хоҳад буд. Ва қисми пайвасти IO, чипи ZYNQ ба интерфейси байни дарозии баробар ва коркарди дифференсиалӣ, ва андозаи Шӯрои аслӣ танҳо 35 * 42 (мм) аст, ки барои рушди дуюм хеле мувофиқ аст.
Чипи ZYNQ
Шӯрои асосии FPGA AC7Z010 чипи силсилаи Zynq7000 Xilinx, модули XC7Z010-1CLG400I -ро истифода мебарад. Системаи PS чип ду протсессори ARM Cortex™-A9, пайвастҳои AMBA®, хотираи дохилӣ, интерфейсҳои хотираи беруна ва перифериро муттаҳид мекунад. Ин таҷҳизоти периферӣ асосан интерфейси автобуси USB, интерфейси Ethernet, интерфейси SD/SDIO, интерфейси автобуси I2C, интерфейси CAN, интерфейси UART, GPIO ва ғайраро дар бар мегиранд. PS метавонад мустақилона кор кунад ва ҳангоми фурӯзон ё аз нав танзимкунӣ оғоз кунад. Дар расми 2-2-1 диаграммаи умумии блоки чипи ZYNQ7000 муфассал оварда шудааст.
Параметрҳои асосии қисми системаи PS инҳоянд:
- ARM дугонаи протсессори барномавӣ дар асоси CortexA9, меъмории ARM-v7, то 800 МГс
- Дастурҳои сатҳи 32 1 КБ ва кэши маълумот барои як CPU, 512 КБ кэши сатҳи 2 2 саҳмияҳои CPU
- ROM-и пурборкунандаи чип ва 256KB RAM дар чип
- Интерфейси нигаҳдории беруна, дастгирии 16/32 бит DDR2, интерфейси DDR3
- Ду дастгирии NIC Gigabit: Интерфейси divergent-agregate DMA, GMII, RGMII, SGMII
- Ду интерфейси USB2.0 OTG, ки ҳар як то 12 гиреҳро дастгирӣ мекунад
- Ду интерфейси автобуси CAN2.0B
- Ду корти SD, SDIO, MMC контроллерҳои мувофиқ
- 2 SPI, 2 UART, 2 интерфейси I2C
- 4 ҷуфт 32bit GPIO, 54 (32 + 22) ҳамчун системаи PS IO, 64 ба PL пайваст
- Пайвастшавии фарохмаҷрои баланд дар дохили PS ва PS ба PL
Параметрҳои асосии қисми мантиқии PL инҳоянд:
- Ҳуҷайраҳои мантиқӣ: 28K
- Ҷадвалҳои ҷустуҷӯ (LUT): 17600
- Флип-флопҳо: 35,200
- 18x25MACC: 80
- Блоки RAM: 240KB
- Ду табдилдиҳандаи AD барои ҷилди чипtagд, ҳассоси ҳарорат ва то 17 канали вуруди дифференсиалии беруна, 1MBPS
- Синфи суръати чипи XC7Z100-1CLG400I -1, дараҷаи саноатӣ, бастаи BGA400, қатрон 0.8 мм аст, таърифи мушаххаси модели чипи силсилаи ZYNQ7000 дар расми 2-2-2 нишон дода шудааст.
DDR3 DRAM
- Шӯрои асосии FPGA AC7Z010 бо ду чипи Micron DDR3 SDRAM (дар маҷмӯъ 1 ГБ), модели MT41K128M16TW-107 муҷаҳҳаз шудааст (бо Hynix мувофиқ аст)
- H5TQ2G63AFR-PBI). Бари умумии автобуси DDR3 SDRAM 32 бит аст. DDR3 SDRAM бо суръати максималии 533MHz (суръати маълумот 1066Mbps) кор мекунад. Системаи хотираи DDR3 мустақиман ба интерфейси хотираи BANK 502 аз ZYNQ Processing System (PS) пайваст аст. Конфигуратсияи мушаххаси DDR3 SDRAM дар ҷадвали 2-3-1 дар зер нишон дода шудааст:
Рақами бит | Модели чип | Иқтидор | Завод |
U8, U9 | MT41K128M16TW-107 | 256М x 16бит | микрон |
Љадвали 2-3-1: Танзимоти DDR3 SDRAM
Тарҳрезии сахтафзори DDR3 баррасии дақиқи якпорчагии сигналро талаб мекунад. Мо муқовимати мувофиқ / муқовимати терминал, назорати импеданси пайгирӣ ва назорати дарозии пайро дар тарҳрезии схема ва тарроҳии PCB барои таъмини кори баландсуръат ва устувори DDR3 пурра баррасӣ кардем.
Таъиноти пинҳои DDR3 DRAM:
Номи сигнал | Номи PIN ZYNQ | Рақами PIN ZYNQ |
DDR3_DQS0_P | PS_DDR_DQS_P0_502 | C2 |
DDR3_DQS0_N | PS_DDR_DQS_N0_502 | B2 |
DDR3_DQS1_P | PS_DDR_DQS_P1_502 | G2 |
DDR3_DQS1_N | PS_DDR_DQS_N1_502 | F2 |
DDR3_DQS2_P | PS_DDR_DQS_P2_502 | R2 |
DDR3_DQS2_N | PS_DDR_DQS_N2_502 | T2 |
DDR3_DQS3_P | PS_DDR_DQS_P3_502 | W5 |
DDR3_DQS4_N | PS_DDR_DQS_N3_502 | W4 |
DDR3_D0 | PS_DDR_DQ0_502 | C3 |
DDR3_D1 | PS_DDR_DQ1_502 | B3 |
DDR3_D2 | PS_DDR_DQ2_502 | A2 |
DDR3_D3 | PS_DDR_DQ3_502 | A4 |
DDR3_D4 | PS_DDR_DQ4_502 | D3 |
DDR3_D5 | PS_DDR_DQ5_502 | D1 |
DDR3_D6 | PS_DDR_DQ6_502 | C1 |
DDR3_D7 | PS_DDR_DQ7_502 | E1 |
DDR3_D8 | PS_DDR_DQ8_502 | E2 |
DDR3_D9 | PS_DDR_DQ9_502 | E3 |
DDR3_D10 | PS_DDR_DQ10_502 | G3 |
DDR3_D11 | PS_DDR_DQ11_502 | H3 |
DDR3_D12 | PS_DDR_DQ12_502 | J3 |
DDR3_D13 | PS_DDR_DQ13_502 | H2 |
DDR3_D14 | PS_DDR_DQ14_502 | H1 |
DDR3_D15 | PS_DDR_DQ15_502 | J1 |
DDR3_D16 | PS_DDR_DQ16_502 | P1 |
DDR3_D17 | PS_DDR_DQ17_502 | P3 |
DDR3_D18 | PS_DDR_DQ18_502 | R3 |
DDR3_D19 | PS_DDR_DQ19_502 | R1 |
DDR3_D20 | PS_DDR_DQ20_502 | T4 |
DDR3_D21 | PS_DDR_DQ21_502 | U4 |
DDR3_D22 | PS_DDR_DQ22_502 | U2 |
DDR3_D23 | PS_DDR_DQ23_502 | U3 |
DDR3_D24 | PS_DDR_DQ24_502 | V1 |
DDR3_D25 | PS_DDR_DQ25_502 | Y3 |
DDR3_D26 | PS_DDR_DQ26_502 | W1 |
DDR3_D27 | PS_DDR_DQ27_502 | Y4 |
DDR3_D28 | PS_DDR_DQ28_502 | Y2 |
DDR3_D29 | PS_DDR_DQ29_502 | W3 |
DDR3_D30 | PS_DDR_DQ30_502 | V2 |
DDR3_D31 | PS_DDR_DQ31_502 | V3 |
DDR3_DM0 | PS_DDR_DM0_502 | A1 |
DDR3_DM1 | PS_DDR_DM1_502 | F1 |
DDR3_DM2 | PS_DDR_DM2_502 | T1 |
DDR3_DM3 | PS_DDR_DM3_502 | Y1 |
DDR3_A0 | PS_DDR_A0_502 | N2 |
DDR3_A1 | PS_DDR_A1_502 | K2 |
DDR3_A2 | PS_DDR_A2_502 | M3 |
DDR3_A3 | PS_DDR_A3_502 | K3 |
DDR3_A4 | PS_DDR_A4_502 | M4 |
DDR3_A5 | PS_DDR_A5_502 | L1 |
DDR3_A6 | PS_DDR_A6_502 | L4 |
DDR3_A7 | PS_DDR_A7_502 | K4 |
DDR3_A8 | PS_DDR_A8_502 | K1 |
DDR3_A9 | PS_DDR_A9_502 | J4 |
DDR3_A10 | PS_DDR_A10_502 | F5 |
DDR3_A11 | PS_DDR_A11_502 | G4 |
DDR3_A12 | PS_DDR_A12_502 | E4 |
DDR3_A13 | PS_DDR_A13_502 | D4 |
DDR3_A14 | PS_DDR_A14_502 | F4 |
DDR3_BA0 | PS_DDR_BA0_502 | L5 |
DDR3_BA1 | PS_DDR_BA1_502 | R4 |
DDR3_BA2 | PS_DDR_BA2_502 | J5 |
DDR3_S0 | PS_DDR_CS_B_502 | N1 |
DDR3_RAS | PS_DDR_RAS_B_502 | P4 |
DDR3_CAS | PS_DDR_CAS_B_502 | P5 |
DDR3_WE | PS_DDR_WE_B_502 | M5 |
DDR3_ODT | PS_DDR_ODT_502 | N5 |
DDR3_RESET | PS_DDR_DRST_B_502 | B4 |
DDR3_CLK0_P | PS_DDR_CKP_502 | L2 |
DDR3_CLK0_N | PS_DDR_CKN_502 | M2 |
DDR3_CKE | PS_DDR_CKE_502 | N3 |
QSPI Flash
Тахтаи асосии FPGA AC7Z010 бо як чипи 256MBit Quad-SPI FLASH муҷаҳҳаз шудааст, модели флеш W25Q256FVEI мебошад, ки 3.3V CMOS vol-ро истифода мебарадtagд стандарт. Аз сабаби табиати ноустувор будани QSPI FLASH, он метавонад ҳамчун дастгоҳи пурборкунанда барои система барои нигоҳ доштани тасвири пурборкунандаи система истифода шавад. Ин тасвирҳо асосан каме FPGA-ро дар бар мегиранд files, рамзи барномаи ARM ва дигар маълумоти корбар fileс. Моделҳои мушаххас ва параметрҳои алоқаманди QSPI FLASH дар ҷадвали 2-4-1 нишон дода шудаанд.
Мавқеъ | Модели | Иқтидор | Завод |
U15 | W25Q256FVEI | 32М Байт | Винбонд |
Љадвали 2-4-1: Мушаххасоти QSPI FLASH
QSPI FLASH ба порти GPIO BANK500 дар бахши PS чипи ZYNQ пайваст аст. Дар тарҳрезии система, вазифаҳои порти GPIO-и ин портҳои PS бояд ҳамчун интерфейси QSPI FLASH танзим карда шаванд. Тасвири 2-4-1 дар схемаи QSPI Flash нишон дода шудааст.
Таъиноти пинҳои чипро танзим кунед:
Номи сигнал | Номи PIN ZYNQ | Рақами PIN ZYNQ |
QSPI_SCK | PS_MIO6_500 | A5 |
QSPI_CS | PS_MIO1_500 | A7 |
QSPI_D0 | PS_MIO2_500 | B8 |
QSPI_D1 | PS_MIO3_500 | D6 |
QSPI_D2 | PS_MIO4_500 | B7 |
QSPI_D3 | PS_MIO5_500 | A6 |
Конфигуратсияи соат
Шӯрои асосии AC7Z010 як соати фаъолро барои системаи PS таъмин мекунад, то системаи PS мустақилона кор кунад.
Манбаи соати системаи PS
Чипи ZYNQ вуруди соати 33.333333MHz-ро барои қисми PS тавассути кристалл X1 дар тахтаи аслӣ таъмин мекунад. Вуруди соат ба pin PS_CLK_500 чипи ZYNQ BANK500 пайваст карда шудааст. Диаграммаи схематикии он дар расми 2-5-1 нишон дода шудааст:
Таъиноти PIN соат:
Номи сигнал | PIN ZYNQ |
PS_CLK_500 | E7 |
Таъмини нерӯ
Таъмини барқ ҷtagд аз тахтаи асосии AC7Z010 DC5V мебошад, ки тавассути пайваст кардани тахтаи интиқолдиҳанда таъмин карда мешавад. Илова бар ин, қудрати BANK34 ва BANK35 инчунин тавассути тахтаи интиқолдиҳанда таъмин карда мешавад. Диаграммаи схематикии тарҳи таъминоти барқ дар тахтаи аслӣ дар расми 2-6-1 нишон дода шудааст:
Шӯрои таҳияи FPGA аз + 5V таъмин карда мешавад ва ба + 1.0V, + 1.8V, + 1.5V, + 3.3V чор таъминоти барқ тавассути чаҳор микросхемаҳои барқии DC / DC табдил дода мешавад. Ҷараёни баромади + 1.0 В метавонад ба 6А, + 1.8 В ва + 1.5 В 3А, ҷараёни баромади + 3.3 В 500 мА бошад. J29 инчунин ҳар як 4 пин дорад, ки барои таъмини қувваи барқ ба FPGA BANK34 ва BANK35. Пешфарз 3.3V аст. Истифодабарандагон метавонанд қудрати BANK34 ва BANK35-ро тавассути тағир додани VCCIO34 ва VCCIO35 дар пушти панел иваз кунанд. 1.5V VTT ва VREF ҷилди тавлид мекунадtages аз ҷониби DDR3 тавассути TPS51206 TI талаб карда мешавад. Функсияҳои ҳар як тақсимоти нерӯ дар ҷадвали зерин нишон дода шудаанд:
Таъмини нерӯ | Функсия |
+1.0V | ZYNQ PS ва PL фасли Core Voltage |
+1.8V | ZYNQ PS ва PL қисман ёрирасон ҷилдиtage
BANK501 IO ҷилдиtage |
+3.3V | ZYNQ Bank0, Bank500, QSIP FLASH
Соат Кристалл |
+1.5V | DDR3, ZYNQ Bank501 |
VREF,VTT(+0.75В) | DDR3 |
VCCIO34/35 | Бонк34, Бонк35 |
Азбаски таъминоти барқи ZYNQ FPGA дорои талаботи пайдарпайии фаъол аст, дар тарҳрезии схема, мо мувофиқи талаботи қувваи чип тарҳрезӣ кардем. Пайдарпаии фаъолсозии барқ +1.0V->+1.8V->(+1.5 V, +3.3V, VCCIO) тарҳрезии схема барои таъмини кори мӯътадили чип мебошад. Азбаски стандартҳои сатҳи BANK34 ва BANK35 аз ҷониби таъминоти қувваи барқ аз ҷониби Шӯрои интиқолдиҳанда муайян карда мешаванд, баландтарин 3.3V аст. Вақте ки шумо тахтаи интиқолдиҳандаро тарҳрезӣ мекунед, то қувваи VCCIO34 ва VCCIO35-ро барои тахтаи аслӣ таъмин кунад, пайдарпаии фаъолкунӣ аз + 5V сусттар аст.
Андозаи Андозаи Шӯрои асосии AC7Z010
Шӯрои ба Шӯрои Пайвасткунакҳо таъин PIN
Шӯрои аслӣ дорои ҳамагӣ ду бандарҳои васеъшавии баландсуръат дорад. Он барои пайвастшавӣ ба тахтаи интиқолдиҳанда ду пайвасткунаки байнишаҳрии 120-пайвандиро (J29/J30) истифода мебарад. Фосилаи PIN аз панел ба пайвасткунаки борт 0.5 мм аст, дар байни онҳо, J29 ба қувваи 5V, вуруди қувваи VCCIO, баъзе сигналҳои IO ва J пайваст карда шудааст.TAG сигналҳои, ва J30 аст, ки ба сигналҳои IO боқимонда ва MIO пайваст. Сатҳи IO-и BANK34 ва BANK35-ро тавассути танзими вуруди VCCIO дар пайвасткунак тағир додан мумкин аст, сатҳи баландтарин аз 3.3V зиёд нест. Шӯрои интиқолдиҳандаи AX7Z010, ки мо тарҳрезӣ кардем, бо нобаёнӣ 3.3V аст. Дар хотир доред, ки IO BANK13 нест
Ҷойгиркунии панел ба пайвасткунаки J29
J29 Pin | Сигнал
Ном |
PIN ZYNQ
Шумораи |
J29 Pin | Номи сигнал | PIN ZYNQ
Шумораи |
1 | VCC5V | – | 2 | VCC5V | – |
3 | VCC5V | – | 4 | VCC5V | – |
5 | VCC5V | – | 6 | VCC5V | – |
7 | VCC5V | – | 8 | VCC5V | – |
9 | GND | – | 10 | GND | – |
11 | VCCIO_34 | – | 12 | VCCIO_35 | – |
13 | VCCIO_34 | – | 14 | VCCIO_35 | – |
15 | VCCIO_34 | – | 16 | VCCIO_35 | – |
17 | VCCIO_34 | – | 18 | VCCIO_35 | – |
19 | GND | – | 20 | GND | – |
21 | IO34_L10P | V15 | 22 | IO34_L7P | Y16 |
23 | IO34_L10N | W15 | 24 | IO34_L7N | Y17 |
25 | IO34_L15N | U20 | 26 | IO34_L17P | Y18 |
27 | IO34_L15P | T20 | 28 | IO34_L17N | Y19 |
29 | GND | – | 30 | GND | – |
31 | IO34_L9N | U17 | 32 | IO34_L8P | W14 |
33 | IO34_L9P | T16 | 34 | IO34_L8N | Y14 |
35 | IO34_L12N | U19 | 36 | IO34_L3P | U13 |
37 | IO34_L12P | U18 | 38 | IO34_L3N | V13 |
39 | GND | – | 40 | GND | – |
41 | IO34_L14N | P20 | 42 | IO34_L21N | V18 |
43 | IO34_L14P | N20 | 44 | IO34_L21P | V17 |
45 | IO34_L16N | W20 | 46 | IO34_L18P | V16 |
47 | IO34_L16P | V20 | 48 | IO34_L18N | W16 |
49 | GND | – | 50 | GND | – |
51 | IO34_L22N | W19 | 52 | IO34_L23P | N17 |
53 | IO34_L22P | W18 | 54 | IO34_L23N | P18 |
55 | IO34_L20N | R18 | 56 | IO34_L13N | P19 |
57 | IO34_L20P | T17 | 58 | IO34_L13P | N18 |
59 | GND | – | 60 | GND | – |
61 | IO34_L19N | R17 | 62 | IO34_L11N | U15 |
63 | IO34_L19P | R16 | 64 | IO34_L11P | U14 |
65 | IO34_L24P | P15 | 66 | IO34_L5N | T15 |
67 | IO34_L24N | P16 | 68 | IO34_L5P | T14 |
69 | GND | – | 70 | GND | – |
71 | IO34_L4P | V12 | 72 | IO34_L2N | U12 |
73 | IO34_L4N | W13 | 74 | IO34_L2P | T12 |
75 | IO34_L1P | T11 | 76 | IO34_L6N | R14 |
77 | IO34_L1N | T10 | 78 | IO34_L6P | P14 |
79 | GND | – | 80 | GND | – |
81 | IO13_L13P | Y7 | 82 | IO13_L21P | V11 |
83 | IO13_L13N | Y6 | 84 | IO13_L21N | V10 |
85 | IO13_L11N | V7 | 86 | IO13_L14N | Y8 |
87 | IO13_L11P | U7 | 88 | IO13_L14P | Y9 |
89 | GND | – | 90 | GND | – |
91 | IO13_L19N | U5 | 92 | IO13_L22N | W6 |
93 | IO13_L19P | T5 | 94 | IO13_L22P | V6 |
95 | IO13_L16P | W10 | 96 | IO13_L15P | V8 |
97 | IO13_L16N | W9 | 98 | IO13_L15N | W8 |
99 | GND | – | 100 | GND | – |
101 | IO13_L17P | U9 | 102 | IO13_L20P | Y12 |
103 | IO13_L17N | U8 | 104 | IO13_L20N | Y13 |
105 | IO13_L18P | W11 | 106 | IO13_L12N | U10 |
107 | IO13_L18N | Y11 | 108 | IO13_L12P | T9 |
109 | GND | – | 110 | GND | – |
111 | FPGA_TCK | F9 | 112 | VP | K9 |
113 | FPGA_TMS | J6 | 114 | VN | L10 |
115 | FPGA_TDO | F6 | 116 | PS_POR_B | C7 |
117 | FPGA_TDI | G6 | 118 | FPGA_DONE | R11 |
Ҷойгиркунии панел ба пайвасткунаки J30
J30 Pin | Номи сигнал | PIN ZYNQ
Шумораи |
J30 Pin | Номи сигнал | ZYNQ
Рақами PIN |
1 | IO35_L1P | C20 | 2 | IO35_L15N | F20 |
3 | IO35_L1N | B20 | 4 | IO35_L15P | F19 |
5 | IO35_L18N | G20 | 6 | IO35_L5P | E18 |
7 | IO35_L18P | G19 | 8 | IO35_L5N | E19 |
9 | GND | T13 | 10 | GND | T13 |
11 | IO35_L10N | J19 | 12 | IO35_L3N | D18 |
13 | IO35_L10P | K19 | 14 | IO35_L3P | E17 |
15 | IO35_L2N | A20 | 16 | IO35_L4P | D19 |
17 | IO35_L2P | B19 | 18 | IO35_L4N | D20 |
19 | GND | T13 | 20 | GND | T13 |
21 | IO35_L8P | М17 | 22 | IO35_L9N | L20 |
23 | IO35_L8N | М18 | 24 | IO35_L9P | L19 |
25 | IO35_L7P | М19 | 26 | IO35_L6P | F16 |
27 | IO35_L7N | М20 | 28 | IO35_L6N | F17 |
29 | GND | T13 | 30 | GND | T13 |
31 | IO35_L17N | H20 | 32 | IO35_L16N | G18 |
33 | IO35_L17P | J20 | 34 | IO35_L16P | G17 |
35 | IO35_L19N | G15 | 36 | IO35_L13N | H17 |
37 | IO35_L19P | H15 | 38 | IO35_L13P | H16 |
39 | GND | T13 | 40 | GND | T13 |
41 | IO35_L12N | K18 | 42 | IO35_L14N | H18 |
43 | IO35_L12P | K17 | 44 | IO35_L14P | J18 |
45 | IO35_L24N | J16 | 46 | IO35_L20P | K14 |
47 | IO35_L24P | K16 | 48 | IO35_L20N | J14 |
49 | GND | T13 | 50 | GND | T13 |
51 | IO35_L21N | N16 | 52 | IO35_L11P | L16 |
53 | IO35_L21P | N15 | 54 | IO35_L11N | L17 |
55 | IO35_L22N | L15 | 56 | IO35_L23P | М14 |
57 | IO35_L22P | L14 | 58 | IO35_L23N | М15 |
59 | GND | T13 | 60 | GND | T13 |
61 | PS_MIO22 | B17 | 62 | PS_MIO50 | B13 |
63 | PS_MIO27 | D13 | 64 | PS_MIO45 | B15 |
65 | PS_MIO23 | D11 | 66 | PS_MIO46 | D16 |
67 | PS_MIO24 | A16 | 68 | PS_MIO41 | C17 |
69 | GND | T13 | 70 | GND | T13 |
71 | PS_MIO25 | F15 | 72 | PS_MIO7 | D8 |
73 | PS_MIO26 | A15 | 74 | PS_MIO12 | D9 |
75 | PS_MIO21 | F14 | 76 | PS_MIO10 | E9 |
77 | PS_MIO16 | A19 | 78 | PS_MIO11 | C6 |
79 | GND | T13 | 80 | GND | T13 |
81 | PS_MIO20 | A17 | 82 | PS_MIO9 | B5 |
83 | PS_MIO19 | D10 | 84 | PS_MIO14 | C5 |
85 | PS_MIO18 | B18 | 86 | PS_MIO8 | D5 |
87 | PS_MIO17 | E14 | 88 | PS_MIO0 | E6 |
89 | GND | T13 | 90 | GND | T13 |
91 | PS_MIO39 | C18 | 92 | PS_MIO13 | E8 |
93 | PS_MIO38 | E13 | 94 | PS_MIO47 | B14 |
95 | PS_MIO37 | A10 | 96 | PS_MIO48 | B12 |
97 | PS_MIO28 | C16 | 98 | PS_MIO49 | C12 |
99 | GND | T13 | 100 | GND | T13 |
101 | PS_MIO35 | F12 | 102 | PS_MIO52 | C10 |
103 | PS_MIO34 | A12 | 104 | PS_MIO51 | B9 |
105 | PS_MIO33 | D15 | 106 | PS_MIO40 | D14 |
107 | PS_MIO32 | A14 | 108 | PS_MIO44 | F13 |
109 | GND | T13 | 110 | GND | T13 |
111 | PS_MIO31 | E16 | 112 | PS_MIO15 | C8 |
113 | PS_MIO36 | A11 | 114 | PS_MIO42 | E12 |
115 | PS_MIO29 | C13 | 116 | PS_MIO43 | A9 |
117 | PS_MIO30 | C15 | 118 | PS_MIO53 | C11 |
119 | QSPI_D3_PS_MIO5 | A6 | 120 | QSPI_D2_PS_MIO4 | B7 |
Ҳуҷҷатҳо / Сарчашмаҳо
![]() |
Шӯрои рушди ALINX AC7Z020 ZYNQ7000 FPGA [pdf] Дастури корбар AC7Z020, AC7Z020 ZYNQ7000 Шӯрои рушди FPGA, ZYNQ7000 Шӯрои рушди FPGA, Шӯрои рушди FPGA, Шӯрои рушд, Шӯрои |