Intel FPGA Programmable Acceleration Card N3000 يوزر گائيڊ
Intel FPGA Programmable Acceleration Card N3000

تعارف

پس منظر

Intel FPGA Programmable Acceleration Card N3000 هڪ ورچوئلائزڊ ريڊيو رسائي نيٽ ورڪ (vRAN) ۾ IEEE1588v2 لاءِ سپورٽ جي ضرورت آهي هڪ پريسيجن ٽائيم پروٽوڪول (PTP) Telecom Slave Clocks (T-TSC) سافٽ ويئر جي ڪمن کي مناسب طور تي شيڊول ڪرڻ لاءِ. Intel® FPGA PAC N710 ۾ Intel Ethernet ڪنٽرولر XL3000 IEEE1588v2 سپورٽ مهيا ڪري ٿو. بهرحال، FPGA ڊيٽا جو رستو جٽ متعارف ڪرايو جيڪو پي ٽي پي جي ڪارڪردگي کي متاثر ڪري ٿو. هڪ شفاف ڪلاڪ (T-TC) سرڪٽ شامل ڪرڻ Intel FPGA PAC N3000 کي ان جي FPGA اندروني دير جي معاوضي لاءِ قابل بنائي ٿو ۽ جٽر جي اثرن کي گھٽائي ٿو، جيڪا T-TSC کي گرانڊ ماسٽرز ٽائيم آف ڊي (ToD) کي موثر انداز ۾ ڪرڻ جي اجازت ڏئي ٿي.

مقصد

اهي تجربا Intel FPGA PAC N3000 جي استعمال جي تصديق ڪن ٿا IEEE1588v2 غلام طور اوپن ريڊيو رسائي نيٽورڪ (O-RAN). هي دستاويز بيان ڪري ٿو:

  • ٽيسٽ سيٽ اپ
  • تصديق جي عمل
  • Intel FPGA PAC N3000 جي FPGA رستي ۾ شفاف ڪلاڪ ميڪانيزم جي ڪارڪردگي جو جائزو
  • Intel FPGA PAC N3000 جي PTP ڪارڪردگي Intel FPGA PAC N3000 جي ڪارڪردگي شفاف گھڙي جي حمايت ڪندي آھي
    انٽيل FPGA PAC N3000 جي مقابلي ۾ شفاف ڪلاڪ کان سواءِ ۽ انهي سان گڏ هڪ ٻئي Ethernet ڪارڊ XXV710 سان مختلف ٽرئفڪ جي حالتن ۽ PTP ترتيبن جي تحت.

خاصيتون ۽ حدون

Intel FPGA PAC N3000 IEEE1588v2 سپورٽ لاءِ خاصيتون ۽ تصديق جون حدون ھيٺ ڏنل آھن:

  • استعمال ٿيل سافٽ ويئر اسٽيڪ: لينڪس پي ٽي پي پروجيڪٽ (PTP4l)
  • هيٺ ڏنل ٽيليڪ پرو کي سپورٽ ڪري ٿوfiles:
    •  1588v2 (ڊفالٽ)
    • G.8265.1
    • G.8275.1
  • ٻه قدم PTP غلام ڪلاڪ کي سپورٽ ڪري ٿو.

Intel Corporation. سڀ حق محفوظ آهن. Intel، Intel لوگو، ۽ ٻيا Intel نشان آھن Intel Corporation يا ان جي ماتحت ادارن جا ٽريڊ مارڪ. Intel وارنٽي ڏئي ٿو پنهنجي FPGA ۽ سيمڪنڊڪٽر پروڊڪٽس جي ڪارڪردگي کي موجوده وضاحتن مطابق Intel جي معياري وارنٽي مطابق، پر ڪنهن به وقت بغير اطلاع جي ڪنهن به پروڊڪٽس ۽ خدمتن ۾ تبديليون ڪرڻ جو حق محفوظ رکي ٿو. Intel هتي بيان ڪيل ڪنهن به معلومات، پراڊڪٽ، يا خدمت جي ايپليڪيشن يا استعمال مان پيدا ٿيندڙ ڪابه ذميواري يا ذميواري قبول نه ڪندو آهي سواءِ انٽيل طرفان لکڻ ۾ واضح طور تي اتفاق ڪيو ويو. Intel گراهڪن کي صلاح ڏني وئي آهي ته ڪنهن به شايع ٿيل معلومات تي ڀروسو ڪرڻ کان پهريان ۽ پروڊڪٽس يا خدمتن لاءِ آرڊر ڏيڻ کان پهريان ڊوائيس جي وضاحتن جو جديد نسخو حاصل ڪن. * ٻيا نالا ۽ برانڊ ٻين جي ملڪيت طور دعوي ڪري سگھن ٿا.

  • آخر کان آخر تائين ملٽي ڪاسٽ موڊ کي سپورٽ ڪري ٿو.
  • 128 Hz تائين PTP پيغام جي بدلي جي تعدد کي سپورٽ ڪري ٿو.
    • اها تصديق واري منصوبي جي هڪ حد آهي ۽ گرانڊ ماسٽر ملازم آهي. پي ٽي پي پيغامن لاءِ 128 پيڪٽس في سيڪنڊ کان وڌيڪ PTP ترتيبون ممڪن ٿي سگھن ٿيون.
  • Cisco* Nexus* 93180YC-FX سوئچ جي حدن جي ڪري، تصديق جي سيٽ اپ ۾ استعمال ڪيو ويو، iperf3 ٽرئفڪ جي حالتن هيٺ ڪارڪردگي جا نتيجا 8 Hz جي PTP پيغام جي بدلي جي شرح ڏانهن اشارو ڪن ٿا.
  • Encapsulation سپورٽ:
    • ٽرانسپورٽ مٿان L2 (خام ايٿرنيٽ) ۽ L3 (UDP/IPv4/IPv6)
      نوٽ: هن دستاويز ۾، سڀئي نتيجا هڪ واحد 25Gbps Ethernet لنڪ استعمال ڪن ٿا.

اوزار ۽ ڊرائيور نسخو

اوزار نسخو
BIOS Intel سرور بورڊ S2600WF 00.01.0013
OS CentOS 7.6
ڪرنل kernel-rt-3.10.0-693.2.2.rt56.623.el7.src.
ڊيٽا پلين ڊولپمينٽ کٽ (DPDK) 18.08
Intel C Compiler 19.0.3
Intel XL710 ڊرائيور (i40e ڊرائيور) 2.8.432.9.21
پي ٽي پي 4 ايل 2.0
IxExplorer 8.51.1800.7 EA-Patch1
lperf3 3.0.11
ٽريفگن Netsniff-ng 0.6.6 Toolkit

 IXIA ٽرئفڪ ٽيسٽ

Intel FPGA PAC N3000 لاءِ PTP ڪارڪردگي جي معيارن جو پھريون سيٽ نيٽ ورڪ ۽ PTP موافقت جي جاچ لاءِ IXIA* حل استعمال ڪري ٿو. IXIA XGS2 چيسس باڪس ۾ هڪ IXIA 40 PORT NOVUS-R100GE8Q28 ڪارڊ ۽ IxExplorer شامل آهي جيڪو هڪ 3000 Gbps نيٽ ورڪ ذريعي DUT (Intel FPGA PAC N25) کي ورچوئل PTP گرانڊ ماسٽر قائم ڪرڻ لاءِ گرافڪ انٽرفيس مهيا ڪري ٿو. هيٺ ڏنل بلاڪ ڊراگرام IXIA-بنياد بينچ مارڪ لاءِ ھدف ٿيل ٽيسٽنگ ٽوپولوجي کي بيان ڪري ٿو. سڀئي نتيجا استعمال ڪن ٿا IXIA-جنريٽ ٿيل ٽريفڪ ingress ٽريفڪ ٽيسٽن لاءِ ۽ trafgen Tool استعمال ڪن ٿا Intel FPGA PAC N3000 ميزبان تي ايگريس ٽريفڪ ٽيسٽن لاءِ، جتي داخل ٿيڻ يا نڪرڻ جي هدايت هميشه DUT جي نقطه نظر کان هوندي آهي (Intel FPGA PAC N3000 ) ميزبان. ٻنهي صورتن ۾، سراسري ٽرئفڪ جي شرح 24 Gbps آهي. هي ٽيسٽ سيٽ اپ انٽيل FPGA PAC N3000 جي PTP ڪارڪردگي جي بنيادي خصوصيت مهيا ڪري ٿو T-TC ميڪانيزم سان گڏ، انهي سان گڏ ان کي ITU-T G.3000 PTP پرو جي تحت غير TC Intel FPGA PAC N8275.1 فيڪٽري تصوير سان مقابلو ڪرڻ.file.

IXIA ورچوئل گرانڊ ماسٽر تحت Intel FPGA PAC N3000 ٽريفڪ ٽيسٽ لاءِ ٽوپولاجي

IXIA ورچوئل گرانڊ ماسٽر تحت Intel FPGA PAC N3000 ٽريفڪ ٽيسٽ لاءِ ٽوپولاجي

IXIA ٽريفڪ ٽيسٽ جا نتيجا

هيٺ ڏنل تجزيو TC-enabled Intel FPGA PAC N3000 جي PTP ڪارڪردگي کي قبضو ڪري ٿو داخل ٿيڻ ۽ نڪرڻ واري ٽرئفڪ جي حالتن هيٺ. هن حصي ۾، پي ٽي پي پروfile G.8275.1 سڀني ٽريفڪ ٽيسٽ ۽ ڊيٽا گڏ ڪرڻ لاء اختيار ڪيو ويو آهي.

ماسٽر آف سيٽ جي شدت

هيٺ ڏنل انگ اکر ڏيکاري ٿو ماسٽر آف سيٽ جي شدت ڏيکاري ٿي PTP4l غلام ڪلائنٽ پاران Intel FPGA PAC N3000 ميزبان پاران گذري ويل وقت جي ڪم جي طور تي داخل ٿيڻ، نڪرڻ ۽ ٻه طرفي ٽرئفڪ (24.4Gbps جي اوسط ذريعي).

ماسٽر آف سيٽ جي شدت

وچولي رستي جي دير (MPD)

هيٺ ڏنل انگ اکر ڏيکاري ٿو مطلب رستي جي دير، جيئن حساب ڪيو ويو PTP4 غلام جيڪو Intel FPGA PAC N3000 کي نيٽ ورڪ انٽرفيس ڪارڊ طور استعمال ڪري ٿو، ساڳئي ٽيسٽ لاءِ مٿي ڏنل انگن اکرن وانگر. ٽن ٽرئفڪ ٽيسٽن مان هر هڪ جو ڪل عرصو گهٽ ۾ گهٽ 16 ڪلاڪ آهي.

وچولي رستي جي دير (MPD)

هيٺ ڏنل جدول ٽن ٽريفڪ ٽيسٽن جي شمارياتي تجزيي کي لسٽ ڪري ٿو. چينل جي گنجائش جي ويجهو ٽريفڪ لوڊ تحت، PTP4l غلام جيڪو استعمال ڪري ٿو Intel FPGA PAC N3000 ان جي مرحلي کي برقرار رکي ٿو IXIA جي ورچوئل گرانڊ ماسٽر کي 53 ns اندر سڀني ٽرئفڪ ٽيسٽ لاءِ. ان کان سواء، ماسٽر آفسيٽ جي معياري انحراف 5 ns کان هيٺ آهي.

PTP ڪارڪردگي تي شمارياتي تفصيل

 جي.8275.1 پي ٽي پي پروfile ٽريفڪ داخل ٿيڻ (24Gbps) ايگريس ٽريفڪ (24Gbps) ٻه طرفي ٽرئفڪ (24Gbps)
آر ايم ايس 6.35 اين 8.4 اين 9.2 اين
StdDev (abs (max) offset جو) 3.68 اين 3.78 اين 4.5 اين
StdDev (MPD جو) 1.78 اين 2.1 اين 2.38 اين
وڌ ۾ وڌ آفسيٽ 36 اين 33 اين 53 اين

 

هيٺيون انگ اکر پيش ڪن ٿا ماسٽر آف سيٽ جي شدت ۽ وچولي رستي جي دير (MPD)، 16-ڪلاڪ ڊگھي 24 Gbps جي مختلف PTP encapsulations لاءِ ٻه طرفي ٽرئفڪ ٽيسٽ جي تحت. انهن انگن ۾ کاٻي گرافڪس IPv4/UDP encapsulation جي تحت PTP معيارن جو حوالو ڏئي ٿو، جڏهن ته PTP پيغام رسائيندڙ انڪيپسوليشن ساڄي گرافڪس L2 (خام ايٿرنيٽ) ۾ آهي. PTP4l ٻانهن جي ڪارڪردگي بلڪل ساڳي آهي، بدترين-ڪيس ماسٽر آف سيٽ جي شدت 53 ns ۽ 45 ns IPv4 / UDP ۽ L2 encapsulation لاء، ترتيب سان. ماپ آف سيٽ جي معياري انحراف 4.49 ns ۽ 4.55 ns IPv4/UDP ۽ L2 encapsulation لاءِ، ترتيب سان.

ماسٽر آف سيٽ جي شدت

هيٺ ڏنل انگ اکر ڏيکاري ٿو ماسٽر آف سيٽ جي شدت 24 Gbps بائي طرفي ٽرئفڪ جي تحت، IPv4 (بائیں) ۽ L2 (ساڄي) encapsulation، G8275.1 پروfile.
ماسٽر آف سيٽ جي شدت

وچولي رستي جي دير (MPD)

هيٺ ڏنل انگ اکر ڏيکاري ٿو مطلب رستي جي دير Intel FPGA PAC N3000 ميزبان PTP4l غلام جي تحت 24 Gbps باهمي ٽريفڪ، IPv4 (کاٻي) ۽ L2 (ساڄي) encapsulation، G8275.1 پرو.file.
وچولي رستي جي دير (MPD)

MPD جي مطلق قدر PTP مستقل مزاجي جو واضح اشارو نه آهي، ڇاڪاڻ ته اهو ڊگھي ڪيبلز، ڊيٽا جي رستي جي ويڪرائي ۽ انهي تي منحصر آهي؛ جڏهن ته، گهٽ MPD مختلف تبديلين کي ڏسڻ (2.381 ns ۽ 2.377 ns IPv4 ۽ L2 ڪيس لاءِ، ترتيب سان) اهو واضح ڪري ٿو ته PTP MPD حساب ڪتاب مسلسل ٻنهي انڪشافن ۾ صحيح آهي. اهو PTP ڪارڪردگي جي تسلسل جي تصديق ڪري ٿو ٻنهي encapsulation طريقن ۾. L2 گراف ۾ حساب ڪيل MPD ۾ سطح جي تبديلي (مٿي ڏنل شڪل ۾، ساڄي گراف) لاڳو ٿيل ٽرئفڪ جي وڌندڙ اثر جي سبب آهي. پهرين، چينل بيڪار آهي (MPD rms 55.3 ns آهي)، پوءِ داخل ٿيل ٽرئفڪ لاڳو ٿئي ٿي (ٻيو واڌارو مرحلو، MPD rms 85.44 ns آهي)، جنهن جي پٺيان هڪ ئي وقت نڪرڻ واري ٽرئفڪ، نتيجي ۾ 108.98 ns جي حساب سان MPD. هيٺيون انگ اکر ماسٽر آفسيٽ جي ماپ ۽ حساب ڪيل ايم پي ڊي کي ٻه طرفي ٽرئفڪ ٽيسٽ جي ماپ کي مٿي ڪري ٿو PTP4l غلام ٻنهي تي لاڳو ٿئي ٿو Intel FPGA PAC N3000 استعمال ڪندي T-TC ميڪانيزم سان، انهي سان گڏ ٻيو جيڪو استعمال ڪري ٿو Intel FPGA PACN3000 بغير TC. ڪارڪردگي. T-TC Intel FPGA PAC N3000 ٽيسٽ (نارنگي) وقت صفر کان شروع ٿئي ٿو، جڏهن ته PTP ٽيسٽ جيڪو استعمال ڪري ٿو غير TC Intel FPGA PAC N3000 (نيري) تقريباً T = 2300 سيڪنڊن کان شروع ٿئي ٿو.

ماسٽر آف سيٽ جي شدت

هيٺ ڏنل انگ اکر ڏيکاري ٿو ماسٽر آف سيٽ جي شدت انگريس ٽريفڪ (24 Gbps) تحت، TTC سپورٽ سان ۽ بغير، G.8275.1 پروfile.
ماسٽر آف سيٽ جي شدت

مٿين انگن ۾، ٽرئفڪ جي تحت TC-فعال Intel FPGA PAC N3000 جي PTP ڪارڪردگي پهرين 3000 سيڪنڊن لاءِ غير TC Intel FPGA PAC N2300 سان ملندڙ جلندڙ آهي. Intel FPGA PAC N3000 ۾ T-TC ميڪانيزم جي تاثير کي امتحان جي حصي ۾ نمايان ڪيو ويو آهي (2300 سيڪنڊ کان پوء) جتي ٻنهي ڪارڊ جي انٽرفيس تي برابر ٽرئفڪ لوڊ لاڳو ڪيو ويندو آهي. اهڙي طرح هيٺ ڏنل شڪل ۾، ايم پي ڊي جي حسابن کي چينل تي ٽرئفڪ لاڳو ڪرڻ کان اڳ ۽ بعد ۾ ڏٺو ويو آهي. T-TC ميڪانيزم جي تاثير کي نمايان ڪئي وئي آهي پيڪٽ جي رهائش واري وقت جي معاوضي لاءِ جيڪا 25G ۽ 40G MACs جي وچ ۾ FPGA رستي ذريعي پيڪٽ جي ويڪرائي آهي.

وچولي رستي جي دير (MPD)

هيٺ ڏنل انگ اکر ڏيکاري ٿو انٽيل FPGA PAC N3000 ميزبان PTP4l غلام جي وچ واري رستي جي دير Ingress ٽريفڪ (24 Gbps) سان ۽ بغير T-TC سپورٽ، G.8275.1 پروfile.
وچولي رستي جي دير (MPD)

اهي انگ اکر ڏيکارين ٿا PTP4l غلام جي servo الورورٿم، TC جي رهائش واري وقت جي اصلاح جي ڪري، اسان ڏسون ٿا ننڍا فرق اوسط رستي جي دير جي حسابن ۾. تنهن ڪري، ماسٽر آف سيٽ تقريبن تي دير جي وهڪري جو اثر گھٽجي ويو آهي. هيٺ ڏنل جدول PTP ڪارڪردگي تي شمارياتي تجزيي جي لسٽ ڪري ٿو، جنهن ۾ شامل آهي RMS ۽ ماسٽر آف سيٽ جي معياري انحراف، معياري رستي جي دير جي معياري انحراف، انهي سان گڏ انٽيل FPGA PAC N3000 لاءِ بدترين ڪيس ماسٽر آفسيٽ T- سان ۽ بغير. TC سپورٽ.

پي ٽي پي جي ڪارڪردگي تي انگن اکرن جا تفصيل انگريس ٽريفڪ تحت

انگريس ٽريفڪ (24Gbps) G.8275.1 PTP پروfile Intel FPGA PAC N3000 T-TC سان Intel FPGA PAC N3000 بغير T-TC
آر ايم ايس 6.34 اين 40.5 اين
StdDev (abs (max) offset جو) 3.65 اين 15.5 اين
StdDev (MPD جو) 1.79 اين 18.1 اين
وڌ ۾ وڌ آفسيٽ 34 اين 143 اين

ھڪڙو سڌو مقابلو TC-supported Intel FPGA PAC N3000 جو غير TC ورزن سان
ڏيکاري ٿو ته PTP ڪارڪردگي 4x کان 6x گھٽ آھي ڪنھن شماري جي حوالي سان
ميٽرڪ (بدترين ڪيس، RMS يا ماسٽر آف سيٽ جي معياري انحراف). بدترين صورت
T-TC Intel FPGA PAC N8275.1 جي G.3000 PTP تشڪيل لاءِ ماسٽر آفس 34 آهي
NS چينل بينڊوڊٿ (24.4Gbps) جي حد تي ٽرئفڪ جي حالتن ۾ داخل ٿيڻ.

lperf3 ٽرئفڪ ٽيسٽ

هي سيڪشن بيان ڪري ٿو iperf3 ٽريفڪ بينچ مارڪنگ ٽيسٽ کي وڌيڪ جائزو وٺڻ لاءِ پي ٽي پي ڪارڪردگي Intel FPGA PAC N3000. iperf3 اوزار استعمال ڪيو ويو آھي فعال ٽرئفڪ جي حالتن کي نقل ڪرڻ لاء. iperf3 ٽرئفڪ جي معيارن جي نيٽ ورڪ ٽوپولوجي، هيٺ ڏنل شڪل ۾ ڏيکاريل آهي، ٻن سرورن جو ڪنيڪشن شامل آهي، هر هڪ DUT ڪارڊ (Intel FPGA PAC N3000 ۽ XXV710) استعمال ڪندي، Cisco Nexus 93180YC FX سوئچ ڏانهن. سسڪو سوئچ ٻن DUT PTP ٻانهن ۽ Calnex Paragon-NEO گرانڊ ماسٽر جي وچ ۾ بائونڊري ڪلاڪ (T-BC) طور ڪم ڪري ٿو.

Intel FPGA PAC N3000 lperf3 ٽريفڪ ٽيسٽ لاءِ نيٽورڪ ٽوپولوجي

Intel FPGA PAC N3000 lperf3 ٽريفڪ ٽيسٽ لاءِ نيٽورڪ ٽوپولوجي

PTP4l پيداوار هر هڪ DUT ميزبان تي پي ٽي پي ڪارڪردگي جي ڊيٽا ماپ مهيا ڪري ٿي هر غلام ڊوائيس لاءِ سيٽ اپ ۾ (Intel FPGA PAC N3000 ۽ XXV710). iperf3 ٽريفڪ ٽيسٽ لاءِ، هيٺيون شرطون ۽ ترتيبون لاڳو ٿين ٿيون سڀني گرافس ۽ ڪارڪردگي جي تجزيي تي:

  • 17 Gbps ٽريفڪ جي مجموعي بينڊوڊٿ (ٻئي TCP ۽ UDP)، يا ته نڪرڻ يا داخل ٿيڻ يا Intel FPGA PAC N3000 ڏانهن ٻه طرفي.
  • پي ٽي پي پيڪٽس جي IPv4 encapsulation، Cisco Nexus 93180YC-FX سوئچ تي ترتيب جي حد بندي جي ڪري.
  • PTP پيغام جي مٽا سٽا جي شرح 8 پيڪٽس/سيڪنڊ تائين محدود، سسڪو Nexus 93180YC-FX سوئچ تي ترتيب جي حد بندي جي ڪري.

perf3 ٽريفڪ ٽيسٽ جا نتيجا

هيٺ ڏنل تجزيو Intel FPGA PAC N3000 ۽ XXV710 ڪارڊ جي ڪارڪردگي کي پڪڙي ٿو، ٻئي هڪ ئي وقت PTP غلامن جي نيٽ ورڪ انٽرفيس ڪارڊ طور ڪم ڪري رهيا آهن (T-TSC) Calnex Paragon NEO Grandmaster T-BC Cisco سوئچ ذريعي.

هيٺيون انگ اکر ڏيکارين ٿا ماسٽر آفسيٽ ۽ ايم پي ڊي جي وقت سان گڏ ٽن مختلف ٽرئفڪ ٽيسٽن لاءِ Intel FPGA PAC N3000 استعمال ڪندي T-TC ۽ XXV710 ڪارڊ سان. ٻنهي ڪارڊن ۾، ٻه طرفي ٽرئفڪ جو PTP4l ڪارڪردگي تي سڀ کان وڏو اثر آهي. ٽريفڪ ٽيسٽ جو مدو 10 ڪلاڪ ڊگهو آهي. هيٺ ڏنل انگن اکرن ۾، گراف جي دم وقت تي هڪ نقطي کي نشانو بڻائيندو آهي جتي ٽرئفڪ بند ٿي ويندي آهي ۽ پي ٽي پي ماسٽر آف سيٽ جي شدت ان جي گهٽ سطح تي وڃي ٿي، بيڪار چينل جي ڪري.

Intel FPGA PAC N3000 لاءِ ماسٽر آفسيٽ جي شدت

هيٺ ڏنل انگ اکر ڏيکاري ٿو مطلب رستي جي دير Intel FPGA PAC N3000 لاءِ T TC سان، انڊريس، ايگريس ۽ بائڊائريشنل iperf3 ٽرئفڪ جي تحت.
Intel FPGA PAC N3000 لاءِ ماسٽر آفسيٽ جي شدت

مطلب رستو دير (MPD) Intel FPGA PAC N3000 لاءِ

هيٺ ڏنل انگ اکر ڏيکاري ٿو مطلب رستي جي دير Intel FPGA PAC N3000 لاءِ T TC سان، انڊريس، ايگريس ۽ بائڊائريشنل iperf3 ٽرئفڪ جي تحت.
مطلب رستو دير (MPD) Intel FPGA PAC N3000 لاءِ

XXV710 لاءِ ماسٽر آفسيٽ جي ماپ

هيٺ ڏنل انگ اکر ڏيکاري ٿو ماسٽر آفسيٽ جي شدت XXV710 لاءِ، انڊريس، ايگريس ۽ بائڊائريشنل iperf3 ٽرئفڪ جي تحت.
XXV710 لاءِ ماسٽر آفسيٽ جي ماپ

مطلب رستو دير (MPD) XXV710 لاءِ

هيٺ ڏنل انگ اکر ڏيکاري ٿو مطلب رستي جي دير جي لاءِ XXV710 لاءِ، انڊريس، ايگريس ۽ بائڊائريشنل iperf3 ٽرئفڪ جي تحت.
مطلب رستو دير (MPD) XXV710 لاءِ

Intel FPGA PAC N3000 PTP ڪارڪردگي جي حوالي سان، ڪنهن به ٽريفڪ حالت تحت بدترين ڪيس ماسٽر آفسيٽ 90 ns جي اندر آهي. جڏهن ته ساڳئي ٻه طرفي ٽرئفڪ جي حالتن هيٺ، Intel FPGA PAC N3000 ماسٽر آفسيٽ جو RMS XXV5.6 ڪارڊ جي هڪ کان 710x بهتر آهي.

  Intel FPGA PAC N3000 XXV710 ڪارڊ
آمد و رفت10 جي ايگريس ٽريفڪ 18G ٻه طرفي ٽرئفڪ18 جي آمد و رفت18 جي ايگريس ٽريفڪ 10G ٻه طرفي ٽرئفڪ18 جي
آر ايم ايس 27.6 اين 14.2 اين 27.2 اين 93.96 اين 164.2 اين 154.7 اين
StdDev (abs (وڌ کان وڌ) آفسيٽ جو) 9.8 اين 8.7 اين 14.6 اين 61.2 اين 123.8 اين 100 اين
StdDev (MPD جو) 21.6 اين 9.2 اين 20.6 اين 55.58 اين 55.3 اين 75.9 اين
وڌ ۾ وڌ آفسيٽ 84 اين 62 اين 90 اين 474 اين 1,106 اين 958 اين

خاص طور تي، Intel FPGA PAC N3000 جو ماسٽر آفسيٽ گهٽ معياري انحراف آهي،
XXV5 ڪارڊ کان گھٽ ۾ گھٽ 710x گھٽ، اشارو ڪري ٿو ته پي ٽي پي جي لڳ ڀڳ
گرانڊ ماسٽر گھڙي ويڪرائي يا شور جي مختلف حالتن ۾ گھٽ حساس آھي ٽرئفڪ جي ھيٺان
Intel FPGA PAC N3000.
جڏهن صفحي 5 تي IXIA ٽريفڪ ٽيسٽ جي نتيجن جي مقابلي ۾، بدترين ڪيس جي شدت
T-TC سان گڏ ماسٽر آف سيٽ فعال Intel FPGA PAC N3000 وڌيڪ ظاهر ٿئي ٿو. ان کان علاوه
نيٽ ورڪ ٽوپولوجي ۽ چينل بينڊوڊٿ ۾ اختلاف، هي انٽيل جي ڪري آهي
FPGA PAC N3000 هڪ G.8275.1 PTP پرو جي تحت قبضو ڪيو پيو وڃيfile (16 Hz هم وقت سازي جي شرح)، جڏهن ته
هن معاملي ۾ هم وقت سازي پيغام جي شرح 8 پيڪٽس في سيڪنڊ تي محدود آهي.

ماسٽر آفسيٽ جي مقابلي جي شدت

هيٺ ڏنل انگ اکر ڏيکاري ٿو ماسٽر آفسيٽ جي مقابلي ۾ bidirectional iperf3 ٽرئفڪ جي تحت.

ماسٽر آفسيٽ جي مقابلي جي شدت

مطلب رستو دير (MPD) مقابلو

هيٺ ڏنل انگ اکر ڏيکاري ٿو مطلب رستي جي دير جي مقابلي ۾ bidirectional iperf3 ٽرئفڪ جي تحت.
مطلب رستو دير (MPD) مقابلو

Intel FPGA PAC N3000 جي اعليٰ پي ٽي پي ڪارڪردگي، جڏهن XXV710 ڪارڊ جي مقابلي ۾، پڻ سپورٽ ڪئي وئي آهي واضح طور تي وڌيڪ انحراف جي حساب سان وچولي رستي جي دير (MPD) لاءِ XXV710 ۽ Intel FPGA PAC N3000 لاءِ هر هڪ ٽارگيٽ ٽريفڪ ٽيسٽ ۾. مثالample bidirectional iperf3 ٽريفڪ. هر MPD صورت ۾ مطلب قدر کي نظر انداز ڪريو، جيڪو مختلف سببن جي ڪري مختلف ٿي سگهي ٿو، جهڙوڪ مختلف Ethernet ڪيبل ۽ مختلف بنيادي ويڪرائي. XXV710 ڪارڊ جي قدرن ۾ ڏٺو ويو تفاوت ۽ اسپيڪ Intel FPGA PAC N3000 ۾ موجود نه آهن.

8 لڳاتار ماسٽر آفسيٽ مقابلي جو RMS

8 لڳاتار ماسٽر آفسيٽ مقابلي جو RMS

نتيجو

QSFP28 (25G MAC) ۽ Intel XL710 (40G MAC) جي وچ ۾ FPGA ڊيٽا جو رستو هڪ متغير پيڪٽ جي ويڪرائي کي شامل ڪري ٿو جيڪو PTP غلام جي لڳ ڀڳ درستگي کي متاثر ڪري ٿو. Intel FPGA PAC N3000 جي FPGA نرم منطق ۾ شفاف گھڙي (T-TC) سپورٽ شامل ڪرڻ هن پيڪٽ جي دير جي معاوضي کي فراهم ڪري ٿو ان جي رهائش واري وقت کي شامل ڪندي انڪپسول ٿيل PTP پيغامن جي اصلاح واري فيلڊ ۾. نتيجن جي تصديق ڪري ٿي ته T-TC ميڪانيزم PTP4l غلام جي درستگي جي ڪارڪردگي کي بهتر بڻائي ٿو.

انهي سان گڏ، صفحي 5 تي IXIA ٽريفڪ ٽيسٽ جو نتيجو ڏيکاري ٿو ته FPGA ڊيٽا جي رستي ۾ T-TC سپورٽ PTP ڪارڪردگي کي گهٽ ۾ گهٽ 4x وڌائي ٿو، جڏهن انٽيل FPGA PAC N3000 جي مقابلي ۾ T-TC سپورٽ کان سواءِ. Intel FPGA PAC N3000 T-TC سان گڏ 53 ns جو بدترين ڪيس ماسٽر آفسيٽ پيش ڪري ٿو داخل ٿيڻ، نڪرڻ يا ٻه طرفي ٽرئفڪ لوڊ چينل جي گنجائش (25 Gbps) جي حد تي. انهيء ڪري، T-TC سپورٽ سان، Intel FPGA PAC N3000 PTP ڪارڪردگي ٻئي وڌيڪ صحيح ۽ گهٽ شور جي مختلف حالتن جي ڪري آهي.

صفحي 3 تي lperf10 ٽريفڪ ٽيسٽ ۾، T-TC فعال سان Intel FPGA PAC N3000 جي PTP ڪارڪردگي XXV710 ڪارڊ جي مقابلي ۾ آهي. ھن ٽيسٽ PTP4l ڊيٽا کي قبضو ڪيو ٻن ٻانھي گھڙين لاءِ داخل ٿيڻ يا نڪرڻ واري ٽريفڪ جي ھيٺان جيڪا Intel FPGA PAC N3000 ۽ XXV710 ڪارڊ جي ٻن ھوسٽن جي وچ ۾ مٽائي وئي آھي. Intel FPGA PAC N3000 ۾ ڏٺو ويو بدترين ڪيس ماسٽر آفسٽ XXV5 ڪارڊ کان گھٽ ۾ گھٽ 710x گھٽ آھي. ان سان گڏ، پڪڙيل آفسٽن جي معياري انحراف پڻ ثابت ڪري ٿي ته Intel FPGA PAC N3000 جي T-TC سپورٽ گرانڊ ماسٽر جي گھڙي جي هموار اندازي جي اجازت ڏئي ٿي.

Intel FPGA PAC N3000 جي PTP ڪارڪردگي کي وڌيڪ صحيح ڪرڻ لاءِ، امڪاني ٽيسٽ جا اختيار شامل آھن:

  • مختلف پي ٽي پي پرو تحت تصديقfiles ۽ پيغام جي شرح هڪ کان وڌيڪ Ethernet لنڪ لاءِ.
  • lperf3 ٽريفڪ ٽيسٽ جو جائزو صفحي 10 تي وڌيڪ جديد سوئچ سان جيڪو اجازت ڏئي ٿو وڌيڪ PTP پيغام جي شرح.
  • G.8273.2 Conformance Testing تحت T-SC ڪارڪردگي ۽ ان جي PTP ٽائيمنگ جي درستگي جو جائزو.

IEEE 1588 V2 ٽيسٽ لاءِ دستاويز جي نظرثاني جي تاريخ

 

دستاويز نسخو تبديليون
2020.05.30 شروعاتي ڇڏڻ.

 

دستاويز / وسيلا

Intel FPGA Programmable Acceleration Card N3000 [pdf] استعمال ڪندڙ ھدايت
FPGA Programmable Acceleration Card N3000, Programmable Acceleration Card N3000, FPGA Programmable Acceleration Card N3000, FPGA, IEEE 1588 V2 ٽيسٽ

حوالو

تبصرو ڇڏي ڏيو

توهان جو اي ميل پتو شايع نه ڪيو ويندو. گهربل فيلڊ نشان لڳل آهن *