Кіраўніцтва карыстальніка праграмуемай карты паскарэння Intel FPGA N3000
Уводзіны
Фон
Intel FPGA Programmable Acceleration Card N3000 у віртуалізаванай сетцы радыёдоступу (vRAN) патрабуе падтрымкі IEEE1588v2 у якасці тэлекамунікацыйных падпарадкаваных гадзіннікаў (T-TSC) пратаколу дакладнага часу (Precision Time Protocol, PTP) для адпаведнага планавання праграмных задач. Кантролер Intel Ethernet XL710 у Intel® FPGA PAC N3000 забяспечвае падтрымку IEEE1588v2. Аднак шлях даных FPGA выклікае дрыгаценне, якое ўплывае на прадукцыйнасць PTP. Даданне схемы празрыстага тактавага сігналу (T-TC) дазваляе Intel FPGA PAC N3000 кампенсаваць унутраную затрымку FPGA і змякчаць эфекты дрыгацення, што дазваляе T-TSC эфектыўна набліжаць час сутак (ToD).
Мэта
Гэтыя тэсты пацвярджаюць выкарыстанне Intel FPGA PAC N3000 у якасці падпарадкаванай прылады IEEE1588v2 у адкрытай сетцы радыёдоступу (O-RAN). Гэты дакумент апісвае:
- Тэставая ўстаноўка
- Працэс праверкі
- Ацэнка прадукцыйнасці празрыстага гадзіннікавага механізму ў канале FPGA Intel FPGA PAC N3000
- Прадукцыйнасць PTP Intel FPGA PAC N3000 Прадукцыйнасць Intel FPGA PAC N3000 з падтрымкай празрыстых гадзіннікаў роўная
у параўнанні з Intel FPGA PAC N3000 без празрыстага гадзінніка, а таксама з іншай картай Ethernet XXV710 пры розных умовах трафіку і канфігурацыях PTP.
Асаблівасці і абмежаванні
Функцыі і абмежаванні праверкі для падтрымкі Intel FPGA PAC N3000 IEEE1588v2 наступныя:
- Выкарыстаны стэк праграмнага забеспячэння: Linux PTP Project (PTP4l)
- Падтрымка наступнага Telecom Profiles:
- 1588v2 (па змаўчанні)
- G.8265.1
- G.8275.1
- Падтрымлівае двухступеньчаты PTP slave гадзіннік.
Карпарацыя Intel. Усе правы ахоўваюцца. Intel, лагатып Intel і іншыя знакі Intel з'яўляюцца гандлёвымі маркамі карпарацыі Intel або яе даччыных кампаній. Intel гарантуе прадукцыйнасць сваёй FPGA і паўправадніковай прадукцыі ў адпаведнасці з бягучымі спецыфікацыямі ў адпаведнасці са стандартнай гарантыяй Intel, але пакідае за сабой права ўносіць змены ў любыя прадукты і паслугі ў любы час без папярэдняга паведамлення. Intel не нясе ніякай адказнасці або абавязацельстваў, якія вынікаюць з прымянення або выкарыстання любой інфармацыі, прадукту або паслугі, апісаных тут, за выключэннем выпадкаў, прама ўзгодненых Intel у пісьмовай форме. Кліентам Intel рэкамендуецца атрымаць апошнюю версію спецыфікацый прылады, перш чым спадзявацца на любую апублікаваную інфармацыю і перад размяшчэннем заказаў на прадукты ці паслугі. *Іншыя назвы і брэнды могуць быць заяўлены як уласнасць іншых.
- Падтрымлівае скразны рэжым шматадраснай перадачы.
- Падтрымлівае частату абмену паведамленнямі PTP да 128 Гц.
- Гэта абмежаванне плана праверкі і занятага гросмайстра. Магчымыя канфігурацыі PTP вышэй за 128 пакетаў у секунду для паведамленняў PTP.
- З-за абмежаванняў камутатара Cisco* Nexus* 93180YC-FX, які выкарыстоўваецца ў наладах праверкі, вынікі прадукцыйнасці ва ўмовах трафіку iperf3 адносяцца да хуткасці абмену паведамленнямі PTP 8 Гц.
- Падтрымка інкапсуляцыі:
- Транспарт праз L2 (сыры Ethernet) і L3 (UDP/IPv4/IPv6)
Заўвага: У гэтым дакуменце для ўсіх вынікаў выкарыстоўваецца адно злучэнне Ethernet 25 Гбіт/с.
- Транспарт праз L2 (сыры Ethernet) і L3 (UDP/IPv4/IPv6)
Інструменты і версіі драйвераў
інструменты | Версія |
BIOS | Серверная плата Intel S2600WF 00.01.0013 |
OS | CentOS 7.6 |
Ядро | ядро-rt-3.10.0-693.2.2.rt56.623.el7.src. |
Камплект распрацоўкі плоскасці дадзеных (DPDK) | 18.08 |
Кампілятар Intel C | 19.0.3 |
Драйвер Intel XL710 (драйвер i40e) | 2.8.432.9.21 |
PTP4l | 2.0 |
IxExplorer | 8.51.1800.7 EA-патч 1 |
lperf3 | 3.0.11 |
трафген | Набор інструментаў Netsniff-ng 0.6.6 |
Тэст IXIA Traffic
Першы набор тэстаў прадукцыйнасці PTP для Intel FPGA PAC N3000 выкарыстоўвае рашэнне IXIA* для тэставання на адпаведнасць сеткі і PTP. Шасі IXIA XGS2 уключае ў сябе карту IXIA 40 PORT NOVUS-R100GE8Q28 і IxExplorer, які забяспечвае графічны інтэрфейс для наладжвання віртуальнага PTP Grandmaster на DUT (Intel FPGA PAC N3000) праз адно прамое злучэнне Ethernet 25 Гбіт/с. Блок-схема ніжэй ілюструе тапалогію мэтавага тэсціравання для тэстаў на аснове IXIA. Усе вынікі выкарыстоўваюць трафік, згенераваны IXIA, для тэстаў уваходнага трафіку і інструмент trafgen на хасце Intel FPGA PAC N3000 для тэстаў выходнага трафіку, дзе кірунак уваходнага і выходнага трафіку заўсёды з пункту гледжання DUT (Intel FPGA PAC N3000 ) гаспадар. У абодвух выпадках сярэдняя хуткасць трафіку складае 24 Гбіт/с. Гэтая тэставая ўстаноўка дае базавую характарыстыку прадукцыйнасці PTP Intel FPGA PAC N3000 з уключаным механізмам T-TC, а таксама параўноўвае яго з фабрычным вобразам Intel FPGA PAC N3000 без TC у адпаведнасці з ITU-T G.8275.1 PTP profile.
Тапалогія для тэстаў трафіку Intel FPGA PAC N3000 у рамках IXIA Virtual Grandmaster
Вынік IXIA Traffic Test
Наступны аналіз адлюстроўвае прадукцыйнасць PTP Intel FPGA PAC N3000 з падтрымкай TC ва ўмовах уваходнага і выходнага трафіку. У гэтым раздзеле PTP profile G.8275.1 быў прыняты для ўсіх тэстаў трафіку і збору даных.
Велічыня галоўнага зрушэння
На наступным малюнку паказана велічыня галоўнага зрушэння, назіраная падпарадкаваным кліентам PTP4l хаста Intel FPGA PAC N3000, у залежнасці ад часу, які прайшоў пры ўваходным, выходным і двухнакіраваным трафіку (сярэдняя прапускная здольнасць 24.4 Гбіт/с).
Сярэдняя затрымка на шляху (MPD)
На наступным малюнку паказана сярэдняя затрымка шляху, разлічаная падпарадкаваным PTP4, які выкарыстоўвае Intel FPGA PAC N3000 у якасці сеткавай інтэрфейснай карты, для таго ж тэсту, што і на малюнку вышэй. Агульная працягласць кожнага з трох трафікаў - не менш за 16 гадзін.
У наступнай табліцы прыведзены статыстычны аналіз трох тэстаў трафіку. Пры нагрузцы трафіка, блізкай да прапускной здольнасці канала, падпарадкаваны PTP4l, які выкарыстоўвае Intel FPGA PAC N3000, падтрымлівае зрушэнне фазы да віртуальнага гросмайстра IXIA ў межах 53 нс для ўсіх тэстаў трафіку. Акрамя таго, стандартнае адхіленне велічыні галоўнага зрушэння ніжэй за 5 нс.
Статыстычныя звесткі аб прадукцыйнасці PTP
G.8275.1 PTP Profile | Уваходны трафік (24 Гбіт/с) | Выхадны трафік (24 Гбіт/с) | Двунакіраваны трафік (24 Гбіт/с) |
RMS | 6.35 нс | 8.4 нс | 9.2 нс |
StdDev (абс(макс.) зрушэння) | 3.68 нс | 3.78 нс | 4.5 нс |
StdDev (з MPD) | 1.78 нс | 2.1 нс | 2.38 нс |
Максімальнае зрушэнне | 36 нс | 33 нс | 53 нс |
Наступныя лічбы адлюстроўваюць велічыню галоўнага зрушэння і сярэднюю затрымку на шляху (MPD) пры 16-гадзінным тэсце двухнакіраванага трафіку 24 Гбіт/с для розных інкапсуляцый PTP. Левыя графікі на гэтых малюнках адносяцца да тэстаў PTP пры інкапсуляцыі IPv4/UDP, у той час як інкапсуляцыя абмену паведамленнямі PTP на правых графіках знаходзіцца ў L2 (неапрацаваны Ethernet). Прадукцыйнасць падпарадкаванага PTP4l даволі падобная, у найгоршым выпадку велічыня галоўнага зрушэння складае 53 нс і 45 нс для інкапсуляцыі IPv4/UDP і L2 адпаведна. Стандартнае адхіленне зрушэння велічыні складае 4.49 нс і 4.55 нс для інкапсуляцыі IPv4/UDP і L2 адпаведна.
Велічыня галоўнага зрушэння
На наступным малюнку паказана велічыня галоўнага зрушэння пры двухнакіраваным трафіку 24 Гбіт/с, інкапсуляцыі IPv4 (злева) і L2 (справа), G8275.1 Profile.
Сярэдняя затрымка на шляху (MPD)
На наступным малюнку паказана сярэдняя затрымка шляху падпарадкаванага хоста Intel FPGA PAC N3000 PTP4l пры двухнакіраваным трафіку 24 Гбіт/с, інкапсуляцыі IPv4 (злева) і L2 (справа), G8275.1 Profile.
Абсалютныя значэнні MPD не з'яўляюцца дакладным паказчыкам узгодненасці PTP, паколькі яны залежаць ад даўжыні кабеляў, затрымкі шляху даных і гэтак далей; аднак, гледзячы на нізкія варыяцыі MPD (2.381 нс і 2.377 нс для выпадку IPv4 і L2, адпаведна), становіцца відавочным, што разлік PTP MPD нязменна дакладны ў абедзвюх інкапсуляцыях. Ён правярае ўзгодненасць прадукцыйнасці PTP у абодвух рэжымах інкапсуляцыі. Змена ўзроўню разлічанага MPD на графіцы L2 (на малюнку вышэй, графік справа) звязана з дадатковым эфектам прымененага трафіку. Спачатку канал знаходзіцца ў рэжыме чакання (сярэдняквадратычнае значэнне MPD складае 55.3 нс), затым прымяняецца ўваходны трафік (другі паступальны крок, сярэднеквадратычнае значэнне MPD складае 85.44 нс), а затым адначасовы выхадны трафік, у выніку чаго разлічаны MPD складае 108.98 нс. На наступных малюнках паказаны велічыня галоўнага зрушэння і разлічаны MPD тэсту двухнакіраванага трафіку, прымененага як да падпарадкаванага PTP4l, які выкарыстоўвае Intel FPGA PAC N3000 з механізмам T-TC, так і да іншага, які выкарыстоўвае Intel FPGA PACN3000 без TC функцыянальнасць. Тэсты T-TC Intel FPGA PAC N3000 (аранжавы) пачынаюцца з нулявога моманту, у той час як тэст PTP, які выкарыстоўвае не-TC Intel FPGA PAC N3000 (сіні), пачынаецца каля T = 2300 секунд.
Велічыня галоўнага зрушэння
На наступным малюнку паказана велічыня галоўнага зрушэння пры ўваходным трафіку (24 Гбіт/с), з падтрымкай TTC і без яе, G.8275.1 Profile.
На прыведзеным вышэй малюнку прадукцыйнасць PTP Intel FPGA PAC N3000 з падтрымкай TC пры нагрузцы аналагічная прадукцыйнасці Intel FPGA PAC N3000 без TC на працягу першых 2300 секунд. Эфектыўнасць механізму T-TC у Intel FPGA PAC N3000 выяўляецца ў сегменце тэсту (пасля 2300-й секунды), дзе на інтэрфейсы абедзвюх карт прымяняецца аднолькавая нагрузка трафікам. Падобным чынам на малюнку ніжэй назіраюцца разлікі MPD да і пасля прымянення трафіку на канале. Эфектыўнасць механізму T-TC падкрэсліваецца ў кампенсацыі часу знаходжання пакетаў, які з'яўляецца затрымкай пакетаў па шляху FPGA паміж 25G і 40G MAC.
Сярэдняя затрымка на шляху (MPD)
На наступным малюнку паказана сярэдняя затрымка шляху падпарадкаванага хоста PTP3000l Intel FPGA PAC N4 пры ўваходным трафіку (24 Гбіт/с), з падтрымкай T-TC і без яе, G.8275.1 Profile.
Гэтыя лічбы паказваюць алгарытм сервопривода PTP4l з-за карэкцыі часу знаходжання TC, мы бачым невялікія адрозненні ў разліках сярэдняй затрымкі на шляху. Такім чынам, уплыў ваганняў затрымкі на набліжэнне галоўнага зрушэння памяншаецца. У наступнай табліцы прыведзены статыстычны аналіз прадукцыйнасці PTP, які ўключае RMS і стандартнае адхіленне галоўнага зрушэння, стандартнае адхіленне сярэдняй затрымкі на шляху, а таксама найгоршае галоўнае зрушэнне для Intel FPGA PAC N3000 з T- і без яго. Падтрымка TC.
Статыстычныя звесткі аб прадукцыйнасці PTP пры ўваходным трафіку
Уваходны трафік (24 Гбіт/с) G.8275.1 PTP Profile | Intel FPGA PAC N3000 з T-TC | Intel FPGA PAC N3000 без T-TC |
RMS | 6.34 нс | 40.5 нс |
StdDev (абс(макс.) зрушэння) | 3.65 нс | 15.5 нс |
StdDev (з MPD) | 1.79 нс | 18.1 нс |
Максімальнае зрушэнне | 34 нс | 143 нс |
Прамое параўнанне Intel FPGA PAC N3000 з падтрымкай TC і версіяй без TC
Паказвае, што прадукцыйнасць PTP у 4-6 разоў ніжэйшая ў параўнанні з любой статыстыкай
метрыкі (найгоршы выпадак, RMS або стандартнае адхіленне галоўнага зрушэння). У горшым выпадку
галоўны зрух для канфігурацыі G.8275.1 PTP T-TC Intel FPGA PAC N3000 складае 34
ns ва ўмовах уваходнага трафіку на мяжы прапускной здольнасці канала (24.4 Гбіт/с).
Тэст трафіку lperf3
У гэтым раздзеле апісваецца параўнальны тэст трафіку iperf3 для далейшай ацэнкі прадукцыйнасці PTP Intel FPGA PAC N3000. Інструмент iperf3 быў выкарыстаны для эмуляцыі актыўных умоў дарожнага руху. Тапалогія сеткі тэстаў трафіку iperf3, паказаная на малюнку ніжэй, прадугледжвае падключэнне двух сервераў, кожны з якіх выкарыстоўвае карту DUT (Intel FPGA PAC N3000 і XXV710), да камутатара Cisco Nexus 93180YC FX. Камутатар Cisco дзейнічае як памежны гадзіннік (T-BC) паміж двума падпарадкаванымі DUT PTP і Calnex Paragon-NEO Grandmaster.
Тапалогія сеткі для тэсту трафіку Intel FPGA PAC N3000 lperf3
Вывад PTP4l на кожным з хастоў DUT забяспечвае вымярэнні даных прадукцыйнасці PTP для кожнай падпарадкаванай прылады ў наладзе (Intel FPGA PAC N3000 і XXV710). Для тэсту трафіку iperf3 наступныя ўмовы і канфігурацыі прымяняюцца да ўсіх графікаў і аналізу прадукцыйнасці:
- Сукупная прапускная здольнасць трафіку 17 Гбіт/с (як TCP, так і UDP), выхаднога, уваходнага або двухнакіраванага да Intel FPGA PAC N3000.
- Інкапсуляцыя IPv4 пакетаў PTP з-за абмежавання канфігурацыі камутатара Cisco Nexus 93180YC-FX.
- Хуткасць абмену паведамленнямі PTP абмежавана да 8 пакетаў у секунду з-за абмежаванняў канфігурацыі камутатара Cisco Nexus 93180YC-FX.
Вынікі тэсту трафіку perf3
Наступны аналіз фіксуе прадукцыйнасць карт Intel FPGA PAC N3000 і XXV710, якія адначасова дзейнічаюць як карты сеткавага інтэрфейсу падпарадкаваных PTP (T-TSC) Calnex Paragon NEO Grandmaster праз камутатар T-BC Cisco.
Наступныя малюнкі паказваюць велічыню галоўнага зрушэння і MPD з цягам часу для трох розных тэстаў трафіку з выкарыстаннем Intel FPGA PAC N3000 з картай T-TC і XXV710. У абедзвюх картах двухнакіраваны трафік аказвае найбольшы ўплыў на прадукцыйнасць PTP4l. Працягласць выпрабаванняў трафіку складае 10 гадзін. На наступных малюнках хвост графіка пазначае момант часу, калі трафік спыняецца, а велічыня галоўнага зрушэння PTP зніжаецца да самых нізкіх узроўняў з-за бяздзейнасці канала.
Велічыня галоўнага зрушэння для Intel FPGA PAC N3000
На наступным малюнку паказана сярэдняя затрымка на шляху для Intel FPGA PAC N3000 з T TC пры ўваходным, выходным і двухнакіраваным трафіку iperf3.
Сярэдняя затрымка на шляху (MPD) для Intel FPGA PAC N3000
На наступным малюнку паказана сярэдняя затрымка на шляху для Intel FPGA PAC N3000 з T TC пры ўваходным, выходным і двухнакіраваным трафіку iperf3.
Велічыня галоўнага зрушэння для XXV710
На наступным малюнку паказана велічыня галоўнага зрушэння для XXV710 пры ўваходным, выходным і двухнакіраваным трафіку iperf3.
Сярэдняя затрымка на шляху (MPD) для XXV710
На наступным малюнку паказана сярэдняя затрымка на шляху для XXV710 пры ўваходным, выходным і двухнакіраваным трафіку iperf3.
Што тычыцца прадукцыйнасці Intel FPGA PAC N3000 PTP, найгоршы галоўны зрух пры любых умовах трафіку знаходзіцца ў межах 90 нс. Нягледзячы на тое, што ў тых жа ўмовах двухнакіраванага трафіку, RMS галоўнага зрушэння Intel FPGA PAC N3000 у 5.6 разоў лепш, чым у карты XXV710.
Intel FPGA PAC N3000 | Картка XXV710 | |||||
Уваходны трафік10G | Выхадны трафік 18G | Двунакіраваны рух18G | Уваходны трафік18G | Выхадны трафік 10G | Двунакіраваны рух18G | |
RMS | 27.6 нс | 14.2 нс | 27.2 нс | 93.96 нс | 164.2 нс | 154.7 нс |
StdDev(абс(макс) зрушэнне) | 9.8 нс | 8.7 нс | 14.6 нс | 61.2 нс | 123.8 нс | 100 нс |
StdDev (з MPD) | 21.6 нс | 9.2 нс | 20.6 нс | 55.58 нс | 55.3 нс | 75.9 нс |
Максімальнае зрушэнне | 84 нс | 62 нс | 90 нс | 474 нс | 1,106 нс | 958 нс |
Характэрна, што галоўнае зрушэнне Intel FPGA PAC N3000 мае меншае стандартнае адхіленне,
як мінімум у 5 разоў менш, чым у карты XXV710, азначае, што набліжэнне PTP да
Гадзіннік Grandmaster менш адчувальны да затрымкі або змены шуму пад уздзеяннем трафіку
Intel FPGA PAC N3000.
Калі параўноўваць з вынікамі IXIA Traffic Test Results на старонцы 5, найгоршая велічыня
галоўны зрушэнне з Intel FPGA PAC N3000 з падтрымкай T-TC выглядае вышэй. Да таго ж
адрозненні ў тапалогіі сеткі і прапускной здольнасці каналаў, гэта звязана з Intel
FPGA PAC N3000 запісваецца пад G.8275.1 PTP profile (частата сінхранізацыі 16 Гц), пакуль
хуткасць паведамленняў сінхранізацыі ў гэтым выпадку абмежавана 8 пакетамі ў секунду.
Велічыня галоўнага параўнання зрушэння
На наступным малюнку паказана велічыня параўнання галоўнага зрушэння пры двухнакіраваным трафіку iperf3.
Параўнанне сярэдняй затрымкі на шляху (MPD).
На наступным малюнку паказана параўнанне сярэдняй затрымкі на шляху пры двухнакіраваным трафіку iperf3.
Выдатная прадукцыйнасць PTP Intel FPGA PAC N3000 у параўнанні з картай XXV710 таксама падтрымліваецца відавочна больш высокім адхіленнем разліковай сярэдняй затрымкі на шляху (MPD) для XXV710 і Intel FPGA PAC N3000 у кожным з мэтавых тэстаў трафіку, для прample двухнакіраваны трафік iperf3. Не звяртайце ўвагі на сярэдняе значэнне ў кожным выпадку MPD, якое можа адрознівацца па шэрагу прычын, такіх як розныя кабелі Ethernet і розная затрымка ядра. Назіранае адрозненне і ўсплёск значэнняў для карты XXV710 адсутнічаюць у Intel FPGA PAC N3000.
Сярэднеквадратычнае параўнанне 8 паслядоўных асноўных зрушэнняў
Заключэнне
Шлях даных FPGA паміж QSFP28 (25G MAC) і Intel XL710 (40G MAC) дадае зменную затрымку перадачы пакетаў, якая ўплывае на дакладнасць прыбліжэння PTP Slave. Даданне падтрымкі Transparent Clock (T-TC) у праграмную логіку FPGA Intel FPGA PAC N3000 забяспечвае кампенсацыю гэтай затрымкі пакета шляхам дадання часу яго знаходжання ў поле карэкцыі інкапсуляваных паведамленняў PTP. Вынікі пацвярджаюць, што механізм T-TC паляпшае характарыстыкі дакладнасці падпарадкаванага PTP4l.
Акрамя таго, вынікі тэставання трафіку IXIA на старонцы 5 паказваюць, што падтрымка T-TC у шляху даных FPGA павышае прадукцыйнасць PTP як мінімум у 4 разы ў параўнанні з Intel FPGA PAC N3000 без падтрымкі T-TC. Intel FPGA PAC N3000 з T-TC прадстаўляе ў найгоршым выпадку асноўнае зрушэнне ў 53 нс пры нагрузцы ўваходнага, выходнага або двухнакіраванага трафіку на мяжы прапускной здольнасці канала (25 Гбіт/с). Такім чынам, з падтрымкай T-TC прадукцыйнасць Intel FPGA PAC N3000 PTP з'яўляецца адначасова больш дакладнай і менш схільнай да змены шуму.
У тэсце трафіку lperf3 на старонцы 10 прадукцыйнасць PTP Intel FPGA PAC N3000 з уключаным T-TC параўноўваецца з картай XXV710. Гэты тэст захапіў даныя PTP4l для абодвух падпарадкаваных гадзіннікаў пры ўваходным і выходным трафіку, які абменьваецца паміж двума хостамі Intel FPGA PAC N3000 і карты XXV710. Найгоршае галоўнае зрушэнне, якое назіраецца ў Intel FPGA PAC N3000, як мінімум у 5 разоў ніжэй, чым у карты XXV710. Акрамя таго, стандартнае адхіленне зафіксаваных зрушэнняў таксама даказвае, што падтрымка T-TC Intel FPGA PAC N3000 дазваляе больш плыўна набліжаць гадзіннік гросмайстра.
Для далейшай праверкі прадукцыйнасці PTP Intel FPGA PAC N3000 магчымыя варыянты тэставання ўключаюць:
- Праверка пад рознымі PTP profiles і стаўкі паведамленняў для больш чым аднаго канала Ethernet.
- Ацэнка тэсту трафіку lperf3 на старонцы 10 з больш дасканалым перамыкачом, які дазваляе больш высокія хуткасці паведамленняў PTP.
- Ацэнка функцыянальнасці T-SC і яго дакладнасці часу PTP у адпаведнасці з G.8273.2 Тэставанне адпаведнасці.
Гісторыя версій дакумента для тэсту IEEE 1588 V2
Дакумент Версія | Змены |
2020.05.30 | Першапачатковы выпуск. |
Дакументы / Рэсурсы
![]() |
Праграмуемая карта паскарэння Intel FPGA N3000 [pdfКіраўніцтва карыстальніка FPGA Праграмуемая карта паскарэння, N3000, Праграмуемая карта паскарэння N3000, FPGA Праграмуемая карта паскарэння N3000, FPGA, Тэст IEEE 1588 V2 |