Intel Acceleration Stack за Xeon CPU со FPGA 1.0 Errata
Информации за производот
Прашање | Опис | Заобиколување | Статус |
---|---|---|---|
Резервниот блиц не го исполнува времето на PCIe | Домаќинот може да виси или да пријави дефект на PCIe по блиц се случи неуспех. Ова прашање може да се види кога корисничката слика во блицот е оштетен и конфигурацискиот потсистем го вчитува фабричка слика во FPGA. |
Следете ги инструкциите во Ажурирање блиц со FPGA Менаџер на интерфејс (FIM) Слика со помош на програмер Intel Quartus Prime дел во Водичот за брз старт на Intel Acceleration Stack за Интел Програмабилна картичка за забрзување со Intel Arria 10 GX FPGA. Ако на проблемот опстојува, контактирајте со вашиот локален теренски претставник. |
Влијае на: производството на Intel Acceleration Stack 1.0 Статус: Нема планирано поправка |
Неподдржани типови пакети на трансакциски слој | Менаџерот за интерфејс на FPGA за забрзување (FIM) не го прави тоа поддржува PCIe* Заклучување за читање меморија, тип 1 за читање конфигурација и Конфигурација Пишување Тип 1 на трансакциски слој пакети (TLP). Ако на уредот добива PCIe пакет од овој тип, тој не реагира со комплетен пакет како што се очекуваше. |
Нема достапно решение. | Влијае на: производството на Intel Acceleration Stack 1.0 Статус: Нема планирано поправка |
JTAG Може да се пријават неуспеси во тајмингот во интерфејсот FPGA Менаџер |
Може да поднесе извештај за тајмингот на Intel Quartus Prime Pro Edition неограничениот ЈTAG I/O патеки во FIM. |
Овие неограничени патеки можат безбедно да се игнорираат бидејќи JTAG I/O патеките не се користат во FIM. |
Влијае на: производството на Intel Acceleration Stack 1.0 Статус: Планирано поправка во Intel Acceleration Stack 1.1 |
Упатство за употреба на производот
За да ги решите проблемите споменати погоре, ве молиме следете ги упатствата дадени подолу:
Резервниот блиц не го исполнува времето на PCIe
Ако наидете на откажување или дефект на PCIe по откажување на блицот, тоа може да се должи на оштетена корисничка слика во блицот. За да го решите овој проблем, сторете го следново:
- Погледнете го Водичот за брз старт на Intel Acceleration Stack за програмабилна картичка за забрзување на Intel со Intel Arria 10 GX FPGA.
- Следете ги упатствата во делот „Ажурирање на блиц со FPGA интерфејс менаџер (FIM) слика со помош на Intel Quartus Prime Programmer“.
- Ако проблемот продолжи, контактирајте го вашиот локален теренски претставник за дополнителна помош.
Неподдржани типови пакети на трансакциски слој
Ако имате проблеми со неподдржани типови пакети на трансакцискиот слој, како што се PCIe Memory Read Lock, Configuration Read Type 1 и Configuration Write Type 1, следете ги овие чекори:
- Нема достапно решение за овој проблем. Ве молиме имајте предвид дека Acceleration Stack FPGA Interface Manager (FIM) не ги поддржува овие типови пакети.
JTAG Неуспесите за тајмингот може да се пријават во менаџерот за интерфејс FPGA
Ако наидете на ЈTAG тајминг неуспеси пријавени во FPGA интерфејс менаџер, следете ги овие чекори:
- Можете безбедно да го игнорирате неограничениот ЈTAG I/O патеки пријавени од Intel Quartus Prime Pro Edition Time Analyzer во FIM.
- Овие патеки не се користат во FIM и не треба да влијаат на неговата функционалност.
Intel® Acceleration Stack за Intel® Xeon® CPU со FPGA 1.0 Errata
Овој документ обезбедува информации за грешките што влијаат на Стак за забрзување Intel® за процесорот Intel Xeon® со FPGA.
Прашање | Погодени верзии | Планирано поправка |
Резервниот блиц не го исполнува PCIe Тајмаут на страница 4 | Забрзување Стак 1.0 Производство | Нема планирано поправка |
Неподдржан пакет со трансакциски слој Видови на страница 5 | Забрзување Стак 1.0 Производство | Нема планирано поправка |
JTAG Може да се пријават неуспеси во тајмингот во Менаџерот за интерфејс FPGA на страница 6 | Забрзување Стак 1.0 Производство | Стак за забрзување 1.1 |
Алатката fpgabist не поминува Правилно хексадецимални магистрални броеви на страница 7 | Забрзување Стак 1.0 Производство | Стак за забрзување 1.1 |
Можно низок dma_afu пропусен опсег поради до Memcpy Функција на страница 8 | Забрзување Стак 1.0 Бета и продукција | Стак за забрзување 1.1 |
regress.sh -r Опцијата не работи Со dma_afu на страница 9 | Забрзување Стак 1.0 Производство | Нема планирано поправка |
Табелата подолу може да се користи како референца за идентификување на FPGA Interface Manager (FIM), Open Programmable Acceleration Engine (OPAE) и Intel Quartus® Prime Pro Edition верзијата што одговара на верзијата на вашиот софтверски куп.
Табела 1. Референтна табела за забрзување на Intel Stack 1.0
Интел забрзување Стак верзија | Одбори | Верзија на FIM (ID на интерфејс за PR) | Верзија на OPAE | Intel Quartus Prime Pro Edition |
1.0 Производство (1) | Intel PAC со Intel Arria® 10 GX FPGA | ce489693-98f0-5f33-946d-560708
be108a |
0.13.1 | 17.0.0 |
Интел Acceleration Stack за Intel Xeon CPU со FPGAs Белешки за издавање Погледнете во белешките за издавање за повеќе информации за познати проблеми и подобрувања за Intel Acceleration Stack 1.0
(1) Фабричката партиција на конфигурацискиот блиц ја содржи верзијата Acceleration Stack 1.0 Alpha. Кога сликата во корисничката партиција не може да се вчита, се појавува неуспех на блиц и наместо тоа се вчитува фабричката слика. Откако ќе се појави неуспех на блиц, PR ID се чита како d4a76277-07da-528d-b623-8b9301feaffe.
Резервниот блиц не го исполнува времето на PCIe
Опис
Домаќинот може да виси или да пријави неуспех на PCIe откако ќе се случи прекин на блицот. Овој проблем може да се види кога корисничката слика во блицот е оштетена и потсистемот за конфигурација ја вчитува фабричката слика во FPGA.
Заобиколување
Следете ги упатствата во делот „Ажурирање на блиц со FPGA интерфејс менаџер (FIM) слика со помош на Intel Quartus Prime Programmer“ во Водичот за брз старт на Intel Acceleration Stack за Intel програмабилна картичка за забрзување со Intel Arria 10 GX FPGA. Ако проблемот продолжи, контактирајте со вашиот локален теренски претставник.
Статус
- Влијае на: производството на Intel Acceleration Stack 1.0
- Статус: Нема планирано поправка
Поврзани информации
Интел Acceleration Stack Водич за брз почеток за Интел програмабилна картичка за забрзување со Intel Arria 10 GX FPGA
Неподдржани типови пакети на трансакциски слој
Опис
Acceleration Stack FPGA Interface Manager (FIM) не поддржува PCIe* Memory Read Lock, Configuration Read Type 1 и Configuration Write Type 1 пакети на трансакциски слој (TLP). Ако уредот прими PCIe пакет од овој тип, тој не реагира со пакет за комплетирање како што се очекуваше.
Заобиколување
Нема достапно решение.
Статус
- Влијае на: производството на Intel Acceleration Stack 1.0
- Статус: Нема планирано поправка
JTAG Неуспесите за тајмингот може да се пријават во менаџерот за интерфејс FPGA
Опис
Анализаторот за тајминг на Intel Quartus Prime Pro Edition може да пријави неограничен ЈTAG I/O патеки во FIM.
Заобиколување
Овие неограничени патеки можат безбедно да се игнорираат бидејќи ЈTAG I/O патеките не се користат во FIM.
Статус
- Влијае на: производството на Intel Acceleration Stack 1.0
- Статус: Планирано поправка во Intel Acceleration Stack 1.1
Алатката fpgabist не ги пренесува правилно хексадецималните магистрални броеви
Опис
Алатката fpgabist на Open Programmable Acceleration Engine (OPAE) не поминува валидни броеви на магистралата ако PCIe магистралниот број е кој било знак над F. Ако некој од овие знаци е вклучен, може да наидете на следнава порака за грешка:
Заобиколување
Променете ја /usr/bin/bist_common.py линијата 83 од
до
Статус
Влијае: Статус на производство на Intel Acceleration Stack 1.0: Планирано поправка во Intel Acceleration Stack 1.1
Можен низок пропусен опсег dma_afu поради функцијата memcpy
Опис
fpgabist може да пријави помал пропусен опсег за dma_afu, но не и природен loopback 3 (NLB3) поради употребата на функцијата memcpy во двигателот dma_afu.
Заобиколување
Можете да ја заобиколите оваа грешка со отстранување на memcpy од кодот на двигателот dma_afu и додавање код за прифаќање бафери од корисникот што се претходно закачени. За употреба со OpenCL*, нема тековно решение.
Статус
- Влијае: Intel Acceleration Stack 1.0 Beta и продукција
- Статус: Планирано поправка во Intel Acceleration Stack 1.1
regress.sh -r Опцијата не работи со dma_afu
Опис
Кога се користи опцијата -r со regress.sh, скриптата не работи со dma_afu exampле. Користењето на опцијата -r резултира со фатална грешка gcc.
Заобиколување
Не користете ја опцијата -r кога ја извршувате скриптата regress.sh. Извршувањето на скриптата без опцијата -r ја става излезната симулација во $OPAE_LOC/ase/rtl_sim наместо во директориумот одреден од корисникот.
Статус
- Влијае на: производството на Intel Acceleration Stack 1.0
- Статус: Нема планирано поправка
Intel Acceleration Stack за Intel Xeon CPU со FPGA 1.0 Errata Revision History
Датум | Стак верзија на Intel Acceleration | Промени |
2018.06.22 | 1.0 Производство (компатибилен со Intel Quartus Prime Pro Edition
17.0.0) |
Ја ажурираше патеката на bist_common.py file во алатката fpgabist Не поминува хексадецимални магистрални броеви Правилно погрешно. |
2018.04.11 | 1.0 Производство (компатибилен со Intel Quartus Prime Pro Edition
17.0.0) |
Почетно ослободување. |
Интел корпорација. Сите права се задржани. Intel, логото на Intel и другите ознаки на Intel се заштитни знаци на Intel Corporation или нејзините подружници. Интел гарантира извршување на своите FPGA и полупроводнички производи според тековните спецификации во согласност со стандардната гаранција на Интел, но го задржува правото да прави промени на сите производи и услуги во секое време без најава. Интел не превзема никаква одговорност или одговорност што произлегува од апликацијата или употребата на какви било информации, производ или услуга опишани овде, освен како што е изрично договорено во писмена форма од страна на Intel. На клиентите на Intel им се препорачува да ја добијат најновата верзија на спецификациите на уредот пред да се потпрат на какви било објавени информации и пред да направат нарачки за производи или услуги.
*Други имиња и брендови може да се бараат како сопственост на други.
Документи / ресурси
![]() |
Intel Acceleration Stack за Xeon CPU со FPGA 1.0 Errata [pdf] Упатство за користење Стак за забрзување за Xeon CPU со FPGA 1.0 Errata, Xeon CPU со FPGA 1.0 Errata, Стак за забрзување, Стак |