Intel Akselerasyon Stack pou Xeon CPU ak FPGAs 1.0 Errata
Enfòmasyon sou pwodwi
Pwoblèm | Deskripsyon | solisyon | Estati |
---|---|---|---|
Flash Fallback pa satisfè tan PCIe | Lame a ka pann oswa rapòte yon echèk PCIe apre yon flash failover te fèt. Pwoblèm sa a ka wè lè imaj itilizatè a nan flash pèvèti ak sous-sistèm konfigirasyon an chaje imaj faktori nan FPGA la. |
Swiv enstriksyon yo nan Mete ajou Flash ak FPGA Manadjè Entèfas (FIM) Imaj lè l sèvi avèk Intel Quartus Prime Programmer seksyon nan Intel Acceleration Stack Quick Start Guide for Intel Kat akselerasyon pwogramasyon ak Intel Arria 10 GX FPGA. Si la pwoblèm persiste, kontakte reprezantan lokal ou a. |
Afekte: Intel Akselerasyon Stack 1.0 Pwodiksyon Estati: Pa gen ranje planifye |
Kalite Pake Tranzaksyon ki pa sipòte | Akselerasyon Stack FPGA Manadjè Entèfas (FIM) pa fè sa sipòte PCIe* Memory Read Lock, Configuration Read Type 1, ak Konfigirasyon Ekri Kalite 1 pake kouch tranzaksyon (TLPs). Si la aparèy resevwa yon pake PCIe nan kalite sa a, li pa reponn ak yon pake Fini jan yo espere. |
Pa gen solisyon ki disponib. | Afekte: Intel Akselerasyon Stack 1.0 Pwodiksyon Estati: Pa gen ranje planifye |
JTAG Yo ka rapòte echèk distribisyon nan koòdone FPGA la Manadjè |
Intel Quartus Prime Pro Edition Timing Analyzer ka rapòte san kontrent JTAG Chemen I/O nan FIM la. |
Chemen san kontrent sa yo ka san danje inyore paske la JTAG Chemen I/O yo pa itilize nan FIM la. |
Afekte: Intel Akselerasyon Stack 1.0 Pwodiksyon Estati: Ranje planifye nan Intel Acceleration Stack 1.1 |
Enstriksyon Itilizasyon Pwodwi
Pou rezoud pwoblèm yo mansyone pi wo a, tanpri swiv enstriksyon yo bay anba a:
Flash Fallback pa satisfè tan PCIe
Si ou rankontre yon pann oswa echèk PCIe apre yon failover flash, li ka akòz yon imaj itilizatè pèvèti nan flash la. Pou rezoud pwoblèm sa a, tanpri fè bagay sa yo:
- Gade Gid Intel Acceleration Stack Quick Start pou Intel Programable Acceleration Card ak Intel Arria 10 GX FPGA.
- Swiv enstriksyon ki nan seksyon "Ajou Flash ak FPGA Entèfas Manadjè (FIM) Imaj lè l sèvi avèk Intel Quartus Prime Programmer".
- Si pwoblèm nan persiste, kontakte reprezantan lokal ou a pou plis asistans.
Kalite Pake Tranzaksyon ki pa sipòte
Si w gen pwoblèm ak kalite pake kouch tranzaksyon ki pa sipòte, tankou PCIe Memory Read Lock, Configuration Read Type 1, ak Configuration Write Type 1, swiv etap sa yo:
- Pa gen solisyon ki disponib pou pwoblèm sa a. Tanpri sonje ke Acceleration Stack FPGA Interface Manager (FIM) pa sipòte kalite pake sa yo.
JTAG Yo ka rapòte echèk distribisyon nan Manadjè Entèfas FPGA la
Si w rankontre JTAG echèk distribisyon yo rapòte nan Manadjè Entèfas FPGA a, swiv etap sa yo:
- Ou ka san danje inyore J la san kontrentTAG Chemen I/O rapòte pa Intel Quartus Prime Pro Edition Timing Analyzer nan FIM la.
- Chemen sa yo pa itilize nan FIM la epi yo pa ta dwe gen enpak sou fonksyonalite li yo.
Intel® Akselerasyon Stack pou CPU Intel® Xeon® ak FPGAs 1.0 Errata
Dokiman sa a bay enfòmasyon sou errata ki afekte Intel® Acceleration Stack pou CPU Intel Xeon® ak FPGA.
Pwoblèm | Vèsyon ki afekte yo | Ranje planifye |
Flash Fallback pa satisfè PCIe Delè nan paj 4 | Akselerasyon Stack 1.0 Pwodiksyon | Pa gen ranje ki planifye |
Pake Kouch Tranzaksyon ki pa sipòte Kalite nan paj 5 | Akselerasyon Stack 1.0 Pwodiksyon | Pa gen ranje ki planifye |
JTAG Yo Ka Rapòte Echèk Distribisyon nan Manadjè Entèfas FPGA nan paj 6 | Akselerasyon Stack 1.0 Pwodiksyon | Pile akselerasyon 1.1 |
Zouti fpgabist pa pase Nimewo Otobis Egzadesimal Byen nan paj 7 | Akselerasyon Stack 1.0 Pwodiksyon | Pile akselerasyon 1.1 |
Posib Low dma_afu Bandwidth Akòz pou memcpy Fonksyon nan paj 8 | Akselerasyon Stack 1.0 Beta ak Pwodiksyon | Pile akselerasyon 1.1 |
regress.sh -r Opsyon pa travay Avèk dma_afu nan paj 9 | Akselerasyon Stack 1.0 Pwodiksyon | Pa gen ranje planifye |
Tablo ki anba a ka itilize kòm referans pou idantifye Manadjè Entèfas FPGA (FIM), Open Programmable Acceleration Engine (OPAE) ak vèsyon Intel Quartus® Prime Pro Edition ki koresponn ak lage pile lojisyèl ou a.
Tablo 1. Tablo Referans Intel Acceleration Stack 1.0
Intel Akselerasyon Pile vèsyon | Planch yo | Vèsyon FIM (ID entèfas PR) | OPAE vèsyon | Intel Quartus Prime Pro edisyon |
1.0 Pwodiksyon (1) | Intel PAC ak Intel Arria® 10 GX FPGA | ce489693-98f0-5f33-946d-560708
be108a |
0.13.1 | 17.0.0 |
Intel Acceleration Stack pou Intel Xeon CPU ak FPGAs Release Notes Al gade nan nòt yo pibliye pou plis enfòmasyon sou pwoblèm li te ye ak amelyorasyon pou Intel Acceleration Stack 1.0
(1) Patisyon faktori a nan flash konfigirasyon an gen vèsyon an Acceleration Stack 1.0 Alpha. Lè imaj la nan patisyon itilizatè a pa ka chaje, yon failover flash rive epi imaj faktori a chaje pito. Apre yon failover flash rive, ID PR a li kòm d4a76277-07da-528d-b623-8b9301feaffe.
Flash Fallback pa satisfè tan PCIe
Deskripsyon
Lame a ka pann oswa rapòte yon echèk PCIe apre yon failover flash te fèt. Pwoblèm sa a ka wè lè imaj itilizatè a nan flash pèvèti ak sous-sistèm konfigirasyon an chaje imaj faktori a nan FPGA la.
solisyon
Swiv enstriksyon ki nan seksyon "Mizajou Flash ak FPGA Entèfas Manadjè (FIM) Imaj lè l sèvi avèk Intel Quartus Prime Programmer" nan Intel Acceleration Stack Quick Start Guide for Intel Programable Acceleration Card with Intel Arria 10 GX FPGA. Si pwoblèm nan kontinye, kontakte reprezantan lokal ou a.
Estati
- Afekte: Intel Akselerasyon Stack 1.0 Pwodiksyon
- Estati: Pa gen ranje planifye
Enfòmasyon ki gen rapò
Intel Acceleration Stack Gid demaraj rapid pou kat Intel programmable akselerasyon ak Intel Arria 10 GX FPGA
Kalite Pake Tranzaksyon ki pa sipòte
Deskripsyon
Manadjè Entèfas FPGA Acceleration Stack (FIM) pa sipòte PCIe* Memory Read Lock, Configuration Read Type 1, ak Configuration Write Type 1 pakè kouch tranzaksyon (TLP). Si aparèy la resevwa yon pake PCIe nan kalite sa a, li pa reponn ak yon pake Fini jan li espere.
solisyon
Pa gen solisyon ki disponib.
Estati
- Afekte: Intel Akselerasyon Stack 1.0 Pwodiksyon
- Estati: Pa gen ranje planifye
JTAG Yo ka rapòte echèk distribisyon nan Manadjè Entèfas FPGA la
Deskripsyon
Intel Quartus Prime Pro Edition Timing Analyzer ka rapòte JTAG Chemen I/O nan FIM la.
solisyon
Chemen san kontrent sa yo ka inyore san danje paske JTAG Chemen I/O yo pa itilize nan FIM la.
Estati
- Afekte: Intel Akselerasyon Stack 1.0 Pwodiksyon
- Estati: Ranje planifye nan Intel Acceleration Stack 1.1
Zouti fpgabist pa pase nimewo otobis Egzadesimal yo byen
Deskripsyon
Zouti fpgabist Open Programable Acceleration Engine (OPAE) a pa pase nimewo otobis ki valab si nimewo otobis PCIe a se nenpòt karaktè ki pi wo a F. Si nenpòt nan karaktè sa yo enkli, ou ka rankontre mesaj erè sa a:
solisyon
Chanje /usr/bin/bist_common.py liy 83 soti nan
pou
Estati
Afekte: Intel Acceleration Stack 1.0 Estati Pwodiksyon: Planifye ranje nan Intel Acceleration Stack 1.1
Posib Low dma_afu Bandwidth Akòz Fonksyon memcpy
Deskripsyon
fpgabist ka rapòte pi ba bandwidth pou dma_afu a men se pa natif natal loopback 3 (NLB3) akòz itilizasyon fonksyon memcpy nan chofè dma_afu la.
solisyon
Ou ka kontourne erratum sa a lè w retire memcpy nan kòd chofè dma_afu a epi ajoute kòd pou aksepte tanpon nan men itilizatè a ki te pre-epingle. Pou itilize ak OpenCL*, pa gen okenn solisyon aktyèl.
Estati
- Afekte: Intel Acceleration Stack 1.0 Beta ak Pwodiksyon
- Estati: Ranje planifye nan Intel Acceleration Stack 1.1
regress.sh -r Opsyon pa travay ak dma_afu
Deskripsyon
Lè w ap itilize opsyon -r ak regress.sh, script la pa travay ak ansyen dma_afuample. Sèvi ak opsyon -r la lakòz yon erè gcc fatal.
solisyon
Pa sèvi ak opsyon -r lè w ap kouri script regress.sh la. Kouri script la san opsyon -r mete simulation pwodiksyon an nan $OPAE_LOC/ase/rtl_sim olye de yon anyè itilizatè-espesifye.
Estati
- Afekte: Intel Akselerasyon Stack 1.0 Pwodiksyon
- Estati: Pa gen ranje planifye
Intel Akselerasyon Stack pou CPU Intel Xeon ak Istwa Revizyon Errata FPGAs 1.0
Dat | Intel Akselerasyon Stack vèsyon | Chanjman |
2018.06.22 | Pwodiksyon 1.0 (konpatib ak Intel Quartus Prime Pro Edition
17.0.0) |
Mete ajou chemen bist_common.py la file nan zouti fpgabist la pa pase nimewo otobis Egzadesimal yo byen erratum. |
2018.04.11 | Pwodiksyon 1.0 (konpatib ak Intel Quartus Prime Pro Edition
17.0.0) |
Premye lage. |
Intel Corporation. Tout dwa rezève. Intel, logo Intel ak lòt mak Intel yo se mak komèsyal Intel Corporation oswa filiales li yo. Intel garanti pèfòmans pwodwi FPGA ak semi-conducteurs li yo selon espesifikasyon aktyèl yo an akò ak garanti estanda Intel a, men li rezève dwa pou fè chanjman nan nenpòt pwodwi ak sèvis nenpòt ki lè san avètisman. Intel pa asime okenn responsablite oswa responsablite ki soti nan aplikasyon an oswa itilizasyon nenpòt enfòmasyon, pwodwi oswa sèvis ki dekri la a eksepte si Intel te dakò ekspreseman alekri. Yo konseye kliyan Intel yo pou yo jwenn dènye vèsyon espesifikasyon aparèy yo anvan yo konte sou nenpòt enfòmasyon ki pibliye epi anvan yo pase lòd pou pwodwi oswa sèvis yo.
*Yo ka reklame lòt non ak mak kòm pwopriyete lòt moun.
Dokiman / Resous
![]() |
Intel Akselerasyon Stack pou Xeon CPU ak FPGAs 1.0 Errata [pdfManyèl Itilizatè Pile akselerasyon pou Xeon CPU ak FPGAs 1.0 Errata, Xeon CPU ak FPGAs 1.0 Errata, Stack Akselerasyon, Stack |