intel-Acceleration-Stack-for-Xeon-CPU-with-FPGAs-1-0-Errata (1)

Intel Acceleration Stack Xeon CPU su FPGAs 1.0 Errata

intel-Acceleration-Stack-for-Xeon-CPU-with-FPGAs-1-0-Errata (6)

Informacija apie produktą

problema Aprašymas Sprendimas Būsena
„Flash Fallback“ neatitinka PCIe skirtojo laiko Priegloba gali pakabinti arba pranešti apie PCIe gedimą po blykstės
įvyko pertrūkis. Šią problemą galima pamatyti, kai naudotojo vaizdas
„Flash“ yra sugadintas ir konfigūracijos posistemis įkelia
gamyklinis vaizdas į FPGA.
Vykdykite instrukcijas, pateiktas „Flash“ atnaujinimas naudojant FPGA
Sąsajos tvarkyklės (FIM) vaizdas naudojant „Intel Quartus Prime Programer“.
„Intel Acceleration Stack“ trumposios pradžios vadovo skyrių
Programuojama pagreičio kortelė su Intel Arria 10 GX FPGA. Jei
problema išlieka, susisiekite su vietos atstovu.
Poveikis: „Intel Acceleration Stack 1.0“ gamybai
Būsena: neplanuojama taisyti
Nepalaikomi operacijų sluoksnio paketų tipai „Acceleration Stack FPGA Interface Manager“ (FIM) to nedaro
palaiko PCIe* atminties skaitymo užraktą, 1 konfigūracijos skaitymo tipą ir
Configuration Write 1 tipo operacijų sluoksnio paketai (TLP). Jei
įrenginys gauna tokio tipo PCIe paketą, jis neatsako
su užbaigimo paketu, kaip tikėtasi.
Negalima išeitis. Poveikis: „Intel Acceleration Stack 1.0“ gamybai
Būsena: neplanuojama taisyti
JTAG Apie laiko gedimus gali būti pranešama FPGA sąsajoje
Vadovas
„Intel Quartus Prime Pro Edition“ laiko analizatorius gali pranešti
nevaržomas JTAG Įvesties / išvesties keliai FIM.
Į šiuos nesuvaržytus kelius galima saugiai nepaisyti, nes
JTAG Įvesties / išvesties keliai FIM nenaudojami.
Poveikis: „Intel Acceleration Stack 1.0“ gamybai
Būsena: Planuojamas Intel Acceleration Stack 1.1 pataisymas

Produkto naudojimo instrukcijos

Norėdami išspręsti aukščiau paminėtas problemas, vadovaukitės toliau pateiktomis instrukcijomis:

„Flash Fallback“ neatitinka PCIe skirtojo laiko

Jei po blykstės perjungimo susiduriate su pakibimu arba PCIe gedimu, tai gali būti dėl sugadinto vartotojo vaizdo blykste. Norėdami išspręsti šią problemą, atlikite šiuos veiksmus:

  1. Žr. „Intel Acceleration Stack“ greitosios pradžios vadovą, skirtą „Intel“ programuojamai pagreitinimo kortelei su „Intel Arria 10 GX FPGA“.
  2. Vykdykite instrukcijas, pateiktas skyriuje „Flash atnaujinimas naudojant FPGA sąsajos tvarkyklės (FIM) vaizdą naudojant Intel Quartus Prime Programer“.
  3. Jei problema išlieka, susisiekite su vietiniu atstovu dėl tolesnės pagalbos.

Nepalaikomi operacijų sluoksnio paketų tipai

Jei kyla problemų dėl nepalaikomų operacijų lygmens paketų tipų, pvz., PCIe atminties skaitymo užrakto, 1 konfigūracijos skaitymo tipo ir 1 konfigūracijos rašymo tipo, atlikite šiuos veiksmus:

  1. Nėra šios problemos sprendimo būdų. Atminkite, kad „Acceleration Stack FPGA Interface Manager“ (FIM) nepalaiko šių tipų paketų.

JTAG Apie laiko gedimus gali būti pranešta FPGA sąsajos tvarkyklėje

Jei susidursite su JTAG Laiko nustatymo gedimai, apie kuriuos pranešta FPGA sąsajos tvarkyklėje, atlikite šiuos veiksmus:

  1. Galite drąsiai nekreipti dėmesio į nevaržomą JTAG Įvesties / išvesties keliai, kuriuos pranešė „Intel Quartus Prime Pro Edition Timing Analyzer“ FIM.
  2. Šie keliai FIM nenaudojami ir neturėtų turėti įtakos jo funkcionalumui.

„Intel® Acceleration Stack“, skirta „Intel® Xeon®“ procesoriui su FPGA 1.0 klaida

Šiame dokumente pateikiama informacija apie klaidas, turinčias įtakos Intel® Acceleration Stack for Intel Xeon® CPU su FPGA.

problema Paveiktos versijos Planuojamas pataisymas
„Flash Fallback“ neatitinka PCIe Skirtasis laikas 4 puslapyje Acceleration Stack 1.0 gamyba Nėra planuojamo pataisymo
Nepalaikomas operacijų sluoksnio paketas Tipai 5 puslapyje Acceleration Stack 1.0 gamyba Nėra planuojamo pataisymo
JTAG Gali būti pranešta apie laiko gedimus FPGA sąsajos tvarkytuvėje 6 puslapyje Acceleration Stack 1.0 gamyba Acceleration Stack 1.1
fpgabist įrankis nepraeina Tinkamai šešioliktainiai magistralės numeriai 7 puslapyje Acceleration Stack 1.0 gamyba Acceleration Stack 1.1
Galimas mažas dma_afu pralaidumas to memcpy funkcija 8 puslapyje Acceleration Stack 1.0 Beta ir gamyba Acceleration Stack 1.1
regress.sh -r Parinktis neveikia Su dma_afu 9 puslapyje Acceleration Stack 1.0 gamyba Jokio planuojamo pataisymo

Toliau pateikta lentelė gali būti naudojama kaip nuoroda identifikuojant FPGA sąsajos tvarkyklę (FIM), atvirojo programuojamo pagreitinimo modulį (OPAE) ir „Intel Quartus® Prime Pro Edition“ versiją, atitinkančią jūsų programinės įrangos dėklo leidimą.

1 lentelė. Intel Acceleration Stack 1.0 nuorodų lentelė

„Intel“ pagreitis Stack versija Lentos FIM versija (PR sąsajos ID) OPAE versija „Intel Quartus Prime Pro Edition“.
1.0 gamyba (1) Intel PAC su Intel Arria® 10 GX FPGA ce489693-98f0-5f33-946d-560708

be108a

0.13.1 17.0.0

Susijusi informacija

„Intel Acceleration Stack“, skirtas „Intel Xeon“ procesoriui su FPGA laidos pastabos Daugiau informacijos apie žinomas „Intel Acceleration Stack 1.0“ problemas ir patobulinimus rasite leidimo pastabose

(1) Gamykliniame konfigūracijos „flash“ skaidinyje yra „Acceleration Stack 1.0 Alpha“ versija. Kai vartotojo skaidinio vaizdo įkelti nepavyksta, įvyksta „flash“ perjungimas ir vietoj jo įkeliamas gamyklinis vaizdas. Kai įvyksta „flash“ perjungimas, PR ID yra d4a76277-07da-528d-b623-8b9301feaffe.

„Flash Fallback“ neatitinka PCIe skirtojo laiko

Aprašymas

Po to, kai įvyksta „flash“ perjungimas, pagrindinis kompiuteris gali pakibti arba pranešti apie PCIe gedimą. Šią problemą galima pastebėti, kai „flash“ vartotojo vaizdas yra sugadintas ir konfigūracijos posistemis įkelia gamyklinį vaizdą į FPGA.

Sprendimas
Vadovaukitės instrukcijomis, pateiktomis „Intel Acceleration Stack Quick Start Guide for Intel Programmable Acceleration Card with Intel Arria 10 GX FPGA“ skyriuje „Flash naudojant FPGA sąsajos tvarkyklės (FIM) vaizdą naudojant Intel Quartus Prime Programer“. Jei problema išlieka, susisiekite su vietos atstovu.

Būsena

  • Poveikis: „Intel Acceleration Stack 1.0“ gamybai
  • Būsena: neplanuojama taisyti

Susijusi informacija
„Intel Acceleration Stack“ trumpas „Intel“ programuojamos spartinimo kortelės su „Intel Arria 10 GX FPGA“ pradžios vadovas

Nepalaikomi operacijų sluoksnio paketų tipai

Aprašymas
„Acceleration Stack FPGA Interface Manager“ (FIM) nepalaiko PCIe* atminties skaitymo užrakto, 1 konfigūracijos skaitymo tipo ir 1 konfigūracijos rašymo tipo operacijų sluoksnių paketų (TLP). Jei įrenginys gauna šio tipo PCIe paketą, jis neatsako užbaigimo paketu, kaip tikėtasi.

Sprendimas
Negalima išeitis.

Būsena

  • Poveikis: „Intel Acceleration Stack 1.0“ gamybai
  • Būsena: neplanuojama taisyti
JTAG Apie laiko gedimus gali būti pranešta FPGA sąsajos tvarkyklėje

Aprašymas
„Intel Quartus Prime Pro Edition“ laiko analizatorius gali pranešti apie nevaržomą JTAG Įvesties / išvesties keliai FIM.

Sprendimas
Į šiuos nesuvaržytus kelius galima saugiai nepaisyti, nes JTAG Įvesties / išvesties keliai FIM nenaudojami.

Būsena

  • Poveikis: „Intel Acceleration Stack 1.0“ gamybai
  • Būsena: Planuojamas Intel Acceleration Stack 1.1 pataisymas
fpgabist įrankis tinkamai neperduoda šešioliktainės magistralės numerių

Aprašymas
Open Programmable Acceleration Engine (OPAE) fpgabist įrankis neperduoda galiojančių magistralės numerių, jei PCIe magistralės numeris yra bet kuris simbolis, viršijantis F. Jei įtrauktas kuris nors iš šių simbolių, galite gauti tokį klaidos pranešimą:

intel-Acceleration-Stack-for-Xeon-CPU-with-FPGAs-1-0-Errata (2)

Sprendimas
Pakeiskite /usr/bin/bist_common.py 83 eilutę iš intel-Acceleration-Stack-for-Xeon-CPU-with-FPGAs-1-0-Errata (3)

į intel-Acceleration-Stack-for-Xeon-CPU-with-FPGAs-1-0-Errata (4)

Būsena
Poveikis: „Intel Acceleration Stack 1.0“ gamybos būsena: planuojamas „Intel Acceleration Stack 1.1“ pataisymas

Galimas mažas dma_afu pralaidumas dėl atminties funkcijos

Aprašymas
fpgabist gali pranešti apie mažesnį dma_afu pralaidumą, bet ne apie vietinį atgalinį 3 (NLB3), nes dma_afu tvarkyklėje naudojama memcpy funkcija.

Sprendimas
Galite išspręsti šią klaidą pašalindami memcpy iš dma_afu tvarkyklės kodo ir pridėdami kodą, kad priimtumėte buferius iš vartotojo, kurie buvo iš anksto prisegti. Naudojant su OpenCL*, dabartinio sprendimo nėra.

Būsena

  • Poveikis: Intel Acceleration Stack 1.0 Beta ir gamyba
  • Būsena: Planuojamas Intel Acceleration Stack 1.1 pataisymas
regress.sh -r Parinktis neveikia su dma_afu

Aprašymas
Naudojant parinktį -r su regress.sh, scenarijus neveikia su dma_afu example. Naudojant parinktį -r atsiranda mirtina gcc klaida.

Sprendimas
Vykdydami regress.sh scenarijų, nenaudokite parinkties -r. Vykdant scenarijų be parinkties -r, išvesties modeliavimas įdedamas į $OPAE_LOC/ase/rtl_sim, o ne į vartotojo nurodytą katalogą.

Būsena

  • Poveikis: „Intel Acceleration Stack 1.0“ gamybai
  • Būsena: neplanuojama taisyti

„Intel Acceleration Stack“, skirta „Intel Xeon“ procesoriui su FPGA 1.0 klaidų taisymo istorija

Data Intel Acceleration Stack versija Pakeitimai
2018.06.22 1.0 gamyba (suderinama su Intel Quartus Prime Pro Edition

17.0.0)

Atnaujintas bist_common.py kelias file įrankyje fpgabist tinkamai neperduoda šešioliktainės magistralės numerių.
2018.04.11 1.0 gamyba (suderinama su Intel Quartus Prime Pro Edition

17.0.0)

Pradinis išleidimas.

Intel korporacija. Visos teisės saugomos. „Intel“, „Intel“ logotipas ir kiti „Intel“ ženklai yra „Intel Corporation“ arba jos dukterinių įmonių prekių ženklai. „Intel“ garantuoja savo FPGA ir puslaidininkinių produktų veikimą pagal dabartines specifikacijas pagal standartinę „Intel“ garantiją, tačiau pasilieka teisę bet kuriuo metu be įspėjimo keisti bet kokius gaminius ir paslaugas. „Intel“ neprisiima jokios atsakomybės ar įsipareigojimų, kylančių dėl bet kokios čia aprašytos informacijos, produkto ar paslaugos taikymo ar naudojimo, išskyrus atvejus, kai „Intel“ aiškiai sutiko raštu. „Intel“ klientams patariama įsigyti naujausią įrenginio specifikacijų versiją prieš pasikliaujant bet kokia paskelbta informacija ir prieš užsakant produktus ar paslaugas.
*Kiti pavadinimai ir prekės ženklai gali būti laikomi kitų nuosavybe.

Dokumentai / Ištekliai

Intel Acceleration Stack Xeon CPU su FPGAs 1.0 Errata [pdf] Naudotojo vadovas
„Xeon“ centrinio procesoriaus su FPGAs 1.0 Errata pagreitinimo krūva, „Xeon“ procesorius su FPGAs 1.0 Errata, spartinimo krūva, krūva

Nuorodos

Palikite komentarą

Jūsų el. pašto adresas nebus skelbiamas. Privalomi laukai pažymėti *