intel Acceleration Stack עבור Xeon CPU עם FPGAs 1.0 Errata
מידע על המוצר
לְהַנפִּיק | תֵאוּר | דרך לעקיפת הבעיה | סטָטוּס |
---|---|---|---|
Flash Fallback לא עומד ב-PCIe Timeout | המארח עשוי להיתקע או לדווח על כשל ב-PCIe לאחר הבזק כשל בכשל התרחש. ניתן לראות בעיה זו כאשר תמונת המשתמש in flash פגום ותת מערכת התצורה טוענת את תמונת מפעל לתוך FPGA. |
עקוב אחר ההוראות בעדכון Flash עם FPGA תמונת מנהל ממשק (FIM) באמצעות Intel Quartus Prime Programmer סעיף במדריך ההתחלה המהירה של Intel Acceleration Stack עבור Intel כרטיס האצה הניתן לתכנות עם Intel Arria 10 GX FPGA. אם ה הבעיה נמשכת, צור קשר עם נציג השטח המקומי שלך. |
משפיע על: ייצור Intel Acceleration Stack 1.0 סטטוס: אין תיקון מתוכנן |
סוגי מנות שכבת עסקאות לא נתמכים | מנהל ממשק ה-Acceleration Stack FPGA (FIM) לא תמיכה ב-PCIe* Memory Read Lock, Configuration Read Type 1, ו תצורה כתיבה של חבילות שכבת טרנזקציות מסוג 1 (TLPs). אם ה המכשיר מקבל חבילת PCIe מסוג זה, הוא אינו מגיב עם חבילת השלמה כצפוי. |
אין פתרון זמין. | משפיע על: ייצור Intel Acceleration Stack 1.0 סטטוס: אין תיקון מתוכנן |
JTAG כשלים בתזמון עשויים להיות מדווחים בממשק FPGA מְנַהֵל |
מנתח התזמון של Intel Quartus Prime Pro Edition עשוי לדווח ללא הגבלה JTAG נתיבי קלט/פלט ב-FIM. |
ניתן להתעלם בבטחה מהנתיבים הבלתי מוגבלים הללו מכיוון שה JTAG נתיבי קלט/פלט אינם בשימוש ב-FIM. |
משפיע על: ייצור Intel Acceleration Stack 1.0 סטטוס: תיקון מתוכנן ב-Intel Acceleration Stack 1.1 |
הוראות שימוש במוצר
כדי לפתור את הבעיות שהוזכרו לעיל, אנא עקוב אחר ההוראות המפורטות להלן:
Flash Fallback לא עומד ב-PCIe Timeout
אם אתה נתקל בתקלה או בכשל ב-PCIe לאחר כשל ב-Flash, ייתכן שזה נובע מתמונת משתמש פגומה ב-Flash. כדי לפתור בעיה זו, בצע את הפעולות הבאות:
- עיין במדריך ההתחלה המהירה של Intel Acceleration Stack עבור כרטיס האצה הניתן לתכנות של Intel עם Intel Arria 10 GX FPGA.
- עקוב אחר ההוראות בסעיף "עדכון Flash עם תמונת FPGA Interface Manager (FIM) באמצעות Intel Quartus Prime Programmer".
- אם הבעיה נמשכת, צור קשר עם נציג השטח המקומי שלך לקבלת סיוע נוסף.
סוגי מנות שכבת עסקאות לא נתמכים
אם אתה נתקל בבעיות עם סוגי מנות שכבת טרנזקציות שאינם נתמכים, כגון PCIe Memory Read Lock, Configuration Read Type 1 ו-Configuration Write Type 1, בצע את השלבים הבאים:
- אין פתרון זמין לבעיה זו. שים לב שמנהל ה-Acceleration Stack FPGA Interface (FIM) אינו תומך בסוגי מנות אלה.
JTAG כשלים בתזמון עשויים להיות מדווחים במנהל ממשק FPGA
אם אתה נתקל ב-JTAG כשלי תזמון שדווחו במנהל ממשק FPGA, בצע את השלבים הבאים:
- אתה יכול להתעלם בבטחה מ-J ללא הגבלהTAG נתיבי I/O מדווחים על ידי מנתח התזמון של Intel Quartus Prime Pro Edition ב-FIM.
- נתיבים אלה אינם נמצאים בשימוש ב-FIM ואינם אמורים להשפיע על הפונקציונליות שלו.
Intel® Acceleration Stack עבור Intel® Xeon® CPU עם FPGAs 1.0 Errata
מסמך זה מספק מידע על שגיאות המשפיעות על מחסנית Intel® Acceleration Stack עבור Intel Xeon® CPU עם FPGAs.
לְהַנפִּיק | גרסאות מושפעות | תיקון מתוכנן |
Flash Fallback לא פוגש PCIe פסק זמן בעמוד 4 | Acceleration Stack 1.0 ייצור | אין תיקון מתוכנן |
חבילת שכבת עסקאות לא נתמכת סוגים בעמוד 5 | Acceleration Stack 1.0 ייצור | אין תיקון מתוכנן |
JTAG ניתן לדווח על כשלים בתזמון במנהל ממשק FPGA בעמוד 6 | Acceleration Stack 1.0 ייצור | מחסנית תאוצה 1.1 |
כלי fpgabist לא עובר מספרי אוטובוס הקסדצימליים כהלכה בעמוד 7 | Acceleration Stack 1.0 ייצור | מחסנית תאוצה 1.1 |
ייתכן ברוחב פס נמוך dma_afu בשל לפונקציה memcpy בעמוד 8 | Acceleration Stack 1.0 בטא והפקה | מחסנית תאוצה 1.1 |
אפשרות regress.sh -r לא עובדת עם dma_afu בעמוד 9 | Acceleration Stack 1.0 ייצור | אין תיקון מתוכנן |
הטבלה שלהלן יכולה לשמש כהתייחסות לזיהוי מנהל ממשק FPGA (FIM), מנוע האצה לתכנות פתוח (OPAE) וגרסת Intel Quartus® Prime Pro Edition התואמת למהדורת ערימת התוכנה שלך.
טבלה 1. טבלת התייחסות Intel Acceleration Stack 1.0
האצת אינטל גרסת מחסנית | לוחות | גרסת FIM (מזהה ממשק יחסי ציבור) | גרסת OPAE | מהדורת Intel Quartus Prime Pro |
1.0 הפקה(1) | Intel PAC עם Intel Arria® 10 GX FPGA | ce489693-98f0-5f33-946d-560708
be108a |
0.13.1 | 17.0.0 |
הערות שחרור של Intel Acceleration Stack עבור Intel Xeon CPU עם FPGAs. עיין בהערות המהדורה למידע נוסף על בעיות ידועות ושיפורים עבור Intel Acceleration Stack 1.0
(1) מחיצת היצרן של מבזק התצורה מכילה את גרסת Acceleration Stack 1.0 Alpha. כאשר לא ניתן לטעון את התמונה במחיצת המשתמש, מתרחש שגיאת פלאש ותמונת היצרן נטענת במקום זאת. לאחר תקלה ב-Flash, מזהה ה-PR נקרא d4a76277-07da-528d-b623-8b9301feaffe.
Flash Fallback לא עומד ב-PCIe Timeout
תֵאוּר
המארח עשוי להיתקע או לדווח על כשל ב-PCIe לאחר שהתרחש כשל ב-Flash. ניתן לראות בעיה זו כאשר תמונת המשתמש ב-Flash פגומה ותת-מערכת התצורה טוענת את תמונת היצרן ל-FPGA.
דרך לעקיפת הבעיה
עקוב אחר ההוראות בסעיף "עדכון Flash עם תמונת FPGA Interface Manager (FIM) באמצעות Intel Quartus Prime Programmer" במדריך ההתחלה המהירה של Intel Acceleration Stack עבור כרטיס האצה הניתן לתכנות של Intel עם Intel Arria 10 GX FPGA. אם הבעיה נמשכת, פנה לנציג השטח המקומי שלך.
סטָטוּס
- משפיע על: ייצור Intel Acceleration Stack 1.0
- סטטוס: אין תיקון מתוכנן
מידע קשור
מדריך התחלה מהירה של Intel Acceleration Stack עבור כרטיס האצה הניתן לתכנות של Intel עם Intel Arria 10 GX FPGA
סוגי מנות שכבת עסקאות לא נתמכים
תֵאוּר
ה-Acceleration Stack FPGA Interface Manager (FIM) אינו תומך ב-PCIe* Memory Read Lock, Configuration Read Type 1 ו-Configuration Write Type 1 מנות שכבת טרנזקציות (TLPs). אם המכשיר מקבל חבילת PCIe מסוג זה, הוא אינו מגיב עם חבילת השלמה כצפוי.
דרך לעקיפת הבעיה
אין פתרון זמין.
סטָטוּס
- משפיע על: ייצור Intel Acceleration Stack 1.0
- סטטוס: אין תיקון מתוכנן
JTAG כשלים בתזמון עשויים להיות מדווחים במנהל ממשק FPGA
תֵאוּר
מנתח התזמון של Intel Quartus Prime Pro Edition עשוי לדווח על J ללא הגבלהTAG נתיבי קלט/פלט ב-FIM.
דרך לעקיפת הבעיה
ניתן להתעלם בבטחה מהנתיבים הבלתי מוגבלים הללו מכיוון שה-JTAG נתיבי קלט/פלט אינם בשימוש ב-FIM.
סטָטוּס
- משפיע על: ייצור Intel Acceleration Stack 1.0
- סטטוס: תיקון מתוכנן ב-Intel Acceleration Stack 1.1
כלי fpgabist לא מעביר מספרי אוטובוס הקסדצימליים כהלכה
תֵאוּר
הכלי fpgabist Open Programmable Acceleration Engine (OPAE) אינו מעביר מספרי אוטובוס חוקיים אם מספר האוטובוס PCIe הוא כל תו מעל F. אם כל אחד מהתווים הללו כלול, אתה עלול להיתקל בהודעת השגיאה הבאה:
דרך לעקיפת הבעיה
שנה /usr/bin/bist_common.py שורה 83 מ
אֶל
סטָטוּס
משפיע על: Intel Acceleration Stack 1.0 סטטוס ייצור: תיקון מתוכנן ב-Intel Acceleration Stack 1.1
אפשרי רוחב פס נמוך של dma_afu עקב פונקציית memcpy
תֵאוּר
fpgabist עשוי לדווח על רוחב פס נמוך יותר עבור dma_afu אך לא עבור ה-Native loopback 3 (NLB3) עקב השימוש בפונקציית memcpy במנהל ההתקן dma_afu.
דרך לעקיפת הבעיה
אתה יכול לעקוף את השגיאה הזו על ידי הסרת memcpy מקוד מנהל ההתקן dma_afu והוספת קוד כדי לקבל מאגרים מהמשתמש שהוצמדו מראש. לשימוש עם OpenCL*, אין דרך לעקיפת הבעיה.
סטָטוּס
- משפיע על: Intel Acceleration Stack 1.0 Beta והפקה
- סטטוס: תיקון מתוכנן ב-Intel Acceleration Stack 1.1
אפשרות regress.sh -r לא עובדת עם dma_afu
תֵאוּר
כאשר משתמשים באפשרות -r עם regress.sh, הסקריפט לא עובד עם ה-dma_afu example. שימוש באפשרות -r מביא לשגיאת gcc קטלנית.
דרך לעקיפת הבעיה
אל תשתמש באפשרות -r בעת הפעלת הסקריפט regress.sh. הפעלת הסקריפט ללא אפשרות -r ממקמת את סימולציית הפלט ב-$OPAE_LOC/ase/rtl_sim במקום ספרייה שצוינה על ידי המשתמש.
סטָטוּס
- משפיע על: ייצור Intel Acceleration Stack 1.0
- סטטוס: אין תיקון מתוכנן
מחסנית האצה של Intel עבור Intel Xeon CPU עם היסטוריית גרסאות של FPGAs 1.0 Errata
תַאֲרִיך | גרסת Intel Acceleration Stack | שינויים |
2018.06.22 | ייצור 1.0 (תואם ל-Intel Quartus Prime Pro Edition
17.0.0) |
עודכן את הנתיב של bist_common.py file בכלי fpgabist לא עובר מספרי אוטובוס הקסדצימליים באופן תקין. |
2018.04.11 | ייצור 1.0 (תואם ל-Intel Quartus Prime Pro Edition
17.0.0) |
שחרור ראשוני. |
תאגיד אינטל. כל הזכויות שמורות. Intel, הלוגו של Intel וסימני Intel אחרים הם סימנים מסחריים של Intel Corporation או של חברות הבת שלה. אינטל מתחייבת לביצועים של מוצרי ה-FPGA והמוליכים למחצה שלה למפרטים הנוכחיים בהתאם לאחריות הסטנדרטית של אינטל, אך שומרת לעצמה את הזכות לבצע שינויים בכל מוצר ושירות בכל עת ללא הודעה מוקדמת. אינטל אינה נושאת באחריות או חבות הנובעת מהיישום או השימוש בכל מידע, מוצר או שירות המתוארים כאן, למעט כפי שהוסכם במפורש בכתב על ידי אינטל. ללקוחות אינטל מומלץ להשיג את הגרסה העדכנית ביותר של מפרטי המכשיר לפני הסתמכות על מידע שפורסם ולפני ביצוע הזמנות של מוצרים או שירותים.
*שמות ומותגים אחרים עשויים להיטען כרכושם של אחרים.
מסמכים / משאבים
![]() |
intel Acceleration Stack עבור Xeon CPU עם FPGAs 1.0 Errata [pdfמדריך למשתמש מחסנית תאוצה עבור Xeon CPU עם FPGAs 1.0 Errata, Xeon CPU עם FPGAs 1.0 Errata, Acceleration Stack, Stack |