intel-Tăng tốc-Stack-cho-Xeon-CPU-với-FPGAs-1-0-Errata (1)

ngăn xếp tăng tốc intel cho CPU Xeon với FPGA 1.0 Errata

intel-Tăng tốc-Stack-cho-Xeon-CPU-với-FPGAs-1-0-Errata (6)

Thông tin sản phẩm

Vấn đề Sự miêu tả Giải pháp thay thế Trạng thái
Flash dự phòng không đáp ứng thời gian chờ của PCIe Host có thể bị treo hoặc báo lỗi PCIe sau một nháy
chuyển đổi dự phòng đã xảy ra. Vấn đề này có thể được nhìn thấy khi hình ảnh người dùng
trong flash bị hỏng và hệ thống con cấu hình tải
hình ảnh nhà máy vào FPGA.
Làm theo hướng dẫn trong Cập nhật Flash với FPGA
Trình quản lý giao diện (FIM) Image sử dụng Intel Quartus Prime Programmer
phần trong Hướng dẫn bắt đầu nhanh ngăn xếp tăng tốc của Intel dành cho Intel
Thẻ tăng tốc có thể lập trình với Intel Arria 10 GX FPGA. Nếu
sự cố vẫn tiếp diễn, hãy liên hệ với đại diện hiện trường tại địa phương của bạn.
Ảnh hưởng: Sản xuất Intel Acceleration Stack 1.0
Tình trạng: Chưa có kế hoạch sửa chữa
Các loại gói lớp giao dịch không được hỗ trợ Trình quản lý giao diện FPGA ngăn xếp tăng tốc (FIM) không
hỗ trợ Khóa đọc bộ nhớ PCIe*, Loại đọc cấu hình 1 và
Cấu hình Ghi các gói lớp giao dịch loại 1 (TLPs). Nếu
thiết bị nhận được gói PCIe thuộc loại này, thiết bị không phản hồi
với một gói Hoàn thành như mong đợi.
Không có giải pháp thay thế có sẵn. Ảnh hưởng: Sản xuất Intel Acceleration Stack 1.0
Tình trạng: Chưa có kế hoạch sửa chữa
JTAG Lỗi thời gian có thể được báo cáo trong giao diện FPGA
Giám đốc
Máy phân tích thời gian Intel Quartus Prime Pro Edition có thể báo cáo
không giới hạn JTAG Đường dẫn I/O trong FIM.
Các đường dẫn không giới hạn này có thể được bỏ qua một cách an toàn vì
JTAG Đường dẫn I/O không được sử dụng trong FIM.
Ảnh hưởng: Sản xuất Intel Acceleration Stack 1.0
Trạng thái: Đã lên kế hoạch sửa lỗi trong Intel Acceleration Stack 1.1

Hướng dẫn sử dụng sản phẩm

Để giải quyết các vấn đề được đề cập ở trên, vui lòng thực hiện theo các hướng dẫn được cung cấp bên dưới:

Flash dự phòng không đáp ứng thời gian chờ của PCIe

Nếu bạn gặp phải tình trạng treo hoặc lỗi PCIe sau khi chuyển đổi dự phòng flash, có thể là do hình ảnh người dùng bị hỏng trong flash. Để giải quyết vấn đề này, hãy làm như sau:

  1. Tham khảo Hướng dẫn bắt đầu nhanh ngăn xếp tăng tốc của Intel dành cho Thẻ tăng tốc có thể lập trình của Intel với FPGA Intel Arria 10 GX.
  2. Làm theo hướng dẫn trong phần “Cập nhật Flash với Hình ảnh Trình quản lý Giao diện FPGA (FIM) bằng cách sử dụng Bộ lập trình Intel Quartus Prime”.
  3. Nếu sự cố vẫn tiếp diễn, hãy liên hệ với đại diện hiện trường tại địa phương của bạn để được hỗ trợ thêm.

Các loại gói lớp giao dịch không được hỗ trợ

Nếu bạn đang gặp sự cố với các loại gói lớp giao dịch không được hỗ trợ, chẳng hạn như Khóa đọc bộ nhớ PCIe, Loại đọc cấu hình 1 và Loại ghi cấu hình 1, hãy làm theo các bước sau:

  1. Không có giải pháp thay thế có sẵn cho vấn đề này. Xin lưu ý rằng Trình quản lý giao diện FPGA ngăn xếp tăng tốc (FIM) không hỗ trợ các loại gói này.

JTAG Lỗi thời gian có thể được báo cáo trong Trình quản lý giao diện FPGA

Nếu bạn gặp J.TAG lỗi thời gian được báo cáo trong Trình quản lý giao diện FPGA, hãy làm theo các bước sau:

  1. Bạn có thể bỏ qua J không bị ràng buộc một cách an toànTAG Đường dẫn I/O được báo cáo bởi Trình phân tích thời gian Intel Quartus Prime Pro Edition trong FIM.
  2. Các đường dẫn này không được sử dụng trong FIM và sẽ không ảnh hưởng đến chức năng của nó.

Ngăn xếp tăng tốc Intel® dành cho CPU Intel® Xeon® với FPGA 1.0 Errata

Tài liệu này cung cấp thông tin về lỗi in ảnh hưởng đến ngăn xếp tăng tốc Intel® dành cho CPU Intel Xeon® với FPGA.

Vấn đề Phiên bản bị ảnh hưởng sửa chữa theo kế hoạch
Dự phòng Flash không đáp ứng được PCIe Hết giờ trên trang 4 Tăng tốc Stack 1.0 Sản xuất Không sửa chữa theo kế hoạch
Gói lớp giao dịch không được hỗ trợ Các loại trên trang 5 Tăng tốc Stack 1.0 Sản xuất Không sửa chữa theo kế hoạch
JTAG Lỗi thời gian có thể được báo cáo trong Trình quản lý giao diện FPGA trên trang 6 Tăng tốc Stack 1.0 Sản xuất Ngăn xếp tăng tốc 1.1
Công cụ fpgabist không vượt qua Số xe buýt thập lục phân đúng cách trên trang 7 Tăng tốc Stack 1.0 Sản xuất Ngăn xếp tăng tốc 1.1
Do băng thông dma_afu thấp có thể xảy ra đến chức năng memcpy trên trang 8 Tăng tốc ngăn xếp 1.0 Beta và sản xuất Ngăn xếp tăng tốc 1.1
regress.sh -r Tùy chọn không hoạt động Với dma_afu trên trang 9 Tăng tốc Stack 1.0 Sản xuất Không có kế hoạch sửa chữa

Bảng bên dưới có thể được sử dụng làm tài liệu tham khảo để xác định Trình quản lý giao diện FPGA (FIM), Công cụ tăng tốc có thể lập trình mở (OPAE) và phiên bản Intel Quartus® Prime Pro Edition tương ứng với bản phát hành ngăn xếp phần mềm của bạn.

Bảng 1. Bảng tham khảo Intel Acceleration Stack 1.0

Tăng tốc Intel Phiên bản ngăn xếp Bảng Phiên bản FIM (ID giao diện PR) Phiên bản OPAE Phiên bản Intel Quartus Prime Pro
1.0 Sản xuất(1) Intel PAC với Intel Arria® 10 GX FPGA ce489693-98f0-5f33-946d-560708

be108a

0.13.1 17.0.0

Thông tin liên quan

Intel Acceleration Stack cho Intel Xeon CPU với FPGA Ghi chú phát hành Tham khảo ghi chú phát hành để biết thêm thông tin về các sự cố đã biết và các điểm cải tiến cho Intel Acceleration Stack 1.0

(1) Phân vùng ban đầu của đèn flash cấu hình chứa phiên bản Alpha tăng tốc Stack 1.0. Khi không thể tải hình ảnh trong phân vùng người dùng, chuyển đổi dự phòng flash sẽ xảy ra và thay vào đó, hình ảnh ban đầu được tải. Sau khi flash failover xảy ra, PR ID đọc là d4a76277-07da-528d-b623-8b9301feaffe.

Flash dự phòng không đáp ứng thời gian chờ của PCIe

Sự miêu tả

Máy chủ có thể bị treo hoặc báo cáo lỗi PCIe sau khi xảy ra chuyển đổi dự phòng flash. Vấn đề này có thể được nhìn thấy khi hình ảnh người dùng trong flash bị hỏng và hệ thống con cấu hình tải hình ảnh ban đầu vào FPGA.

Giải pháp thay thế
Làm theo hướng dẫn trong phần “Cập nhật Flash với Hình ảnh Trình quản lý Giao diện FPGA (FIM) bằng cách sử dụng Intel Quartus Prime Programmer” trong Hướng dẫn Bắt đầu Nhanh Ngăn xếp Tăng tốc của Intel dành cho Thẻ Tăng tốc Có thể Lập trình của Intel với FPGA Intel Arria 10 GX. Nếu sự cố vẫn tiếp diễn, hãy liên hệ với đại diện hiện trường tại địa phương của bạn.

Trạng thái

  • Ảnh hưởng: Sản xuất Intel Acceleration Stack 1.0
  • Tình trạng: Chưa có kế hoạch sửa chữa

Thông tin liên quan
Hướng dẫn bắt đầu nhanh ngăn xếp tăng tốc của Intel dành cho thẻ tăng tốc có thể lập trình của Intel với FPGA Intel Arria 10 GX

Các loại gói lớp giao dịch không được hỗ trợ

Sự miêu tả
Trình quản lý giao diện FPGA ngăn xếp tăng tốc (FIM) không hỗ trợ Khóa đọc bộ nhớ PCIe*, Loại đọc cấu hình 1 và các gói lớp giao dịch (TLP) loại ghi cấu hình. Nếu thiết bị nhận được gói PCIe thuộc loại này, thiết bị sẽ không phản hồi bằng gói Hoàn thành như mong đợi.

Giải pháp thay thế
Không có giải pháp thay thế có sẵn.

Trạng thái

  • Ảnh hưởng: Sản xuất Intel Acceleration Stack 1.0
  • Tình trạng: Chưa có kế hoạch sửa chữa
JTAG Lỗi thời gian có thể được báo cáo trong Trình quản lý giao diện FPGA

Sự miêu tả
Máy phân tích thời gian Intel Quartus Prime Pro Edition có thể báo cáo JTAG Đường dẫn I/O trong FIM.

Giải pháp thay thế
Các đường dẫn không bị giới hạn này có thể được bỏ qua một cách an toàn vì JTAG Đường dẫn I/O không được sử dụng trong FIM.

Trạng thái

  • Ảnh hưởng: Sản xuất Intel Acceleration Stack 1.0
  • Trạng thái: Đã lên kế hoạch sửa lỗi trong Intel Acceleration Stack 1.1
Công cụ fpgabist không chuyển đúng số xe buýt hệ thập lục phân

Sự miêu tả
Công cụ fpgabist của Công cụ tăng tốc có thể lập trình mở (OPAE) không chuyển số xe buýt hợp lệ nếu số xe buýt PCIe là bất kỳ ký tự nào trên F. Nếu có bất kỳ ký tự nào trong số này, bạn có thể gặp thông báo lỗi sau:

intel-Tăng tốc-Stack-cho-Xeon-CPU-với-FPGAs-1-0-Errata (2)

Giải pháp thay thế
Thay đổi /usr/bin/bist_common.py dòng 83 từ intel-Tăng tốc-Stack-cho-Xeon-CPU-với-FPGAs-1-0-Errata (3)

ĐẾN intel-Tăng tốc-Stack-cho-Xeon-CPU-với-FPGAs-1-0-Errata (4)

Trạng thái
Ảnh hưởng: Intel Acceleration Stack 1.0 Tình trạng sản xuất: Bản sửa lỗi đã lên kế hoạch trong Intel Acceleration Stack 1.1

Băng thông dma_afu có thể thấp do chức năng memcpy

Sự miêu tả
fpgabist có thể báo cáo băng thông thấp hơn cho dma_afu chứ không phải cho loopback 3 gốc (NLB3) do việc sử dụng chức năng memcpy trong trình điều khiển dma_afu.

Giải pháp thay thế
Bạn có thể khắc phục lỗi này bằng cách xóa memcpy khỏi mã trình điều khiển dma_afu và thêm mã để chấp nhận bộ đệm từ người dùng đã được ghim sẵn. Để sử dụng với OpenCL*, không có cách giải quyết hiện tại.

Trạng thái

  • Ảnh hưởng: Intel Acceleration Stack 1.0 Beta và sản xuất
  • Trạng thái: Đã lên kế hoạch sửa lỗi trong Intel Acceleration Stack 1.1
regress.sh -r Tùy chọn không hoạt động với dma_afu

Sự miêu tả
Khi sử dụng tùy chọn -r với regress.sh, tập lệnh không hoạt động với dma_afu example. Sử dụng tùy chọn -r dẫn đến lỗi gcc nghiêm trọng.

Giải pháp thay thế
Không sử dụng tùy chọn -r khi chạy tập lệnh regress.sh. Chạy tập lệnh không có tùy chọn -r sẽ đặt mô phỏng đầu ra trong $OPAE_LOC/ase/rtl_sim thay vì thư mục do người dùng chỉ định.

Trạng thái

  • Ảnh hưởng: Sản xuất Intel Acceleration Stack 1.0
  • Tình trạng: Chưa có kế hoạch sửa chữa

Ngăn xếp tăng tốc Intel dành cho CPU Intel Xeon với FPGA 1.0 Lịch sử sửa đổi Errata

Ngày Phiên bản ngăn xếp tăng tốc Intel Thay đổi
2018.06.22 1.0 Production (tương thích với Intel Quartus Prime Pro Edition

17.0.0)

Đã cập nhật đường dẫn của bist_common.py file trong Công cụ fpgabist không vượt qua số xe buýt thập lục phân đúng lỗi.
2018.04.11 1.0 Production (tương thích với Intel Quartus Prime Pro Edition

17.0.0)

Phiên bản phát hành đầu tiên.

Tập đoàn Intel. Đã đăng ký Bản quyền. Intel, logo Intel và các nhãn hiệu khác của Intel là thương hiệu của Tập đoàn Intel hoặc các công ty con của Tập đoàn. Intel đảm bảo hiệu suất của các sản phẩm FPGA và chất bán dẫn của mình theo các thông số kỹ thuật hiện hành theo bảo hành tiêu chuẩn của Intel, nhưng bảo lưu quyền thay đổi bất kỳ sản phẩm và dịch vụ nào vào bất kỳ lúc nào mà không cần thông báo. Intel không chịu trách nhiệm hoặc trách nhiệm pháp lý phát sinh từ ứng dụng hoặc việc sử dụng bất kỳ thông tin, sản phẩm hoặc dịch vụ nào được mô tả ở đây trừ khi được Intel đồng ý rõ ràng bằng văn bản. Khách hàng của Intel nên lấy phiên bản mới nhất của thông số kỹ thuật thiết bị trước khi dựa vào bất kỳ thông tin được công bố nào và trước khi đặt hàng sản phẩm hoặc dịch vụ.
*Các tên và thương hiệu khác có thể được coi là tài sản của người khác.

Tài liệu / Tài nguyên

ngăn xếp tăng tốc intel cho CPU Xeon với FPGA 1.0 Errata [tập tin pdf] Hướng dẫn sử dụng
Ngăn xếp tăng tốc cho CPU Xeon với FPGAs 1.0 Errata, CPU Xeon với FPGAs 1.0 Errata, Ngăn xếp tăng tốc, Ngăn xếp

Tài liệu tham khảo

Để lại bình luận

Địa chỉ email của bạn sẽ không được công bố. Các trường bắt buộc được đánh dấu *