intel-Acceleration-Stack-for-Xeon-CPU-with-FPGAs-1-0-Eratoj (1)

Intel Acceleration Stack por Xeon CPU kun FPGAs 1.0 Errato

intel-Acceleration-Stack-for-Xeon-CPU-with-FPGAs-1-0-Eratoj (6)

Produktaj Informoj

Temo Priskribo Solvaĵo Statuso
Flash Fallback Ne Renkontas PCIe Timeout La gastiganto povas pendi aŭ raporti malsukceson de PCIe post ekbrilo
malsukceso okazis. Ĉi tiu afero povas esti vidita kiam la uzanto bildo
en fulmo estas koruptita kaj la agorda subsistemo ŝarĝas la
fabrikbildo en la FPGA.
Sekvu la instrukciojn en la Ĝisdatigo de Flash kun FPGA
Interface Manager (FIM) Bildo uzante Intel Quartus Prime Programmer
sekcio en la Intel Acceleration Stack Quick Start Guide por Intel
Programebla Akcela Karto kun Intel Arria 10 GX FPGA. Se la
problemo daŭras, kontaktu vian lokan kampan reprezentanton.
Efektoj: Intel Acceleration Stack 1.0 Production
Statuso: Neniu planita solvo
Nesubtenitaj Transakciaj Tavolaj Pakaj Tipoj La Acceleration Stack FPGA Interface Manager (FIM) ne faras
subtenas PCIe* Memoran Legŝlosilon, Agordon Leg-Tipon 1, kaj
Agordo Skribu Tipon 1-transakciajn tavolpakaĵojn (TLP-oj). Se la
aparato ricevas PCIe-pakon de ĉi tiu tipo, ĝi ne respondas
kun Kompleta pako kiel atendite.
Neniu solvo disponebla. Efektoj: Intel Acceleration Stack 1.0 Production
Statuso: Neniu planita solvo
JTAG Tempaj Fiaskoj Povas Esti Raportitaj en la FPGA-Interfaco
Administranto
La Intel Quartus Prime Pro Edition Timing Analyzer povas raporti
senlima JTAG I/O-vojoj en la FIM.
Ĉi tiuj nelimigitaj vojoj povas esti sekure ignoritaj ĉar la
JTAG I/O-padoj ne estas uzitaj en la FIM.
Efektoj: Intel Acceleration Stack 1.0 Production
Statuso: Planita riparo en Intel Acceleration Stack 1.1

Produktaj Uzado-Instrukcioj

Por solvi la supre menciitajn problemojn, bonvolu sekvi la instrukciojn provizitajn sube:

Flash Fallback Ne Renkontas PCIe Timeout

Se vi renkontas malfunkcion aŭ PCIe-malsukceson post fulmmalsukceso, ĝi povas esti pro koruptita uzantbildo en la fulmo. Por solvi ĉi tiun problemon, bonvolu fari la jenon:

  1. Raportu la Intel Acceleration Stack Quick Start Guide por Intel Programable Acceleration Card kun Intel Arria 10 GX FPGA.
  2. Sekvu la instrukciojn en la sekcio "Ĝisdatigi Flash kun FPGA Interfaco-Manaĝero (FIM) Bildo uzante Intel Quartus Prime Programmer".
  3. Se la problemo daŭras, kontaktu vian lokan kampan reprezentanton por plia helpo.

Nesubtenitaj Transakciaj Tavolaj Pakaj Tipoj

Se vi spertas problemojn kun nesubtenataj transakciaj tavolaj pakaĵoj, kiel PCIe Memory Read Lock, Agordo Read Type 1 kaj Configuration Write Type 1, sekvu ĉi tiujn paŝojn:

  1. Neniu solvo disponeblas por ĉi tiu problemo. Bonvolu noti, ke la Acceleration Stack FPGA Interface Manager (FIM) ne subtenas ĉi tiujn pakaĵetspecojn.

JTAG Tempaj Fiaskoj Povas Esti Raportitaj en la FPGA-Interfaca Administranto

Se vi renkontas JTAG tempofiaskoj raportitaj en la FPGA Interfaco-Manaĝero, sekvu ĉi tiujn paŝojn:

  1. Vi povas sekure ignori la senliman JTAG I/O-vojoj raportitaj de la Intel Quartus Prime Pro Edition Timing Analyzer en la FIM.
  2. Ĉi tiuj vojoj ne estas uzataj en la FIM kaj ne devus influi ĝian funkciecon.

Intel® Acceleration Stack por Intel® Xeon® CPU kun FPGAs 1.0 Errato

Ĉi tiu dokumento provizas informojn pri eraroj influantaj la Intel® Acceleration Stack por Intel Xeon® CPU kun FPGA-oj.

Temo Trafitaj Versioj Planita Riparo
Flash Fallback Ne Renkontas PCIe Timeout sur paĝo 4 Akcela Stako 1.0 Produktado Neniu Planita Riparo
Nesubtenata Transakcia Tavola Pako Tipoj sur paĝo 5 Akcela Stako 1.0 Produktado Neniu Planita Riparo
JTAG Tempaj Fiaskoj Povas Esti Raportitaj en la FPGA Interfaco-Manaĝero sur paĝo 6 Akcela Stako 1.0 Produktado Akcela Stako 1.1
fpgabist Ilo Ne Pasas Deksesuma Busnombroj Ĝuste sur paĝo 7 Akcela Stako 1.0 Produktado Akcela Stako 1.1
Ebla Malalta dma_afu Bandwidth Pro al memcpy Funkcio sur paĝo 8 Akcela Stako 1.0 Beta kaj Produktado Akcela Stako 1.1
regress.sh -r Opcio Ne Funkcias Kun dma_afu sur paĝo 9 Akcela Stako 1.0 Produktado Neniu planita solvo

La suba tabelo povas esti uzata kiel referenco por identigi la FPGA-Interfaco-Manaĝeron (FIM), Open Programable Acceleration Engine (OPAE) kaj Intel Quartus® Prime Pro Edition-versio, kiu respondas al via programara stak-eldono.

Tablo 1. Intel Acceleration Stack 1.0 Referenca Tablo

Intel Akcelo Stack Version Tabuloj FIM-Versio (PR Interfaco ID) Versio OPAE Intel Quartus Prime Pro Edition
1.0 Produktado (1) Intel PAC kun Intel Arria® 10 GX FPGA ce489693-98f0-5f33-946d-560708

be108a

0.13.1 17.0.0

Rilataj Informoj

Intel Acceleration Stack por Intel Xeon CPU kun FPGA-Eldonaj Notoj Riferu al la eldonnotoj por pliaj informoj pri konataj problemoj kaj plibonigoj por Intel Acceleration Stack 1.0

(1) La fabrika sekcio de la agorda fulmo enhavas la Acceleration Stack 1.0 Alpha version. Kiam la bildo en la uzantsekcio ne povas esti ŝarĝita, fulmmalsukceso okazas kaj la fabrika bildo estas ŝarĝita anstataŭe. Post kiam fulmmalsukceso okazas, la PR ID legas kiel d4a76277-07da-528d-b623-8b9301feaffe.

Flash Fallback Ne Renkontas PCIe Timeout

Priskribo

La gastiganto povas pendi aŭ raporti PCIe-malsukceson post fulmmalsukceso okazis. Ĉi tiu afero povas esti vidita kiam la uzantbildo en fulmo estas koruptita kaj la agorda subsistemo ŝarĝas la fabrikan bildon en la FPGA.

Solvaĵo
Sekvu la instrukciojn en la sekcio "Ĝisdatigado de Flash kun FPGA Interface Manager (FIM) Bildo uzante Intel Quartus Prime Programmer" en la Intel Acceleration Stack Quick Start Guide por Intel Programable Acceleration Card kun Intel Arria 10 GX FPGA. Se la problemo daŭras, kontaktu vian lokan kampan reprezentanton.

Statuso

  • Efektoj: Intel Acceleration Stack 1.0 Production
  • Statuso: Neniu planita solvo

Rilataj Informoj
Intel Acceleration Stack Rapida Komenca Gvidilo por Intel Programable Acceleration Card kun Intel Arria 10 GX FPGA

Nesubtenitaj Transakciaj Tavolaj Pakaj Tipoj

Priskribo
La Acceleration Stack FPGA Interface Manager (FIM) ne subtenas PCIe* Memory Read Lock, Configuration Read Type 1, kaj Configuration Write Type 1 transakciajn tavolpakaĵojn (TLPoj). Se la aparato ricevas PCIe-pakon de ĉi tiu tipo, ĝi ne respondas per Kompleta pako kiel atendite.

Solvaĵo
Neniu solvo disponebla.

Statuso

  • Efektoj: Intel Acceleration Stack 1.0 Production
  • Statuso: Neniu planita solvo
JTAG Tempaj Fiaskoj Povas Esti Raportitaj en la FPGA-Interfaca Administranto

Priskribo
La Intel Quartus Prime Pro Edition Timing Analyzer povas raporti nelimigitan JTAG I/O-vojoj en la FIM.

Solvaĵo
Tiuj nelimigitaj padoj povas esti sekure ignoritaj ĉar la JTAG I/O-padoj ne estas uzitaj en la FIM.

Statuso

  • Efektoj: Intel Acceleration Stack 1.0 Production
  • Statuso: Planita riparo en Intel Acceleration Stack 1.1
fpgabist Ilo Ne Ĝuste Transpasas Deksesumajn Busajn Nombrojn

Priskribo
La fpgabist-ilo Open Programable Acceleration Engine (OPAE) ne pasas validajn busnumerojn se la PCIe busnumero estas iu ajn signo super F. Se iu el ĉi tiuj signoj estas inkluzivita, vi povas renkonti la sekvan erarmesaĝon:

intel-Acceleration-Stack-for-Xeon-CPU-with-FPGAs-1-0-Eratoj (2)

Solvaĵo
Ŝanĝu /usr/bin/bist_common.py linion 83 de intel-Acceleration-Stack-for-Xeon-CPU-with-FPGAs-1-0-Eratoj (3)

al intel-Acceleration-Stack-for-Xeon-CPU-with-FPGAs-1-0-Eratoj (4)

Statuso
Efektoj: Intel Acceleration Stack 1.0 Produktado-Stato: Planita solvo en Intel Acceleration Stack 1.1

Ebla Malalta dma_afu Bandwidth Pro memcpy Funkcio

Priskribo
fpgabist povas raporti pli malaltan bendolarĝon por la dma_afu sed ne la indiĝenan loopback 3 (NLB3) pro la uzo de la memcpy-funkcio en la dma_afu-ŝoforo.

Solvaĵo
Vi povas solvi ĉi tiun eraton forigante memcpy de la dma_afu-ŝoforkodo kaj aldonante kodon por akcepti bufrojn de la uzanto, kiuj estis antaŭfiksitaj. Por uzo kun OpenCL*, ne ekzistas nuna solvo.

Statuso

  • Efektoj: Intel Acceleration Stack 1.0 Beta kaj Produktado
  • Statuso: Planita riparo en Intel Acceleration Stack 1.1
regress.sh -r Opcio ne funkcias kun dma_afu

Priskribo
Kiam oni uzas la opcion -r kun regress.sh, la skripto ne funkcias kun la dma_afu ekzample. Uzado de la opcio -r rezultigas fatalan gcc-eraron.

Solvaĵo
Ne uzu la opcion -r dum rulado de la regress.sh-skripto. Ruli la skripton sen la opcio -r metas la produktaĵan simuladon en $OPAE_LOC/ase/rtl_sim anstataŭ uzant-specifita dosierujo.

Statuso

  • Efektoj: Intel Acceleration Stack 1.0 Production
  • Statuso: Neniu planita solvo

Intel Acceleration Stack por Intel Xeon CPU kun FPGAs 1.0 Errata Reviziohistorio

Dato Intel Acceleration Stack Version Ŝanĝoj
2018.06.22 1.0 Produktado (kongrua kun Intel Quartus Prime Pro Edition

17.0.0)

Ĝisdatigis la vojon de la bist_common.py file en la fpgabist Ilo Ne Pasas Deksesuma Buso-Nombroj Ĝuste erato.
2018.04.11 1.0 Produktado (kongrua kun Intel Quartus Prime Pro Edition

17.0.0)

Komenca eldono.

Intel Corporation. Ĉiuj rajtoj rezervitaj. Intel, la Intel-emblemo kaj aliaj Intel-markoj estas varmarkoj de Intel Corporation aŭ ĝiaj filioj. Intel garantias agadon de siaj FPGA kaj duonkonduktaĵoj laŭ nunaj specifoj konforme al la norma garantio de Intel, sed rezervas la rajton fari ŝanĝojn al ajnaj produktoj kaj servoj iam ajn sen avizo. Intel supozas neniun respondecon aŭ respondecon de la apliko aŭ uzo de ajna informo, produkto aŭ servo priskribita ĉi tie krom kiel eksplicite konsentite skribe de Intel. Intel-klientoj estas konsilitaj akiri la lastan version de aparato-specifoj antaŭ ol fidi je ajnaj publikigitaj informoj kaj antaŭ ol fari mendojn por produktoj aŭ servoj.
*Aliaj nomoj kaj markoj povas esti postulataj kiel posedaĵo de aliaj.

Dokumentoj/Rimedoj

Intel Acceleration Stack por Xeon CPU kun FPGAs 1.0 Errato [pdf] Uzanto-manlibro
Akcela Stako por Xeon CPU kun FPGAs 1.0 Errato, Xeon CPU kun FPGAs 1.0 Errato, Akcela Stako, Stako

Referencoj

Lasu komenton

Via retadreso ne estos publikigita. Bezonataj kampoj estas markitaj *