Intel Cyflymiad Stack ar gyfer Xeon CPU gyda FPGAs 1.0 Errata
Gwybodaeth Cynnyrch
Mater | Disgrifiad | Gweithiwch o gwmpas | Statws |
---|---|---|---|
Nid yw Flash Fallback yn Cwrdd â Goramser PCIe | Gall y gwesteiwr hongian neu adrodd am fethiant PCIe ar ôl fflach methiant wedi digwydd. Gellir gweld y mater hwn pan fydd y ddelwedd defnyddiwr mewn fflach yn llygredig ac mae'r is-system ffurfweddu yn llwytho'r delwedd ffatri i mewn i'r FPGA. |
Dilynwch y cyfarwyddiadau yn y Diweddaru Flash gyda FPGA Rheolwr Rhyngwyneb (FIM) Delwedd gan ddefnyddio Intel Quartus Prime Programmer adran yn y Intel Acceleration Stack Quick Start Guide ar gyfer Intel Cerdyn Cyflymiad Rhaglenadwy gyda Intel Arria 10 GX FPGA. Os bydd y mater yn parhau, cysylltwch â'ch cynrychiolydd maes lleol. |
Effeithiau: Intel Cyflymiad Stack 1.0 Cynhyrchu Statws: Dim atgyweiriad wedi'i gynllunio |
Mathau o Becyn Haen Trafodion Na Chefnogaeth | Nid yw Rheolwr Rhyngwyneb FPGA Acceleration Stack (FIM). cefnogi PCIe * Memory Read Lock, Configuration Read Math 1, a Ffurfweddiad Ysgrifennu pecynnau haen trafodiad Math 1 (TLPs). Os bydd y dyfais yn derbyn pecyn PCIe o'r math hwn, nid yw'n ymateb gyda phecyn Cwblhau yn ôl y disgwyl. |
Dim ateb ar gael. | Effeithiau: Intel Cyflymiad Stack 1.0 Cynhyrchu Statws: Dim atgyweiriad wedi'i gynllunio |
JTAG Gellir Adrodd am Fethiannau Amseru yn Rhyngwyneb FPGA Rheolwr |
Efallai y bydd Dadansoddwr Amseriad Intel Quartus Prime Pro Edition yn adrodd heb gyfyngiad JTAG I/O llwybrau yn y FIM. |
Gellir anwybyddu'r llwybrau anghyfyngedig hyn yn ddiogel oherwydd bod y JTAG Ni ddefnyddir llwybrau I/O yn y FIM. |
Effeithiau: Intel Cyflymiad Stack 1.0 Cynhyrchu Statws: Atgyweiriad wedi'i gynllunio yn Intel Acceleration Stack 1.1 |
Cyfarwyddiadau Defnydd Cynnyrch
I ddatrys y materion a grybwyllir uchod, dilynwch y cyfarwyddiadau a ddarperir isod:
Nid yw Flash Fallback yn Cwrdd â Goramser PCIe
Os byddwch chi'n dod ar draws methiant crog neu PCIe ar ôl methiant fflach, gall fod oherwydd delwedd defnyddiwr llygredig yn y fflach. I ddatrys y mater hwn, gwnewch y canlynol:
- Cyfeiriwch at Ganllaw Cychwyn Cyflym Intel Acceleration Stack ar gyfer Cerdyn Cyflymu Rhaglenadwy Intel gyda Intel Arria 10 GX FPGA.
- Dilynwch y cyfarwyddiadau yn yr adran “Diweddaru Flash gyda Delwedd Rheolwr Rhyngwyneb FPGA (FIM) gan ddefnyddio Intel Quartus Prime Programmer”.
- Os bydd y mater yn parhau, cysylltwch â'ch cynrychiolydd maes lleol am ragor o gymorth.
Mathau o Becyn Haen Trafodion Na Chefnogaeth
Os ydych chi'n cael problemau gyda mathau o becynnau haen trafodion heb eu cefnogi, fel Clo Darllen Cof PCIe, Darllen Ffurfweddu Math 1, a Ffurfweddu Ysgrifennu Math 1, dilynwch y camau hyn:
- Nid oes ateb ar gael ar gyfer y rhifyn hwn. Sylwch nad yw Rheolwr Rhyngwyneb FPGA Acceleration Stack (FIM) yn cefnogi'r mathau hyn o becynnau.
JTAG Gellir Adrodd am Fethiannau Amser yn Rheolwr Rhyngwyneb FPGA
Os dewch chi ar draws JTAG methiannau amseru a adroddwyd yn Rheolwr Rhyngwyneb FPGA, dilynwch y camau hyn:
- Gallwch chi anwybyddu'r J digyfyngiad yn ddiogelTAG Llwybrau I/O a adroddwyd gan Ddadansoddwr Amseriad Intel Quartus Prime Pro Edition yn y FIM.
- Ni ddefnyddir y llwybrau hyn yn y FIM ac ni ddylent effeithio ar ei ymarferoldeb.
Stack Cyflymiad Intel® ar gyfer CPU Intel® Xeon® gyda FPGAs 1.0 Errata
Mae'r ddogfen hon yn darparu gwybodaeth am wallau sy'n effeithio ar y Intel® Acceleration Stack ar gyfer CPU Intel Xeon® gyda FPGAs.
Mater | Fersiynau yr effeithir arnynt | Atgyweiriad wedi'i Gynllunio |
Nid yw Flash Fallback yn cwrdd â PCIe Goramser ar dudalen 4 | Cyflymiad Stack 1.0 Cynhyrchu | Dim Trwsiad Wedi'i Gynllunio |
Pecyn Haen Trafodion Heb ei Gefnogi Mathau ar dudalen 5 | Cyflymiad Stack 1.0 Cynhyrchu | Dim Trwsiad Wedi'i Gynllunio |
JTAG Mae'n bosibl y bydd Methiannau Amseru'n cael eu Adrodd yn Rheolwr Rhyngwyneb FPGA ar dudalen 6 | Cyflymiad Stack 1.0 Cynhyrchu | Stack Cyflymiad 1.1 |
Nid yw Offeryn fpgabist yn pasio Niferoedd Bysiau Hecsadegol yn Briodol ar dudalen 7 | Cyflymiad Stack 1.0 Cynhyrchu | Stack Cyflymiad 1.1 |
Posibl Isel dma_afu Bandwidth Due i Swyddogaeth memcpy ar dudalen 8 | Stack Cyflymiad 1.0 Beta a Chynhyrchu | Stack Cyflymiad 1.1 |
regress.sh -r Opsiwn Ddim yn Gweithio Gyda dma_afu ar dudalen 9 | Cyflymiad Stack 1.0 Cynhyrchu | Dim atgyweiriad wedi'i gynllunio |
Gellir defnyddio'r tabl isod fel cyfeiriad i nodi fersiwn Rheolwr Rhyngwyneb FPGA (FIM), Peiriant Cyflymu Rhaglenadwy Agored (OPAE) a Intel Quartus® Prime Pro Edition sy'n cyfateb i'ch datganiad stack meddalwedd.
Tabl 1. Intel Cyflymiad Stack 1.0 Tabl Cyfeirio
Cyflymiad Intel Fersiwn Stack | Byrddau | Fersiwn FIM (ID Rhyngwyneb PR) | Fersiwn OPAE | Argraffiad Intel Quartus Prime Pro |
1.0 Cynhyrchu(1) | Intel PAC gyda Intel Arria® 10 GX FPGA | ce489693-98f0-5f33-946d-560708
be108a |
0.13.1 | 17.0.0 |
Stack Cyflymiad Intel ar gyfer CPU Intel Xeon gyda Nodiadau Rhyddhau FPGAs Cyfeiriwch at y nodiadau rhyddhau am ragor o wybodaeth am faterion hysbys a gwelliannau ar gyfer Intel Acceleration Stack 1.0
(1) Mae rhaniad ffatri'r fflach cyfluniad yn cynnwys y fersiwn Acceleration Stack 1.0 Alpha. Pan na ellir llwytho'r ddelwedd yn y rhaniad defnyddiwr, mae methiant fflach yn digwydd a chaiff delwedd y ffatri ei llwytho yn lle hynny. Ar ôl methiant fflach, mae'r ID PR yn darllen fel d4a76277-07da-528d-b623-8b9301feaffe.
Nid yw Flash Fallback yn Cwrdd â Goramser PCIe
Disgrifiad
Gall y gwesteiwr hongian neu adrodd am fethiant PCIe ar ôl methiant fflach. Gellir gweld y mater hwn pan fydd delwedd y defnyddiwr mewn fflach wedi'i llygru ac mae'r is-system ffurfweddu yn llwytho delwedd y ffatri i'r FPGA.
Gweithiwch o gwmpas
Dilynwch y cyfarwyddiadau yn yr adran “Diweddaru Flash gyda Delwedd Rheolwr Rhyngwyneb FPGA (FIM) gan ddefnyddio Intel Quartus Prime Programmer” yn y Canllaw Cychwyn Cyflym Cyflymiad Intel Stack ar gyfer Cerdyn Cyflymu Rhaglenadwy Intel gyda Intel Arria 10 GX FPGA. Os bydd y mater yn parhau, cysylltwch â'ch cynrychiolydd maes lleol.
Statws
- Effeithiau: Intel Cyflymiad Stack 1.0 Cynhyrchu
- Statws: Dim atgyweiriad wedi'i gynllunio
Gwybodaeth Gysylltiedig
Canllaw Cychwyn Cyflym Stack Cyflymiad Intel ar gyfer Cerdyn Cyflymu Rhaglenadwy Intel gyda Intel Arria 10 GX FPGA
Mathau o Becyn Haen Trafodion Na Chefnogaeth
Disgrifiad
Nid yw'r Rheolwr Cyflymiad Stack FPGA Interface (FIM) yn cefnogi PCIe * Memory Read Lock, Configuration Read Math 1, a Configuration Write Type 1 trafodiad pecynnau haen trafod (TLPs). Os yw'r ddyfais yn derbyn pecyn PCIe o'r math hwn, nid yw'n ymateb gyda phecyn Cwblhau yn ôl y disgwyl.
Gweithiwch o gwmpas
Dim ateb ar gael.
Statws
- Effeithiau: Intel Cyflymiad Stack 1.0 Cynhyrchu
- Statws: Dim atgyweiriad wedi'i gynllunio
JTAG Gellir Adrodd am Fethiannau Amser yn Rheolwr Rhyngwyneb FPGA
Disgrifiad
Efallai y bydd Dadansoddwr Amseriad Intel Quartus Prime Pro Edition yn adrodd heb gyfyngiadau JTAG I/O llwybrau yn y FIM.
Gweithiwch o gwmpas
Gellir anwybyddu'r llwybrau anghyfyngedig hyn yn ddiogel oherwydd bod y JTAG Ni ddefnyddir llwybrau I/O yn y FIM.
Statws
- Effeithiau: Intel Cyflymiad Stack 1.0 Cynhyrchu
- Statws: Atgyweiriad wedi'i gynllunio yn Intel Acceleration Stack 1.1
Nid yw Offeryn fpgabist yn pasio Rhifau Bysiau Hecsadegol yn Briodol
Disgrifiad
Nid yw'r offeryn fpgabist Peiriant Cyflymu Rhaglenadwy Agored (OPAE) yn pasio rhifau bysiau dilys os yw'r rhif bws PCIe unrhyw gymeriad uwchlaw F. Os yw unrhyw un o'r nodau hyn wedi'u cynnwys, efallai y byddwch yn dod ar draws y neges gwall ganlynol:
Gweithiwch o gwmpas
Newid /usr/bin/bist_common.py llinell 83 o
i
Statws
Effeithiau: Intel Acceleration Stack 1.0 Statws Cynhyrchu: Atgyweiriad wedi'i gynllunio yn Intel Acceleration Stack 1.1
Posibl Isel dma_afu Lled Band Oherwydd Swyddogaeth memcpy
Disgrifiad
gall fpgabist adrodd lled band is ar gyfer y dma_afu ond nid y loopback brodorol 3 (NLB3) oherwydd y defnydd o'r swyddogaeth memcpy yn y gyrrwr dma_afu.
Gweithiwch o gwmpas
Gallwch ddatrys y gwall hwn trwy dynnu memcpy o'r cod gyrrwr dma_afu ac ychwanegu cod i dderbyn byfferau gan y defnyddiwr sydd wedi'u pinio ymlaen llaw. I'w ddefnyddio gydag OpenCL *, nid oes unrhyw ateb cyfredol.
Statws
- Effeithiau: Intel Cyflymiad Stack 1.0 Beta a Chynhyrchu
- Statws: Atgyweiriad wedi'i gynllunio yn Intel Acceleration Stack 1.1
regress.sh -r Opsiwn Ddim yn Gweithio Gyda dma_afu
Disgrifiad
Wrth ddefnyddio'r opsiwn -r gyda regress.sh, nid yw'r sgript yn gweithio gyda'r dma_afu example. Mae defnyddio'r opsiwn -r yn arwain at wall gcc angheuol.
Gweithiwch o gwmpas
Peidiwch â defnyddio'r opsiwn -r wrth redeg y sgript regress.sh. Mae rhedeg y sgript heb yr opsiwn -r yn gosod yr efelychiad allbwn yn $ OPAE_LOC/ase/rtl_sim yn lle cyfeiriadur defnyddiwr-benodol.
Statws
- Effeithiau: Intel Cyflymiad Stack 1.0 Cynhyrchu
- Statws: Dim atgyweiriad wedi'i gynllunio
Stack Cyflymiad Intel ar gyfer CPU Intel Xeon gyda Hanes Adolygu Errata FPGAs 1.0
Dyddiad | Fersiwn Stack Cyflymiad Intel | Newidiadau |
2018.06.22 | Cynhyrchu 1.0 (yn gydnaws ag Intel Quartus Prime Pro Edition
17.0.0) |
Wedi diweddaru llwybr y bist_common.py file yn yr Offeryn fpgabist Nid yw'n Pasio Rhifau Bysiau Hecsadegol Yn gywir erratum. |
2018.04.11 | Cynhyrchu 1.0 (yn gydnaws ag Intel Quartus Prime Pro Edition
17.0.0) |
Rhyddhad cychwynnol. |
Intel Gorfforaeth. Cedwir pob hawl. Mae Intel, logo Intel, a nodau Intel eraill yn nodau masnach Intel Corporation neu ei is-gwmnïau. Mae Intel yn gwarantu perfformiad ei gynhyrchion FPGA a lled-ddargludyddion i fanylebau cyfredol yn unol â gwarant safonol Intel, ond mae'n cadw'r hawl i wneud newidiadau i unrhyw gynhyrchion a gwasanaethau ar unrhyw adeg heb rybudd. Nid yw Intel yn cymryd unrhyw gyfrifoldeb nac atebolrwydd sy'n deillio o gymhwyso neu ddefnyddio unrhyw wybodaeth, cynnyrch neu wasanaeth a ddisgrifir yma ac eithrio fel y cytunwyd yn benodol yn ysgrifenedig gan Intel. Cynghorir cwsmeriaid Intel i gael y fersiwn ddiweddaraf o fanylebau dyfeisiau cyn dibynnu ar unrhyw wybodaeth gyhoeddedig a chyn archebu cynhyrchion neu wasanaethau.
*Gellir hawlio enwau a brandiau eraill fel eiddo eraill.
Dogfennau / Adnoddau
![]() |
Intel Cyflymiad Stack ar gyfer Xeon CPU gyda FPGAs 1.0 Errata [pdfLlawlyfr Defnyddiwr Stack Cyflymiad ar gyfer Xeon CPU gyda FPGAs 1.0 Errata, Xeon CPU gyda FPGAs 1.0 Errata, Cyflymiad Stack, Stack |