SATTICE FPGA-UG-02042-26.4 כבלי תכנות
כתבי ויתור
Lattice אינה נותנת אחריות, מצג או ערבות לגבי דיוק המידע הכלול במסמך זה או התאמת מוצריה לכל מטרה מסוימת. כל המידע כאן מסופק כמות שהוא ועם כל התקלות, וכל הסיכון הכרוך במידע זה הוא כולו של הקונה. הקונה לא יסתמך על נתונים ומפרטי ביצועים או פרמטרים כלשהם המופיעים כאן. מוצרים הנמכרים על ידי Lattice עברו בדיקות מוגבלות ובאחריותו של הקונה לקבוע באופן עצמאי את התאמתם של כל מוצר ולבדוק ולאמת זאת. אין להשתמש במוצרי Lattice בשילוב עם משימה קריטית או בטיחותית או כל יישום אחר שבו כשל במוצר של Lattice עלול ליצור מצב שבו עלולים להתרחש פציעה אישית, מוות, נזק חמור לרכוש או סביבתי. המידע המסופק במסמך זה הוא קנייני של Lattice Semiconductor, ו-Lattice שומרת לעצמה את הזכות לבצע כל שינוי במידע במסמך זה או במוצרים כלשהם בכל עת ללא הודעה מוקדמת.
תכונות
- תמיכה בכל המוצרים הניתנים לתכנות של Lattice
- תכנות 2.5 וולט עד 3.3 וולט I2C (HW-USBN-2B)
- 1.2 V עד 3.3 VJTAG ותכנות SPI (HW-USBN-2B)
- 1.2 V עד 5 VJTAG ותכנות SPI (כל שאר הכבלים)
- אידיאלי עבור עיצוב אב טיפוס וניפוי באגים
- התחבר למספר ממשקי מחשב
- USB (v.1.0, v.2.0)
- יציאה מקבילה למחשב
- מחברי תכנות קלים לשימוש
- חיבורי flywire רב-תכליתי, 2 x 5 (.100 אינץ') או 1 x 8 (.100 אינץ')
- 6 רגל (2 מטר) או יותר של אורך כבל תכנות (ממחשב ל-DUT)
- בנייה נטולת עופרת/תואמת RoHS
תכנות כבלים
מוצרי תכנות סריג הם חיבור החומרה לתכנות בתוך המערכת של כל מכשירי הסריג. לאחר שתסיים את עיצוב ההיגיון שלך ותיצור תכנות file עם כלי הפיתוח של Lattice Diamond®/ispLEVER® Classic, אתה יכול להשתמש ב-Diamond Programmer או בתוכנת ispVM™ System כדי לתכנת התקנים בלוח שלך. תוכנת ispVM System/Diamond Programmer מייצרת אוטומטית את פקודות התכנות המתאימות, כתובות התכנות ונתוני התכנות על סמך מידע המאוחסן בתכנות file ופרמטרים שאתה מגדיר ב-Diamond Programmer/ispVM System. לאחר מכן נוצרים אותות תכנות מיציאת ה-USB או המקבילה של מחשב אישי ומופנים דרך כבל התכנות אל ההתקן. אין צורך ברכיבים נוספים לתכנות.
תוכנת Diamond Programmer/ispVM System כלולה בכל מוצרי כלי העיצוב של Lattice וזמינה להורדה מה-Lattice web אתר ב www.latticesemi.com/programmer.
הגדרות פיני כבל תכנות
הפונקציות המסופקות על ידי כבלי התכנות מתאימות לפונקציות הזמינות במכשירים הניתנים לתכנות של סריג. מכיוון שחלק מהתקנים מכילים תכונות תכנות שונות, הפונקציות הספציפיות שמספק כבל התכנות עשויות להיות תלויות בהתקן היעד שנבחר. תוכנת ispVM System/Diamond Programmer מייצרת אוטומטית את הפונקציות המתאימות בהתבסס על המכשיר הנבחר. ראה טבלה 3.1 לסיכוםview של פונקציות כבל התכנות.
טבלה 3.1. הגדרות פיני כבל תכנות.
פין כבל תכנות | שֵׁם | סוג פיני כבל תכנות | תֵאוּר |
VCC | כרך תכנותtage | קֶלֶט | התחבר למישור VCCIO או VCCJ של מכשיר היעד. ICC טיפוסי = 10 mA. לוח היעד
מספק את אספקת ה-VCC/הפניה לכבל. |
TDO/SO | בדיקת פלט נתונים | קֶלֶט | משמש להעברת נתונים החוצה דרך ה-IEEE1149.1 (JTAG) תקן תכנות. |
TDI/SI | בדיקת קלט נתונים | תְפוּקָה | משמש להעברת נתונים דרך תקן התכנות IEEE1149.1. |
ISPEN/PROG | לְאַפשֵׁר | תְפוּקָה | אפשר לתכנת מכשיר.
מתפקד גם כ-SN/SSPI Chip Select עבור תכנות SPI עם HW-USBN-2B. |
TRST | איפוס בדיקה | תְפוּקָה | איפוס מכונה במצב IEEE 1149.1 אופציונלי. |
נַעֲשָׂה | נַעֲשָׂה | קֶלֶט | DONE מציין את מצב התצורה |
TMS | מצב בדיקה בחר קלט | תְפוּקָה | משמש לשליטה במכונת המצבים IEEE1149.1. |
GND | טָחוּן | קֶלֶט | חבר למישור הארקה של מכשיר היעד |
TCK/SCLK | בדיקת קלט שעון | תְפוּקָה | משמש לשעון של מכונת המצבים IEEE1149.1 |
INIT | לְאַתחֵל | קֶלֶט | מציין שהמכשיר מוכן לתחילת התצורה. INITN נמצא רק בחלק מהמכשירים. |
I2C: SCL* | I2C SCL | תְפוּקָה | מספק את אות I2C SCL |
I2C: SDA* | I2C SDA | תְפוּקָה | מספק את אות I2C SDA. |
5 V OUT* | 5 V אאוט | תְפוּקָה | מספק אות 5 V עבור מתכנת iCEprogM1050. |
פֶּתֶק: נמצא רק בכבל HW-USBN-2B.
פֶּתֶק: דורש Diamond Programmer 3.1 ואילך.
איור 3.2. כבל תכנות ממשק תכנות בתוך המערכת למחשב האישי (HW-USB-1A או HW-USB-2A)*
פֶּתֶק: תוכנת Lattice PAC-Designer® אינה תומכת בתכנות עם כבלי USB. כדי לתכנת התקני ispPAC עם כבלים אלה, השתמש בתוכנת Diamond Programmer/ispVM System.
פֶּתֶק: HW7265-DL3, HW7265-DL3A, HW-DL-3B, HW-DL-3C ו-HW-DLN-3C הם מוצרים שווים מבחינה תפקודית.
איור 3.4. כבל תכנות ממשק תכנות בתוך המערכת למחשב (pDS4102-DL2 או pDS4102-DL2A)
איור 3.5. כבל תכנות ממשק תכנות בתוך המערכת למחשב האישי (HW7265-DL2 או HW7265-DL2A)*
פֶּתֶק: למטרות התייחסות, מחבר ה-2 x 10 ב-HW7265-DL2 או HW7265-DL2A שווה ערך ל-Tyco 102387-1. זה יתממשק למרווח סטנדרטי של 100 מיליליטר 2 על 5 כותרות, או למחבר זכר שקוע 2 על 5 מפתחות כגון 3M N2510-5002RB.
תוכנת תכנות
מתכנת יהלום ומערכת ispVM למכשירים קלאסיים היא כלי תוכנת ניהול התכנות המועדף עבור כל מכשירי ה-Lattice וכבלי ההורדות. הגרסה העדכנית ביותר של Lattice Diamond Programmer או של תוכנת ispVM System זמינה להורדה מה-Lattice web אתר בכתובת www.latticesemi.com/programmer.
שיקולי עיצוב לוח יעד
מומלץ נגד נשלף של 4.7 kΩ בחיבור TCK של לוח המטרה. ירידה זו מומלצת כדי למנוע שעון לא מכוון של בקר ה-TAP המושרה על ידי קצוות שעון מהירים או כ-VCC rampמה ניש. נפתחת זו מומלצת לכל המשפחות הניתנות לתכנות של סריג.
אותות I2C SCL ו-SDA הם ניקוז פתוח. נדרש נגד משיכה של 2.2 kΩ ל-VCC בלוח היעד. רק ערכי VCC של 3.3 וולט ו-2.5 וולט עבור I2C נתמכים על ידי כבלי HW-USBN-2B.
עבור משפחות מכשירי סריג הכוללות הספק נמוך, מומלץ להוסיף נגד 500 Ω בין VCCJ ל-GND במהלך מרווח התכנות כאשר כבל תכנות USB מחובר לתכנון לוח מתח נמוך מאוד. זמין שאלות נפוצות שדן בזה יותר לעומק בכתובת:
http://www.latticesemi.com/en/Support/AnswerDatabase/2/2/0/2205
ה- J.TAG ייתכן שיהיה צורך לשלוט על מהירות יציאת התכנות בעת שימוש בכבלי התכנות המחוברים למחשבי PCB של לקוחות. זה חשוב במיוחד כאשר יש ניתוב PCB ארוך או עם הרבה מכשירים משורשרים. תוכנת התכנות Lattice יכולה להתאים את תזמון ה-TCK המוחל על ה-JTAG יציאת תכנות מהכבל. הגדרת יציאות זו עם דיוק נמוך של TCK תלויה בגורמים רבים, כולל מהירות המחשב וסוג הכבל בשימוש (יציאה מקבילה, USB או USB2). תכונת תוכנה זו מספקת אפשרות להאט את ה-TCK עבור ניפוי באגים או סביבות רועשות. זמין שאלות נפוצות שדן בזה יותר לעומק בכתובת: http://www.latticesemi.com/en/Support/AnswerDatabase/9/7/974.aspx
ניתן להשתמש בכבל הורדת ה-USB כדי לתכנת מוצרי Power Manager או ispClock עם תוכנת תכנות Lattice. בעת שימוש בכבל ה-USB עם התקני Power Manager I, (POWR604, POWR1208, POWR1208P1), עליך להאט את ביצוע TCK בפקטור של 2. זמין שאלות נפוצות שדן בזה יותר לעומק בכתובת:
http://www.latticesemi.com/en/Support/AnswerDatabase/3/0/306.aspx
תכנות Flywire ו-Connection Reference
עיין בטבלה 6.1 כדי לזהות, לפי התקן סריג, כיצד לחבר חוטי תכנות שונים של כבל סריג. יTAG, תצורת SPI ו-I2C מזוהה באופן חד משמעי. כבלים וחומרה מדור קודם כלולים לעיון. בנוסף, תצורות כותרות שונות מוצגות בטבלה.
טבלה 6.1. סימן סיכה וכבל
HW-USBN-2B
צבע Flywire |
TDI/SI | TDO/SO | TMS | TCK/SCLK | ISPEN/PROG | נַעֲשָׂה | TRST(OUTPUT) | VCC | GND | I2C |
כָּתוֹם | חוּם | סָגוֹל | לָבָן | צָהוֹב | כְּחוֹל | יָרוֹק | אָדוֹם | שָׁחוֹר | צָהוֹב | |
HW-USBN-2A
צבע Flywire |
TDI | TDO | TMS | TCK | ispEN/PROG | INIT | TRST(OUTPUT)/DONE(INPUT) | VCC | GND | |
כָּתוֹם | חוּם | סָגוֹל | לָבָן | צָהוֹב | כְּחוֹל | יָרוֹק | אָדוֹם | שָׁחוֹר | ||
HW-DLN-3C
צבע Flywire |
TDI | TDO | TMS | TCK | ispEN/PROG |
na |
TRST(OUTPUT) | VCC | GND | |
כָּתוֹם | חוּם | סָגוֹל | לָבָן | צָהוֹב | יָרוֹק | אָדוֹם | שָׁחוֹר | |||
תכנות פיני כבל המלצת לוח יעד |
תְפוּקָה | קֶלֶט | תְפוּקָה | תְפוּקָה | תְפוּקָה | קֶלֶט | קלט/פלט | קֶלֶט | קֶלֶט | Ou |
— | — | 4.7 kΩ משיכה | 4.7 kΩ משיכה למטה |
(הערה 1) |
— | — |
(הערה 2) |
— | (לֹא
(לֹא |
|
חבר את חוטי כבל התכנות (למעלה) לפיני ההתקן או הכותרת המתאימים (ב |
JTAG התקני יציאה
ECP5™ | TDI | TDO | TMS | TCK |
חיבורים אופציונליים למכשיר ispEN, PROGRAMN, אותות INITN, DONE ו/או TRST (הגדר בהגדרות I/O מותאמות אישית במערכת ispVM או תוכנת יהלום מתכנת. לא לכל המכשירים יש את הפינים האלה זמינים) |
דָרוּשׁ | דָרוּשׁ | |
LatticeECP3™/LatticeECP2M™ LatticeECP2™/LatticeECP™/LatticeEC™ |
TDI |
TDO |
TMS |
TCK |
דָרוּשׁ |
דָרוּשׁ |
||
LatticeXP2™/LatticeXP™ | TDI | TDO | TMS | TCK | דָרוּשׁ | דָרוּשׁ | ||
LatticeSC™/LatticeSCM™ | TDI | TDO | TMS | TCK | דָרוּשׁ | דָרוּשׁ | ||
MachXO2™/MachXO3™/MachXO3D™ | TDI | TDO | TMS | TCK | דָרוּשׁ | דָרוּשׁ | ||
MachXO™ | TDI | TDO | TMS | TCK | דָרוּשׁ | דָרוּשׁ | ||
ORCA®/FPSC | TDI | TDO | TMS | TCK | דָרוּשׁ | דָרוּשׁ | ||
ispXPGA®/ispXPLD™ | TDI | TDO | TMS | TCK | דָרוּשׁ | דָרוּשׁ | ||
ispMACH® 4000/ispMACH/ispLSI® 5000 | TDI | TDO | TMS | TCK | דָרוּשׁ | דָרוּשׁ | ||
MACH®4A | TDI | TDO | TMS | TCK | דָרוּשׁ | דָרוּשׁ | ||
ispGDX2™ | TDI | TDO | TMS | TCK | דָרוּשׁ | דָרוּשׁ | ||
ispPAC®/ispClock™ (הערה 4) | TDI | TDO | TMS | TCK | דָרוּשׁ | דָרוּשׁ | ||
Platform Manager™/Power Manager/ Power Manager II/Platform Manager II
(הערה 4) |
TDI |
TDO |
TMS |
TCK |
דָרוּשׁ |
דָרוּשׁ |
טבלה 6.1. סימן סיכה וכבל
HW-USBN-2B
צבע Flywire |
TDI/SI | TDO/SO | TMS | TCK/SCLK | ISPEN/PROG | נַעֲשָׂה | TRST(OUTPUT) | VCC | GND | I2C |
כָּתוֹם | חוּם | סָגוֹל | לָבָן | צָהוֹב | כְּחוֹל | יָרוֹק | אָדוֹם | שָׁחוֹר | ילו | |
HW-USBN-2A
צבע Flywire |
TDI | TDO | TMS | TCK | ispEN/PROG | INIT | TRST(OUTPUT)/DONE(INPUT) | VCC | GND | |
כָּתוֹם | חוּם | סָגוֹל | לָבָן | צָהוֹב | כְּחוֹל | יָרוֹק | אָדוֹם | שָׁחוֹר | ||
HW-DLN-3C
צבע Flywire |
TDI | TDO | TMS | TCK | ispEN/PROG |
na |
TRST(OUTPUT) | VCC | GND | |
כָּתוֹם | חוּם | סָגוֹל | לָבָן | צָהוֹב | יָרוֹק | אָדוֹם | שָׁחוֹר | |||
תכנות פיני כבל המלצת לוח יעד |
תְפוּקָה | קֶלֶט | תְפוּקָה | תְפוּקָה | תְפוּקָה | קֶלֶט | קלט/פלט | קֶלֶט | קֶלֶט | O |
— | — | 4.7 kΩ משיכה | 4.7 kΩ משיכה למטה |
(הערה 1) |
— | — |
(הערה 2) |
— | (N
(N |
|
חבר את חוטי כבל התכנות (למעלה) לפיני ההתקן או הכותרת המתאימים (להלן |
התקני יציאת Slave SPI
ECP5 | MOSI | מיסו | — | CCLK | SN |
חיבורים אופציונליים לאותות התקן PROGRAMN, INITN ו/או DONE |
דָרוּשׁ | דָרוּשׁ | ||
סריג ECP3 | MOSI | מיסו | — | CCLK | SN | דָרוּשׁ | דָרוּשׁ | |||
MachXO2/MachXO3/MachXO3D | SI | SO | — | CCLK | SN | דָרוּשׁ | דָרוּשׁ | |||
CrossLink™ LIF-MD6000 |
MOSI |
מיסו |
— |
SPI_SCK |
SPI_SS |
לִבחוֹר. CDONE |
CRESET_B |
דָרוּשׁ |
דָרוּשׁ |
|
iCE40™/iCE40LM/iCE40 Ultra™/iCE40 UltraLite™ |
SPI_SI |
SPI_SO |
— |
SPI_SCK |
SPI_SS_B |
לִבחוֹר. CDONE |
CRESET_B |
דָרוּשׁ |
דָרוּשׁ |
התקני יציאות I2C
MachXO2/MachXO3/MachXO3D | — | — | — | — | חיבורים אופציונליים לאותות התקן PROGRAMN, INITN ו/או DONE | דָרוּשׁ | דָרוּשׁ | |||
מנהל פלטפורמה II | — | — | — | — | דָרוּשׁ | דָרוּשׁ | SCL_M | |||
L-ASC10 | — | — | — | — | — | — | — | דָרוּשׁ | דָרוּשׁ | |
CrossLink LIF-MD6000 |
— | — | — | — | — | לִבחוֹר. CDONE |
CRESET_B |
דָרוּשׁ |
דָרוּשׁ |
כותרות
1 x 10 חיבורים (כבלים שונים) | 3 | 2 | 6 | 8 | 4 | 9 או 10 | 5 או 9 | 1 | 7 | |
1 x 8 חיבורים (ראה איור 3.4) | 3 | 2 | 6 | 8 | 4 | — | 5 | 1 | 7 | |
2 x 5 חיבורים (ראה איור 3.5) | 5 | 7 | 3 | 1 | 10 | — | 9 | 6 | 2, 4 או 8 |
מתכנתים
דגם 300 | 5 | 7 | 3 | 1 | 10 | — | 9 | 6 | 2, 4 או 8 | |
iCEprog™ iCEprogM1050 | 8 | 5 | — | 7 | 9 | 3 | 1 | 6 | 10 |
הערות:
- עבור התקני ISP ישנים יותר של Lattice, נדרש קבל ניתוק 0.01 μF ב-ispEN/ENABLE של לוח היעד.
- עבור HW-USBN-2A/2B, לוח היעד מספק את הכוח - ICC טיפוסי = 10 mA. עבור מכשירים שיש להם פין VCCJ, ה-VCCJ חייב להיות התקנים מחוברים, חבר את הבנק המתאים VCCIO ל-VCC של הכבל. נדרש קבל ניתוק של 0.1 μF ב-VCCJ או VCCIO קרוב למכשיר. גיליון כדי לקבוע אם להתקן יש פין VCCJ או איזה בנק VCCIO שולט ביציאת תכנות היעד (ייתכן שזה לא זהה ליעד 3. אותות ניקוז פתוחים. לוח היעד צריך להיות בעל נגד משיכה של ~2.2 kΩ מחובר לאותו מישור אליו מחובר VCC כבלי HW-USBN-2B ל-VCC.
- בעת שימוש בתוכנת PAC-Designer® כדי לתכנת התקני ispPAC או ispClock, אל תחבר את TRST/DONE.
- אם אתה משתמש בכבל ישן יותר מ-HW-USBN-2B, חבר אספקה חיצונית +5 V בין iCEprogM1050 פין 4 (VCC) לפין 2 (GND).
- עבור HW-USBN-2B, רק ערכי VCC של 3.3 וולט עד 2.5 וולט נתמכים עבור I2C.
חיבור כבל התכנות
לוח היעד חייב להיות מופסק בעת חיבור, ניתוק או חיבור מחדש של כבל התכנות. חבר תמיד את פין ה-GND של כבל התכנות (חוט שחור) לפני חיבור כל J אחרTAG סיכות. אי ביצוע נהלים אלה עלול לגרום לנזק להתקן היעד הניתן לתכנות.
פין TRST כבל תכנות
לא מומלץ לחבר את פין TRST של הלוח לפין TRST של הכבל. במקום זאת, חבר את פין TRST של הלוח ל-Vcc. אם פין TRST של הלוח מחובר לפין TRST של הכבל, הורה ל-ispVM/Diamond Programmer להניע את פין TRST גבוה.
כדי להגדיר את מתכנת ispVM/Diamond להנעת פין TRST גבוה:
- בחר בפריט התפריט 'אפשרויות'.
- בחר הגדרת יציאת כבלים וקלט/פלט.
- בחר בתיבת הסימון TRST/Reset Pin-Connected.
- בחר בלחצן הבחירה הגדר גבוה.
אם האפשרות המתאימה לא נבחרה, פין TRST מופעל על ידי ispVM/Diamond Programmer. כתוצאה מכך, שרשרת BSCAN לא עובדת מכיוון שהשרשרת נעולה במצב RESET.
כבל תכנות ispEN Pin
הפינים הבאים צריכים להיות מוארקים:
- פין BSCAN של התקני 2000VE
- ENABLE pin of MACH4A3/5-128/64, MACH4A3/5-64/64 and MACH4A3/5-256/128 devices.
עם זאת, יש לך אפשרות להפעיל את פיני BSCAN ו- ENABLE על ידי פין ispEN מהכבל. במקרה זה, יש להגדיר את התצורה של מתכנת ispVM/Diamond להניע את פין ispEN נמוך באופן הבא:
כדי להגדיר את מתכנת ispVM/Diamond להנעת פין ispEN נמוך:
- בחר בפריט התפריט 'אפשרויות'.
- בחר הגדרת יציאת כבלים וקלט/פלט.
- בחר בתיבת הסימון ispEN/BSCAN Pin Connected.
- בחר בלחצן הבחירה הגדר נמוך.
כל כבל תכנות מסופק עם שני מחברים קטנים שעוזרים לך לשמור על ארגון החוטים. היצרן ומספר החלק הבאים הם מקור אפשרי אחד למחברים שווים:
- מחבר 1 x 8 (לדוגמהample, Samtec SSQ-108-02-TS)
- מחבר 2 x 5 (לדוגמהample, Samtec SSQ-105-02-TD)
ה-flywire או הכותרות של כבל התכנות נועדו להתחבר לכותרות מרווחות סטנדרטיות של 100 מיליליטר (סיכות מרוחקות 0.100 אינץ' זה מזה). סריג ממליץ על כותרת באורך של 0.243 אינץ' או 6.17 מ"מ. עם זאת, כותרות באורכים אחרים עשויים לעבוד באותה מידה.
מידע הזמנה
טבלה 10.1. סיכום תכונת כבל תכנות
תכונה | HW-USBN-2B | HW-USBN-2A | HW-USB-2A | HW-USB-1A | HW-DLN-3C | HW7265-DL3, HW7265-DL3A, HW-DL-3B,
HW-DL-3C |
HW7265-DL2 | HW7265-DL2A | PDS4102-DL2 | PDS4102-DL2A |
USB | X | X | X | X | — | — | — | — | — | — |
PC-מקביל | — | — | — | — | X | X | X | X | X | X |
תמיכה ב-1.2 V | X | X | X | — | — | — | — | — | — | — |
תמיכה ב-1.8 V | X | X | X | X | X | X | — | X | — | X |
2.5-3.3 וולט
תְמִיכָה |
X | X | X | X | X | X | X | X | X | X |
תמיכה ב-5.0 V | — | X | X | X | X | X | X | X | X | X |
מחבר 2 x 5 | — | X | X | X | X | X | X | X | — | — |
מחבר 1 x 8 | X | X | X | X | X | — | — | X | X | |
Flywire | X | X | X | X | X | X | — | — | — | — |
בנייה ללא עופרת | X | X | — | — | X | — | — | — | — | — |
זמין להזמנה | X | — | — | — | X | — | — | — | — | — |
לוח 10.2. מידע על הזמנה
תֵאוּר | מספר חלק להזמנה | סין RoHS תקופת שימוש ידידותית לסביבה (EFUP) |
כבל תכנות (USB). מכיל כבל USB בגודל 6 אינץ', מחברי flywire, מתאם 8 מצבים (1 x 8) ומתאם 10 פוזיציות (2 x 5), ללא עופרת, מבנה תואם RoHS. | HW-USBN-2B |
|
כבל תכנות (מחשב בלבד). מכיל מתאם יציאה מקבילית, כבל 6 אינץ', מחברי flywire, מתאם 8 מצבים (1 x 8) ומתאם 10-
מתאם מיקום (2 x 5), ללא עופרת, מבנה תואם RoHS. |
HW-DLN-3C |
פֶּתֶק: כבלים נוספים מתוארים במסמך זה למטרות מדור קודם בלבד, כבלים אלה אינם מיוצרים עוד. הכבלים הזמינים כעת להזמנה הם פריטי החלפה שווים לחלוטין.
נספח א' פתרון בעיות בהתקנת מנהל התקן USB
חיוני שתתקין את מנהלי ההתקן לפני חיבור המחשב לכבל ה-USB. אם הכבל מחובר לפני התקנת מנהלי ההתקן, Windows ינסה להתקין מנהלי התקנים משלו שאולי לא יעבדו.
אם ניסית לחבר את המחשב לכבל ה-USB מבלי להתקין תחילה את מנהלי ההתקן המתאימים, או אם אתה מתקשה לתקשר עם כבל ה-USB של הסריג לאחר התקנת מנהלי ההתקן, בצע את השלבים הבאים:
- חבר את כבל ה-USB של הסריג. בחר התחל > הגדרות > לוח הבקרה > מערכת.
- בתיבת הדו-שיח מאפייני מערכת, לחץ על הכרטיסייה חומרה ולחצן מנהל ההתקנים. תחת בקרי אפיק טורי אוניברסלי, אתה אמור לראות מתכנת USB ISP של סריג. אם אינך רואה זאת, חפש את ההתקן הלא ידוע עם הדגל הצהוב. לחץ פעמיים על סמל התקן לא ידוע.
- בתיבת הדו-שיח מאפייני התקן לא ידועים, לחץ על התקן מחדש את מנהל ההתקן.
- בחר עיין במחשב שלי עבור תוכנת מנהל התקן.
דפדף אל ספריית isptools\ispvmsystem עבור מנהל ההתקן Lattice EzUSB.
דפדף אל ספריית isptools\ispvmsystem\Drivers\FTDIUSBDriver עבור מנהל ההתקן FTDI FTUSB. - עבור התקנות Diamond, דפדף אל lscc/diamond/data/vmdata/drivers. הקש "הבא.
- בחר התקן את תוכנת מנהל ההתקן בכל זאת. המערכת מעדכנת את הדרייבר.
- לחץ על סגור וסיים את התקנת מנהל התקן ה-USB.
- תחת לוח הבקרה > מערכת > מנהל ההתקנים > בקרי אפיק טורי אוניברסלי צריכים לכלול את הפרטים הבאים: עבור מנהל ההתקן EzUSB של ה-Lattice: מותקן התקן מתכנת רשת ISP USB.
עבור מנהל ההתקן של FTDI FTUSB: מותקנים התקני USB Serial Converter A וממיר B
אם אתה נתקל בבעיות או זקוק למידע נוסף, פנה לתמיכה הטכנית של Lattice.
תמיכה טכנית
לקבלת סיוע, שלח בקשת תמיכה טכנית בכתובת www.latticesemi.com/techsupport.
היסטוריית גרסאות
עדכון 26.4, מאי 2020
סָעִיף | שינוי סיכום |
תכנות כבלים | סריג מעודכן webקישור לאתר ל www.latticesemi.com/programmer. |
תוכנת תכנות |
עדכון 26.3, אוקטובר 2019
סָעִיף | שינוי סיכום |
שיקולי עיצוב לוח יעד; תכנות Flywire ו
הפניה לחיבור |
ערכי VCC מובהקים שבהם ממשק I2C תומך. נוספו הערות לטבלה 6.1. |
עדכון 26.2, מאי 2019
סָעִיף | שינוי סיכום |
— | נוסף סעיף כתבי ויתור. |
תכנות Flywire ו-Connection Reference | טבלה מעודכנת 6.1. סימן סיכה וכבל.
נוסף MachXO3D CRESET_B נוסף ל-Crosslink I2C. פריטים מעודכנים תחת התקני יציאת I2C · נוסף ל-Platform Manager II. · שינוי סדר של ispPAC. פריטים מעודכנים תחת התקני יציאת I2C. · שינה את Power Manager II ל-Platform Manager II ועודכן את I2C: ערך SDA. · שינה את ASC ל-L-ASC10 הערת שוליים 4 עודכנה כך שתכלול התקני ispClock. סימנים מסחריים מותאמים. |
היסטוריית גרסאות | פורמט מעודכן. |
כריכה אחורית | תבנית מעודכנת. |
— | שינויים קלים בעריכה |
עדכון 26.1, מאי 2018
סָעִיף | שינוי סיכום |
כֹּל | ערכים מתוקנים בקטע התקני יציאת SPI Slave של טבלה 6.1. |
עדכון 26.0, אפריל 2018
סָעִיף | שינוי סיכום |
כֹּל | שונה מספר המסמך מ-UG48 ל-FPGA-UG-02024. תבנית מסמך מעודכנת. |
תכנות כבלים | הוסר מידע מיותר ושינה קישור אל www/latticesemi.com/software. |
הגדרות פיני כבל תכנות | שמות פינים של כבלי תכנות מעודכנים בטבלה 3.1. הגדרות פיני כבל תכנות. |
תכנות Flywire ו-Connection Reference | הוחלפו טבלה 2. סימוכין להמרה של Flywire וטבלה 3 חיבורי פינים מומלצים עם טבלה 6.1 סימן פינים וכבל יחיד. |
מידע הזמנה | הועבר טבלה 10.1. סיכום תכונת כבל תכנות תחת מידע הזמנה. |
עדכון 25.0, נובמבר 2016
סָעִיף | שינוי סיכום |
תכנות Flywire ו-Connection Reference | טבלה 3 מתוקנת, חיבורי פינים מומלצים. נוסף מכשיר CrossLink. |
עדכון 24.9, אוקטובר 2015
סָעִיף | שינוי סיכום |
תכנות Flywire ו-Connection Reference | טבלה 3 מתוקנת, חיבורי פינים מומלצים.
נוספה עמודה CRESET-B. נוסף מכשיר iCE40 UltraLite. |
תמיכה טכנית סיוע | מידע סיוע טכני מעודכן. |
עדכון 24.8, מרץ 2015
סָעִיף | שינוי סיכום |
הגדרות פיני כבל תכנות | תיאור מתוקן של INIT בטבלה 1, הגדרות תכנות כבלים. |
עדכון 24.7, ינואר 2015
סָעִיף | שינוי סיכום |
הגדרות פיני כבל תכנות | בטבלה 1, הגדרות תכנות כבלים, ispEN/Enable/PROG השתנה ל-ispEN/Enable/PROG/SN והתיאור שלו תוקן.
עודכן איור 2, ממשק תכנות כבל במערכת למחשב האישי (HW-USBN-2B). |
כבל תכנות ispEN Pin | בטבלה 4, סיכום תכונת כבל תכנות, HW-USBN-2B מסומן כזמין להזמנה. |
מידע הזמנה | HW-USBN-2A השתנה ל-HW-USBN-2B. |
גרסה 24.6, יולי 2014
סָעִיף | שינוי סיכום |
כֹּל | שונתה כותרת המסמך מ-ispDOWNLOAD Cables למדריך למשתמש של כבלים לתכנות. |
הגדרות פיני כבל תכנות | טבלה 3 מעודכנת, חיבורי פינים מומלצים. נוספו משפחות התקני ECP5, iCE40LM, iCE40 Ultra ו-MachXO3. |
שיקולי עיצוב לוח יעד | סעיף מעודכן. קישור שאלות נפוצות מעודכן בבקרת כלי ispVM של מחזור העבודה ו/או התדירות של TCK. |
תמיכה טכנית סיוע | מידע סיוע טכני מעודכן. |
עדכון 24.5, אוקטובר 2012
סָעִיף | שינוי סיכום |
תכנות Flywire ו-Connection Reference | הוסיפו שמות פינים של יציאות תצורת iCE40 לטבלת ההפניה של Flywire Conversion. |
תכנות Flywire ו-Connection Reference | נוסף מידע iCE40 לטבלת חיבורי כבלים מומלצים. |
עדכון 24.4, פברואר 2012
סָעִיף | שינוי סיכום |
כֹּל | מסמך מעודכן עם לוגו חדש של החברה. |
עדכון 24.3, נובמבר 2011
סָעִיף | שינוי סיכום |
כֹּל | המסמך הועבר לפורמט מדריך למשתמש. |
תכונות | כבל USB איור נוסף - HW-USBN-2A. |
תכנות Flywire ו-Connection Reference | טבלה מעודכנת של חיבורי כבלים מומלצים עבור התקני MachXO2. |
שיקולי עיצוב לוח יעד | סעיף מעודכן. |
נספח א' | קטע נוסף. |
עדכון 24.2, אוקטובר 2009
סָעִיף | שינוי סיכום |
כֹּל | נוסף מידע הקשור למפרט הפיזי של מחברי flywire. |
גרסה 24.1, יולי 2009
סָעִיף | שינוי סיכום |
כֹּל | נוסף קטע טקסט של שיקולי עיצוב לוח יעד. |
תכנות Flywire ו-Connection Reference | נוספה כותרת סעיף. |
תיקונים קודמים
סָעִיף | שינוי סיכום |
— | מהדורות קודמות של Lattice. |
מסמכים / משאבים
![]() |
SATTICE FPGA-UG-02042-26.4 כבלי תכנות [pdfמדריך למשתמש FPGA-UG-02042-26.4 כבלי תכנות, FPGA-UG-02042-26.4, כבלים לתכנות, כבלים |