logo

LATTICE FPGA-UG-02042-26.4 Programming Cables

LATTICE FPGA-UG-02042-26.4 Programming Cables product-img

Limit responsabilite yo

Lattice pa fè okenn garanti, reprezantasyon, oswa garanti konsènan presizyon nan enfòmasyon ki nan dokiman sa a oswa konvnab nan pwodwi li yo pou nenpòt ki rezon patikilye. Tout enfòmasyon ki nan la a yo bay AS IS ak ak tout defo, ak tout risk ki asosye ak enfòmasyon sa yo se antyèman ak Achtè. Achtè pa dwe konte sou okenn done ak espesifikasyon pèfòmans oswa paramèt yo bay nan la a. Pwodwi Lattice vann yo te sijè a tès limite epi li se responsablite Achtè a poukont li detèmine konvnab nenpòt pwodwi ak teste ak verifye menm bagay la. Pa gen okenn pwodwi Lattice yo ta dwe itilize ansanm ak misyon oswa sekirite-kritik oswa nenpòt lòt aplikasyon kote echèk nan pwodwi Lattice a ta ka kreye yon sitiyasyon kote aksidan pèsonèl, lanmò, pwopriyete grav oswa domaj anviwònman an ka rive. Enfòmasyon yo bay nan dokiman sa a se pwopriyete Lattice Semiconductor, ak Lattice rezève dwa pou fè nenpòt chanjman nan enfòmasyon ki nan dokiman sa a oswa nan nenpòt ki pwodwi nenpòt ki lè san avètisman.

Karakteristik

  • Sipò pou tout pwodwi pwogramasyon Lattice
    • 2.5 V a 3.3 V I2C pwogramasyon (HW-USBN-2B)
    • 1.2 V pou 3.3 VJTAG ak pwogramasyon SPI (HW-USBN-2B)
    • 1.2 V pou 5 VJTAG ak pwogramasyon SPI (tout lòt kab)
    • Ideyal pou konsepsyon pwototip ak debogaj
  • Konekte ak plizyè koòdone PC
    • USB (v.1.0, v.2.0)
    • PC Paralèl Port
  • Konektè pwogramasyon fasil pou itilize
    • Flywire versatile, 2 x 5 (.100") oswa 1 x 8 (.100") konektè
    • 6 pye (2 mèt) oswa plis nan longè kab pwogramasyon (PC a DUT)
  • Konstriksyon san plon/konfòme RoHS

LATTICE FPGA-UG-02042-26.4 Programming Cables fig (1)

Programming Cables

Lattice Programming Cable pwodwi yo se koneksyon pyès ki nan konpitè pou pwogramasyon nan sistèm nan tout aparèy Lattice. Apre ou fin ranpli konsepsyon lojik ou epi kreye yon pwogramasyon file ak zouti devlopman Lattice Diamond®/ispLEVER® Classic, ou ka itilize Diamond Programmer oswa lojisyèl IspVM™ System pou pwograme aparèy sou tablo w la. Lojisyèl ispVM System/Diamond Programmer otomatikman jenere kòmandman pwogramasyon apwopriye, adrès pwogramasyon ak done pwogramasyon ki baze sou enfòmasyon ki estoke nan pwogramasyon an. file ak paramèt ou mete nan Diamond Programmer/ispVM System. Lè sa a, siyal pwogramasyon yo pwodwi nan USB oswa pò paralèl nan yon PC epi dirije nan kab la pwogram nan aparèy la. Pa gen okenn eleman adisyonèl ki nesesè pou pwogramasyon.
Lojisyèl Diamond Programmer/ispVM System enkli ak tout pwodwi zouti konsepsyon Lattice epi li disponib pou telechaje nan Lattice la. web sit nan www.latticesemi.com/programmer.

Programming Kab Pin Definisyon

Fonksyon yo bay nan kab pwogramasyon yo koresponn ak fonksyon ki disponib sou aparèy pwogramasyon Lattice. Depi kèk aparèy gen diferan karakteristik pwogramasyon, fonksyon espesifik yo bay nan kab pwogramasyon an ka depann de aparèy la sib chwazi. Lojisyèl ispVM System/Diamond Programmer otomatikman jenere fonksyon apwopriye ki baze sou aparèy chwazi a. Gade Tablo 3.1 pou yon souview nan fonksyon yo kab pwogramasyon.
Tablo 3.1. Programming Kab Pin Definisyon.

Programming Cable PIN Non Programming Kab PIN Kalite Deskripsyon
VCC Programming Voltage Antre Konekte nan VCCIO oswa VCCJ avyon nan aparèy la sib. Tipik ICC = 10 mA. Tablo sib la

bay VCC rezèv/referans pou kab la.

TDO/SO Sòti Done Tès Antre Itilize pou deplase done atravè IEEE1149.1 (JTAG) estanda pwogramasyon.
TDI/SI Tès Done Antre Sòti Itilize pou chanje done atravè estanda pwogramasyon IEEE1149.1.
ISPEN/PROG Pèmèt Sòti Pèmèt aparèy yo dwe pwograme.

Epitou fonksyone kòm SN/SSPI Chip Select pou pwogram SPI ak HW-USBN-2B.

TRST Tès Reyajiste Sòti Si ou vle IEEE 1149.1 eta machin reset.
Antre DONE endike estati konfigirasyon an
TMS Tès Mode Chwazi Antre Sòti Itilize pou kontwole machin leta IEEE1149.1.
GND Antre Konekte nan avyon tè nan aparèy la sib
TCK/SCLK Tès Revèy Antre Sòti Itilize pou revèy machin eta IEEE1149.1
NAN LI Inisyalize Antre Endike aparèy la pare pou konfigirasyon kòmanse. INITN jwenn sèlman sou kèk aparèy.
I2C: SCL* I2C SCL Sòti Bay siyal I2C SCL la
I2C: SDA* I2C sda Sòti Bay siyal I2C SDA a.
5 V SOTI* 5 V soti Sòti Bay yon siyal 5 V pou pwogramè iCEprogM1050 la.

Remak: Yo jwenn sèlman sou kab HW-USBN-2B la.LATTICE FPGA-UG-02042-26.4 Programming Cables fig (2)

Nòt: Egzije Diamond Programmer 3.1 oswa pita.LATTICE FPGA-UG-02042-26.4 Programming Cables fig (3)

Figi 3.2. Programming Cable Nan-System Programming Interface pou PC a (HW-USB-1A oswa HW-USB-2A)*
Remak: Lojisyèl Lattice PAC-Designer® pa sipòte pwogramasyon ak kab USB. Pou pwograme aparèy ispPAC ak câbles sa yo, sèvi ak lojisyèl Diamond Programmer/ispVM System.LATTICE FPGA-UG-02042-26.4 Programming Cables fig (4)

Remak: HW7265-DL3, HW7265-DL3A, HW-DL-3B, HW-DL-3C ak HW-DLN-3C se pwodwi fonksyonèl ekivalan.LATTICE FPGA-UG-02042-26.4 Programming Cables fig (5)

Figi 3.4. Entèfas pwogramasyon kab nan sistèm nan pou PC a (pDS4102-DL2 oswa pDS4102-DL2A)LATTICE FPGA-UG-02042-26.4 Programming Cables fig (6)

Figi 3.5. Programming Cable Nan-System Programming Interface pou PC a (HW7265-DL2 oswa HW7265-DL2A)*

Nòt: Pou rezon referans, konektè 2 x 10 sou HW7265-DL2 oswa HW7265-DL2A ekivalan a Tyco 102387-1. Sa a pral koòdone ak estanda 100-mil espas 2 x 5 headers, oswa yon 2 x 5 kle, konektè gason ankastre tankou 3M N2510-5002RB la.

Software Pwogramasyon

Diamond Programmer ak sistèm ispVM pou aparèy klasik se zouti lojisyèl jesyon pwogramasyon pi pito pou tout aparèy Lattice ak kab telechaje yo. Dènye vèsyon Lattice Diamond Programmer oswa lojisyèl ispVM System disponib pou telechaje nan Lattice la web sit nan www.latticesemi.com/programmer.

Konsiderasyon Konsepsyon Konsèy Sib

Yon rezistans rale desann 4.7 kΩ rekòmande sou koneksyon TCK nan tablo sib la. Rale-desann sa a rekòmande pou fè pou evite revèy envolontè nan kontwolè TAP pwovoke pa kwen revèy rapid oswa kòm VCC r.amps leve. Rale-desann sa a rekòmande pou tout fanmi pwogramasyon Lattice.
Siyal I2C SCL ak SDA yo louvri drenaj. Yon rezistans rale 2.2 kΩ pou VCC obligatwa sou tablo sib la. Se sèlman valè VCC 3.3 V ak 2.5 V pou I2C ki sipòte pa câbles HW-USBN-2B yo.
Pou fanmi aparèy Lattice ki gen pouvwa ki ba, li rekòmande pou ajoute yon rezistans 500 Ω ant VCCJ ak GND pandan entèval pwogramasyon an lè yon kab pwogramasyon USB konekte ak yon konsepsyon tablo pouvwa ki ba anpil. Gen yon FAQ ki disponib ki diskite sou sa a plis pwofondè nan:
http://www.latticesemi.com/en/Support/AnswerDatabase/2/2/0/2205
J laTAG vitès pò pwogramasyon ka bezwen gouvène lè w ap itilize câbles pwogramasyon ki konekte ak PCB kliyan yo. Sa a se espesyalman enpòtan lè gen long PCB routage oswa ak anpil aparèy daisy-chained. Lojisyèl pwogramasyon Lattice a ka ajiste tan TCK aplike nan JTAG pò pwogramasyon soti nan kab la. Anviwònman pò ki ba-presizyon TCK sa a depann de anpil faktè, tankou vitès PC a ak kalite kab yo itilize (pò paralèl, USB oswa USB2). Karakteristik lojisyèl sa a bay yon opsyon pou ralanti TCK a pou anviwònman debug oswa fè bwi. Gen yon FAQ ki disponib ki diskite sou sa a plis pwofondè nan: http://www.latticesemi.com/en/Support/AnswerDatabase/9/7/974.aspx
Kab telechaje USB a ka itilize pou pwogram Power Manager oswa ispClock pwodwi ak lojisyèl pwogram Lattice. Lè w ap itilize kab USB a ak aparèy Power Manager I yo, (POWR604, POWR1208, POWR1208P1), ou dwe ralanti fè TCK pa yon faktè de 2. Gen yon FAQ ki disponib ki diskite sou sa a plis pwofondè nan:
http://www.latticesemi.com/en/Support/AnswerDatabase/3/0/306.aspx

Pwogramasyon Flywire ak referans koneksyon

Gade nan Tablo 6.1 pou idantifye, pou chak aparèy Lattice, ki jan yo konekte plizyè fil kab pwogramasyon Lattice. JTAG, SPI ak I2C konfigirasyon idantifye san anbigwite. Legacy câbles ak pyès ki nan konpitè yo enkli pou referans. Anplis de sa, divès kalite konfigirasyon header yo tabulasyon.
Tablo 6.1. Pin ak kab referans

HW-USBN-2B

Koulè Flywire

TDI/SI TDO/SO TMS TCK/SCLK ISPEN/PROG TRST(PÒTISYON) VCC GND I2C
Orange Brown Koulè wouj violèt Blan Jòn Ble Vèt Wouj Nwa Jòn
HW-USBN-2A

Koulè Flywire

TDI TDO TMS TCK ispEN/PROG NAN LI TRST(SÒTI)/FÈ (ENTRE) VCC GND  
Orange Brown Koulè wouj violèt Blan Jòn Ble Vèt Wouj Nwa
HW-DLN-3C

Koulè Flywire

TDI TDO TMS TCK ispEN/PROG  

na

TRST(PÒTISYON) VCC GND  
Orange Brown Koulè wouj violèt Blan Jòn Vèt Wouj Nwa
 

 

Programmation kab pin tip Target Board Rekòmandasyon

Sòti Antre Sòti Sòti Sòti Antre Antre / Sòti Antre Antre Ou
4.7 kΩ Pull-Up 4.7 kΩ Pull-Down  

(Nòt 1)

 

(Nòt 2)

(Non

(Non

Konekte fil kab pwogramasyon yo (pi wo a) nan aparèy ki koresponn lan oswa broch header (belo

JTAG Aparèy pò

ECP5™ TDI TDO TMS TCK  

 

 

 

 

 

 

 

 

Koneksyon opsyonèl ak aparèy ispEN, PWOGRAM,

INITN, DONE ak/oswa TRST siyal (Defini nan anviwònman Custom I/O nan sistèm ispVM

oswa lojisyèl Diamond Programmer. Se pa tout aparèy ki gen broch sa yo disponib)

Obligatwa Obligatwa  
LatticeECP3™/LatticeECP2M™ LatticeECP2™/LatticeECP™/ LatticeEC™  

TDI

 

TDO

 

TMS

 

TCK

 

Obligatwa

 

Obligatwa

 
LatticeXP2™/LatticeXP™ TDI TDO TMS TCK Obligatwa Obligatwa  
LatticeSC™/LatticeSCM™ TDI TDO TMS TCK Obligatwa Obligatwa  
MachXO2™/MachXO3™/MachXO3D™ TDI TDO TMS TCK Obligatwa Obligatwa  
MachXO™ TDI TDO TMS TCK Obligatwa Obligatwa  
ORCA®/FPSC TDI TDO TMS TCK Obligatwa Obligatwa  
ispXPGA®/ispXPLD™ TDI TDO TMS TCK Obligatwa Obligatwa  
ispMACH® 4000/ispMACH/ispLSI® 5000 TDI TDO TMS TCK Obligatwa Obligatwa  
MACH®4A TDI TDO TMS TCK Obligatwa Obligatwa  
ispGDX2™ TDI TDO TMS TCK Obligatwa Obligatwa  
ispPAC®/ispClock™ (Nòt 4) TDI TDO TMS TCK Obligatwa Obligatwa  
Platform Manager™/Power Manager/ Power Manager II/Platform Manager II

(Nòt 4)

 

TDI

 

TDO

 

TMS

 

TCK

 

Obligatwa

 

Obligatwa

 

Tablo 6.1. Pin ak kab referans

HW-USBN-2B

Koulè Flywire

TDI/SI TDO/SO TMS TCK/SCLK ISPEN/PROG TRST(PÒTISYON) VCC GND I2C
Orange Brown Koulè wouj violèt Blan Jòn Ble Vèt Wouj Nwa Yello
HW-USBN-2A

Koulè Flywire

TDI TDO TMS TCK ispEN/PROG NAN LI TRST(SÒTI)/FÈ (ENTRE) VCC GND  
Orange Brown Koulè wouj violèt Blan Jòn Ble Vèt Wouj Nwa
HW-DLN-3C

Koulè Flywire

TDI TDO TMS TCK ispEN/PROG  

na

TRST(PÒTISYON) VCC GND  
Orange Brown Koulè wouj violèt Blan Jòn Vèt Wouj Nwa
 

 

Programmation kab pin tip Target Board Rekòmandasyon

Sòti Antre Sòti Sòti Sòti Antre Antre / Sòti Antre Antre O
4.7 kΩ Pull-Up 4.7 kΩ Pull-Down  

(Nòt 1)

 

(Nòt 2)

(N

(N

Konekte fil kab pwogramasyon yo (pi wo a) nan aparèy ki koresponn lan oswa broch header (anba a

Esklav SPI Port Aparèy

ECP5 MOSI MISO CCLK SN  

Koneksyon opsyonèl ak siyal PROGRAMN, INITN ak/oswa DONE aparèy

Obligatwa Obligatwa  
LasiECP3 MOSI MISO CCLK SN Obligatwa Obligatwa  
MachXO2/MachXO3/MachXO3D SI SO CCLK SN Obligatwa Obligatwa  
 

CrossLink™ LIF-MD6000

 

MOSI

 

MISO

 

 

SPI_SCK

 

SPI_SS

Opt. CDONE  

CRESET_B

 

Obligatwa

 

Obligatwa

 
iCE40™/iCE40LM/iCE40 Ultra™/iCE40 UltraLite™  

SPI_SI

 

SPI_SO

 

SPI_SCK

 

SPI_SS_B

Opt. CDONE  

CRESET_B

 

Obligatwa

 

Obligatwa

 

I2C Port Aparèy

MachXO2/MachXO3/MachXO3D Koneksyon opsyonèl ak siyal PROGRAMN, INITN ak/oswa DONE aparèy Obligatwa Obligatwa  
Manadjè platfòm II Obligatwa Obligatwa SCL_M
L-ASC10 Obligatwa Obligatwa  
 

CrossLink LIF-MD6000

Opt. CDONE  

CRESET_B

 

Obligatwa

 

Obligatwa

 

Tèt

1 x 10 koneksyon (divès kalite kab) 3 2 6 8 4 9 oswa 10 5 oswa 9 1 7  
1 x 8 koneksyon (gade figi 3.4) 3 2 6 8 4 5 1 7  
2 x 5 koneksyon (gade figi 3.5) 5 7 3 1 10 9 6 2, 4, oswa 8  

Pwogramasyon

Modèl 300 5 7 3 1 10 9 6 2, 4, oswa 8  
iCEprog™ iCEprogM1050 8 5 7 9 3 1 6 10  

Nòt: 

  • Pou pi gran aparèy ISP Lattice, yon kondansateur dekouplage 0.01 μF obligatwa sou ispEN/ENABLE nan tablo sib la.
  • Pou HW-USBN-2A/2B, tablo sib la bay pouvwa a - Tipik ICC = 10 mA. Pou aparèy ki gen yon PIN VCCJ, VCCJ a dwe konekte aparèy, konekte bank apwopriye VCCIO a ak VCC kab la. Yon kondansateur dekouplage 0.1 μF obligatwa sou VCCJ oswa VCCIO tou pre aparèy la. fèy pou detèmine si aparèy la gen yon PIN VCCJ oswa ki sa bank VCCIO gouvène pò pwogramasyon sib la (sa a ka pa menm ak yon sib 3. Louvri siyal drenaj. Tablo sib ta dwe gen ~ 2.2 kΩ rezistans rale ki konekte nan menm bagay la. avyon ki konekte VCC HW-USBN-2B pou VCC.
  • Lè w ap itilize lojisyèl PAC-Designer® pou pwograme aparèy ispPAC oswa ispClock, pa konekte TRST/DONE.
  • Si w ap itilize yon kab ki pi gran pase HW-USBN-2B, konekte yon ekipman ekstèn +5 V ant iCEprogM1050 PIN 4 (VCC) ak PIN 2 (GND).
  • Pou HW-USBN-2B, sèlman valè VCC de 3.3 V jiska 2.5 V yo sipòte pou I2C.

Konekte kab pwogramasyon an

Tablo sib la dwe san kouran lè konekte, dekonekte, oswa rekonekte kab pwogramasyon an. Toujou konekte pin GND kab pwogramasyon an (fil nwa) anvan ou konekte nenpòt lòt JTAG broch. Si w pa swiv pwosedi sa yo ka lakòz domaj nan aparèy la pwograme sib.

Programming Kab TRST PIN

Konekte PIN TRST tablo a ak PIN TRST kab la pa rekòmande. Olye de sa, konekte PIN TRST tablo a nan Vcc. Si PIN TRST tablo a konekte ak PIN TRST kab la, enstwi ispVM/Diamond Programmer pou kondwi PIN TRST a wo.

Pou konfigirasyon ispVM/Diamond Programmer pou kondwi TRST PIN wo:

  • Chwazi atik nan meni Opsyon.
  • Chwazi Kab ak I/O Port Enstalasyon.
  • Chwazi kaz TRST/Reset Pin-Konekte.
  • Chwazi bouton radyo Set High.

Si yo pa chwazi opsyon ki apwopriye a, ispVM/Diamond Programmer mete PIN TRST la ba. Kontinwe, chèn BSCAN a pa travay paske chèn nan fèmen nan yon eta RESET.

Programming Kab ispEN Pin

Pin sa yo ta dwe mete tè:

  • PIN BSCAN nan aparèy 2000VE yo
  • ENABLE pin of MACH4A3/5-128/64, MACH4A3/5-64/64 and MACH4A3/5-256/128 devices.

Sepandan, ou gen opsyon pou gen broch BSCAN ak ENABLE kondwi pa pin ispEN ki soti nan kab la. Nan ka sa a, ispVM/Diamond Programmer dwe konfigirasyon pou kondwi PIN ispEN ba jan sa a:
Pou konfigirasyon ispVM/Diamond Programmer pou kondwi ispEN pin ba:

  1. Chwazi atik nan meni Opsyon.
  2. Chwazi Kab ak I/O Port Enstalasyon.
  3. Chwazi kaz ispEN/BSCAN Pin Connected.
  4. Chwazi bouton radyo Set Low.

Chak kab pwogramasyon bato ak de ti konektè ki ede w kenbe flywires yo òganize. Manifakti sa a ak nimewo pati a se youn sous posib pou konektè ekivalan:

  • 1 x 8 Connector (pou egzanpample, Samtec SSQ-108-02-TS)
  • 2 x 5 Connector (pou egzanpample, Samtec SSQ-105-02-TD)

Kab pwogramasyon flywire oswa headers yo gen entansyon konekte ak estanda 100-mil headers espas (broch espace 0.100 pous apa). Lasi rekòmande yon header ak longè 0.243 pous oswa 6.17 mm. Menm si, headers nan lòt longè ka travay egalman byen.

Enfòmasyon sou lòd

Tablo 10.1. Programming Cable Feature Rezime

Karakteristik HW-USBN-2B HW-USBN-2A HW-USB-2A HW-USB-1A HW-DLN-3C HW7265-DL3, HW7265-DL3A, HW-DL-3B,

HW-DL-3C

HW7265-DL2 HW7265-DL2A PDS4102-DL2 PDS4102-DL2A
USB X X X X
PC-Paralèl X X X X X X
1.2 V Sipò X X X
1.8 V Sipò X X X X X X X X
2.5-3.3 V

Sipò

X X X X X X X X X X
5.0 V Sipò X X X X X X X X X
2 x 5 Connector X X X X X X X
1 x 8 Connector   X X X X X X X
Flywire X X X X X X
Konstriksyon san plon X X X
Disponib pou lòd X X

Tablo 10.2. Enfòmasyon sou kòmann-nan

Deskripsyon Nimewo Pati kòmande Lachin RoHS Environment- Friendly Use Peryòd (EFUP)
Programming kab (USB). Gen 6′ USB kab, konektè flywire, 8-pozisyon (1 x 8) adaptè ak 10-pozisyon (2 x 5) adaptè, san plon, RoHS konfòme konstriksyon. HW-USBN-2B  

 

Programming kab (PC sèlman). Gen adaptè pò paralèl, 6′ kab, konektè flywire, 8-pozisyon (1 x 8) adaptè ak 10-

pozisyon (2 x 5) adaptè, san plon, RoHS konfòme konstriksyon.

HW-DLN-3C

Nòt: Lòt câbles yo dekri nan dokiman sa a pou rezon eritaj sèlman, câbles sa yo pa pwodwi ankò. Câbles ki disponib kounye a pou lòd yo se atik ranplasman konplètman ekivalan.

Anèks A. Depanaj Enstalasyon chofè USB a

Li esansyèl ke ou enstale chofè yo anvan ou konekte PC ou ak kab USB la. Si kab la konekte anvan enstale chofè yo, Windows pral eseye enstale pwòp chofè li yo ki ka pa travay.
Si w te eseye konekte PC a ak kab USB a san w pa enstale chofè ki apwopriye yo, oswa si w gen pwoblèm pou w kominike ak kab USB Lattice a apre w fin enstale chofè yo, swiv etap ki anba yo:

  1. Ploge kab USB Lattice a. Chwazi Kòmanse > Anviwònman > Kontwòl Panel > Sistèm.
  2. Nan bwat dyalòg Pwopriyete Sistèm, klike sou onglet Materyèl ak bouton Manadjè Aparèy. Anba contrôleur Universal Serial Bus, ou ta dwe wè Lattice USB ISP Programmer. Si ou pa wè sa, gade pou Aparèy Unknown a ak drapo jòn la. Double klike sou ikòn Aparèy Unknown a.LATTICE FPGA-UG-02042-26.4 Programming Cables fig (7)
  3. Nan bwat dyalòg Pwopriyete aparèy ki pa konnen, klike sou Reenstale chofè a.LATTICE FPGA-UG-02042-26.4 Programming Cables fig (8)
  4. Chwazi Browse òdinatè mwen an pou lojisyèl chofè.LATTICE FPGA-UG-02042-26.4 Programming Cables fig (9)
    Navige nan anyè isptools\ispvmsystem pou chofè Lattice EzUSB la.LATTICE FPGA-UG-02042-26.4 Programming Cables fig (10)
    Navige nan anyè isptools\ispvmsystem\Drivers\FTDIUSBDriver pou chofè FTDI FTUSB la.LATTICE FPGA-UG-02042-26.4 Programming Cables fig (11)
  5. Pou enstalasyon Diamond, ale nan lscc/diamond/data/vmdata/drivers. Klike sou Next.
  6. Chwazi Enstale lojisyèl chofè sa a de tout fason. Sistèm nan mete ajou chofè a.LATTICE FPGA-UG-02042-26.4 Programming Cables fig (12)
  7. Klike sou Fèmen epi fini enstale chofè USB a.LATTICE FPGA-UG-02042-26.4 Programming Cables fig (13)
  8. Anba Kontwòl Panel > Sistèm > Manadjè Aparèy > Inivèsèl Serial Bus Controllers ta dwe gen ladan sa ki annapre yo: Pou Lattice EzUSB Driver: Lattice USB ISP Programmer aparèy enstale.LATTICE FPGA-UG-02042-26.4 Programming Cables fig (14)

Pou chofè a FTDI FTUSB: USB Serial Converter A ak aparèy konvètè B enstaleLATTICE FPGA-UG-02042-26.4 Programming Cables fig (15)

Si w gen pwoblèm oswa ou bezwen plis enfòmasyon, kontakte sipò teknik Lattice.

Sipò teknik

Pou asistans, soumèt yon ka sipò teknik nan www.latticesemi.com/techsupport.

Istwa revizyon

Revizyon 26.4, Me 2020

Seksyon Chanjman Rezime
Programming Cables Mete ajou Lasi weblyen sit la www.latticesemi.com/programmer.
Software Pwogramasyon

Revizyon 26.3, Oktòb 2019

Seksyon Chanjman Rezime
Konsiderasyon Konsepsyon Konsèy Sib; Pwogramasyon Flywire ak

Referans Koneksyon

Klarifye valè VCC ke koòdone I2C sipòte. Te ajoute nòt nan Tablo 6.1.

Revizyon 26.2, Me 2019

Seksyon Chanjman Rezime
Te ajoute seksyon Limit responsabilite nou.
Pwogramasyon Flywire ak referans koneksyon Mete ajou Tablo 6.1. Pin ak kab referans.

Te ajoute MachXO3D

Te ajoute CRESET_B nan Crosslink I2C. Mete ajou atik anba I2C Port Devices

· Te ajoute Manadjè platfòm II.

· Chanje lòd ispPAC. Mete ajou atik anba I2C Port Devices.

· Chanje Power Manager II an Platform Manager II epi mete ajou I2C: valè SDA.

· Chanje ASC an L-ASC10

Mizajou nòt anba paj 4 pou enkli aparèy ispClock. Ajiste mak komèsyal yo.

Istwa revizyon Mizajou fòma.
Kouvèti dèyè Mizajou modèl.
Ti chanjman editoryal

Revizyon 26.1, Me 2018

Seksyon Chanjman Rezime
Tout Antre korije nan seksyon Esklav SPI Port Devices nan Tablo 6.1.

Revizyon 26.0, Avril 2018

Seksyon Chanjman Rezime
Tout Chanje nimewo dokiman soti nan UG48 a FPGA-UG-02024. Mizajou modèl dokiman an.
Programming Cables Retire enfòmasyon redondants ak chanje lyen ki mennen nan www/latticesemi.com/software.
Programming Kab Pin Definisyon Mete ajou non Pinch kab pwogramasyon yo nan Tablo 3.1. Programming Kab Pin Definisyon.
Pwogramasyon Flywire ak referans koneksyon Ranplase Tablo 2. Referans Konvèsyon Flywire ak Tablo 3 Koneksyon Pin Rekòmande ak yon sèl Tablo 6.1 Pin ak Kab Referans.
Enfòmasyon sou lòd Deplase Tablo 10.1. Programming Cable Feature Rezime anba Enfòmasyon sou Kòmande.

Revizyon 25.0, Novanm 2016

Seksyon Chanjman Rezime
Pwogramasyon Flywire ak referans koneksyon Tablo 3 revize, Koneksyon Pin rekòmande. Te ajoute aparèy CrossLink.

Revizyon 24.9, Oktòb 2015

Seksyon Chanjman Rezime
Pwogramasyon Flywire ak referans koneksyon Tablo 3 revize, Koneksyon Pin rekòmande.

Te ajoute kolòn CRESET-B. Te ajoute aparèy iCE40 UltraLite.

Asistans sipò teknik Mizajou enfòmasyon Asistans Sipò Teknik.

Revizyon 24.8, mas 2015

Seksyon Chanjman Rezime
Programming Kab Pin Definisyon Revize deskripsyon INIT nan Tablo 1, Programming Cable PIN Definitions.

Revizyon 24.7, janvye 2015

Seksyon Chanjman Rezime
Programming Kab Pin Definisyon Nan Tablo 1, Programming Cable Pin Definisyon, ispEN/Enable/PROG chanje an ispEN/Enable/PROG/SN ak deskripsyon li revize.

Mizajou Figi 2, Programming Cable Nan-System Programming Interface pou PC a (HW-USBN-2B).

Programming Kab ispEN Pin Nan Tablo 4, Programming Cable Feature Rezime, HW-USBN-2B make kòm disponib pou lòd.
Enfòmasyon sou lòd HW-USBN-2A chanje an HW-USBN-2B.

Revizyon 24.6, Jiyè 2014

Seksyon Chanjman Rezime
Tout Chanje tit dokiman ki soti nan ispDOWNLOAD Cables nan Programming Cables Gid itilizatè a.
Programming Kab Pin Definisyon Mete ajou Tablo 3, Koneksyon Pin Rekòmande. Te ajoute fanmi aparèy ECP5, iCE40LM, iCE40 Ultra, ak MachXO3.
Konsiderasyon Konsepsyon Konsèy Sib Mizajou seksyon. Mizajou lyen FAQ sou kontwòl zouti ispVM nan sik devwa TCK ak/oswa frekans.
Asistans sipò teknik Mizajou enfòmasyon Asistans Sipò Teknik.

Revizyon 24.5, Oktòb 2012

Seksyon Chanjman Rezime
Pwogramasyon Flywire ak referans koneksyon Te ajoute non PIN konfigirasyon iCE40 nan tablo Referans Konvèsyon Flywire la.
Pwogramasyon Flywire ak referans koneksyon Te ajoute enfòmasyon iCE40 nan tablo Koneksyon kab Rekòmande yo.

Revizyon 24.4, fevriye 2012

Seksyon Chanjman Rezime
Tout Mizajou dokiman ak nouvo logo antrepriz.

Revizyon 24.3, Novanm 2011

Seksyon Chanjman Rezime
Tout Dokiman transfere nan fòma gid itilizatè a.
Karakteristik Te ajoute Figi USB Kab - HW-USBN-2A.
Pwogramasyon Flywire ak referans koneksyon Mete ajou tablo Koneksyon kab Rekòmande pou aparèy MachXO2.
Konsiderasyon Konsepsyon Konsèy Sib Mizajou seksyon.
Apendis A Te ajoute seksyon.

Revizyon 24.2, Oktòb 2009

Seksyon Chanjman Rezime
Tout Te ajoute enfòmasyon ki gen rapò ak espesifikasyon fizik konektè flywire yo.

Revizyon 24.1, Jiyè 2009

Seksyon Chanjman Rezime
Tout Te ajoute seksyon tèks Konsiderasyon Konsepsyon Konsèy Sib.
Pwogramasyon Flywire ak referans koneksyon Te ajoute tit seksyon.

Revizyon anvan yo

Seksyon Chanjman Rezime
Previous Lattice degaje.

www.latticesemi.com

Dokiman / Resous

LATTICE FPGA-UG-02042-26.4 Programming Cables [pdfGid Itilizatè
FPGA-UG-02042-26.4 Programmation Câbles, FPGA-UG-02042-26.4, Programmation Câbles, Câbles

Referans

Kite yon kòmantè

Adrès imel ou p ap pibliye. Jaden obligatwa yo make *