NXP-LOGO

NXP UM11931 MCU-Link Base Standalone Debug Probe

NXP UM11931 MCU-Link Base Standalone Debug Probe-PRODUCT

Enfòmasyon sou pwodwi:

  • Non pwodwi: MCU-Link Base Standalone Debug Probe
  • Manifakti: NXP Semiconductors
  • Nimewo Modèl: UM11931
  • Vèsyon: Rev. 1.0 — 10 avril 2023
  • Mo kle: MCU-Link, Debug probe, CMSIS-DAP
  • Résumé: MCU-Link Base otonòm debug sonde manyèl itilizatè

Enstriksyon Itilizasyon pwodwi:

Entwodiksyon

MCU-Link Base Standalone Debug Probe se yon aparèy versatile ki pèmèt pou debogaj ak devlopman nan kòd koutim debug sond. Li gen ladann divès kalite karakteristik ak interfaces pou entegrasyon san pwoblèm ak sistèm sib.

Layout tablo ak Anviwònman

Konektè yo ak kavalye sou MCU-Link la se jan sa a:

sikwi ref Deskripsyon
LED1 Ki ap dirije estati
J1 Lame USB konektè
J2 LPC55S69 SWD konektè (pou devlopman sond debug koutim
kòd sèlman)
J3 Firmware aktyalizasyon kavalye (enstale ak re-power pou mete ajou
firmwèr)
J4 VCOM enfim kavalye (enstale pou enfim)
J5 SWD enfim kavalye (enstale pou enfim)
J6 SWD Connector pou koneksyon ak sistèm sib
J7 VCOM koneksyon
J8 Konektè ekspansyon dijital
PIN 1: Antre analòg
Pins 2-4: rezève

Opsyon enstalasyon ak firmwèr

Sond debug MCU-Link la vini ak pwotokòl CMSIS-DAP NXP ki baze sou firmwèr pre-enstale, ki sipòte tout karakteristik pyès ki nan konpitè. Sepandan, tanpri sonje ke modèl espesifik sa a nan MCU-Link pa sipòte firmwèr J-Link ki soti nan SEGGER.

Si tablo ou a pa gen yon imaj firmwèr sonde debug enstale, pa youn nan LED yo ap limen lè tablo a konekte ak yon òdinatè lame. Nan ka sa yo, ou ka mete ajou firmwèr tablo a lè w suiv enstriksyon ki nan Seksyon 3.2 ki anba a.

Chofè lame ak enstalasyon sèvis piblik

Pou enstale chofè ki nesesè yo ak sèvis piblik pou MCU-Link la, tanpri al gade nan gid enstalasyon etap pa etap yo bay sou tablo a. webpaj sou nxp.com: https://www.nxp.com/demoboard/MCU-LINK.
Altènativman, ou kapab tou itilize sèvis piblik Linkserver ki disponib nan https://nxp.com/linkserver ki enstale chofè yo mande yo ak firmwèr otomatikman.

Dokiman enfòmasyon

Info Kontni
Mo kle MCU-Link, Debug probe, CMSIS-DAP
Résumé MCU-Link Base otonòm debug sonde manyèl itilizatè

Istwa revizyon

Rev Dat Deskripsyon
1.0 20220410 Premye lage.

Enfòmasyon pou kontakte

Pou plis enfòmasyon, tanpri vizite: http://www.nxp.com
Pou adrès biwo lavant yo, tanpri voye yon imèl bay: salesaddresses@nxp.com

Entwodiksyon

Devlope ansanm pa NXP ak Atis Embedded, MCU-Link se yon sond debogaj pwisan ak pri ki efikas ki ka itilize san pwoblèm ak MCUXpresso IDE, epi li konpatib tou ak IDE 3yèm pati ki sipòte pwotokòl CMSIS-DAP. MCU-Link gen ladann anpil karakteristik pou fasilite devlopman lojisyèl entegre, ki soti nan debogaj debaz nan pwofil ak yon UART pou USB pon (VCOM). MCU-Link se youn nan yon seri solisyon debug ki baze sou achitekti MCU-Link la, ki gen ladan tou yon modèl Pro ak aplikasyon ki bati nan tablo evalyasyon NXP (gade https://nxp.com/mculink pou plis enfòmasyon). Solisyon MCU-Link yo baze sou mikwokontroleur LPC55S69 ki gen anpil pouvwa, ki ba ak tout vèsyon kouri menm firmwèr NXP.

NXP UM11931 MCU-Link Base Standalone Debug Probe-FIG1

Figi 1 MCU-Link layout ak koneksyon

MCU-Link la gen ladan karakteristik sa yo

  • Firmware CMSIS-DAP pou sipòte tout MCU ki baze sou NXP Arm® Cortex®-M ak koòdone debogaj SWD
  • Gwo vitès USB lame koòdone
  • USB pou vize pon UART (VCOM)
  • Profilage SWO ak karakteristik I/O
  • Sipò CMSIS-SWO
  • Antre siveyans siyal analòg

Layout tablo ak Anviwònman

Konektè yo ak kavalye sou MCU-Link yo montre nan Figi 1 ak deskripsyon sa yo yo montre nan Tablo 1.

Tablo 1 Endikatè, kavalye, bouton ak konektè

sikwi ref Deskripsyon Default
LED1 Ki ap dirije estati n/a
J1 Lame USB konektè n/a
J2 LPC55S69 SWD konektè (pou devlopman kòd koutim sonde debug sèlman) Pa enstale
J3 Mizajou firmwèr kavalye (enstale ak re-pouvwa pou mete ajou firmwèr) Louvri
J4 VCOM enfim kavalye (enstale pou enfim) Louvri
J5 SWD enfim kavalye (enstale pou enfim) Louvri
J6 SWD Connector pou koneksyon ak sistèm sib n/a
J7 VCOM koneksyon n/a
J8 Konektè ekspansyon dijital PIN 1: Antre analòg

Pins 2-4: rezève

Pa enstale

Opsyon enstalasyon ak firmwèr

Sond debug MCU-Link yo pwograme faktori ak firmwèr ki baze sou pwotokòl CMSIS-DAP NXP, ki sipòte tou tout lòt karakteristik ki sipòte nan pyès ki nan konpitè. (Remake byen ke modèl MCU-Link sa a pa ka kouri vèsyon firmwèr J-Link ki soti nan SEGGER ki disponib pou lòt aplikasyon MCU-Link.)
Gen kèk inite pwodiksyon bonè pa gen yon imaj firmwèr sonde debug enstale. Si sa a se ka a, okenn nan LED yo pral limen lè tablo a konekte ak yon òdinatè lame. Nan sitiyasyon sa a, firmwèr tablo a ka toujou mete ajou pa swiv enstriksyon ki nan Seksyon 3.2 ki anba a.

Chofè lame ak enstalasyon sèvis piblik
Yo bay yon gid enstalasyon etap pa etap pou MCU-Link nan tablo a web paj sou nxp.com (https://www.nxp.com/demoboard/MCU-LINK.) Rès seksyon sa a eksplike etap sa yo menm jan yo ka jwenn sou paj sa a.
MCU-Link kounye a sipòte tou pa sèvis piblik Linkserver la (https://nxp.com/linkserver), epi kouri enstale Linkserver la pral enstale tou tout chofè ki nesesè yo ak sèvis piblik aktyalizasyon firmwèr yo mansyone nan rès seksyon sa a. Li rekòmande pou itilize enstalasyon sa a sof si w ap itilize yon vèsyon MCUXpresso IDE nan 11.6.1 oswa plis. Tanpri tcheke konpatibilite MCUXpresso IDE (gade Tablo 2) anvan mete ajou firmwèr MCU-Link la.
Sond debug MCU-Link yo sipòte sou platfòm Windows 10, MacOS X ak Ubuntu Linux. Sond MCU-Link itilize chofè OS estanda men pwogram enstalasyon Windows la gen ladan l enfòmasyon files bay non itilizatè zanmitay aparèy. Si ou pa vle sèvi ak pake enstalasyon Linkserver ou ka enstale enfòmasyon sa yo files ak firmwèr MCU-Link aktyalizasyon sèvis piblik la, lè w ale nan seksyon Resous Design nan tablo a web paj epi chwazi "Lojisyèl Devlopman" nan seksyon SOFTWARE. Pakè enstalasyon pou chak OS lame yo pral montre. Telechaje pake a pou enstale OS lame ou a (Linux oswa MacOS) oswa kouri enstale a (Windows). Apre mete chofè OS yo, òdinatè lame w la pral pare pou itilize ak MCU-Link. Anjeneral, li rekòmande pou mete ajou ak dènye vèsyon firmwèr la paske sa ka chanje depi MCU-Link ou te fabrike men anvan tcheke Tablo 2 pou konfime konpatibilite ak vèsyon MCUXpresso IDE w ap itilize a. Gade Seksyon 3.2 pou etap pou fè yon aktyalizasyon firmwèr.

Mete ajou firmwèr MCU-Link

Pou mete ajou firmwèr MCU-Link la, li dwe mache nan mòd ISP (USB). Pou fè sa a insert jumper J4 Lè sa a, konekte MCU-Link nan òdinatè lame w la lè l sèvi avèk yon mikwo B USB kab ki konekte ak J1. LED STATUS wouj la (LED3) ta dwe limen epi rete limen (pou plis enfòmasyon sou enfòmasyon sou estati LED, al gade nan Seksyon 4.7. Tablo a pral enimere sou òdinatè lame a kòm yon aparèy klas HID. Navige nan MCU-
Anyè LINK_installer_Vx_xxx (kote Vx_xxx endike nimewo vèsyon an, pa egzanp V3.108), answit swiv enstriksyon enstalasyon yo nan readme.txt pou jwenn ak kouri sèvis piblik aktyalizasyon firmwèr pou CMSIS-DAP. Apre mete ajou firmwèr la lè l sèvi avèk youn nan scripts sa yo, deploge tablo a nan òdinatè lame a, retire J4 ak Lè sa a, rekonekte tablo a.

REMAK: Soti nan vèsyon V3.xxx ivè, firmwèr MCU-Link la sèvi ak WinUSB olye pou yo HID pou pi wo pèfòmans, men sa a pa konpatib ak vèsyon pi bonè nan MCUXpresso IDE. Sipò CMSIS-SWO yo pral prezante tou soti nan V3.117, sa ki pèmèt karakteristik ki gen rapò ak SWO nan IDE ki pa NXP, men tou, ki egzije yon IDE ajou. Tanpri tcheke tablo ki anba a pou konpatibilite ant vèsyon MCU-Link firmwèr ak MCUXpresso IDE. Dènye lage firmwèr V2.xxx (2.263) disponib nan https://nxp.com/mcu-link pou devlopè ki itilize ansyen vèsyon IDE yo.

Tablo 2 Karakteristik mikrolojisyèl ak konpatibilite MCUXpresso IDE

MCU-Link vèsyon firmwèr USB

kalite chofè

CMSIS- SWO

sipò

LIBUSBSIO MCUXpresso IDE vèsyon sipòte
V1.xxx ak V2.xxx HID Non Wi MCUXpresso 11.3 ivè
V3.xxx jiska e ki gen ladan V3.108 WinUSB Non Non MCUXpresso 11.7 ivè OBLIJE
V3.117 ak ivè WinUSB Wi Non MCUXpresso 11.7.1 oswa pita OBLIJE

Apre pwogramasyon MCU-Link la ak firmwèr CMSIS-DAP la, yon aparèy USB seri otobis ak yon pò vityèl kom ap enumere, jan yo montre anba a (pou Windows ki gen tout pouvwa a):

NXP UM11931 MCU-Link Base Standalone Debug Probe-FIG2

 

Figi 2 MCU-Link USB aparèy (ki soti nan V3.xxx firmwèr, pò VCOM pèmèt)
Si w ap itilize firmwèr V2.xxx oswa pi bonè ou pral wè yon aparèy MCU-Link CMSIS-DAP anba aparèy USB HIB yo olye ke aparèy Inivèsèl Serial Bus.
Ki ap dirije estati a ap kontinye fennen soti nan limen pou ale nan epi tounen sou ankò ("respire").
Si gen yon vèsyon firmwèr ki pi resan pase sa ki pwograme nan MCU-Link ou a disponib, MCUXpresso IDE (ki soti nan vèsyon 11.3 ivè) ap avèti w sou sa lè w itilize sond la nan yon sesyon debug; pran anpil prekosyon sou vèsyon firmwèr ou enstale a pou asire li konpatib ak vèsyon IDE w ap itilize a. Si w ap itilize yon lòt IDE ak MCU-Link la, li rekòmande pou mete ajou firmwèr la pou asire yo enstale dènye vèsyon firmwèr la.

Enstalasyon pou itilize ak zouti devlopman
Sond debug MCU-Link la ka itilize ak IDE ki sipòte nan ekosistèm MCUXpresso (MCUXpresso IDE, IAR Embedded Workbench, Keil MDK, MCUXpresso pou Kòd Visual Studio (ki soti nan Jiyè 2023)); pou plis enfòmasyon sou kòmanse ak IDE sa yo tanpri vizite seksyon Kòmanse nan paj tablo MCU-Link la sou nxp.com.

Sèvi ak MCUXpresso IDE
MCUXpresso IDE pral rekonèt nenpòt kalite MCU-Link epi li pral montre kalite sond yo ak idantifyan inik nan tout sond li jwenn nan dyalòg dekouvèt sond la lè yo kòmanse yon sesyon debug. Dyalòg sa a pral montre tou vèsyon firmwèr la, epi li pral montre yon avètisman si firmwèr la pa dènye vèsyon an. Gade Seksyon 3.2 pou enfòmasyon sou fason pou mete ajou firmwèr la. MCUXpresso IDE 11.3 oswa pita dwe itilize lè w ap itilize MCU-Link.

Itilize ak lòt IDE
Lòt IDE yo ta dwe rekonèt MCU-Link kòm yon sond CMSIS-DAP (depann sou firmwèr ki pwograme a), epi yo ta dwe ka itilize ak paramèt estanda pou kalite sond sa a. Swiv enstriksyon vandè IDE pou konfigirasyon ak itilizasyon CMSIS-DAP.

Deskripsyon karakteristik

Seksyon sa a dekri divès kalite karakteristik MCU-Link.

Sib koòdone SWD/SWO
MCU-Link bay sipò pou debogaj sib ki baze sou SWD, ki gen ladan karakteristik SWO pèmèt. MCU-Link vini ak yon koneksyon sib kab atravè J2, 10-pin Cortex M Connector.

Nivo shifter yo bay ant processeur LPC55S69 MCU-Link la ak sib la pou pèmèt processeurs sib kouri nan ant 1.2V ak 5V yo dwe debogaj. Yon referans voltage Suivi chan de kous ki itilize pou detekte sib voltage nan konektè a SWD epi mete nivo shifter sib-bò voltage kòmsadwa (gade chema paj 4.)
Ka koòdone Target SWD la ka dezaktive pa enstale kavalye J13, men sonje ke lojisyèl MCU-Link la sèlman tcheke kavalye sa a nan tan demaraj.
REMAK: MCU-Link la ka tounen yon sib si MCU-Link la li menm pa mache ak USB. Pou rezon sa a, li rekòmande pou aplike pouvwa a nan MCU-Link la anvan sib la.

VCOM (USB pou sib UART pon)
MCU-Link gen ladann yon UART pou USB pon (VCOM). Yon sistèm sib UART ka konekte ak MCU-Link la atravè konektè J7 lè l sèvi avèk kab apwovizyone a. Pin 1 nan J7 ta dwe konekte ak pwodiksyon TXD nan Sib la, ak PIN 2 nan opinyon RXD nan Sib la.
Aparèy MCU-Link VCOM la pral enimere sou sistèm òdinatè lame a ak non MCU-Link Vcom Port (COMxx) kote "xx" pral depann de sistèm lame a. Chak tablo MCU-Link pral gen yon nimewo VCOM inik ki asosye ak li. Fonksyon VCOM la ka enfim lè w enstale jumper J7 anvan li alimante tablo a. Remake byen ke enstale / retire kavalye sa a apre yo fin alimante tablo a pa pral gen okenn efè sou karakteristik nan an tèm de fason lojisyèl MCU-Link la konpòte li paske li se sèlman tcheke nan pouvwa leve. Li pa nesesè pou enfim fonksyon VCOM la lè yo pa itilize, byenke sa ka sove kèk Pleasant USB.
Aparèy VCOM la se configurable atravè òdinatè lame a (egzanp Manadjè Aparèy nan Windows), ak paramèt sa yo:

  • Longè mo 7 oswa 8 bit
  • Bits sispann: 1 oswa 2
  • Parite: okenn / enpè / menm
    Yo sipòte vitès baud ki rive jiska 5.33Mbps.

Sond analòg
MCU-Link gen ladann yon opinyon siyal analòg ki ka itilize ak MCUXpresso IDE pou bay yon karakteristik debaz trase siyal. Kòm nan vèsyon 11.4 nan MCUXpresso IDE karakteristik sa a enkli ak dyalòg mezi enèji yo.
Antre analòg pou karakteristik sa a sitiye nan PIN 1 nan konektè J8. D 'an pase dirèkteman nan yon opinyon ADC nan LPC55S69 la; al gade nan fichye done LPC55S69 la pou enpedans antre ak lòt karakteristik. Pran prekosyon pou pa aplike voltages>3.3V nan opinyon sa a yo nan lòd pou fè pou evite domaj.

LPC55S69 debug Connector
Pifò itilizatè MCU-Link yo espere sèvi ak firmwèr estanda ki soti nan NXP epi kidonk pa pral bezwen debogaj processeur LPC55S69 la, sepandan SWD konektè J2 ka soude sou tablo a epi itilize yo devlope kòd sou aparèy sa a.

Lòt enfòmasyon

Seksyon sa a dekri lòt enfòmasyon ki gen rapò ak itilizasyon MCU-Link Base Probe.

Sib opere voltage ak koneksyon
Sond baz MCU-Link la pa ka alimante yon sistèm sib, kidonk li itilize yon sikwi deteksyon (gade paj 4 nan chema a) pou detekte vol ekipman sib la.tage epi mete kanpe nivo shifter voltages kòmsadwa. Li pa ta dwe nesesè pou fè okenn modifikasyon nan kous sa a, men gen yon rezistans rale moute (33kΩ) nan rezèv la 3.3V nan MCU-Link la. Si yo wè pwoblèm ak ekipman pou sistèm sib la ki afekte pa MCU-Link ke yo te konekte, Lè sa a, R16 ka retire epi SJ1 chanje pou konekte nan pozisyon 1-2. Sa a pral ranje chanjman nivo yo nan vol latagE nivo wè nan zepeng 1 nan konektè SWD a, epi mande pou rezèv la sib ka sipòte kondisyon yo D 'VCCB nan aparèy yo shifter nivo. Li pa rekòmande pou fè modifikasyon sa yo jiskaske/sòf si sistèm sib la te ak anpil atansyon tcheke pou wè ke referans kòrèk la/pwovizyon vol.tage prezan sou PIN 1 nan konektè SWD la (J6).

Enfòmasyon legal

Limit responsabilite yo

  • Garanti limite ak responsablite — Yo kwè enfòmasyon ki nan dokiman sa a yo egzat ak serye. Sepandan, NXP Semiconductors pa bay okenn reprezantasyon oswa garanti, eksprime oswa implicite, sou presizyon oswa konplè enfòmasyon sa yo epi yo pa dwe gen okenn responsablite pou konsekans yo nan itilizasyon enfòmasyon sa yo.
  • Nan okenn ka NXP Semiconductors ta dwe responsab pou nenpòt domaj endirèk, aksidantèl, pinitif, espesyal oswa konsekan (ki gen ladan - san limitasyon - pèdi pwofi, pèdi ekonomi, entèripsyon biznis, depans ki gen rapò ak retire oswa ranplasman nenpòt pwodwi oswa chaj retravay) kit oswa ou pa domaj sa yo baze sou tort (ki gen ladan neglijans), garanti, vyolasyon kontra oswa nenpòt lòt teyori legal.
  • Malgre nenpòt domaj ke kliyan ta ka fè pou nenpòt ki rezon, responsablite total ak kimilatif NXP Semiconductors anvè kliyan pou pwodwi ki dekri la a ap limite an akò ak Tèm ak kondisyon pou vann komèsyal NXP Semiconductors.
  • Dwa pou fè chanjman — NXP Semiconductors rezève dwa pou fè chanjman nan enfòmasyon ki pibliye nan dokiman sa a, ki gen ladan espesifikasyon san limitasyon ak deskripsyon pwodwi yo, nenpòt ki lè epi san avètisman. Dokiman sa a ranplase ak ranplase tout enfòmasyon yo te bay anvan piblikasyon sa a.
  • Apwopriye pou itilize — Pwodwi NXP Semiconductors yo pa fèt, otorize oswa garanti yo dwe apwopriye pou itilize nan sipò lavi, sistèm oswa ekipman ki enpòtan pou lavi oswa sekirite, ni nan aplikasyon kote echèk oswa fonksyone byen nan yon pwodwi NXP Semiconductors ka rezonab. pou lakòz blesi pèsonèl, lanmò oswa domaj grav nan pwopriyete oswa anviwònman an. NXP Semiconductors pa aksepte okenn responsablite pou enklizyon ak/oswa itilizasyon pwodwi NXP Semiconductors nan ekipman oswa aplikasyon sa yo e se poutèt sa enklizyon ak/oswa itilizasyon sa a se sou pwòp risk kliyan an.
  • Aplikasyon — Aplikasyon ki dekri la a pou nenpòt nan pwodwi sa yo se pou rezon ilistrasyon sèlman. NXP Semiconductors pa fè okenn reprezantasyon oswa garanti ke aplikasyon sa yo pral apwopriye pou itilizasyon an espesifye san plis tès oswa modifikasyon.
  • Kliyan yo responsab pou konsepsyon ak operasyon aplikasyon yo ak pwodwi yo lè l sèvi avèk pwodwi NXP Semiconductors, epi NXP Semiconductors pa aksepte okenn responsablite pou nenpòt asistans ak aplikasyon oswa konsepsyon pwodwi kliyan. Se sèl responsablite kliyan an pou detèmine si pwodwi NXP Semiconductors apwopriye ak anfòm pou aplikasyon kliyan an ak pwodwi ki planifye, osi byen ke pou aplikasyon an te planifye ak itilizasyon kliyan twazyèm pati kliyan an (yo). Kliyan yo ta dwe bay konsepsyon apwopriye ak pwoteksyon fonksyone pou minimize risk ki asosye ak aplikasyon yo ak pwodwi yo.
  • NXP Semiconductors pa aksepte okenn responsablite ki gen rapò ak nenpòt defo, domaj, depans oswa pwoblèm ki baze sou nenpòt feblès oswa defo nan aplikasyon oswa pwodwi kliyan an, oswa aplikasyon an oswa itilizasyon pa kliyan an twazyèm pati (yo). Kliyan responsab pou fè tout tès ki nesesè pou aplikasyon kliyan an ak pwodwi lè l sèvi avèk pwodwi NXP Semiconductors yo nan lòd yo evite yon default nan aplikasyon yo ak pwodwi yo oswa nan aplikasyon an oswa itilizasyon pa kliyan an twazyèm pati (yo). NXP pa aksepte okenn responsablite nan respè sa a.
  • Kontwòl ekspòtasyon — Dokiman sa a ansanm ak atik ki dekri la a ka sijè a règleman kontwòl ekspòtasyon. Ekspòtasyon ta ka mande yon otorizasyon davans nan men otorite nasyonal yo.

Mak komèsyal yo
Avi: Tout mak referans, non pwodwi, non sèvis ak mak komèsyal yo se pwopriyete pwopriyetè respektif yo.

Tout enfòmasyon yo bay nan dokiman sa a sijè a egzijans legal.

© NXP BV 2021. Tout dwa rezève.

Dokiman / Resous

NXP UM11931 MCU-Link Base Standalone Debug Probe [pdfManyèl Itilizatè
UM11931 MCU-Link Base Standalone Debug Probe, UM11931, MCU-Link Base Standalone Debug Probe, Standalone Debug Probe, Debug Probe, Probe

Referans

Kite yon kòmantè

Adrès imel ou p ap pibliye. Jaden obligatwa yo make *