Microchip Technology MIV_RV32 v3.0 IP 核工具動態頁面
產品資訊
該產品為MIV_RV32 v3.0,於2020年XNUMX月發布。發行說明提供了有關 IP 的功能、增強功能、系統需求、支援的系列、實作、已知問題和解決方法的資訊。
特徵
- MIV_RV32具有以下特點:
交付類型
使用 MIV_RV32 不需要許可證。為核心提供了完整的 RTL 原始碼。
支持的家庭
使用者手冊文本中未提及支援的系列。
安裝說明
安裝 MIV_RV32 CPZ file,必須透過 Libero 軟體使用目錄更新功能或手動新增 CPZ 來完成 file 使用新增核心目錄功能。安裝後,可以在設計中配置、產生和實例化此核心,以便包含在 Libero 專案中。有關核心安裝、授權和一般使用的更多說明,請參閱 Libero SoC 線上說明。
文件
有關軟體、設備和硬體的更新和其他信息,請訪問 Microsemi SoC 產品組的知識產權頁面 web地點: http://www.microsemi.com/products/fpga-soc/design-resources/ip-cores.
更多資訊還可從 MI-V 嵌入式生態系統取得。
支援的測試環境
MIV_RV32 未提供測試平台。 MIV_RV32 RTL 可用於使用標準 Libero 產生的測試平台來模擬執行程式的處理器。
停產的功能和設備
沒有任何。
已知限制和解決方法
以下限制和解決方法適用於 MIV_RV32 v3.0 版本:
- TCM 的最大大小限制為 256 Kb。
- 若要使用系統控制器初始化 PolarFire 中的 TCM,需要本機參數 l_cfg_hard_tcm0_en。
請注意,此資訊是根據使用者手冊中提供的文字摘錄。如需更詳細和完整的信息,請參閱完整的用戶手冊或直接聯繫 Microsemi。
修訂歷史
修訂歷史記錄描述了文件中實施的變更。變更按修訂版列出,從最新出版物開始。
修訂版2.0
本文檔的修訂版 2.0 於 2020 年 32 月發布。將核心名稱從 MIV_RV32IMC 更改為 MIV_RVXNUMX。這個與配置無關的名稱允許將來擴展對其他 RISC-V ISA 擴充功能的支援。
修訂版1.0
修訂版 1.0 是本文檔的首次發布,發佈於 2020 年 XNUMX 月。
MIV_RV32 v3.0 發行說明
超過view
這些發行說明隨 MIV_RV32 v3.0 的生產版本一起發布。本文檔提供有關 IP 的功能、增強功能、系統需求、支援的系列、實施以及已知問題和解決方法的詳細資訊。
特徵
MIV_RV32具有以下特點
- 專為低功耗 FPGA 軟核心實現而設計
- 支援 RISC-V 標準 RV32I ISA,具有可選的 M 和 C 擴展
- 緊密耦合記憶體的可用性,其大小由位址範圍定義
- TCM APB 從站 (TAS) 至 TCM
- 引導 ROM 功能可載入映像並從記憶體運行
- 外部、定時器和軟中斷
- 多達六個可選外部中斷
- 向量和非向量中斷支持
- 可選片上調試單元,附 JTAG 介面
- AHBL、APB3 和 AXI3/AXI4 可選外部匯流排接口
交付類型
使用 MIV_RV32 不需要許可證。為核心提供了完整的 RTL 原始碼。
支持的家庭
- PolarFire SoC®
- 極火 RT®
- 極地火®
- RTG4TM
- 冰屋®2
- SmartFusion®2
安裝說明
MIV_RV32 CPZ file 必須安裝到 Libero 軟體中。這是透過 Libero 或 CPZ 中的目錄更新功能自動完成的 file 可以使用“添加核心目錄”功能手動添加。 一旦CPZ file 安裝在 Libero 中後,可以在設計中配置、產生和實例化該核心,以便包含在 Libero 專案中。有關核心安裝、授權和一般使用的更多說明,請參閱 Libero SoC 線上說明。
文件
此版本包含 MIV_RV32 手冊和 RISC-V 規格文件的副本。該手冊描述了核心功能,並提供了有關如何模擬、綜合、佈局和佈線該核心的逐步說明,以及實施建議。有關取得 IP 文件的說明,請參閱 Libero SoC 線上說明。還包括一個設計指南,其中介紹了一個前ample Libero 為 PolarFire® 設計。有關軟體、設備和硬體的更新和其他信息,請訪問 Microsemi SoC 產品組的知識產權頁面 web地點: http://www.microsemi.com/products/fpga-soc/design-resources/ip-cores
更多資訊還可從 MI-V 嵌入式生態系統取得。
支援的測試環境
MIV_RV32 未提供測試平台。 MIV_RV32 RTL 可用於使用標準 Libero 產生的測試平台來模擬執行程式的處理器。
停產的功能和設備
沒有任何。
已知限制和解決方法
以下是適用於 MIV_RV32 v3.0 版本的限制和解決方法。
- TCM 的最大大小限制為 256 Kb。
- 使用系統控制器初始化 PolarFire 中的 TCM,miv_rv0_opsrv_cfg_pkg.v 中的本地參數 l_cfg_hard_tcm32_en file 應在合成前改為 1'b1。請參閱 MIV_RV2.7 v32 手冊中的 3.0 節。
- 使用 FlashPro 5 透過 GPIO 進行調試應限制在最大 10 MHz。
- 請注意 JTAG_TRSTN 輸入現在為低電平有效。在先前的版本中,此輸入非常高。
美高森美的產品保固在美高森美的銷售訂單條款和條件中規定。本出版品所包含的資訊僅供設計和使用 Microsemi 產品之用。有關設備應用程式等的資訊僅為了您的方便而提供,並且可能會被更新所取代。買方不得依賴 Microsemi 提供的任何數據和性能規格或參數。您有責任確保您的應用程式符合您的規格。
此資訊是「原樣」提供。 MICROSEMI 不就這些資訊做出任何明示或暗示、書面或口頭、法定或其他形式的陳述或保證,包括但不限於其條款、品質、性能、不侵權、適銷性或特定用途的適用性目的。在任何情況下,MICROSEMI 均不對與本資訊或其使用相關的任何間接、特殊、懲罰性、附帶或後果性損失、損壞、成本或費用負責,無論其原因如何,即使MICROSEMI 已被告知這種可能性或損害是可以預見的嗎?在法律允許的最大範圍內,MICROSEMI 對與此資訊或其使用相關的所有索賠的全部責任不會超過您為此資訊直接向 MICROSEMI 支付的費用(如有)。
Microsemi 裝置的使用
生命維持、關鍵任務設備或應用和/或安全應用中的風險完全由買方承擔,並且買方同意為美高森美辯護並賠償因此類使用而造成的任何及所有損害、索賠、訴訟或費用。除非另有說明,否則任何 Microsemi 智慧財產權均不會以暗示或其他方式授予任何授權。
Microsemi Corporation 是 Microchip Technology Inc.(納斯達克股票代碼:MCHP)的子公司,及其附屬公司是智慧、互聯和安全嵌入式控制解決方案的領先提供者。其易於使用的開發工具和全面的產品組合使客戶能夠創建最佳設計,從而降低風險,同時降低系統總成本和上市時間。這些解決方案為工業、汽車、消費、航空航太和國防、通訊和計算市場的超過 120,000 家客戶提供服務。該公司總部位於亞利桑那州錢德勒,提供出色的技術支援以及可靠的交付和品質。了解更多信息,請訪問 www.microsemi.com.
美高森美
2355 W.錢德勒大道。
錢德勒, AZ 85224 美國
美國境內:+1 480-792-7200
傳真:+1 480-792-7277
www.microsemi.com © 2020 Microsemi 及其附屬公司。版權所有。 Microsemi 和 Microsemi 標誌是 Microsemi Corporation 及其附屬公司的商標。所有其他商標和服務標記均為其各自所有者的財產。
文件/資源
![]() |
Microchip Technology MIV_RV32 v3.0 IP 核工具動態頁面 [pdf] 使用者手冊 MIV_RV32 v3.0 IP 核工具動態頁面、MIV_RV32 v3.0、IP 核工具動態頁面、Core 工具動態頁面、工具動態頁面 |