Microchip Technology MIV_RV32 v3.0 IP Core Tool Dynamic Page
Produktaj Informoj
La produkto estas MIV_RV32 v3.0, publikigita en oktobro 2020. Ĝi estas proprieta kaj konfidenca produkto evoluigita de Microsemi. La eldonaj notoj provizas informojn pri la funkcioj, plibonigoj, sistemaj postuloj, subtenataj familioj, efektivigoj, konataj problemoj kaj solvoj de la IP.
Karakterizaĵoj
- MIV_RV32 havas la jenajn funkciojn:
Liveraj Tipoj
Neniu permesilo estas bezonata por uzi MIV_RV32. La kompleta RTL fontkodo estas provizita por la kerno.
Subtenataj Familioj
La subtenataj familioj ne estas menciitaj en la uzantmanlibro teksto.
Instalaj Instrukcioj
Por instali la MIV_RV32 CPZ file, ĝi devas esti farita per la programaro Libero uzante aŭ la katalogo-ĝisdatigfunkcion aŭ permane aldonante la CPZ file uzante la funkcion Aldoni Kernan katalogon. Post kiam instalita, la kerno povas esti agordita, generita kaj instantiigita ene de dezajno por inkludo en la Libero-projekto. Vidu al la Reta Helpo de Libero SoC por pliaj instrukcioj pri kerna instalado, licencado kaj ĝenerala uzo.
Dokumentado
Por ĝisdatigoj kaj pliaj informoj pri la programaro, aparatoj kaj aparataro, vizitu la paĝojn pri Intelekta Propraĵo ĉe la Microsemi SoC Products Group. webretejo: http://www.microsemi.com/products/fpga-soc/design-resources/ip-cores.
Pliaj informoj ankaŭ povas esti akiritaj de MI-V enigita ekosistemo.
Subtenataj Testaj Medioj
Neniu testbenko estas provizita kun MIV_RV32. La MIV_RV32 RTL povas esti uzata por simuli la procesoron efektivigantan programon uzante norman Libero-generitan testbenkon.
Maldaŭrigitaj Trajtoj kaj Aparatoj
Neniu.
Konataj Limigoj kaj Solvoj
La sekvaj limigoj kaj solvoj validas por la eldono de MIV_RV32 v3.0:
- La TCM estas limigita al maksimuma grandeco de 256 Kb.
- Por pravalorigi la TCM en PolarFire uzante la sistemregilon, loka parametro l_cfg_hard_tcm0_en estas bezonata.
Bonvolu noti, ke ĉi tiu informo baziĝas sur la provizita teksta eltiraĵo de la uzantmanlibro. Por pli detalaj kaj kompletaj informoj, konsultu la plenan uzantmanlibron aŭ kontaktu Microsemi rekte.
Historio de Revizio
La reviziohistorio priskribas la ŝanĝojn kiuj estis efektivigitaj en la dokumento. La ŝanĝoj estas listigitaj laŭ revizio, komencante de la plej aktuala publikigo.
Revizio 2.0
La revizio 2.0 de ĉi tiu dokumento estis publikigita en oktobro 2020. La sekvanta estas resumo de la ŝanĝoj. Ŝanĝis la kernnomon al MIV_RV32 de MIV_RV32IMC. Tiu agord-neŭtrala nomo permesas estontan vastiĝon de subteno por kromaj RISC-V ISA etendaĵoj.
Revizio 1.0
Revizio 1.0 estas la unua publikigo de ĉi tiu dokumento publikigita en marto 2020.
MIV_RV32 v3.0 Eldona Notoj
Finiteview
Ĉi tiuj eldonnotoj estas eldonitaj kun la produktadeldono de MIV_RV32 v3.0. Ĉi tiu dokumento provizas detalojn pri la funkcioj, plibonigoj, sistemaj postuloj, subtenataj familioj, efektivigoj kaj konataj problemoj kaj solvoj de la IP.
Karakterizaĵoj
MIV_RV32 havas la jenajn funkciojn
- Dizajnite por malalt-potencaj FPGA-milkernaj efektivigoj
- Subtenas la RISC-V-norman RV32I ISA kun laŭvolaj M kaj C etendaĵoj
- Havebleco de Tightly Coupled Memory, kun grandeco difinita per adresintervalo
- TCM APB Sklavo (TAS) al TCM
- Ekfunkciigu ROM-funkcion por ŝargi bildon kaj kuri el memoro
- Eksteraj, Timer, kaj Soft Interrompoj
- Ĝis ses laŭvolaj eksteraj interrompoj
- Vektorita kaj ne-vektorita interrompa subteno
- laŭvola sur-blata sencimiga unuo kun JTAG interfaco
- AHBL, APB3, kaj AXI3/AXI4 laŭvolaj eksteraj businterfacoj
Liveraj Tipoj
Neniu permesilo estas bezonata por uzi MIV_RV32. Kompleta RTL fontkodo estas provizita por la kerno.
Subtenataj Familioj
- PolarFire SoC®
- PolarFire RT®
- PolarFire®
- RTG4TM
- IGLOO®2
- SmartFusion®2
Instalaj Instrukcioj
La MIV_RV32 CPZ file devas esti instalita en Libero-programaron. Ĉi tio estas farita aŭtomate per la funkcio de ĝisdatigo de Katalogo en Libero, aŭ la CPZ file povas esti mane aldonita uzante la Aldoni Kernan katalogon funkcion. Iam la CPZ file estas instalita en Libero, la kerno povas esti agordita, generita kaj instantiigita ene de dezajno por inkludo en la Libero-projekto. Vidu la Retan Helpon de Libero SoC por pliaj instrukcioj pri kerna instalado, licencado kaj ĝenerala uzo.
Dokumentado
Ĉi tiu eldono enhavas kopion de la MIV_RV32 Manlibro kaj RISC-V-Specifikaj dokumentoj. La manlibro priskribas la kernfunkciecon kaj donas paŝon post paŝo instrukciojn pri kiel simuli, sintezi, kaj loki kaj direkti ĉi tiun kernon, kaj ankaŭ realigajn sugestojn. Vidu la Retan Helpon de Libero SoC por instrukcioj pri akiri IP-dokumentadon. Dezajna gvidilo ankaŭ estas inkluzivita, kiu trairas eksample Libero-dezajno por PolarFire®. Por ĝisdatigoj kaj pliaj informoj pri la programaro, aparatoj kaj aparataro, vizitu la paĝojn pri Intelekta Proprieto ĉe la Microsemi SoC Products Group. webretejo: http://www.microsemi.com/products/fpga-soc/design-resources/ip-cores
Pliaj informoj ankaŭ povas esti akiritaj de MI-V enigita ekosistemo.
Subtenataj Testaj Medioj
Neniu testbenko estas provizita kun MIV_RV32. La MIV_RV32 RTL povas esti uzata por simuli la procesoron efektivigantan programon uzante norman Libero-generitan testbenkon.
Maldaŭrigitaj Trajtoj kaj Aparatoj
Neniu.
Konataj Limigoj kaj Solvoj
La jenaj estas la limigoj kaj solvo aplikeblaj al la eldono de MIV_RV32 v3.0.
- La TCM estas limigita al maksimuma grandeco de 256 Kb.
- Por pravalorigi la TCM en PolarFire uzante la sistemregilon, lokan parametron l_cfg_hard_tcm0_en, en la miv_rv32_opsrv_cfg_pkg.v file devus esti ŝanĝita al 1'b1 antaŭ sintezo. Vidu sekcion 2.7 en MIV_RV32 v3.0 Manlibro.
- Sencimigi super GPIO uzante FlashPro 5 devus esti limigita al 10 MHz maksimumo.
- Bonvolu noti la JTAG_TRSTN-enigo nun estas aktiva malalte. En antaŭaj versioj, ĉi tiu enigo estis aktive alta.
La produkta garantio de Microsemi estas prezentita en la Kondiĉoj kaj Kondiĉoj de Vendo-Ordo de Microsemi. Informoj enhavitaj en ĉi tiu publikaĵo estas provizitaj por la sola celo desegni kaj uzi Microsemi-produktojn. Informoj pri aparatoj kaj similaj estas provizitaj nur por via oportuno kaj povas esti anstataŭitaj de ĝisdatigoj. Aĉetanto ne fidi ajnajn datumojn kaj agado-specifojn aŭ parametrojn provizitajn de Microsemi. Estas via respondeco certigi, ke via aplikaĵo plenumas viajn specifojn.
ĈI ĈI INFORMO ESTAS PROVIZITA "KIAL ESTAS." MICROSEMI FRAS NENIAJN REPREZENTAĴON AŬ GARANTIOJ ĈU ESPRESA AŬ IMPLITA, SKRIBA AŬ BUŬLA, LEĜA AŬ ALIE, RIGLATITA AL LA INFORMOJ, INKLUDE SED NE LIMIGITAJ AL ĜIAS KONDIĈO, Kvalito, Efikeco, NE-MALGRAFECO, PARTECO. CELO. NENIEK MICROSEMI RESPONDOS PRI IUJ NEKREKTA, SPECIALA, PUNITIVA, EKZENDA AŬ KONSEKVA PERDO, damaĝo, kosto, aŭ elspezo, kio ajn rilatas al ĉi tiu informo aŭ al ĝia UZADO, tamen, kaŭzitaj, eĉ se ESTAS MICROSEMI. LA damaĝoj estas antaŭvideblaj? ĜIS LA PLEJ MENDO PERMESITA DE LA LEĜO, LA TUTA RESPONVO DE MICROSEMI PRI ĈIUJ ASERTOJ RELATAJ AL ĈI TIU INFORMO AŬ ĜIA UZADO NE SUPEROS LA NOMBRON DE KATIZOS, SE IUJ, VI PAGOS REKTE AL MICROSEMI POR ĈI TIU INFORMO.
Uzo de Microsemi-aparatoj
en vivsubteno, misi-kritika ekipaĵo aŭ aplikoj, kaj/aŭ sekurecaj aplikoj estas tute je la risko de la aĉetanto, kaj la aĉetanto konsentas defendi kaj kompensi Microsemi de iuj kaj ĉiuj damaĝoj, asertoj, kostumoj aŭ elspezoj rezultantaj de tia uzo. Neniuj licencoj estas transdonitaj, implicite aŭ alie, laŭ iuj rajtoj de intelekta proprieto de Microsemi krom se alie dirite.
Microsemi Corporation, filio de Microchip Technology Inc. (Nasdaq: MCHP), kaj ĝiaj kompaniaj filioj estas ĉefaj provizantoj de inteligentaj, konektitaj kaj sekuraj enigitaj kontrolsolvoj. Iliaj facile uzeblaj evoluiloj kaj ampleksa produkta biletujo ebligas al klientoj krei optimumajn dezajnojn, kiuj reduktas riskon dum malaltigas totalan sisteman koston kaj tempon por surmerkatigi. Ĉi tiuj solvoj servas pli ol 120,000 klientojn tra la industriaj, aŭtomobilaj, konsumantoj, aerospacaj kaj defendo, komunikadoj kaj komputikmerkatoj. Ĉefsidejita en Chandler, Arizono, la firmao ofertas elstaran teknikan subtenon kune kun fidinda livero kaj kvalito. Lernu pli ĉe www.microsemi.com.
Mikrosemi
2355 W. Chandler Blvd.
Chandler, AZ 85224 Usono
Ene de Usono: +1 480-792-7200
Fakso: +1 480-792-7277
www.microsemi.com © 2020 Microsemi kaj ĝiaj kompaniaj filioj. Ĉiuj rajtoj rezervitaj. Microsemi kaj la Microsemi-emblemo estas varmarkoj de Microsemi Corporation kaj ĝiaj kompaniaj filioj. Ĉiuj aliaj varmarkoj kaj servomarkoj estas la posedaĵo de siaj respektivaj posedantoj.
Dokumentoj/Rimedoj
![]() |
Microchip Technology MIV_RV32 v3.0 IP Core Tool Dynamic Page [pdf] Uzanto-manlibro MIV_RV32 v3.0 IP Core Tool Dynamic Paĝo, MIV_RV32 v3.0, IP Core Tool Dynamic Paĝo, Core Tool Dynamic Paĝo, Tool Dynamic Page |