Microxip-LOGO

Microchip Technology MIV_RV32 v3.0 IP Core Tool Pàgina dinàmica

Microchip-Technology-MIV-RV32-v3.0-IP-Core-Tool-Dynamic-Page-PRODUCT

Informació del producte
El producte és MIV_RV32 v3.0, llançat l'octubre de 2020. És un producte propietari i confidencial desenvolupat per Microsemi. Les notes de la versió proporcionen informació sobre les característiques, millores, requisits del sistema, famílies compatibles, implementacions, problemes coneguts i solucions alternatives de la IP.

Característiques

  • MIV_RV32 té les característiques següents:

Tipus de lliurament
No cal cap llicència per utilitzar MIV_RV32. El codi font RTL complet es proporciona per al nucli.

Famílies amb suport
Les famílies acollides no s'esmenten al text del manual d'usuari.

Instruccions d'instal·lació
Per instal·lar el MIV_RV32 CPZ file, s'ha de fer mitjançant el programari Libero mitjançant la funció d'actualització del catàleg o afegint manualment el CPZ file utilitzant la funció Afegeix un catàleg bàsic. Un cop instal·lat, el nucli es pot configurar, generar i instanciar dins d'un disseny per incloure'l al projecte Libero. Consulteu l'ajuda en línia de Libero SoC per obtenir més instruccions sobre la instal·lació bàsica, les llicències i l'ús general.

Documentació
Per obtenir actualitzacions i informació addicional sobre el programari, els dispositius i el maquinari, visiteu les pàgines de propietat intel·lectual del grup de productes de Microsemi SoC. weblloc: http://www.microsemi.com/products/fpga-soc/design-resources/ip-cores.
També es pot obtenir més informació de l'ecosistema integrat MI-V.

Entorns de prova compatibles

No es proporciona cap banc de proves amb MIV_RV32. El MIV_RV32 RTL es pot utilitzar per simular el processador que executa un programa mitjançant un banc de proves estàndard generat per Libero.

Funcions i dispositius descatalogats
Cap.

Limitacions i solucions alternatives conegudes
Les limitacions i solucions alternatives següents s'apliquen a la versió 32 de MIV_RV3.0:

  1. El TCM està limitat a una mida màxima de 256 Kb.
  2. Per inicialitzar el TCM al PolarFire mitjançant el controlador del sistema, cal un paràmetre local l_cfg_hard_tcm0_en.

Tingueu en compte que aquesta informació es basa en l'extracte de text proporcionat del manual d'usuari. Per obtenir informació més detallada i completa, consulteu el manual d'usuari complet o contacteu directament amb Microsemi.

Historial de revisions
L'historial de revisions descriu els canvis que es van implementar al document. Els canvis s'enumeren per revisió, començant per la publicació més actual.

Revisió 2.0
La revisió 2.0 d'aquest document es va publicar l'octubre de 2020. A continuació es mostra un resum dels canvis. S'ha canviat el nom principal a MIV_RV32 de MIV_RV32IMC. Aquest nom de configuració neutre permet una futura ampliació del suport per a extensions ISA RISC-V addicionals.

Revisió 1.0
La revisió 1.0 és la primera publicació d'aquest document publicada el març de 2020.

Notes de la versió de MIV_RV32 v3.0

Acabatview
Aquestes notes de la versió s'emeten amb la versió de producció de MIV_RV32 v3.0. Aquest document proporciona detalls sobre les característiques, millores, requisits del sistema, famílies compatibles, implementacions i problemes coneguts i solucions alternatives de la IP.

Característiques

MIV_RV32 té les característiques següents

  • Dissenyat per a implementacions de nucli suau FPGA de baixa potència
  • Admet l'estàndard RISC-V RV32I ISA amb extensions M i C opcionals
  • Disponibilitat de memòria estretament acoblada, amb la mida definida per l'interval d'adreces
  • TCM APB Slave (TAS) a TCM
  • Funció de ROM d'arrencada per carregar una imatge i executar-la des de la memòria
  • Interrupcions externes, temporitzadores i suaus
  • Fins a sis interrupcions externes opcionals
  • Suport d'interrupció vectoritzat i no vectoritzat
  • unitat de depuració en xip opcional amb un JTAG interfície
  •  Interfícies de bus externs opcionals AHBL, APB3 i AXI3/AXI4

Tipus de lliurament
No cal cap llicència per utilitzar MIV_RV32. Es proporciona codi font RTL complet per al nucli.

Famílies amb suport

  • PolarFire SoC®
  • PolarFire RT®
  • PolarFire®
  • RTG4TM
  • IGLOO®2
  • SmartFusion®2

 Instruccions d'instal·lació
El MIV_RV32 CPZ file s'ha d'instal·lar al programari Libero. Això es fa automàticament mitjançant la funció d'actualització del catàleg de Libero o la CPZ file es pot afegir manualment mitjançant la funció Afegeix un catàleg bàsic. Un cop el CPZ file s'instal·la a Libero, el nucli es pot configurar, generar i instanciar dins d'un disseny per incloure'l al projecte Libero. Consulteu l'ajuda en línia de Libero SoC per obtenir més instruccions sobre la instal·lació bàsica, la llicència i l'ús general.

Documentació

Aquesta versió conté una còpia del manual MIV_RV32 i dels documents d'especificació RISC-V. El manual descriu la funcionalitat bàsica i ofereix instruccions pas a pas sobre com simular, sintetitzar i col·locar i encaminar aquest nucli, i també suggeriments d'implementació. Consulteu l'ajuda en línia de Libero SoC per obtenir instruccions sobre com obtenir documentació IP. També s'inclou una guia de disseny que recorre un exampdisseny de le Libero per a PolarFire®. Per obtenir actualitzacions i informació addicional sobre el programari, els dispositius i el maquinari, visiteu les pàgines de propietat intel·lectual del grup de productes de Microsemi SoC. weblloc: http://www.microsemi.com/products/fpga-soc/design-resources/ip-cores
També es pot obtenir més informació de l'ecosistema integrat MI-V.

Entorns de prova compatibles
No es proporciona cap banc de proves amb MIV_RV32. El MIV_RV32 RTL es pot utilitzar per simular el processador que executa un programa mitjançant un banc de proves estàndard generat per Libero.

Funcions i dispositius descatalogats
Cap.

Limitacions i solucions alternatives conegudes
A continuació es mostren les limitacions i la solució alternativa aplicables a la versió 32 de MIV_RV3.0.

  1. El TCM està limitat a una mida màxima de 256 Kb.
  2. Per inicialitzar el TCM a PolarFire mitjançant el controlador del sistema, un paràmetre local l_cfg_hard_tcm0_en, a miv_rv32_opsrv_cfg_pkg.v file s'ha de canviar a 1'b1 abans de la síntesi. Vegeu la secció 2.7 del manual MIV_RV32 v3.0.
  3. La depuració mitjançant GPIO mitjançant FlashPro 5 s'hauria de limitar a 10 MHz com a màxim.
  4. Tingueu en compte que JTAGL'entrada _TRSTN ara està activament baixa. En versions anteriors, aquesta entrada era activament alta.

La garantia del producte de Microsemi s'estableix als Termes i condicions de la comanda de venda de Microsemi. La informació continguda en aquesta publicació es proporciona amb l'únic propòsit de dissenyar i utilitzar els productes Microsemi. La informació sobre aplicacions del dispositiu i similars només es proporciona per a la vostra comoditat i pot ser substituïda per actualitzacions. El comprador no es basarà en les dades i les especificacions de rendiment o els paràmetres proporcionats per Microsemi. És la vostra responsabilitat assegurar-vos que la vostra aplicació compleix les vostres especificacions.

AQUESTA INFORMACIÓ ES PROPORCIONA "TAL CUAL". MICROSEMI NO FA REPRESENTACIONS NI GARANTIES DE CAP TIPUS, JA SIGUI EXPRESSES O IMPLÍCITES, ESCRITES O ORALS, LEGALS O D'ALTRE ALTRE, RELACIONATS AMB LA INFORMACIÓ, INCLOSANT, PERÒ NO LIMITANT-S'HI, EL SEU CONDICIÓ, QUALITAT, RENDIMENT, NO INFRACTIBILITAT, PARTICIBILITAT, PARTICIBILITAT. FINALITAT. EN CAP CAS MICROSEMI SERÀ RESPONSABLE DE CAP PÈRDUA INDIRECTA, ESPECIAL, PUNITIVA, INCIDENTAL O CONSEQUENTAL, DANYS, COST O DESPESA RELACIONADA AMB AQUESTA INFORMACIÓ O EL SEU ÚS, NO obstant això, CAUSADA, FINS I AMB LA MICROSSIBILITAT. ELS DANYS SÓN PREVISIBLES? EN LA MÀXIMA MESURA PERMETIDA PER LA LLEI, LA RESPONSABILITAT TOTAL DE MICROSEMI EN TOTES LES RECLAMACIONS RELACIONADAS AMB AQUESTA INFORMACIÓ O EL SEU ÚS NO SUPERARÀ EL NOMBRE DE TARIFA, SI ENS HA, HEU PAGAT DIRECTAMENT A MICROSEMI PER AQUESTA INFORMACIÓ.

Ús de dispositius Microsemi
en suport vital, equips o aplicacions de missió crítica i/o aplicacions de seguretat corren totalment a risc del comprador, i el comprador es compromet a defensar i indemnitzar Microsemi de tots els danys, reclamacions, demandes o despeses derivades d'aquest ús. No es transmet cap llicència, implícita o d'una altra manera, sota cap dret de propietat intel·lectual de Microsemi tret que s'indiqui el contrari.

Microsemi Corporation, una filial de Microchip Technology Inc. (Nasdaq: MCHP) i les seves filials corporatives són proveïdors líders de solucions de control integrades intel·ligents, connectades i segures. Les seves eines de desenvolupament fàcils d'utilitzar i la seva completa cartera de productes permeten als clients crear dissenys òptims que redueixen el risc alhora que redueixen el cost total del sistema i el temps de llançament al mercat. Aquestes solucions donen servei a més de 120,000 clients dels mercats industrial, automotriu, de consum, aeroespacial i de defensa, comunicacions i informàtica. Amb seu a Chandler, Arizona, l'empresa ofereix un suport tècnic excepcional juntament amb un lliurament i una qualitat fiables. Més informació a www.microsemi.com.

Microsemi
2355 W. Chandler Blvd.
Chandler, AZ 85224 EUA
Dins dels EUA: +1 480-792-7200
Fax: +1 480-792-7277
www.microsemi.com © 2020 Microsemi i les seves filials corporatives. Tots els drets reservats. Microsemi i el logotip de Microsemi són marques comercials de Microsemi Corporation i les seves filials corporatives. Totes les altres marques comercials i marques de servei són propietat dels seus respectius propietaris.

Documents/Recursos

Microchip Technology MIV_RV32 v3.0 IP Core Tool Pàgina dinàmica [pdfManual d'usuari
Pàgina dinàmica de l'eina principal IP MIV_RV32 v3.0, MIV_RV32 v3.0, pàgina dinàmica de l'eina principal IP, pàgina dinàmica de l'eina principal, pàgina dinàmica de l'eina

Referències

Deixa un comentari

La teva adreça de correu electrònic no es publicarà. Els camps obligatoris estan marcats *