Τεχνολογία μικροτσίπ MIV_RV32 v3.0 Δυναμική σελίδα εργαλείου IP Core
Πληροφορίες προϊόντος
Το προϊόν είναι MIV_RV32 v3.0, που κυκλοφόρησε τον Οκτώβριο του 2020. Είναι ένα ιδιόκτητο και εμπιστευτικό προϊόν που αναπτύχθηκε από τη Microsemi. Οι σημειώσεις έκδοσης παρέχουν πληροφορίες σχετικά με τις δυνατότητες, τις βελτιώσεις, τις απαιτήσεις συστήματος, τις υποστηριζόμενες οικογένειες, τις υλοποιήσεις, τα γνωστά ζητήματα και τους τρόπους αντιμετώπισης της IP.
Χαρακτηριστικά
- Το MIV_RV32 έχει τα ακόλουθα χαρακτηριστικά:
Τύποι παράδοσης
Δεν απαιτείται άδεια χρήσης για τη χρήση του MIV_RV32. Ο πλήρης πηγαίος κώδικας RTL παρέχεται για τον πυρήνα.
Υποστηριζόμενες οικογένειες
Οι υποστηριζόμενες οικογένειες δεν αναφέρονται στο κείμενο του εγχειριδίου χρήστη.
Οδηγίες εγκατάστασης
Για να εγκαταστήσετε το MIV_RV32 CPZ file, πρέπει να γίνει μέσω του λογισμικού Libero χρησιμοποιώντας είτε τη λειτουργία ενημέρωσης καταλόγου είτε προσθέτοντας μη αυτόματα το CPZ file χρησιμοποιώντας τη δυνατότητα Προσθήκης καταλόγου πυρήνα. Μόλις εγκατασταθεί, ο πυρήνας μπορεί να διαμορφωθεί, να δημιουργηθεί και να δημιουργηθεί σε ένα σχέδιο για συμπερίληψη στο έργο Libero. Ανατρέξτε στην Ηλεκτρονική Βοήθεια του Libero SoC για περαιτέρω οδηγίες σχετικά με την εγκατάσταση πυρήνα, την αδειοδότηση και τη γενική χρήση.
Απόδειξη με έγγραφα
Για ενημερώσεις και πρόσθετες πληροφορίες σχετικά με το λογισμικό, τις συσκευές και το υλικό, επισκεφθείτε τις σελίδες Πνευματικής Ιδιοκτησίας στην Ομάδα Προϊόντων Microsemi SoC webτοποθεσία: http://www.microsemi.com/products/fpga-soc/design-resources/ip-cores.
Περισσότερες πληροφορίες μπορείτε επίσης να λάβετε από το ενσωματωμένο οικοσύστημα MI-V.
Υποστηριζόμενα περιβάλλοντα δοκιμών
Δεν παρέχεται πάγκος δοκιμών με MIV_RV32. Το MIV_RV32 RTL μπορεί να χρησιμοποιηθεί για την προσομοίωση του επεξεργαστή που εκτελεί ένα πρόγραμμα χρησιμοποιώντας έναν τυπικό πάγκο δοκιμών που δημιουργήθηκε από το Libero.
Δυνατότητες και συσκευές που έχουν διακοπεί
Κανένας.
Γνωστοί περιορισμοί και λύσεις
Οι ακόλουθοι περιορισμοί και λύσεις ισχύουν για την έκδοση MIV_RV32 v3.0:
- Το TCM περιορίζεται σε μέγιστο μέγεθος 256 Kb.
- Για να αρχικοποιήσετε το TCM στο PolarFire χρησιμοποιώντας τον ελεγκτή συστήματος, απαιτείται μια τοπική παράμετρος l_cfg_hard_tcm0_en.
Λάβετε υπόψη ότι αυτές οι πληροφορίες βασίζονται στο παρεχόμενο απόσπασμα κειμένου από το εγχειρίδιο χρήσης. Για πιο λεπτομερείς και ολοκληρωμένες πληροφορίες, ανατρέξτε στο πλήρες εγχειρίδιο χρήσης ή επικοινωνήστε απευθείας με τη Microsemi.
Ιστορικό αναθεώρησης
Το ιστορικό αναθεωρήσεων περιγράφει τις αλλαγές που εφαρμόστηκαν στο έγγραφο. Οι αλλαγές παρατίθενται με αναθεώρηση, ξεκινώντας από την πιο πρόσφατη δημοσίευση.
Αναθεώρηση 2.0
Η αναθεώρηση 2.0 αυτού του εγγράφου δημοσιεύτηκε τον Οκτώβριο του 2020. Ακολουθεί μια σύνοψη των αλλαγών. Άλλαξε το όνομα του πυρήνα σε MIV_RV32 από MIV_RV32IMC. Αυτό το ουδέτερο ως προς τη διαμόρφωση όνομα επιτρέπει τη μελλοντική επέκταση της υποστήριξης για πρόσθετες επεκτάσεις RISC-V ISA.
Αναθεώρηση 1.0
Η Αναθεώρηση 1.0 είναι η πρώτη δημοσίευση αυτού του εγγράφου που δημοσιεύτηκε τον Μάρτιο του 2020.
Σημειώσεις έκδοσης MIV_RV32 v3.0
Υπερview
Αυτές οι σημειώσεις έκδοσης εκδίδονται με την έκδοση παραγωγής του MIV_RV32 v3.0. Αυτό το έγγραφο παρέχει λεπτομέρειες σχετικά με τις δυνατότητες, τις βελτιώσεις, τις απαιτήσεις συστήματος, τις υποστηριζόμενες οικογένειες, τις υλοποιήσεις και τα γνωστά ζητήματα και λύσεις της IP.
Χαρακτηριστικά
Το MIV_RV32 έχει τα ακόλουθα χαρακτηριστικά
- Σχεδιασμένο για εφαρμογές μαλακού πυρήνα FPGA χαμηλής κατανάλωσης
- Υποστηρίζει το πρότυπο RISC-V RV32I ISA με προαιρετικές επεκτάσεις M και C
- Διαθεσιμότητα Tightly Coupled Memory, με μέγεθος που καθορίζεται από το εύρος διευθύνσεων
- TCM APB Slave (TAS) στο TCM
- Λειτουργία Boot ROM για φόρτωση εικόνας και εκτέλεση από τη μνήμη
- Εξωτερικές διακοπές, χρονοδιακόπτης και ήπιες διακοπές
- Έως έξι προαιρετικές εξωτερικές διακοπές
- Υποστήριξη διανυσματικής και μη διανυσματικής διακοπής
- προαιρετική μονάδα εντοπισμού σφαλμάτων στο chip με JTAG διεπαφή
- Προαιρετικές εξωτερικές διεπαφές διαύλου AHBL, APB3 και AXI3/AXI4
Τύποι παράδοσης
Δεν απαιτείται άδεια χρήσης για τη χρήση του MIV_RV32. Παρέχεται πλήρης πηγαίος κώδικας RTL για τον πυρήνα.
Υποστηριζόμενες οικογένειες
- PolarFire SoC®
- PolarFire RT®
- PolarFire®
- RTG4TM
- IGLOO®2
- SmartFusion®2
Οδηγίες εγκατάστασης
Το MIV_RV32 CPZ file πρέπει να εγκατασταθεί στο λογισμικό Libero. Αυτό γίνεται αυτόματα μέσω της λειτουργίας ενημέρωσης καταλόγου στο Libero ή του CPZ file μπορεί να προστεθεί χειροκίνητα χρησιμοποιώντας τη δυνατότητα Προσθήκης καταλόγου πυρήνα. Μόλις το CPZ file εγκαθίσταται στο Libero, ο πυρήνας μπορεί να διαμορφωθεί, να δημιουργηθεί και να δημιουργηθεί σε ένα σχέδιο για συμπερίληψη στο έργο Libero. Ανατρέξτε στην ηλεκτρονική βοήθεια του Libero SoC για περαιτέρω οδηγίες σχετικά με την εγκατάσταση πυρήνα, την αδειοδότηση και τη γενική χρήση.
Απόδειξη με έγγραφα
Αυτή η έκδοση περιέχει ένα αντίγραφο του εγχειριδίου MIV_RV32 και των εγγράφων Προδιαγραφών RISC-V. Το εγχειρίδιο περιγράφει τη βασική λειτουργικότητα και δίνει οδηγίες βήμα προς βήμα για τον τρόπο προσομοίωσης, σύνθεσης και τοποθέτησης και δρομολόγησης αυτού του πυρήνα, καθώς και προτάσεις υλοποίησης. Ανατρέξτε στην ηλεκτρονική βοήθεια του Libero SoC για οδηγίες σχετικά με την απόκτηση τεκμηρίωσης IP. Περιλαμβάνεται επίσης ένας οδηγός σχεδίασης που περιγράφει ένα πρώηνample Libero design για PolarFire®. Για ενημερώσεις και πρόσθετες πληροφορίες σχετικά με το λογισμικό, τις συσκευές και το υλικό, επισκεφθείτε τις σελίδες Πνευματικής Ιδιοκτησίας στην Ομάδα Προϊόντων Microsemi SoC webτοποθεσία: http://www.microsemi.com/products/fpga-soc/design-resources/ip-cores
Περισσότερες πληροφορίες μπορείτε επίσης να λάβετε από το ενσωματωμένο οικοσύστημα MI-V.
Υποστηριζόμενα περιβάλλοντα δοκιμών
Δεν παρέχεται πάγκος δοκιμών με MIV_RV32. Το MIV_RV32 RTL μπορεί να χρησιμοποιηθεί για την προσομοίωση του επεξεργαστή που εκτελεί ένα πρόγραμμα χρησιμοποιώντας έναν τυπικό πάγκο δοκιμών που δημιουργήθηκε από το Libero.
Δυνατότητες και συσκευές που έχουν διακοπεί
Κανένας.
Γνωστοί περιορισμοί και λύσεις
Ακολουθούν οι περιορισμοί και η λύση που ισχύουν για την έκδοση MIV_RV32 v3.0.
- Το TCM περιορίζεται σε μέγιστο μέγεθος 256 Kb.
- Για να αρχικοποιήσετε το TCM στο PolarFire χρησιμοποιώντας τον ελεγκτή συστήματος, μια τοπική παράμετρος l_cfg_hard_tcm0_en, στο miv_rv32_opsrv_cfg_pkg.v file πρέπει να αλλάξει σε 1'b1 πριν από τη σύνθεση. Δείτε την ενότητα 2.7 στο Εγχειρίδιο MIV_RV32 v3.0.
- Ο εντοπισμός σφαλμάτων μέσω GPIO χρησιμοποιώντας το FlashPro 5 θα πρέπει να περιορίζεται στα 10 MHz το μέγιστο.
- Παρακαλώ σημειώστε το JTAGΗ είσοδος _TRSTN είναι πλέον ενεργή σε χαμηλή τιμή. Σε προηγούμενες εκδόσεις, αυτή η είσοδος ήταν ενεργά υψηλή.
Η εγγύηση προϊόντος της Microsemi ορίζεται στους Όρους και Προϋποθέσεις Παραγγελίας Πωλήσεων της Microsemi. Οι πληροφορίες που περιέχονται σε αυτή τη δημοσίευση παρέχονται με αποκλειστικό σκοπό το σχεδιασμό και τη χρήση προϊόντων Microsemi. Οι πληροφορίες σχετικά με εφαρμογές συσκευών και παρόμοια παρέχονται μόνο για τη διευκόλυνσή σας και ενδέχεται να αντικατασταθούν από ενημερώσεις. Ο αγοραστής δεν θα βασίζεται σε δεδομένα και προδιαγραφές ή παραμέτρους απόδοσης που παρέχονται από τη Microsemi. Είναι δική σας ευθύνη να διασφαλίσετε ότι η αίτησή σας πληροί τις προδιαγραφές σας.
ΑΥΤΕΣ ΟΙ ΠΛΗΡΟΦΟΡΙΕΣ ΠΑΡΕΧΟΝΤΑΙ "ΩΣ ΕΧΟΥΝ". Η MICROSEMI ΔΕΝ ΠΑΡΕΧΕΙ ΚΑΜΙΑ ΔΗΛΩΣΗ Ή ΕΓΓΥΗΣΗ ΕΙΔΟΥΣ ΡΗΤΗ Ή ΣΙΩΠΗΡΗ, ΓΡΑΠΤΗ Ή ΠΡΟΦΟΡΙΚΗ, ΝΟΜΙΚΕΣ Ή ΑΛΛΙΩΣ, ΣΧΕΤΙΚΑ ΜΕ ΤΙΣ ΠΛΗΡΟΦΟΡΙΕΣ, ΠΕΡΙΛΑΜΒΑΝΟΝΤΑΣ ΠΕΡΙΟΡΙΣΜΕΝΕΣ, ΜΕΝΤ, ΕΜΠΟΡΕΥΣΙΜΟΤΗΤΑ Ή ΚΑΤΑΛΛΗΛΟΤΗΤΑ ΓΙΑ ΕΝΑΝ ΣΥΓΚΕΚΡΙΜΕΝΟ ΣΚΟΠΟΣ. ΣΕ ΚΑΜΙΑ ΠΕΡΙΠΤΩΣΗ Η MICROSEMI ΔΕΝ ΘΑ ΕΧΕΙ ΕΥΘΥΝΗ ΓΙΑ ΟΠΟΙΑΔΗΠΟΤΕ ΕΜΜΕΣΗ, ΕΙΔΙΚΗ, ΤΙΜΩΡΙΚΗ, ΣΥΜΠΤΩΜΑΤΙΚΗ Ή ΣΥΝΕΠΕΙΡΗ ΑΠΩΛΕΙΑ, ΖΗΜΙΑ, ΚΟΣΤΟΣ Ή ΕΞΟΔΑ ΟΠΟΙΑΔΗΠΟΤΕ ΣΧΕΤΕΙ ΜΕ ΑΥΤΕΣ ΤΙΣ ΠΛΗΡΟΦΟΡΙΕΣ, ΕΑΝ, ΣΥΜΒΟΥΛΗΘΗΚΕ ΓΙΑ ΤΗ ΔΥΝΑΤΟΤΗΤΑ Ή ΕΙΝΑΙ ΠΡΟΒΛΕΨΙΜΕΣ ΟΙ ΖΗΜΙΕΣ; ΣΤΟΝ ΠΛΗΡΗ ΒΑΘΜΟ ΠΟΥ ΕΠΙΤΡΕΠΕΤΑΙ ΑΠΟ ΤΟ ΝΟΜΟ, Η ΣΥΝΟΛΙΚΗ ΕΥΘΥΝΗ ΤΗΣ MICROSEMI ΓΙΑ ΟΛΕΣ ΤΙΣ ΑΠΑΙΤΗΣΕΙΣ ΣΧΕΤΙΚΑ ΜΕ ΑΥΤΕΣ ΤΙΣ ΠΛΗΡΟΦΟΡΙΕΣ Ή ΤΗ ΧΡΗΣΗ ΤΟΥ ΔΕΝ ΘΑ ΥΠΕΡΒΑΙΝΕΙ ΤΟΝ ΑΡΙΘΜΟ ΤΩΝ ΤΕΛΩΝ, ΕΑΝ ΥΠΑΡΧΟΥΝ, ΠΛΗΡΩΣΑΤΕ ΑΜΕΣΑ ΑΜΕΣΑ.
Χρήση συσκευών Microsemi
σε θέματα υποστήριξης ζωής, κρίσιμου για την αποστολή εξοπλισμού ή εφαρμογών ή/και εφαρμογών ασφάλειας είναι εξ ολοκλήρου με ευθύνη του αγοραστή και ο αγοραστής συμφωνεί να υπερασπιστεί και να αποζημιώσει τη Microsemi από οποιαδήποτε ζημιά, αξιώσεις, κοστούμια ή έξοδα που προκύπτουν από τέτοια χρήση. Καμία άδεια δεν μεταβιβάζεται, σιωπηρά ή με άλλο τρόπο, βάσει οποιωνδήποτε δικαιωμάτων πνευματικής ιδιοκτησίας της Microsemi, εκτός εάν αναφέρεται διαφορετικά.
Η Microsemi Corporation, θυγατρική της Microchip Technology Inc. (Nasdaq: MCHP), και οι εταιρικές της θυγατρικές είναι κορυφαίοι πάροχοι έξυπνων, συνδεδεμένων και ασφαλών λύσεων ενσωματωμένου ελέγχου. Τα εύχρηστα εργαλεία ανάπτυξής τους και το ολοκληρωμένο χαρτοφυλάκιο προϊόντων επιτρέπουν στους πελάτες να δημιουργούν βέλτιστα σχέδια που μειώνουν τον κίνδυνο ενώ μειώνουν το συνολικό κόστος του συστήματος και τον χρόνο για την αγορά. Αυτές οι λύσεις εξυπηρετούν περισσότερους από 120,000 πελάτες στις αγορές της βιομηχανίας, της αυτοκινητοβιομηχανίας, των καταναλωτών, της αεροδιαστημικής και της άμυνας, των επικοινωνιών και της πληροφορικής. Με έδρα το Chandler της Αριζόνα, η εταιρεία προσφέρει εξαιρετική τεχνική υποστήριξη μαζί με αξιόπιστη παράδοση και ποιότητα. Μάθετε περισσότερα στο www.microsemi.com.
Microsemi
2355 W. Chandler Blvd.
Chandler, AZ 85224 Η.Π.Α
Εντός ΗΠΑ: +1 480-792-7200
Φαξ: +1 480-792-7277
www.microsemi.com © 2020 Η Microsemi και οι εταιρικές της θυγατρικές. Με την επιφύλαξη παντός δικαιώματος. Η ονομασία Microsemi και το λογότυπο Microsemi είναι εμπορικά σήματα της Microsemi Corporation και των εταιρικών της θυγατρικών. Όλα τα άλλα εμπορικά σήματα και σήματα υπηρεσιών είναι ιδιοκτησία των αντίστοιχων κατόχων τους.
Έγγραφα / Πόροι
![]() |
Τεχνολογία μικροτσίπ MIV_RV32 v3.0 Δυναμική σελίδα εργαλείου IP Core [pdf] Εγχειρίδιο χρήστη MIV_RV32 v3.0 Δυναμική σελίδα IP Core Tool, MIV_RV32 v3.0, Δυναμική σελίδα εργαλείου IP Core, Δυναμική σελίδα Core Tool, Δυναμική σελίδα εργαλείου |