Микрочип-ЛОГО

Microchip Technology MIV_RV32 v3.0 IP Core Tool Dynamic Page

Microchip-Technology-MIV-RV32-v3.0-IP-Core-Tool-Dynamic-Page-PRODUCT

Информация за продукта
Продуктът е MIV_RV32 v3.0, пуснат през октомври 2020 г. Това е патентован и поверителен продукт, разработен от Microsemi. Бележките по изданието предоставят информация за функциите, подобренията, системните изисквания, поддържаните семейства, реализациите, известните проблеми и заобиколните решения на IP.

Характеристики

  • MIV_RV32 има следните характеристики:

Видове доставка
Не е необходим лиценз за използване на MIV_RV32. Пълният RTL изходен код е предоставен за ядрото.

Поддържани семейства
Поддържаните семейства не са споменати в текста на ръководството за потребителя.

Инструкции за монтаж
За да инсталирате MIV_RV32 CPZ file, трябва да се направи чрез софтуера Libero, като се използва или функцията за актуализиране на каталога, или ръчно добавяне на CPZ file с помощта на функцията за добавяне на основен каталог. Веднъж инсталирано, ядрото може да бъде конфигурирано, генерирано и създадено в рамките на дизайн за включване в проекта Libero. Обърнете се към онлайн помощта на Libero SoC за допълнителни инструкции относно инсталирането на ядрото, лицензирането и общата употреба.

Документация
За актуализации и допълнителна информация относно софтуера, устройствата и хардуера посетете страниците за интелектуална собственост на Microsemi SoC Products Group webсайт: http://www.microsemi.com/products/fpga-soc/design-resources/ip-cores.
Повече информация може да бъде получена и от вградената екосистема MI-V.

Поддържани тестови среди

Не е осигурен тестов стенд с MIV_RV32. MIV_RV32 RTL може да се използва за симулиране на процесора, изпълняващ програма, използвайки стандартен тестов стенд, генериран от Libero.

Прекратени функции и устройства
Няма.

Известни ограничения и заобиколни решения
Следните ограничения и заобиколни решения се прилагат за изданието MIV_RV32 v3.0:

  1. TCM е ограничен до максимален размер от 256 Kb.
  2. За инициализиране на TCM в PolarFire с помощта на системния контролер е необходим локален параметър l_cfg_hard_tcm0_en.

Моля, обърнете внимание, че тази информация се основава на предоставения текстов извадък от ръководството за потребителя. За по-подробна и пълна информация вижте пълното ръководство за потребителя или се свържете директно с Microsemi.

История на ревизиите
Историята на ревизиите описва промените, които са въведени в документа. Промените са изброени по редакция, започвайки с най-актуалната публикация.

Ревизия 2.0
Ревизия 2.0 на този документ беше публикувана през октомври 2020 г. Следното е обобщение на промените. Променено е името на ядрото на MIV_RV32 от MIV_RV32IMC. Това неутрално по отношение на конфигурацията име позволява бъдещо разширяване на поддръжката за допълнителни RISC-V ISA разширения.

Ревизия 1.0
Ревизия 1.0 е първата публикация на този документ, публикувана през март 2020 г.

Бележки по изданието на MIV_RV32 v3.0

крайview
Тези бележки за версията се издават с производствената версия на MIV_RV32 v3.0. Този документ предоставя подробности за функциите, подобренията, системните изисквания, поддържаните семейства, реализациите и известните проблеми и решения на IP.

Характеристики

MIV_RV32 има следните характеристики

  • Проектиран за FPGA софтуерни реализации с ниска мощност
  • Поддържа стандарта RISC-V RV32I ISA с допълнителни M и C разширения
  • Наличие на плътно свързана памет с размер, определен от обхвата на адресите
  • TCM APB Slave (TAS) към TCM
  • Функция за зареждане на ROM за зареждане на изображение и стартиране от паметта
  • Външни, таймерни и меки прекъсвания
  • До шест незадължителни външни прекъсвания
  • Поддръжка на векторизирано и невекторно прекъсване
  • допълнителен модул за отстраняване на грешки в чипа с JTAG интерфейс
  •  AHBL, APB3 и AXI3/AXI4 допълнителни интерфейси за външна шина

Видове доставка
Не е необходим лиценз за използване на MIV_RV32. Пълният RTL изходен код е предоставен за ядрото.

Поддържани семейства

  • PolarFire SoC®
  • PolarFire RT®
  • PolarFire®
  • RTG4TM
  • IGLOO®2
  • SmartFusion®2

 Инструкции за монтаж
MIV_RV32 CPZ file трябва да се инсталира в софтуера Libero. Това става автоматично чрез функцията за актуализиране на каталог в Libero или CPZ file може да се добави ръчно с помощта на функцията за добавяне на основен каталог. След като CPZ file е инсталиран в Libero, ядрото може да бъде конфигурирано, генерирано и създадено в рамките на дизайн за включване в проекта Libero. Вижте онлайн помощта на Libero SoC за допълнителни инструкции относно инсталирането на ядрото, лицензирането и общата употреба.

Документация

Тази версия съдържа копие от наръчника MIV_RV32 и документите със спецификацията на RISC-V. Наръчникът описва основната функционалност и дава инструкции стъпка по стъпка как да симулира, синтезира и постави и маршрутизира това ядро, както и предложения за внедряване. Вижте онлайн помощта на Libero SoC за инструкции относно получаването на IP документация. Включено е и ръководство за проектиране, което разглежда ексample Libero дизайн за PolarFire®. За актуализации и допълнителна информация относно софтуера, устройствата и хардуера посетете страниците за интелектуална собственост на Microsemi SoC Products Group webсайт: http://www.microsemi.com/products/fpga-soc/design-resources/ip-cores
Повече информация може да бъде получена и от вградената екосистема MI-V.

Поддържани тестови среди
Не е осигурен тестов стенд с MIV_RV32. MIV_RV32 RTL може да се използва за симулиране на процесора, изпълняващ програма, използвайки стандартен тестов стенд, генериран от Libero.

Прекратени функции и устройства
Няма.

Известни ограничения и заобиколни решения
По-долу са ограниченията и заобиколното решение, приложимо за изданието MIV_RV32 v3.0.

  1. TCM е ограничен до максимален размер от 256 Kb.
  2. За да инициализирате TCM в PolarFire с помощта на системния контролер, локален параметър l_cfg_hard_tcm0_en, в miv_rv32_opsrv_cfg_pkg.v file трябва да се промени на 1'b1 преди синтеза. Вижте раздел 2.7 в Наръчник за MIV_RV32 v3.0.
  3. Отстраняването на грешки през GPIO с помощта на FlashPro 5 трябва да бъде ограничено до максимум 10 MHz.
  4. Моля, обърнете внимание на JTAGВходът _TRSTN вече е активен нисък. В предишни версии този вход беше активно висок.

Гаранцията за продукта на Microsemi е посочена в Правилата и условията за търговски поръчки на Microsemi. Информацията, съдържаща се в тази публикация, е предоставена единствено с цел проектиране с и използване на продукти на Microsemi. Информация относно приложенията на устройството и други подобни се предоставя само за ваше удобство и може да бъде заменена от актуализации. Купувачът няма право да разчита на каквито и да било данни и спецификации или параметри за изпълнение, предоставени от Microsemi. Ваша е отговорността да гарантирате, че вашето приложение отговаря на вашите спецификации.

ТАЗИ ИНФОРМАЦИЯ СЕ ПРЕДОСТАВЯ „КАКТО Е“. MICROSEMI НЕ ПРЕДСТАВЛЯВА НИКАКВИ ИЗЯВЛЕНИЯ ИЛИ ГАРАНЦИИ, ИЗРИЧНИ ИЛИ КОСВЕНИ, ПИСМЕНИ ИЛИ УСТНИ, ЗАКОНОВИ ИЛИ ДРУГИ, СВЪРЗАНИ С ИНФОРМАЦИЯТА, ВКЛЮЧИТЕЛНО, НО НЕ ОГРАНИЧАВАЩО СЕ ДО НЕЙНОТО СЪСТОЯНИЕ, КАЧЕСТВО, ИЗПЪЛНЕНИЕ, НЕНАРУШЕНИЕ, ПРОДАВАЕМОСТ , ИЛИ ГОДНОСТ ЗА ОПРЕДЕЛЕНО ПРЕДНАЗНАЧЕНИЕ. В НИКАКЪВ СЛУЧАЙ MICROSEMI НЯМА ДА НОСИ ОТГОВОРНОСТ ЗА НИКАКВИ ПРЕКИ, СПЕЦИАЛНИ, НАКАЗАТЕЛНИ, СЛУЧАЙНИ ИЛИ ПОСЛЕДВАЩИ ЗАГУБИ, ЩЕТИ, РАЗХОДИ ИЛИ РАЗХОДИ, СВЪРЗАНИ С ТАЗИ ИНФОРМАЦИЯ ИЛИ НЕЙНОТО ИЗПОЛЗВАНЕ, ДОРИ И АКО MICROSEMI Е БИЛ СЪВЕТЕН ЕД НА ВЪЗМОЖНОСТТА ИЛИ ЩЕТИТЕ СА ПРЕДВИДИМИ? В НАЙ-ПЪЛНАТА СТЕПЕН, ПОЗВОЛЕНА ОТ ЗАКОНА, ОБЩАТА ОТГОВОРНОСТ НА MICROSEMI ПО ВСИЧКИ ИСКОВЕ, СВЪРЗАНИ С ТАЗИ ИНФОРМАЦИЯ ИЛИ ИЗПОЛЗВАНЕТО ѝ, НЯМА ДА НАДХВИЛЯВА БРОЙКА ТАКСИ, АКО ИМА ТАКИВА, КОИТО ВИЕ ПЛАТИХТЕ ДИРЕКТНО НА MICROSEMI ЗА ТАЗИ ИНФОРМАЦИЯ.

Използване на устройства Microsemi
в поддържането на живота, критично оборудване или приложения и/или приложения за безопасност е изцяло на риск на купувача и купувачът се съгласява да защитава и обезщетява Microsemi от всякакви щети, претенции, дела или разходи, произтичащи от такава употреба. Никакви лицензи не се предават, имплицитно или по друг начин, съгласно правата на интелектуална собственост на Microsemi, освен ако не е посочено друго.

Microsemi Corporation, дъщерно дружество на Microchip Technology Inc. (Nasdaq: MCHP), и нейните корпоративни филиали са водещи доставчици на интелигентни, свързани и сигурни вградени решения за контрол. Техните лесни за използване инструменти за разработка и изчерпателно продуктово портфолио позволяват на клиентите да създават оптимални проекти, които намаляват риска, като същевременно намаляват общите разходи за системата и времето за пускане на пазара. Тези решения обслужват повече от 120,000 XNUMX клиенти в индустриалния, автомобилния, потребителския, космическия и отбранителния, комуникационния и компютърния пазар. Със седалище в Чандлър, Аризона, компанията предлага изключителна техническа поддръжка заедно с надеждна доставка и качество. Научете повече на www.microsemi.com.

Микросеми
2355 W. Chandler Blvd.
Чандлър, Аризона 85224 САЩ
В САЩ: +1 480-792-7200
Факс: +1 480-792-7277
www.microsemi.com © 2020 Microsemi и нейните корпоративни филиали. Всички права запазени. Microsemi и логото на Microsemi са търговски марки на Microsemi Corporation и нейните корпоративни филиали. Всички други търговски марки и марки за услуги са собственост на съответните им собственици.

Документи / Ресурси

Microchip Technology MIV_RV32 v3.0 IP Core Tool Dynamic Page [pdf] Ръководство за потребителя
MIV_RV32 v3.0 IP Core Tool Dynamic Page, MIV_RV32 v3.0, IP Core Tool Dynamic Page, Core Tool Dynamic Page, Tool Dynamic Page

Референции

Оставете коментар

Вашият имейл адрес няма да бъде публикуван. Задължителните полета са маркирани *