Microchip-LOGO

Microchip Technology MIV_RV32 v3.0 IP Core Tool Pagina Dinamica

Microchip-Technology-MIV-RV32-v3.0-IP-Core-Tool-Dynamic-Page-PRODUCT

Informazione di u produttu
U pruduttu hè MIV_RV32 v3.0, liberatu in uttrovi 2020. Hè un pruduttu propiu è cunfidenziale sviluppatu da Microsemi. E note di liberazione furniscenu informazioni nantu à e caratteristiche, miglioramenti, esigenze di u sistema, famiglie supportate, implementazioni, prublemi cunnisciuti è soluzioni di l'IP.

Features

  • MIV_RV32 hà e seguenti caratteristiche:

Tipi di spedizione
Nisuna licenza hè necessaria per aduprà MIV_RV32. U codice fonte RTL cumpletu hè furnitu per u core.

Famiglie sustegnu
E famiglie supportate ùn sò micca citate in u testu di u manuale d'utilizatore.

Istruzzioni di stallazione
Per installà u MIV_RV32 CPZ file, deve esse fattu attraversu u software Libero utilizendu a funzione d'aghjurnamentu di u Catalogu o aghjunghje manualmente u CPZ file utilizendu a funzione di catalogu Add Core. Una volta installatu, u core pò esse cunfiguratu, generatu è instantiatu in un disignu per l'inclusione in u prughjettu Libero. Consultate l'Aiuta in linea di Libero SoC per più struzzioni nantu à l'installazione core, a licenza è l'usu generale.

Documentazione
Per l'aghjurnamenti è l'infurmazioni supplementari nantu à u software, i dispositi è u hardware, visitate e pagine di Pruprietà Intellettuale nantu à u Gruppu di Prodotti Microsemi SoC. websitu: http://www.microsemi.com/products/fpga-soc/design-resources/ip-cores.
Più infurmazione pò ancu esse acquistata da l'ecosistema integratu MI-V.

Ambienti di prova supportati

Nisun testbench hè furnitu cù MIV_RV32. U MIV_RV32 RTL pò esse usatu per simulà u processatore chì esegue un prugramma utilizendu un testbench standard generatu da Libero.

Funzioni è Dispositivi Discontinued
Nimu.

Limitazioni cunnisciute è soluzioni
E seguenti limitazioni è soluzioni si applicanu à a versione MIV_RV32 v3.0:

  1. U TCM hè limitatu à una dimensione massima di 256 Kb.
  2. Per inizializà u TCM in PolarFire cù u cuntrollu di u sistema, un paràmetru locale l_cfg_hard_tcm0_en hè necessariu.

Per piacè nutate chì sta infurmazione hè basatu annantu à l'estrattu di testu furnitu da u manuale d'utilizatore. Per infurmazione più dettagliata è cumpleta, riferite à u manuale d'utilizatore cumpletu o cuntattate direttamente Microsemi.

Storia di rivisione
A storia di rivisione descrive i cambiamenti chì sò stati implementati in u documentu. I cambiamenti sò listati per rivisione, cuminciendu cù a publicazione più attuale.

Revisione 2.0
A rivisione 2.0 di stu documentu hè stata publicata in uttrovi 2020. U seguitu hè un riassuntu di i cambiamenti. Cambiatu u nome core in MIV_RV32 da MIV_RV32IMC. Stu nome neutru di cunfigurazione permette una futura espansione di supportu per estensioni RISC-V ISA supplementari.

Revisione 1.0
A rivisione 1.0 hè a prima publicazione di stu documentu publicatu in marzu 2020.

MIV_RV32 v3.0 Note di liberazione

Overview
Queste note di liberazione sò emesse cù a versione di produzzione di MIV_RV32 v3.0. Stu documentu furnisce dettagli nantu à e caratteristiche, miglioramenti, esigenze di u sistema, famiglie supportate, implementazioni, è prublemi cunnisciuti è soluzioni di l'IP.

Features

MIV_RV32 hà e seguenti caratteristiche

  • Cuncepitu per implementazioni soft-core FPGA di bassa putenza
  • Supporta u standard RISC-V RV32I ISA cù estensioni M è C opzionali
  • Disponibilità di Memoria strettamente accoppiata, cù dimensione definita da a gamma di indirizzu
  • TCM APB Slave (TAS) à TCM
  • Funzione di boot ROM per carica una maghjina è eseguisce da a memoria
  • Interrupti esterni, Timer è Soft
  • Finu à sei interruzioni esterne opzionali
  • Supportu d'interruzzione vettoriali è micca vettoriali
  • unità opzionale di debug in chip cun un JTAG interfaccia
  •  Interfacce bus esterni opzionali AHBL, APB3 e AXI3/AXI4

Tipi di spedizione
Nisuna licenza hè necessaria per utilizà MIV_RV32. U codice fonte RTL cumpletu hè furnitu per u core.

Famiglie sustegnu

  • PolarFire SoC®
  • PolarFire RT®
  • PolarFire®
  • RTG4TM
  • IGLOO®2
  • SmartFusion®2

 Istruzzioni di stallazione
U MIV_RV32 CPZ file deve esse installatu in u software Libero. Questu hè fattu in autumàticu attraversu a funzione d'aghjurnamentu di u Catalogu in Libero, o CPZ file pò esse aghjuntu manualmente utilizendu a funzione di catalogu Add Core. Una volta u CPZ file hè stallatu in Libero, u core pò esse cunfiguratu, generatu è instantiatu in un disignu per l'inclusione in u prughjettu Libero. Vede l'Aiuta in linea di Libero SoC per più struzzioni nantu à l'installazione core, a licenza è l'usu generale.

Documentazione

Questa liberazione cuntene una copia di u Manuale MIV_RV32 è i ducumenti di Specifica RISC-V. U manuale descrive a funziunalità di u core è dà struzzioni passu à passu nantu à cumu simulà, sintetizà, è piazzate è indirizzà stu core, è ancu suggerimenti di implementazione. Vede l'aiutu in linea di Libero SoC per struzzioni nantu à ottene a documentazione IP. Una guida di disignu hè ancu inclusa chì cammina per un example Libero design pour PolarFire®. Per l'aghjurnamenti è l'infurmazioni supplementari nantu à u software, i dispositi è u hardware, visitate e pagine di Pruprietà Intellettuale nantu à u Gruppu di Prodotti Microsemi SoC. websitu: http://www.microsemi.com/products/fpga-soc/design-resources/ip-cores
Più infurmazione pò ancu esse acquistata da l'ecosistema integratu MI-V.

Ambienti di prova supportati
Nisun testbench hè furnitu cù MIV_RV32. U MIV_RV32 RTL pò esse usatu per simulà u processatore chì esegue un prugramma cù un bancu di prova standard generatu da Libero.

Funzioni è Dispositivi Discontinued
Nimu.

Limitazioni cunnisciute è soluzioni
I seguenti sò e limitazioni è a soluzione applicabile à a versione MIV_RV32 v3.0.

  1. U TCM hè limitatu à una dimensione massima di 256 Kb.
  2. Per inizializà u TCM in PolarFire utilizendu u cuntrollu di u sistema, un paràmetru locale l_cfg_hard_tcm0_en, in miv_rv32_opsrv_cfg_pkg.v file deve esse cambiatu à 1'b1 prima di sintesi. Vede a sezione 2.7 in MIV_RV32 v3.0 Handbook.
  3. Debugging over GPIO cù FlashPro 5 deve esse limitatu à 10 MHz massimu.
  4. Per piacè nutate u JTAGL'input _TRSTN hè avà attivu bassu. In e versioni precedenti, questu input era attivamente altu.

A garanzia di u produttu di Microsemi hè stabilita in i Termini è Cundizioni di l'Ordine di Vendita di Microsemi. L'infurmazione cuntenuta in sta publicazione hè furnita per u solu scopu di cuncepisce è aduprà i prudutti Microsemi. L'infurmazioni riguardanti l'applicazioni di u dispositivu è simili sò furnite solu per a vostra comodità è ponu esse rimpiazzate da l'aghjurnamenti. L'Acquirente ùn s'appoghjanu micca nantu à e specifiche di dati è di prestazione o parametri furniti da Microsemi. Hè a vostra rispunsabilità per assicurà chì a vostra applicazione risponde à e vostre specificazioni.

Quest'infurmazione hè furnita "cum'è". MICROSEMI NON FA NI RIPRESENTAZIONI O GARANTIE DI ALCUNA TIPI, SIA ESPRESSA O IMPLICITA, SCRITTA O ORALE, STATUTARIA O ALTAMENTE, RELATIVA A L'INFORMAZIONI, INCLUSI, MA NON LIMITATI A SUE CONDIZIONI, QUALITÀ, PRESTAZIONI, NON-INFRITABILITÀ, PARTECIPABILITÀ, A MERCAZIONE. U PIU. IN NESSUN CASU MICROSEMI SERÀ RESPONSABILE PER QUALSIASI PERDITA INDIRETTA, SPECIALE, PUNITIVE, INCIDENTALE, O CONSEGUENTE, DANNI, COSTO, O SPESE QUANTO RELATI A QUESTA INFORMAZIONE O U U SO USU, TUTTAVIA, CAUSATA, ANCHE SE A MICROSEMI AVVISI. I DANNI SONT PREVISIBILI ? À L'IMPRESA PIÙ PERMISSATA DA LEGGE, A RESPONSABILITÀ TOTALE DI MICROSEMI PER TUTTE LE RECLAMAZIONI IN RELAZIONE À STA INFORMAZIONE O U U SO USU NON SUPERARÀ U NÚMERU DI TARIFFE, SE NE PAGATE DIRETTAMENTE A MICROSEMI PER QUESTA INFORMAZIONE.

L'usu di i dispositi Microsemi
in supportu di vita, missione-critica equipaggiu o appiicazioni, è / o appiicazioni di sicurità hè cumplettamente à u risicu di u cumpratore, è u cumpratore accunsenu à difende è indemnify Microsemi da ogni è tutti i danni, rivindicazione, vestiti, o spese risultatu da tali usu. Nisuna licenza hè trasmessa, implicitamente o altrimenti, sottu à i diritti di pruprietà intellettuale di Microsemi, salvu s'ellu ùn hè micca dettu altrimenti.

Microsemi Corporation, una filiale di Microchip Technology Inc. (Nasdaq: MCHP), è i so affiliati corporativi sò i principali fornitori di soluzioni di cuntrollu integrati intelligenti, cunnessi è sicuri. I so strumenti di sviluppu faciuli d'utilizà è u portafogliu cumpletu di prudutti permettenu à i clienti di creà disinni ottimali chì riducenu u risicu mentre riduce u costu tutale di u sistema è u tempu di mercatu. Queste soluzioni servenu più di 120,000 XNUMX clienti in i mercati industriali, automobilistici, di cunsumatori, aerospaziali è di difesa, cumunicazioni è informatica. Con sede in Chandler, Arizona, a cumpagnia offre un supportu tecnicu eccezziunale cù una consegna affidabile è qualità. Sapete più à www.microsemi.com.

Microsemi
2355 W. Chandler Blvd.
Chandler, AZ 85224 USA
In i Stati Uniti: +1 480-792-7200
Fax: +1 480-792-7277
www.microsemi.com © 2020 Microsemi è i so affiliati corporativi. Tutti i diritti riservati. Microsemi è u logu Microsemi sò marchi di Microsemi Corporation è i so affiliati corporativi. Tutti l'altri marchi è marchi di serviziu sò a pruprietà di i so rispettivi pruprietarii.

Documenti / Risorse

Microchip Technology MIV_RV32 v3.0 IP Core Tool Pagina Dinamica [pdfManuale d'usu
MIV_RV32 v3.0 Pagina dinamica IP Core Tool, MIV_RV32 v3.0, Pagina dinamica IP Core Tool, Pagina dinamica strumento Core, Pagina dinamica strumento

Referenze

Lascia un cumentu

U vostru indirizzu email ùn serà micca publicatu. I campi obbligatori sò marcati *