Microchip Technology MIV_RV32 v3.0 IP Core Tool Dynamic Page
Інфармацыя аб прадукце
Прадукт MIV_RV32 v3.0, выпушчаны ў кастрычніку 2020 г. Гэта запатэнтаваны і канфідэнцыяльны прадукт, распрацаваны Microsemi. У заўвагах да выпуску змяшчаецца інфармацыя аб функцыях, удасканаленнях, сістэмных патрабаваннях, сем'ях, якія падтрымліваюцца, рэалізацыях, вядомых праблемах і абыходных шляхах IP.
Асаблівасці
- MIV_RV32 мае наступныя функцыі:
Віды дастаўкі
Для выкарыстання MIV_RV32 ліцэнзія не патрабуецца. Поўны зыходны код RTL прадастаўляецца для ядра.
Падтрыманыя сем'і
Падтрымоўваныя сем'і не згадваюцца ў тэксце кіраўніцтва карыстальніка.
Інструкцыя па ўстаноўцы
Каб усталяваць MIV_RV32 CPZ file, гэта павінна быць зроблена праз праграмнае забеспячэнне Libero з выкарыстаннем функцыі абнаўлення каталога або ручнога дадання CPZ file з дапамогай функцыі Add Core catalog. Пасля ўстаноўкі ядро можа быць сканфігуравана, згенеравана і створана ў рамках дызайну для ўключэння ў праект Libero. Дадатковыя інструкцыі па ўстаноўцы ядра, ліцэнзаванні і агульным выкарыстанні звярніцеся да Інтэрнэт-даведкі Libero SoC.
Дакументацыя
Каб атрымаць абнаўленні і дадатковую інфармацыю аб праграмным забеспячэнні, прыладах і апаратным забеспячэнні, наведайце старонкі інтэлектуальнай уласнасці групы прадуктаў Microsemi SoC webсайт: http://www.microsemi.com/products/fpga-soc/design-resources/ip-cores.
Дадатковую інфармацыю таксама можна атрымаць ва ўбудаванай экасістэме MI-V.
Падтрымліваюцца тэставыя асяроддзя
З MIV_RV32 не прадастаўляецца тэставы стэнд. MIV_RV32 RTL можна выкарыстоўваць для мадэлявання працэсара, які выконвае праграму, выкарыстоўваючы стандартны тэставы стэнд, створаны Libero.
Спыненыя функцыі і прылады
Няма.
Вядомыя абмежаванні і абыходныя шляхі
Наступныя абмежаванні і абыходныя шляхі прымяняюцца да выпуску MIV_RV32 v3.0:
- TCM абмежаваны максімальным памерам 256 Кб.
- Каб ініцыялізаваць TCM у PolarFire з дапамогай сістэмнага кантролера, патрабуецца лакальны параметр l_cfg_hard_tcm0_en.
Калі ласка, звярніце ўвагу, што гэтая інфармацыя заснавана на тэкставым вытрымцы з кіраўніцтва карыстальніка. Для атрымання больш падрабязнай і поўнай інфармацыі звярніцеся да поўнага кіраўніцтва карыстальніка або звярніцеся непасрэдна да Microsemi.
Гісторыя версій
Гісторыя версій апісвае змены, якія былі ўнесены ў дакумент. Змены пералічаны па версіях, пачынаючы з самай актуальнай публікацыі.
Версія 2.0
Версія 2.0 гэтага дакумента была апублікавана ў кастрычніку 2020 г. Ніжэй прыводзіцца кароткі выклад змяненняў. Зменена назва ядра з MIV_RV32IMC на MIV_RV32. Гэта нейтральная да канфігурацыі назва дазваляе ў будучыні пашырыць падтрымку дадатковых пашырэнняў RISC-V ISA.
Версія 1.0
Версія 1.0 - першая публікацыя гэтага дакумента, апублікаваная ў сакавіку 2020 г.
Заўвагі да выпуску MIV_RV32 v3.0
Скончанаview
Гэтыя заўвагі да выпуску выпускаюцца з вытворчай версіяй MIV_RV32 v3.0. У гэтым дакуменце змяшчаецца падрабязная інфармацыя аб функцыях, удасканаленнях, сістэмных патрабаваннях, сем'ях, якія падтрымліваюцца, рэалізацыях, а таксама вядомых праблемах і абыходных шляхах IP.
Асаблівасці
MIV_RV32 мае наступныя функцыі
- Прызначаны для праграмнага ядра FPGA з нізкім энергаспажываннем
- Падтрымлівае стандарт RISC-V RV32I ISA з дадатковымі пашырэннямі M і C
- Наяўнасць цесна звязанай памяці, памер якой вызначаецца дыяпазонам адрасоў
- TCM APB Slave (TAS) да TCM
- Функцыя загрузкі ПЗУ для загрузкі выявы і запуску з памяці
- Знешнія, таймерныя і праграмныя перапыненні
- Да шасці дадатковых знешніх перапыненняў
- Падтрымка вектарных і невектарных перапыненняў
- дадатковы блок адладкі на чыпе з JTAG інтэрфейс
- Дадатковыя знешнія інтэрфейсы шыны AHBL, APB3 і AXI3/AXI4
Віды дастаўкі
Для выкарыстання MIV_RV32 ліцэнзія не патрабуецца. Поўны зыходны код RTL прадастаўляецца для ядра.
Падтрыманыя сем'і
- PolarFire SoC®
- PolarFire RT®
- PolarFire®
- RTG4TM
- IGLOO®2
- SmartFusion®2
Інструкцыя па ўстаноўцы
MIV_RV32 CPZ file неабходна ўсталяваць у праграмнае забеспячэнне Libero. Гэта робіцца аўтаматычна праз функцыю абнаўлення каталога ў Libero або CPZ file можна дадаць уручную з дапамогай функцыі Add Core catalog. Аднойчы КПЗ file усталяваны ў Libero, ядро можа быць сканфігуравана, згенеравана і створана ў рамках дызайну для ўключэння ў праект Libero. Глядзіце Інтэрнэт-даведку Libero SoC для атрымання дадатковых інструкцый па ўсталёўцы ядра, ліцэнзаванні і агульным выкарыстанні.
Дакументацыя
Гэты выпуск утрымлівае копію Даведніка MIV_RV32 і дакументаў Спецыфікацыі RISC-V. Дапаможнік апісвае асноўныя функцыянальныя магчымасці і дае пакрокавыя інструкцыі аб тым, як мадэляваць, сінтэзаваць, размяшчаць і накіроўваць гэтае ядро, а таксама прапановы па рэалізацыі. Глядзіце Інтэрнэт-даведку Libero SoC, каб атрымаць інструкцыі па атрыманні IP-дакументацыі. Таксама ўключана кіраўніцтва па дызайне, якое распавядае аб эксampдызайн le Libero для PolarFire®. Каб атрымаць абнаўленні і дадатковую інфармацыю аб праграмным забеспячэнні, прыладах і апаратным забеспячэнні, наведайце старонкі інтэлектуальнай уласнасці групы прадуктаў Microsemi SoC webсайт: http://www.microsemi.com/products/fpga-soc/design-resources/ip-cores
Дадатковую інфармацыю таксама можна атрымаць ва ўбудаванай экасістэме MI-V.
Падтрымліваюцца тэставыя асяроддзя
З MIV_RV32 не прадастаўляецца тэставы стэнд. MIV_RV32 RTL можна выкарыстоўваць для мадэлявання працэсара, які выконвае праграму, з дапамогай стандартнага тэставага стэнда, створанага Libero.
Спыненыя функцыі і прылады
Няма.
Вядомыя абмежаванні і абыходныя шляхі
Ніжэй прыведзены абмежаванні і абыходныя шляхі, прыдатныя да выпуску MIV_RV32 v3.0.
- TCM абмежаваны максімальным памерам 256 Кб.
- Каб ініцыялізаваць TCM у PolarFire з дапамогай сістэмнага кантролера, лакальны параметр l_cfg_hard_tcm0_en у miv_rv32_opsrv_cfg_pkg.v file трэба змяніць на 1'b1 перад сінтэзам. Глядзіце раздзел 2.7 у Даведніку MIV_RV32 v3.0.
- Адладку праз GPIO з выкарыстаннем FlashPro 5 трэба абмежаваць максімум 10 МГц.
- Звярніце ўвагу на ДжTAGУваход _TRSTN зараз актыўны нізкі. У папярэдніх версіях гэты ўваход быў актыўна высокім.
Гарантыя на прадукцыю Microsemi выкладзена ў Палажэннях і ўмовах заказу Microsemi. Інфармацыя, якая змяшчаецца ў гэтай публікацыі, прызначана выключна для распрацоўкі і выкарыстання прадуктаў Microsemi. Інфармацыя аб праграмах прылады і таму падобнае прадастаўляецца толькі для вашага зручнасці і можа быць заменена абнаўленнямі. Пакупнік не павінен спадзявацца на якія-небудзь дадзеныя і спецыфікацыі прадукцыйнасці або параметры, прадастаўленыя Microsemi. Вы нясеце адказнасць за тое, каб ваша прыкладанне адпавядала вашым патрабаванням.
ГЭТАЯ ІНФАРМАЦЫЯ ПРАДСТАЎЛЯЕЦЦА "ЯК ЁСЦЬ". MICROSEMI НЕ ДАЕ НІЯКІХ ЗАЯЎ І НЕ ДАЕ НІЯКІХ ГАРАНТЫЙ ЯВНЫХ АБО РАЗУМЕВАЕМЫХ, ПІСЬМЫХ АБО ВУСНЫХ, ЗВЯЗАНЫХ ДА ІНФАРМАЦЫІ, ВКЛЮЧАЮЧЫ, АЛІ НЕ АБМЯЖУЮЧЫСЯ ІМІ, ЯЕ СТАН, ЯКАСЦЬ, РАБОЧАСЦІ, АДСУТНАСЦЬ ПАРУШЭННЯ ПРАВАЎ, КАМЕНДАРНАЯ ПРЫГОДНАСЦЬ , АБО ПРЫДАТНАСЦЬ ДЛЯ КАНКРЭТНАГА МЭТА. MICROSEMI НЕ НЯСЕ АДКАЗНАСЦІ ЗА ЛЮБЫЯ УСКОСНЫЯ, СПЕЦЫЯЛЬНЫЯ, ШТРАФНЫЯ, ВЫПАДКОВЫЯ АБО СТРАТЫ, ШКОДУ, КОШТ АБО ВЫХАДЫ, ЗВЯЗАНЫЯ З ГЭТАЙ ІНФАРМАЦЫЯЙ АБО ЯЕ ВЫКАРЫСТАННЕМ, НАВАТ КАЛІ MICROSEMI БЫЛА ПАРАМЕТВАНА ЭД МАГЧЫМАСЦІ АБО ШКОДУ ПРАДБАВІЦЬ? У ПОЎНАЙ МЕРЫ, ДАЗВОЛЕНАЙ ЗАКОНАМ, ПОЎНАЯ АДКАЗНАСЦЬ MICROSEMI ПА ЎСІХ ПРАТЫЗАХ, ЗВЯЗАНЫХ З ГЭТАЙ ІНФАРМАЦЫЯЙ АБО ЯЕ ВЫКАРЫСТАННЕМ, НЕ БУДЗЕ ПЕРАВЫШАЦЬ КОЛЬКАСЦІ ГАНАРАЎ, КАЛІ ЁСЦЬ ЁСЦЬ, ЯКІЯ ВЫ ЗАПЛАЦІЛІ ЗА ГЭТУЮ ІНФАРМАЦЫЮ НЕПАМОГУЧНА MICROSEMI.
Выкарыстанне прылад Microsemi
у галіне жыццезабеспячэння, крытычна важнага абсталявання або прыкладанняў, і/або прыкладанняў бяспекі цалкам на рызыку пакупніка, і пакупнік згаджаецца абараняць і кампенсаваць Microsemi ад любых пашкоджанняў, прэтэнзій, пазоваў або выдаткаў, якія вынікаюць з такога выкарыстання. Ніякія ліцэнзіі не перадаюцца, няяўна ці іншым чынам, у рамках правоў на інтэлектуальную ўласнасць Microsemi, калі не пазначана іншае.
Microsemi Corporation, даччыная кампанія Microchip Technology Inc. (Nasdaq: MCHP), і яе карпаратыўныя філіялы з'яўляюцца вядучымі пастаўшчыкамі разумных, звязаных і бяспечных убудаваных рашэнняў кіравання. Іх простыя ў выкарыстанні інструменты распрацоўкі і шырокі асартымент прадуктаў дазваляюць кліентам ствараць аптымальныя канструкцыі, якія зніжаюць рызыку, адначасова зніжаючы агульны кошт сістэмы і час выхаду на рынак. Гэтыя рашэнні абслугоўваюць больш чым 120,000 XNUMX кліентаў на рынках прамысловасці, аўтамабільнай, спажывецкай, аэракасмічнай і абароннай прамысловасці, сувязі і вылічальнай тэхнікі. Кампанія са штаб-кватэрай у Чандлеры, штат Арызона, прапануе выдатную тэхнічную падтрымку, а таксама надзейную дастаўку і якасць. Даведайцеся больш на www.microsemi.com.
Мікрасемі
2355 W. Chandler Blvd.
Чандлер, AZ 85224 ЗША
У межах ЗША: +1 480-792-7200
Факс: +1 480-792-7277
www.microsemi.com © 2020 Microsemi і яе карпаратыўныя філіялы. Усе правы абароненыя. Microsemi і лагатып Microsemi з'яўляюцца гандлёвымі маркамі Microsemi Corporation і яе карпаратыўных філіялаў. Усе іншыя гандлёвыя маркі і знакі абслугоўвання з'яўляюцца ўласнасцю іх адпаведных уладальнікаў.
Дакументы / Рэсурсы
![]() |
Microchip Technology MIV_RV32 v3.0 IP Core Tool Dynamic Page [pdfКіраўніцтва карыстальніка MIV_RV32 v3.0 IP Core Tool Dynamic Page, MIV_RV32 v3.0, IP Core Tool Dynamic Page, Core Tool Dynamic Page, Tool Dynamic Page |