لاینر ټیکنالوژي DC2222A اوورونهampling ADCs د ترتیب وړ ډیجیټل فلټر سره
LTC2500-32/LTC2508-32/LTC2512-24: 32-Bit/24-Bit Oversampling ADCs د ترتیب وړ ډیجیټل فلټر سره
تفصیل
د مظاهرې سرکټ 2222A د LTC®2500-32، LTC2508-32 او LTC2512-24 ADCs ځانګړتیاوې لري. LTC2500-32، LTC2508-32 او LTC2512-24 ټیټ بریښنا، ټیټ شور، لوړ سرعت، 32-bit/24-bit SAR ADCs د یو مدغم ترتیب شوي ډیجیټل اوسط فلټر سره چې د واحد 2.5V اکمالاتو څخه کار کوي. لاندې متن LTC2508-32 ته اشاره کوي مګر په ټولو برخو کې پلي کیږي، یوازینی توپیر یې دیampد نرخ او د بټونو شمیر. DC2222A د DC2508 یا DC32 QuikEval™ او DC590 PScope™ ډیټا راټولولو بورډونو سره په ګډه د LTC2026-890 DC او AC فعالیت ښیې. د DC590 یا DC2026 څخه کار واخلئ ترڅو د DC فعالیت ښودلو لپاره لکه د لوړ څخه لوړ شور او د DC خطي. DC890 وکاروئ که دقیق ويampد لینګ نرخونه اړین دي یا د AC فعالیت ښودلو لپاره لکه SNR، THD، SINAD او SFDR. DC2222A د دې ADC لپاره وړاندیز شوي ځمکني کول ، د برخې ځای په ځای کول او انتخاب ، روټینګ او بای پاس کول ښودل دي.
ډیزاین fileد دې سرکټ بورډ لپاره د سکیمیک، BOM او ترتیب په شمول شتون لري http://www.linear.com/demo/DC2222A یا د بورډ شاته د QR کوډ سکین کړئ. L, LT, LTC, LTM, خطي ټیکنالوژي او خطي لوگو راجستر شوي سوداګریزې نښې دي او QuikEval او PScope د Linear Technology Corporation سوداګریزې نښې دي. نورې ټولې سوداګریزې نښې د دوی د اړوندو مالکینو ملکیت دی.
شکل 1. د DC2222A اتصال ډیاګرام
د ګړندي پیل پروسیژر
جدول 1. DC2222A مجلس او د ساعت اختیارونه
مجلس نسخه |
U1 برخه NUMBER |
MAX output ډاټا RATE |
DF |
BITS |
MAX CLK IN FREQ |
OUTPUT |
موډ |
ویشونکی |
DC2222A-A | LTC2500IDKD-32 | 175kps | 4 | 32 | 70MHz | A | نه تصدیق | 100 |
173kps | 4 | 32 | 70MHz | A | تایید کړئ | 101 | ||
250kps | 4 | 32 | 43MHz | A | ویشل شوي لوستل | 43 | ||
250kps | 4 | 32 | 45MHz | A | تصدیق + Dis. لوستل | 45 | ||
800kps | 1 | 24 | 80MHz | B | 100 | |||
DC2222A-B | LTC2508IDKD-32 | 3.472kps | 256 | 32 | 80MHz | A | نه تصدیق | 90 |
2.900kps | 256 | 32 | 75MHz | A | تایید کړئ | 101 | ||
3.906kps | 256 | 32 | 43MHz | A | ویشل شوي لوستل | 43 | ||
3.906kps | 256 | 32 | 45MHz | A | تصدیق + Dis. لوستل | 45 | ||
900kps | 1 | 14 | 90MHz | B | 100 | |||
DC2222A-C | LTC2512IDKD-24 | 350.877kps | 4 | 24 | 80MHz | A | نه تصدیق | 57 |
303.03kps | 4 | 24 | 80MHz | A | تایید کړئ | 66 | ||
400kps | 4 | 24 | 62.4MHz | A | ویشل شوي لوستل | 39 | ||
400kps | 4 | 24 | 70.4MHz | A | تصدیق + Dis. لوستل | 44 | ||
1.5Msps | 1 | 14 | 85.5MHz | B | 57
|
وګورئ چې ډاډ ترلاسه کړئ چې ټول جمپرونه تنظیم شوي لکه څنګه چې د DC2222A جمپر برخې کې تشریح شوي. په ځانګړې توګه، ډاډ ترلاسه کړئ چې VCCIO (JP3) د 2.5V موقعیت ته ټاکل شوی. د DC2222 سره د DC890A کنټرول پداسې حال کې چې د DC3A JP2222 په 3.3V موقعیت کې دی به په SNR او THD کې د پام وړ فعالیت تخریب لامل شي. د ډیفالټ جمپر ارتباطات ADC ترتیبوي ترڅو د بورډ حواله او تنظیم کونکي وکاروي. انلاګ ان پټ د ډیفالټ له مخې DC دی. د نښلونکي P2222 په کارولو سره DC890A د DC1 USB لوړ سرعت ډیټا راټولولو بورډ سره وصل کړئ. (په عین وخت کې د PScope کنټرولر او QuikEval کنټرولر سره وصل مه کوئ.) بیا، DC890 د کوربه کمپیوټر سره د سټنډرډ USB A/B کیبل سره وصل کړئ. په اشاره شوي ترمینلونو کې ± 9V تطبیق کړئ. بیا په J2 او J4 کې د ټیټ جټټر توپیر ساین سرچینه پلي کړئ.
د ټیټ جټټر 2.5VP-P سین څپې یا مربع څپې د J1 نښلونکي سره وصل کړئ، د مناسب ساعت فریکونسۍ لپاره د لارښود په توګه د جدول 1 په کارولو سره. په یاد ولرئ چې J1 ځمکې ته د 49.9Ω پای ته رسیدو مقاومت لري.
د PScope سافټویر چل کړئ (PScope.exe نسخه K86 یا وروسته) چې د DC890 سره چمتو شوی یا یې ډاونلوډ کړئ www.linear.com/software.
د سافټویر بشپړ اسناد د مرستې مینو څخه شتون لري. تازه معلومات د وسیلو مینو څخه ډاونلوډ کیدی شي. د وخت په تیریدو سره د تازه معلوماتو لپاره وګورئ ځکه چې ممکن نوي ځانګړتیاوې اضافه شي.
د PScope سافټویر باید DC2222A وپیژني او پخپله پخپله تنظیم کړي. د ډیفالټ ترتیب دا دی چې د تایید او توزیع شوي لوستلو نه غوره شوي او لاندې ایس سره د فلټر شوي محصول لوستلampد لینګ فکتور (DF) ترټولو کوچنی ممکن ارزښت ته ټاکل شوی. د دې د بدلولو لپاره، د PScope Tool Bar د Set Demo Bd Options په ترتیب باندې کلیک وکړئ لکه څنګه چې په 2 شکل کې ښودل شوي. د ترتیب کولو اختیارونو بکس چې په انځور 3a، 3b او 3c کې ښودل شوی د ADC محصول، DF، تایید او ویشل شوي لوستلو ته اجازه ورکوي چې ترتیب شي. د LTC2500 په حالت کې دا هم امکان لري چې د فلټر ډول غوره کړئ، کمپریشن ترلاسه کړئ او پراخول ترلاسه کړئ. که تایید نه وي غوره شوی نو د چټک پیل طرزالعمل
د بټونو لږترلږه شمیر به بند شي. که چیرې تایید غوره شي نو د کلاک شوي بټونو شمیر اتو لخوا ډیریږي چې پکې د s شمیر شامل ديampد اوسني محصول لپاره اخیستل شوي. توزیع شوي لوستل یو ورو ساعت ته اجازه ورکوي چې په څو ثانیو کې د راټول شوي ډیټا په خپرولو سره وکارول شيamples. DF په پراخه لړۍ کې تنظیم کیدی شي کوم چې د کارولو وسیله لخوا ټاکل کیږي. د DF زیاتوالی به SNR ته وده ورکړي. په تیوریکي توګه، SNR به د 6dB لخوا وده ومومي که چیرې ښکته شيampد لینګ فکتور د څلورو فکتور لخوا زیات شوی. په عمل کې، د حوالې شور به په پای کې د SNR پرمختګ محدود کړي. د REF بای پاس کیپسیټر (C20) زیاتول یا د ټیټ شور بهرنۍ حوالې کارول به دا حد وغزوي.
د راټولولو تڼۍ کلیک وکړئ (4 شکل وګورئ) د معلوماتو ترلاسه کولو پیل کولو لپاره. د راټولولو تڼۍ بیا په وقفه کې بدلیږي، کوم چې د معلوماتو استملاک بندولو لپاره کلیک کیدی شي.
شکل 2. د PScope اوزار پټه
د ګړندي پیل پروسیژر
DC590 یا DC2026 د چټک پیل طرزالعمل
مهم! د دې لپاره چې DC2222A ته زیان ونه رسوي، ډاډ ترلاسه کړئ چې د DC6 JP590 یا DC3 JP2026 د DC3.3A سره وصل کیدو دمخه 2222V ته ټاکل شوی.
د DC3A VCCIO (JP2222) باید د DC3.3 یا DC590 (QuikEval) عملیاتو لپاره په 2026V موقعیت کې وي. د DC2222A سره د QuikEval کنټرولر کارولو لپاره، دا اړینه ده چې د -9V او GND ترمینلونو ته -9V او ځمکی پلي کړئ. د DC9A لپاره 2222V د QuikEval کنټرولر لخوا چمتو شوی. د QuikEval کنټرولر کوربه کمپیوټر ته د معیاري USB A/B کیبل سره وصل کړئ. د چمتو شوي 2222 کنډکټر ریب بون کیبل په کارولو سره DC14A د QuikEval کنټرولر سره وصل کړئ. (په ورته وخت کې دواړه QuikEval او PScope کنټرولر سره وصل مه کوئ.) J4 او J2 ته د سیګنال سرچینه پلي کړئ. په J1 کې د ساعت سیګنال ته اړتیا نشته کله چې د QuikEval کنټرولر کاروئ. د ساعت سیګنال د QuikEval نښلونکي (J3) له لارې چمتو شوی.
د QuikEval سافټویر چل کړئ (K109 یا وروسته نسخه) د QuikEval کنټرولر سره چمتو شوی یا له دې څخه ډاونلوډ کړئ
DC590 یا DC2026 د چټک پیل طرزالعمل
د ترتیب کولو تڼۍ فشارول به د PScope لپاره ښودل شوي د ترتیب کولو اختیارونو مینو ته ورته وي پرته له دې چې یوازې فلټر شوي محصول شتون ولري او د تایید او توزیع لوستلو لپاره هیڅ اختیار شتون نلري. د DF زیاتوالی به شور کم کړي لکه څنګه چې په 6 شکل کې د هیسټو ګرام کې ښودل شوي. شور به د s شمیر څو ځله د مربع ریټ لخوا کم شي.amples زیات شوی دی. په عمل کې، د ننوتلو حجم په توګهtagد حوالې شور ډیریږي په پای کې به د شور پرمختګ محدود کړي.

شکل 6. QuikEval هسټوګرام د DF = 1024 سره

د DC بریښنا
DC2222A ± 9VDC ته اړتیا لري او نږدې 115mA/–18mA رسم کوي کله چې د 90MHz ساعت سره کار کوي. د اکمالاتو ډیری برخه د FPGA لخوا مصرف کیږي، op amps، تنظیم کونکي او په تخته کې جلا منطق. د 9VDC ان پټ حجمtage د LT1763 تنظیم کونکو له لارې ADC ته ځواک ورکوي کوم چې د ناڅاپي برعکس تعصب پروړاندې محافظت چمتو کوي. اضافي تنظیم کونکي د FPGA او op لپاره بریښنا چمتو کوي amps. د پیوستون د جزیاتو لپاره 1 شکل وګورئ.
کله چې د DC890 کنټرولر کاروئ نو اړینه ده چې ټیټ جټټر 2.5VP-P چمتو کړئ (که VCCIO په 3.3V موقعیت کې وي، ساعت amplitude باید 3.3VP-P.) ساین یا مربع څپې تر J1 وي. د ساعت ان پټ د AC سره یوځای شوی دی نو د ساعت سیګنال د DC کچه مهمه نده. د Rohde & Schwarz SMB100A په څیر د ساعت جنراتور سپارښتنه کیږي. حتی یو ښه ساعت جنراتور کولی شي په ټیټ فریکونسۍ کې د پام وړ جټر تولید پیل کړي. له همدې امله دا د ټیټ s لپاره سپارښتنه کیږيampد مطلوب ان پټ فریکونسۍ ته د لوړې فریکونسۍ ساعت د ویشلو لپاره نرخونه. د تبادلې نرخ ته د ساعت فریکونسۍ تناسب په جدول 1 کې ښودل شوی. که چیرې د ساعت ان پټ په منطق سره پرمخ وړل شي، نو سپارښتنه کیږي چې د 49.9Ω ټرمینټر (R5) لیرې شي. ورو ورو پورته کېدونکي څنډې ممکن د لوړ شتون په صورت کې د کنورټر SNR سره موافقت وکړي ampد لوړې فریکونسۍ ان پټ سیګنالونه.
د دې بورډ څخه موازي ډاټا محصول (د ډیفالټ له مخې 0V څخه تر 2.5V پورې)، که چیرې د DC890 سره وصل نه وي، د منطق تحلیل کونکي لخوا ترلاسه کیدی شي، او وروسته په سپریڈ شیټ کې وارد شي، یا د ریاضيکي کڅوړې پورې اړه لري چې د ډیجیټل سیګنال پروسس کولو کومې بڼې پورې اړه لري. . په بدیل سره، ډاټا په مستقیم ډول د غوښتنلیک سرکټ ته تغذیه کیدی شي. د معلوماتو د راټولولو لپاره د P50 1 پن وکاروئ. ډاټا د دې سیګنال د ښکته کیدو څنډې په کارولو سره تړل کیدی شي. د تصدیق کولو په حالت کې د هر ډیټا لپاره دوه ښکته څنډې ته اړتیا دهample. په P1 کې د ډیټا محصول سیګنال کچه هم له 0V څخه 3.3V ته بدل کیدی شي که چیرې د غوښتنلیک سرکټ لوړ حجم ته اړتیا ولريtage. دا د 3V موقعیت ته د VCCIO (JP3.3) په حرکت کولو سره ترسره کیږي.
ډیفالټ حواله د LTC6655 5V حواله ده. که چیرې بهرنۍ حواله وکارول شي دا باید په REF پن کې د خنډونو په شتون کې ژر تر ژره حل شي. د 7 شکل د حوالې سرکټ ته مراجعه کول، R37 ډیسولډر او د بهرنۍ حوالې حجم پلي کولtage د VREF ترمینل ته.

په DC2222A کې د ADC د انلاګ ان پټونو لپاره ډیفالټ ډرایور په 8a او 8b شکل کې ښودل شوی. دا سرکټونه
په AIN+ او AIN– کې پلي شوي د 0V څخه تر 5V پورې ان پټ سیګنال بفر کړئ. برسېره پردې، د دې سرکټ بینډ د ADC ان پټ کې د ان پټ سیګنال محدودوي. که چیرې د LTC2508-32 شکل 8a ډرایور د AC غوښتنلیکونو لپاره وکارول شي نو سپارښتنه کیږي چې capaci-tors C71 او C73 لیرې شي او د WIMA P/N SMDTC04470XA00KT00 4.7µF پتلي فلم کپیسیټرونو یا په C90 موقعیت کې مساوي سره ځای په ځای شي. دا به ترټولو ټیټ تحریف چمتو کړي.
DC2222A ترتیب


دا ډیمو بورډ په کور کې د ډیمو بورډ د توپیر ان پټ کې پلي شوي سین څپې د FFT په اخیستو سره ازمول کیږي. پدې کې د 200Hz سره نږدې فریکونسۍ کې د توپیر تولید سینوسایډال جنراتور سره د ټیټ جټټر ساعت سرچینې کارول شامل دي. د ان پټ سیګنال کچه نږدې -1dBFS ده. ان پټ په 9 شکل کې ښودل شوي سرکټ سره لیول بدل شوی او فلټر شوی دی. یو عادي FFT چې د DC2222A سره ترلاسه شوی په 4 شکل کې ښودل شوی. په یاد ولرئ چې د ریښتیني SNR محاسبه کولو لپاره د سیګنال کچه (F1) amplitude = –1dB) باید بیرته SNR ته اضافه شي چې PScope ښکاره کوي. د پخواني سرهampپه 4 شکل کې ښودل شوي دا پدې مانا ده چې اصلي SNR به د 123.54dB پرځای 122.54dB وي چې PScope ښکاره کوي. د بیا حساب شوي SNR او THD RMS مجموعه اخیستل د 117.75dB SINAD لاسته راوړي. ښودل شوی THD د اختیاري WIMA capacitors په کارولو سره ترلاسه شوی.
شکل 9. د توپیر سطحه شفټر
یو شمیر سناریوګانې شتون لري چې کولی شي د ADC ارزولو پرمهال غلطې پایلې رامینځته کړي. یو چې عام دی د فریکونسۍ سره کنورټر تغذیه کوي ، دا د s فرعي څو دیample نرخ، او کوم چې به یوازې د احتمالي محصول کوډونو کوچنۍ سبسیټ تمرین کړي. مناسبه طریقه دا ده چې د ان پټ سین څپې فریکونسۍ لپاره د M/N فریکونسۍ غوره کړئ. N د s شمیره دهampپه FFT کې les. M د یو او N/2 تر منځ لومړنی عدد دی. M/N د s په واسطه ضرب کړئampد ان پټ ساین څپې فریکونسۍ ترلاسه کولو لپاره le نرخ. بله سناریو چې کولی شي خرابې پایلې ترلاسه کړي که تاسو د پی پی ایم فریکونسۍ وړ ساین جنریټر نلرئ
DC2222A ترتیب
دقت یا که دا د ساعت فریکونسۍ سره تړل کیدی نشي. تاسو کولی شئ د وینډوز سره FFT وکاروئ ترڅو د بنسټیز لیک یا خپریدو کمولو لپاره ، د ADC فعالیت نږدې نږدېوالی ترلاسه کړئ. که کړکۍ ته اړتیا وي، د بلیک مین هاریس 92dB کړکۍ سپارښتنه کیږي. که یو ampد ضعیف پړاو شور سره لیفیر یا د ساعت سرچینه کارول کیږي، کړکۍ به SNR ته وده ورنکړي.
ترتیب
لکه څنګه چې د هر لوړ فعالیت ADC سره، دا برخه د ترتیب سره حساسه ده. هغه ساحه چې سمدلاسه په DC2222A کې د ADC شاوخوا موقعیت لري باید د ځای په ځای کولو لپاره د لارښود په توګه وکارول شي ، او د ADC پورې اړوند مختلف اجزاو روټینګ. دلته ځینې شیان دي چې په یاد ولرئ کله چې د LTC2508-32 لپاره بورډ ایښودل کیږي. د اعظمي فعالیت ترلاسه کولو لپاره ځمکنۍ الوتکه اړینه ده. د بای پاس کیپسیټرونه د امکان تر حده د اکمالاتو پنونو ته نږدې وساتئ. د هر بای پاس کیپسیټر لپاره د ځمکې الوتکې سره مستقیم وصل د ټیټ خنډ بیرته راستنیدو څخه کار واخلئ. د انلاګ ان پټونو په شاوخوا کې د سمیټریک ترتیب کارول به د پرازیتي عناصرو اغیزې کمې کړي. د انلاګ ان پټ ټریسونه د ځمکې سره ساتئ ترڅو د نورو نښو څخه جوړه کمه کړي. نښې د امکان تر حده لنډې وساتئ.
د اجزاو انتخاب
کله چې د ټیټ شور موټر چلول، ټیټ تحریف ADC لکه LTC2508-32، د اجزا انتخاب مهم دی ترڅو فعالیت خراب نشي. مقاومت کونکي باید ټیټ ارزښت ولري ترڅو شور او تحریف کم کړي. د فلزي فلم مقاومت کونکي وړاندیز کیږي ترڅو د ځان تودوخې له امله رامینځته شوي تحریف کم کړي. د دوی د ټیټ حجم له املهtage coefficients، د تحریف نور کمولو لپاره NPO یا د سپینو زرو مایکا کیپسیټورونه باید وکارول شي. هر هغه بفر چې د AC غوښتنلیکونو لپاره کارول کیږي باید ټیټ تحریف ، ټیټ شور او د ګړندي تنظیم کولو وخت ولري لکه LTC6363 او LT6202. د DC دقیق غوښتنلیکونو لپاره، LTC2057 هم د منلو وړ دی که چیرې د کافي محصول فلټر کول پلي شي.
DC2222A جمپرونه
تعریفونه
- JP1: EEPROM یوازې د فابریکې کارولو لپاره دی. دا په ډیفالټ WP موقعیت کې پریږدئ.
- JP2: جوړه کول د AIN- AC یا DC جوړه غوره کوي. ډیفالټ ترتیب DC دی.
- JP3: VCCIO د تولید کچه په P1 کې یا 3.3V یا 2.5V ته ټاکي. DC2.5 ته د انٹرفیس کولو لپاره 890V وکاروئ کوم چې ډیفالټ ترتیب دی. DC3.3 یا DC590 ته د انٹرفیس کولو لپاره 2026V وکاروئ.
-
JP4: CM د AIN+ او AIN- لپاره د DC تعصب ټاکي که چیرې معلومات د AC سره یوځای شوي وي. د AC کوپلینګ فعالولو لپاره، R35 او R36 (R = 1k) د 10 شکل کې ښودل شوي باید نصب شي. د دې مقاومت کونکو نصب کول به ADC ته د ان پټ سیګنال THD تخریب کړي. VREF/2 ډیفالټ ترتیب دی. که چیرې EXT غوره شوی وي نو عام حالت داخل کړئ حجمtage د موټر چلولو ترمینل E5 (EXT_CM) لخوا تنظیم کیدی شي.
-
JP5: جوړه کول د AIN+ AC یا DC جوړه غوره کوي. ډیفالټ ترتیب DC دی.
د ډیمو لارښود DC2222A
د مظاهرې د بورډ مهم خبرتیا
د چاپ حق © 2004، Linear Technology Corporation
1630 McCarthy Blvd.، Milpitas، CA 95035-7417
408-432-1900 ● فاکس: 408-434-0507 ● www.linear.com
اسناد / سرچینې
![]() |
لاینر ټیکنالوژي DC2222A اوورونهampling ADCs د ترتیب وړ ډیجیټل فلټر سره [pdf] د کارونکي لارښود DC2222A، اوورونهampling ADCs د ترتیب وړ ډیجیټل فلټر سره، DC2222A اوورونهampling ADCs د ترتیب وړ ډیجیټل فلټر سره، ADCs د ترتیب وړ ډیجیټل فلټر سره، اوورونهampling ADCs، ADCs |