LINEAR TECHNOLOGY DC2222A OversampConfigurable Digital Filter ဖြင့် ADCs ကိုအသုံးပြုသည်။
LTC2500-32/LTC2508-32/LTC2512-24: 32-Bit/24-Bit OversampConfigurable Digital Filter ဖြင့် ADCs ကိုအသုံးပြုသည်။
ဖော်ပြချက်
သရုပ်ပြပတ်လမ်း 2222A တွင် LTC®2500-32၊ LTC2508-32 နှင့် LTC2512-24 ADCs များပါရှိသည်။ LTC2500-32၊ LTC2508-32 နှင့် LTC2512-24 များသည် 32V ထောက်ပံ့မှုတစ်ခုတည်းမှ လည်ပတ်နိုင်သော ပေါင်းစပ်ပုံဖော်နိုင်သော ဒစ်ဂျစ်တယ်ပျှမ်းမျှစစ်ထုတ်မှုဖြင့် ပါဝါနည်းခြင်း၊ ဆူညံသံနိမ့်၊ မြန်နှုန်းမြင့်၊ 24-bit/2.5-bit SAR ADCs များဖြစ်သည်။ အောက်ပါစာသားသည် LTC2508-32 ကိုရည်ညွှန်းသော်လည်း အစိတ်အပိုင်းအားလုံးနှင့်သက်ဆိုင်သည်၊ တစ်ခုတည်းသောကွာခြားချက်မှာ s ဖြစ်သည်။ample နှုန်းနှင့် bit အရေအတွက်။ DC2222A သည် DC2508 သို့မဟုတ် DC32 QuikEval™ နှင့် DC590 PScope™ ဒေတာစုဆောင်းခြင်းဘုတ်များနှင့်အတူ LTC2026-890 ၏ DC နှင့် AC စွမ်းဆောင်ရည်ကို သရုပ်ပြသည်။ peak-to-peak noise နှင့် DC linearity ကဲ့သို့သော DC စွမ်းဆောင်ရည်ကို ပြသရန် DC590 သို့မဟုတ် DC2026 ကို အသုံးပြုပါ။ အတိအကျသိရင် DC890 ကိုသုံးပါ။ampSNR၊ THD၊ SINAD နှင့် SFDR ကဲ့သို့သော AC စွမ်းဆောင်ရည်ကို သရုပ်ပြသရန် ling rates များ လိုအပ်ပါသည်။ DC2222A သည် အကြံပြုထားသော မြေပြင်၊ အစိတ်အပိုင်းနေရာချထားမှုနှင့် ရွေးချယ်မှု၊ ဤ ADC အတွက် လမ်းပြခြင်းနှင့် ရှောင်ကွင်းခြင်းတို့ကို ပြသရန် ရည်ရွယ်ပါသည်။
ဒီဇိုင်း files ကို schematic, BOM နှင့် layout အပါအဝင် ဤ circuit board အတွက် ရနိုင်ပါသည်။ http://www.linear.com/demo/DC2222A သို့မဟုတ် ဘုတ်၏နောက်ဘက်ရှိ QR ကုဒ်ကို စကင်န်ဖတ်ပါ။ L၊ LT၊ LTC၊ LTM၊ Linear Technology နှင့် Linear လိုဂိုများသည် မှတ်ပုံတင်ထားသော ကုန်အမှတ်တံဆိပ်များဖြစ်ပြီး QuikEval နှင့် PScope တို့သည် Linear Technology Corporation ၏ ကုန်အမှတ်တံဆိပ်များဖြစ်သည်။ အခြားကုန်အမှတ်တံဆိပ်အားလုံးသည် သက်ဆိုင်ရာပိုင်ရှင်များ၏ ပိုင်ဆိုင်မှုဖြစ်သည်။
ပုံ 1. DC2222A Connection Diagram
လျင်မြန်စွာစတင်လုပ်ထုံးလုပ်နည်း
ဇယား 1. DC2222A စည်းဝေးပွဲနှင့် နာရီရွေးချယ်မှုများ
စုဝေးပါ။ ဗားရှင်း |
U1 အပိုင်း NUMBER |
အထွက်အများဆုံး ဒေတာ အဆင့်သတ်မှတ်ပါ။ |
DF |
နဲနဲ |
MAX CLK ဝင် FREQ |
ထုတ်ပေးသည်။ |
မုဒ် |
DIVIDER |
DC2222A-A | LTC2500IDKD-32 | 175ksps | 4 | 32 | 70MHz | A | Verify မရှိပါ။ | 100 |
173ksps | 4 | 32 | 70MHz | A | စိစစ်ပါ။ | 101 | ||
250ksps | 4 | 32 | 43MHz | A | ဖြန့်ဝေဖတ်ကြားသည်။ | 43 | ||
250ksps | 4 | 32 | 45MHz | A | အတည်ပြုပါ + Dis ။ ဖတ်ပါ။ | 45 | ||
800ksps | 1 | 24 | 80MHz | B | 100 | |||
DC2222A-B | LTC2508IDKD-32 | 3.472ksps | 256 | 32 | 80MHz | A | Verify မရှိပါ။ | 90 |
2.900ksps | 256 | 32 | 75MHz | A | စိစစ်ပါ။ | 101 | ||
3.906ksps | 256 | 32 | 43MHz | A | ဖြန့်ဝေဖတ်ကြားသည်။ | 43 | ||
3.906ksps | 256 | 32 | 45MHz | A | အတည်ပြုပါ + Dis ။ ဖတ်ပါ။ | 45 | ||
900ksps | 1 | 14 | 90MHz | B | 100 | |||
DC2222A-C | LTC2512IDKD-24 | 350.877ksps | 4 | 24 | 80MHz | A | Verify မရှိပါ။ | 57 |
303.03ksps | 4 | 24 | 80MHz | A | စိစစ်ပါ။ | 66 | ||
400ksps | 4 | 24 | 62.4MHz | A | ဖြန့်ဝေဖတ်ကြားသည်။ | 39 | ||
400ksps | 4 | 24 | 70.4MHz | A | အတည်ပြုပါ + Dis ။ ဖတ်ပါ။ | 44 | ||
1.5Msps | 1 | 14 | 85.5MHz | B | 57
|
DC2222A Jumpers ကဏ္ဍတွင် ဖော်ပြထားသည့်အတိုင်း jumpers အားလုံးကို သတ်မှတ်ထားကြောင်း သေချာပါစေ။ အထူးသဖြင့်၊ VCCIO (JP3) ကို 2.5V အနေအထားသို့ သတ်မှတ်ထားကြောင်း သေချာပါစေ။ DC2222A ကို DC890 ဖြင့် ထိန်းချုပ်ခြင်းဖြင့် DC3A ၏ JP2222 သည် 3.3V အနေအထားတွင် ရှိနေစဉ် SNR နှင့် THD တွင် သိသာထင်ရှားသော စွမ်းဆောင်ရည်ကျဆင်းခြင်းကို ဖြစ်စေသည်။ onboard ရည်ညွှန်းချက်နှင့် ထိန်းညှိမှုများကို အသုံးပြုရန်အတွက် မူရင်း jumper con-nections များသည် ADC ကို configure လုပ်ပါသည်။ Analog input သည် ပုံမှန်အားဖြင့် DC နှင့် တွဲထားသည်။ ချိတ်ဆက်ကိရိယာ P2222 ကို အသုံးပြု၍ DC890A ကို DC1 USB မြန်နှုန်းမြင့် ဒေတာစုဆောင်းခြင်းဘုတ်အဖွဲ့သို့ ချိတ်ဆက်ပါ။ (PScope controller နှင့် QuikEval controller ကို တစ်ချိန်တည်းတွင် မချိတ်ဆက်ပါနှင့်။) ထို့နောက်၊ DC890 ကို host PC နှင့် stan-dard USB A/B ကြိုးဖြင့် ချိတ်ဆက်ပါ။ ညွှန်ပြထားသော terminals များသို့ ±9V ကိုအသုံးပြုပါ။ ထို့နောက် J2 နှင့် J4 တွင် တုန်လှုပ်ဖွယ်ရာ ကွဲပြားသော ဆိုက်အရင်းအမြစ်ကို အသုံးပြုပါ။
သင့်လျော်သော နာရီကြိမ်နှုန်းအတွက် လမ်းညွှန်ချက်အဖြစ် ဇယား 2.5 ကို အသုံးပြု၍ အနိမ့်တုန်လှုပ်ခြင်း 1VP-P sine wave သို့မဟုတ် စတုရန်းလှိုင်းကို ချိတ်ဆက်ကိရိယာ J1 သို့ ချိတ်ဆက်ပါ။ J1 တွင် 49.9Ω termination resistor ပါရှိကြောင်း သတိပြုပါ။
DC86 နှင့် ပံ့ပိုးထားသော PScope ဆော့ဖ်ဝဲ (PScope.exe ဗားရှင်း K890 သို့မဟုတ် နောက်ပိုင်း) ကိုဖွင့်ပါ သို့မဟုတ် ၎င်းကို ဒေါင်းလုဒ်လုပ်ပါ။ www.linear.com/software.
ဆော့ဖ်ဝဲစာရွက်စာတမ်းအပြည့်အစုံကို အကူအညီမီနူးမှ ရနိုင်ပါသည်။ အပ်ဒိတ်များကို Tools မီနူးမှ ဒေါင်းလုဒ်လုပ်နိုင်ပါသည်။ ဝန်ဆောင်မှုအသစ်များ ထပ်ထည့်နိုင်သောကြောင့် အပ်ဒိတ်များကို အခါအားလျော်စွာ စစ်ဆေးပါ။
PScope ဆော့ဖ်ဝဲသည် DC2222A ကို မှတ်မိပြီး သူ့အလိုလို အလိုအလျောက် စီစဉ်ပေးသင့်သည်။ ပုံသေသတ်မှတ်မှုမှာ ရွေးချယ်ထားသည့် မရွေးချယ်ထားသော စိစစ်ပြီး ဖြန့်ဝေထားသော ဖတ်ခြင်းနှင့် ဒေါင်းလုပ် S ဖြင့် စစ်ထုတ်ထားသော အထွက်ကို ဖတ်ရန်ဖြစ်သည်။ampling Factor (DF) ကို ဖြစ်နိုင်ချေ အသေးငယ်ဆုံးတန်ဖိုးအဖြစ် သတ်မှတ်သည်။ ၎င်းကိုပြောင်းလဲရန်၊ ပုံ 2 တွင်ပြထားသည့်အတိုင်း PScope Tool Bar ၏ Set Demo Bd Options ဆက်တင်ကို နှိပ်ပါ။ Figures 3a၊ 3b နှင့် 3c တွင်ပြသထားသည့် Configuration Options ဘောက်စ်သည် ADC output၊ DF၊ Verify နှင့် Distributed Read ကို သတ်မှတ်ခွင့်ပြုသည်။ LTC2500 ၏အခြေအနေတွင်၎င်းသည် filter အမျိုးအစားကိုရွေးချယ်ရန်၊ compress-sion ကိုရရှိရန်နှင့်တိုးချဲ့မှုရရှိရန်လည်းဖြစ်နိုင်သည်။ Verify ကို မရွေးချယ်ပါက အမြန်စတင်ခြင်းလုပ်ငန်းစဉ်
အနည်းဆုံး bits အရေအတွက်ကို clock out လုပ်ပါမည်။ အကယ်၍ Verify ကိုရွေးချယ်ပါက s အရေအတွက်အပါအဝင် ရှစ်ခုတိုးလာမည်ဖြစ်သည်။ampလက်ရှိ output အတွက် les များကို ယူသည်။ Distributed Read သည် s အရေအတွက်ထက် clock out ဒေတာကိုဖြန့်ခြင်းဖြင့် ပိုမိုနှေးကွေးသောနာရီကို အသုံးပြုရန်ခွင့်ပြုသည်amples။ DF ကို အသုံးပြုနေသော စက်က ဆုံးဖြတ်သည့် ကျယ်ပြန့်သော အကွာအဝေးတွင် DF ကို သတ်မှတ်နိုင်သည်။ DF တိုးမြှင့်ခြင်းသည် SNR ကို တိုးတက်စေမည်ဖြစ်သည်။ သီအိုရီအရ SNR သည် 6dB ကျဆင်းသွားပါက ပိုမိုကောင်းမွန်လာမည်ဖြစ်သည်။ampling factor သည် အချက်လေးချက်ဖြင့် တိုးလာသည်။ လက်တွေ့တွင်၊ ရည်ညွှန်းဆူညံသံသည် SNR တိုးတက်မှုကို နောက်ဆုံးတွင် ကန့်သတ်မည်ဖြစ်သည်။ REF bypass capacitor (C20) ကို တိုးမြှင့်ခြင်း သို့မဟုတ် ဆူညံသံနိမ့်သော ပြင်ပရည်ညွှန်းချက်ကို အသုံးပြုခြင်းသည် ဤကန့်သတ်ချက်ကို သက်တမ်းတိုးစေမည်ဖြစ်သည်။
ဒေတာရယူခြင်းစတင်ရန် စုဆောင်းခြင်းခလုတ်ကို နှိပ်ပါ (ပုံ 4 ကိုကြည့်ပါ)။ ထို့နောက် စုဆောင်းခြင်းခလုတ်သည် ဒေတာရယူခြင်းကို ရပ်တန့်ရန် နှိပ်နိုင်သည့် ခေတ္တရပ်ရန် ပြောင်းလဲသွားပါသည်။
ပုံ 2. PScope Toolbar
လျင်မြန်စွာစတင်လုပ်ထုံးလုပ်နည်း
DC590 သို့မဟုတ် DC2026 အမြန်စတင်ခြင်းလုပ်ငန်းစဉ်
အရေးကြီးသည်။ DC2222A ပျက်စီးမှုကို ရှောင်ရှားရန်၊ DC6A သို့ မချိတ်ဆက်မီ DC590 သို့မဟုတ် JP3 ၏ JP2026 ကို 3.3V သို့ သတ်မှတ်ထားကြောင်း သေချာပါစေ။
DC3A ၏ VCCIO (JP2222) သည် DC3.3 သို့မဟုတ် DC590 (QuikEval) လုပ်ဆောင်ချက်အတွက် 2026V အနေအထားတွင် ဖြစ်သင့်သည်။ DC2222A ပါရှိသော QuikEval controller ကိုအသုံးပြုရန်၊ ၎င်းသည် –9V နှင့် –9V နှင့် GND terminals များတွင် မြေစိုက်ရန် လိုအပ်သည်။ DC9A အတွက် 2222V ကို QuikEval control-ler မှ ပံ့ပိုးပေးပါသည်။ QuikEval ထိန်းချုပ်ကိရိယာကို စံ USB A/B ကြိုးဖြင့် လက်ခံဆောင်ရွက်သော PC နှင့် ချိတ်ဆက်ပါ။ ထောက်ပံ့ပေးထားသော 2222-conductor rib-bon cable ကို အသုံးပြု၍ DC14A ကို QuikEval controller သို့ ချိတ်ဆက်ပါ။ (QuikEval နှင့် PScope ထိန်းချုပ်ကိရိယာ နှစ်ခုလုံးကို တစ်ချိန်တည်း မချိတ်ဆက်ပါနှင့်။) အချက်ပြရင်းမြစ်ကို J4 နှင့် J2 သို့ အသုံးချပါ။ QuikEval con-troller ကိုအသုံးပြုသောအခါ J1 တွင်နာရီအချက်ပြမှုမလိုအပ်ပါ။ နာရီအချက်ပြမှုကို QuikEval ချိတ်ဆက်ကိရိယာ (J3) မှတဆင့် ပေးဆောင်သည်။
QuikEval ထိန်းချုပ်ကိရိယာဖြင့် ပံ့ပိုးထားသော QuikEval ဆော့ဖ်ဝဲ (ဗားရှင်း K109 သို့မဟုတ် နောက်ပိုင်း) ကိုဖွင့်ပါ သို့မဟုတ် ၎င်းကို ဒေါင်းလုဒ်လုပ်ပါ။
DC590 သို့မဟုတ် DC2026 အမြန်စတင်ခြင်းလုပ်ငန်းစဉ်
Configuration ခလုတ်ကို နှိပ်ခြင်းဖြင့် PScope အတွက် ပြထားသည့် တစ်ခုနှင့် ဆင်တူသော Con-figurations Options မီနူးတစ်ခု ပေါ်လာမည်ဖြစ်ပြီး စစ်ထုတ်ထားသော output ကိုသာ ရရှိနိုင်ပြီး စိစစ်ပြီး ဖြန့်ဝေရန် ရွေးချယ်စရာများ မရှိတော့ကြောင်း သိရသည်။ DF တိုးမြှင့်ခြင်းသည် ပုံ 6 ၏ histo-gram တွင်ပြထားသည့်အတိုင်း ဆူညံသံကို လျှော့ချပေးမည်ဖြစ်သည်။ s အရေအတွက်၏ အကြိမ်အရေအတွက်၏ နှစ်ထပ်ကိန်းဖြင့် ဆူညံသံကို လျှော့ချမည်ဖြစ်သည်။amples က တိုးလာတယ်။ input အဖြစ် လက်တွေ့ voltage သည် refer-ence noise တိုးလာကာ နောက်ဆုံးတွင် noise improvement ကို ကန့်သတ်မည်ဖြစ်သည်။

ပုံ 6. QuikEval Histogram DF = 1024

DC ပါဝါ
DC2222A သည် ± 9VDC လိုအပ်ပြီး 115MHz နာရီဖြင့် လည်ပတ်သောအခါ ခန့်မှန်းခြေ 18mA/–90mA ထုတ်ယူသည်။ ထောက်ပံ့ရေးလက်ရှိအများစုကို FPGA, op amps၊ ဘုတ်အဖွဲ့ပေါ်ရှိ အားပြိုင်မှုများနှင့် discrete logic။ 9VDC input voltage သည် မတော်တဆ ပြောင်းပြန်ဘက်လိုက်မှုများကို အကာအကွယ်ပေးသည့် LT1763 ထိန်းညှိမှုများမှတစ်ဆင့် ADC အား စွမ်းအားပေးသည်။ ထပ်လောင်းအားပြိုင်မှုများသည် FPGA နှင့် op အတွက်ပါဝါပေးသည်။ amp၎။ ချိတ်ဆက်မှုအသေးစိတ်အတွက် ပုံ 1 ကိုကြည့်ပါ။
DC890 controller ကိုအသုံးပြုသည့်အခါ low jitter 2.5VP-P ကိုပေးရန်လိုအပ်သည် (VCCIO သည် 3.3V အနေအထားတွင်ရှိနေပါက၊ နာရီ၊ amplitude သည် 3.3VP-P ဖြစ်သင့်သည်။) sine သို့မဟုတ် square wave J1 သို့။ Clock input သည် AC နှင့် ပေါင်းစပ်ထားသောကြောင့် နာရီအချက်ပြမှု၏ DC အဆင့်သည် အရေးမကြီးပါ။ Rohde & Schwarz SMB100A ကဲ့သို့သော နာရီမီးစက်ကို အကြံပြုထားသည်။ ကောင်းသောနာရီမီးစက်သည်ပင် ကြိမ်နှုန်းနည်းပါးသော တုန်လှုပ်ခြင်းကို စတင်နိုင်သည်။ ထို့ကြောင့် ၎င်းကို အောက်ပိုင်းအတွက် အကြံပြုထားသည်။ampပိုမိုမြင့်မားသော ကြိမ်နှုန်းနာရီကို လိုချင်သော input frequency သို့ ပိုင်းခြားရန် le နှုန်းများ။ နာရီကြိမ်နှုန်းနှင့် ပြောင်းလဲမှုနှုန်းအချိုးကို ဇယား 1 တွင် ပြထားသည်။ နာရီထည့်သွင်းမှုကို ယုတ္တိဗေဒဖြင့် မောင်းနှင်မည်ဆိုပါက 49.9Ω terminator (R5) ကို ဖယ်ရှားရန် အကြံပြုထားသည်။ မြင့်တက်လာသောအနားများသည် မြင့်မားနေချိန်တွင် converter ၏ SNR ကို အလျှော့ပေးနိုင်သည်။ amplitude ပိုမိုမြင့်မားသောကြိမ်နှုန်းထည့်သွင်းမှုအချက်ပြမှုများ။
ဤဘုတ်အဖွဲ့မှ အပြိုင်ဒေတာထုတ်ပေးခြင်း (ပုံမှန်အားဖြင့် 0V မှ 2.5V) ကို DC890 သို့မချိတ်ဆက်ပါက၊ ယုတ္တိဗေဒခွဲခြမ်းစိတ်ဖြာမှုဖြင့် ရယူနိုင်ပြီး နောက်ပိုင်းတွင် စာရင်းဇယားတစ်ခုသို့ တင်သွင်းနိုင်သည် သို့မဟုတ် မည်သည့်ဒစ်ဂျစ်တယ်အချက်ပြမှုပုံစံကို လုပ်ဆောင်လိုသည်ပေါ်မူတည်၍ သင်္ချာအထုပ်ကို တင်သွင်းနိုင်သည်။ . တနည်းအားဖြင့် ဒေတာကို အက်ပလီကေးရှင်းပတ်လမ်းထဲသို့ တိုက်ရိုက်ပေးပို့နိုင်သည်။ ဒေတာကိုချိတ်ရန် P50 ၏ pin 1 ကိုသုံးပါ။ ဤအချက်ပြမှု၏ ကျဆင်းနေသောအစွန်းကို အသုံးပြု၍ ဒေတာကို ချိတ်နိုင်သည်။ အတည်ပြုမုဒ်တွင် ဒေတာတစ်ခုစီအတွက် ပြုတ်ကျနေသော အစွန်းနှစ်ခု လိုအပ်သည်။ampလဲ့ အပလီကေးရှင်းပတ်လမ်းသည် volt ပိုများပါက P1 ရှိ ဒေတာအထွက်အချက်ပြအဆင့်ကိုလည်း 0V မှ 3.3V သို့ပြောင်းနိုင်သည်။tagင VCCIO (JP3) ကို 3.3V အနေအထားသို့ ရွှေ့ခြင်းဖြင့် ၎င်းကို ပြီးမြောက်စေသည်။
မူရင်းရည်ညွှန်းချက်မှာ LTC6655 5V ရည်ညွှန်းချက်ဖြစ်သည်။ ပြင်ပကိုးကားချက်ကို အသုံးပြုပါက REF ပင်နံပါတ်တွင် ချို့ယွင်းချက်များရှိနေချိန်တွင် အမြန်ဖြေရှင်းရပါမည်။ ပုံ 7 ၏ရည်ညွှန်းဆားကစ်ကိုရည်ညွှန်း၍ desolder R37 နှင့်ပြင်ပကိုးကားမှု vol ကိုအသုံးပြုပါ။tage VREF terminal သို့။

DC2222A ရှိ ADC ၏ analog inputs များအတွက် မူရင်း driver ကို ပုံ 8a နှင့် 8b တွင် ပြထားသည်။ ဤဆားကစ်များ
AIN+ နှင့် AIN– တွင် အသုံးပြုသည့် 0V မှ 5V အဝင်အချက်ပြမှုကို ကြားခံပါ။ ထို့အပြင်၊ ဤဆားကစ်ကြိုးများသည် ADC input တွင် input signal ကိုကန့်သတ်ထားသည်။ LTC2508-32 ပုံ 8a ဒရိုက်ဘာကို AC အပလီကေးရှင်းများအတွက် အသုံးပြုမည်ဆိုပါက၊ capaci-tors C71 နှင့် C73 ကိုဖယ်ရှားပြီး WIMA P/N SMDTC04470XA00KT00 4.7µF ပါးလွှာသောဖလင်အကန့်များ သို့မဟုတ် C90 နှင့် C91 အနေအထားတွင် ညီမျှသည်ဟု အကြံပြုထားသည်။ ၎င်းသည် အနိမ့်ဆုံးပုံပျက်မှုကို ပေးစွမ်းမည်ဖြစ်သည်။
DC2222A တပ်ဆင်မှု


ဤသရုပ်ပြဘုတ်အား သရုပ်ပြဘုတ်၏ ကွဲပြားသောထည့်သွင်းမှုသို့ သက်ရောက်သည့် sine wave ၏ FFT ကို ယူခြင်းဖြင့် အိမ်တွင် စမ်းသပ်သည်။ ၎င်းတွင် 200Hz အနီးရှိ ကြိမ်နှုန်းဖြင့် ကွဲပြားသော အထွက် sinusoidal generator နှင့်အတူ တုန်လှုပ်နေသော နာရီရင်းမြစ်ကို အသုံးပြုခြင်း ပါဝင်သည်။ အဝင်အချက်ပြအဆင့်သည် ခန့်မှန်းခြေ -1dBFS ဖြစ်သည်။ ပုံ 9 တွင်ပြထားသော circuit ဖြင့် input ကို အဆင့်ပြောင်းပြီး စစ်ထုတ်ပါသည်။ DC2222A ဖြင့်ရရှိသော ပုံမှန် FFT ကို ပုံ 4 တွင်ပြသထားသည်။ အစစ်အမှန် SNR ကိုတွက်ချက်ရန်၊ signal အဆင့် (F1 amplitude = –1dB) PScope ပြသသည့် SNR သို့ ပြန်ထည့်ရပါမည်။ ရည်းစားဟောင်းနှင့်ampပုံ 4 တွင်ပြသထားသည့် le သည် PScope မှပြသသည့်အမှန်တကယ် SNR သည် 123.54dB အစား 122.54dB ဖြစ်မည်ဟု ဆိုလိုသည်။ ပြန်လည်တွက်ချက်ထားသော SNR နှင့် THD ၏ RMS ပေါင်းလဒ်ကိုယူပြီး SINAD သည် 117.75dB ဖြစ်သည်။ ပြသထားသည့် THD ကို ရွေးချယ်နိုင်သော WIMA ကာပတ်စီတာများကို အသုံးပြု၍ ရရှိခဲ့သည်။
ပုံ 9. Differential Level Shifter
ADC ကို အကဲဖြတ်ရာတွင် လွဲမှားသော ရလဒ်များ ထုတ်ပေးနိုင်သည့် အခြေအနေများစွာ ရှိပါသည်။ အဖြစ်များသော တစ်ခုမှာ converter ကို ကြိမ်နှုန်းဖြင့် ကျွေးခြင်းဖြစ်ပြီး၊ ၎င်းသည် s ၏ အမြောက်အမြားခွဲဖြစ်သည်။ample rate နှင့် ဖြစ်နိုင်ချေရှိသော output codes ၏ သေးငယ်သော အစုအဝေးကိုသာ ကျင့်သုံးပါမည်။ သင့်လျော်သောနည်းလမ်းမှာ input sine wave frequency အတွက် M/N ကြိမ်နှုန်းကို ရွေးရန်ဖြစ်သည်။ N သည် s ၏နံပါတ်ဖြစ်သည်။ampFFT တွင် les ။ M သည် one နှင့် N/2 ကြားတွင် အဓိကနံပါတ်ဖြစ်သည်။ M/N ကို s ဖြင့် မြှောက်ပါ။ampinput sine wave frequency ကို ရယူရန် le နှုန်း။ ညံ့ဖျင်းသောရလဒ်များထွက်ပေါ်နိုင်သည့်နောက်ထပ်အခြေအနေတစ်ခုမှာ သင့်တွင် ppm ကြိမ်နှုန်းကိုပေးနိုင်သော sine generator မရှိပါက၊
DC2222A တပ်ဆင်မှု
တိကျမှု သို့မဟုတ် နာရီကြိမ်နှုန်းကို လော့ခ်ချ၍မရပါက၊ ADC စွမ်းဆောင်ရည်၏ အနီးစပ်ဆုံး အနီးစပ်ဆုံးရရှိရန် အခြေခံကျသော ယိုစိမ့်မှု သို့မဟုတ် ပျံ့နှံ့မှုကို လျှော့ချရန်အတွက် Windowing ပါသော FFT ကို သင်အသုံးပြုနိုင်သည်။ ဝင်းဒိုးတင်ရန် လိုအပ်ပါက၊ Blackman-Harris 92dB ဝင်းဒိုးကို အကြံပြုထားသည်။ တစ်ခုလျှင် ampအဆင့်ဆူညံသံအားနည်းသော lifier သို့မဟုတ် နာရီရင်းမြစ်ကို အသုံးပြုသည်၊ Windowing သည် SNR ကို တိုးတက်စေမည်မဟုတ်ပါ။
အပြင်အဆင်
မည်သည့်စွမ်းဆောင်ရည်မြင့် ADC ကဲ့သို့ပင်၊ ဤအပိုင်းသည် အပြင်အဆင်အတွက် အထိခိုက်မခံပါ။ DC2222A ပေါ်ရှိ ADC အနီးတဝိုက်ရှိ ဧရိယာအား နေရာချထားခြင်းနှင့် ADC နှင့် ဆက်စပ်သော အစိတ်အပိုင်းအမျိုးမျိုး၏ လမ်းကြောင်းသတ်မှတ်ခြင်းအတွက် လမ်းညွှန်ချက်အဖြစ် အသုံးပြုသင့်သည်။ ဤသည်မှာ LTC2508-32 အတွက် ဘုတ်ပြားတစ်ခုခင်းသောအခါ မှတ်သားရမည့်အချက်များ။ အမြင့်ဆုံးစွမ်းဆောင်ရည်ရရှိရန် မြေပြင်လေယာဉ်သည် လိုအပ်ပါသည်။ ထောက်ပံ့ရေး pins များကို တတ်နိုင်သမျှ ရှောင်ကွင်းကာ capacitors ကို ရှောင်ပါ။ bypass capacitor တစ်ခုစီအတွက် မြေပြင်လေယာဉ်နှင့် တိုက်ရိုက်ချိတ်ဆက်ထားသော low impedance returns ကိုသုံးပါ။ Analog inputs များအနီးတစ်ဝိုက်တွင် အချိုးကျသော အပြင်အဆင်ကို အသုံးပြုခြင်းဖြင့် ကပ်ပါးဒြပ်စင်များ၏ သက်ရောက်မှုများကို လျော့နည်းစေမည်ဖြစ်သည်။ အခြားသဲလွန်စများမှ အချိတ်အဆက်ရှိမှုကို လျှော့ချရန် မြေပြင်ဖြင့် အန်တူရိုက်ထည့်သည့်ခြေရာများကို အကာအရံ။ ခြေရာများကို တတ်နိုင်သမျှ တိုအောင်ထားပါ။
အစိတ်အပိုင်းရွေးချယ်မှု
LTC2508-32 ကဲ့သို့သော ဆူညံသံနိမ့်၊ ပုံမမှန်သော ADC ကို မောင်းနှင်သောအခါ၊ စွမ်းဆောင်ရည် ကျဆင်းမသွားစေရန် အစိတ်အပိုင်းရွေးချယ်မှုသည် အရေးကြီးပါသည်။ ဆူညံသံနှင့် ပုံပျက်ခြင်းတို့ကို လျှော့ချရန် ခုခံရေးကိရိယာများသည် တန်ဖိုးနည်းသင့်သည်။ သတ္တုဖလင် ခံနိုင်ရည်အားကို ကိုယ်တိုင် အပူပေးခြင်းကြောင့် ကွဲလွဲမှုကို လျှော့ချရန် အကြံပြုထားသည်။ သူတို့ရဲ့ နိမ့်ပါးမှုကြောင့်ပါ။tage coefficients၊ ပုံပျက်နေသော NPO သို့မဟုတ် silver mica capaci-tors များကို ထပ်မံလျှော့ချရန် အသုံးပြုသင့်သည်။ AC အပလီကေးရှင်းများအတွက် အသုံးပြုသည့် ကြားခံတိုင်းတွင် ပုံပျက်ပုံနိမ့်ခြင်း၊ ဆူညံသံနည်းခြင်းနှင့် LTC6363 နှင့် LT6202 ကဲ့သို့သော လျင်မြန်သောဖြေရှင်းချိန်ရှိသင့်သည်။ DC တိကျသောအသုံးချပရိုဂရမ်များအတွက်၊ လုံလောက်သောအထွက်စစ်ထုတ်ခြင်းကိုအသုံးပြုပါက LTC2057 ကိုလည်း လက်ခံနိုင်သည်။
DC2222A ဂျမ်ပါများ
အဓိပ္ပါယ်ဖွင့်ဆိုချက်
- JP1- EEPROM သည် စက်ရုံသုံးအတွက်သာဖြစ်သည်။ ၎င်းကို မူရင်း WP အနေအထားတွင် ထားလိုက်ပါ။
- JP2- အချိတ်အဆက်သည် AIN- ၏ AC သို့မဟုတ် DC အချိတ်အဆက်ကို ရွေးချယ်သည်။ မူရင်းဆက်တင်မှာ DC ဖြစ်သည်။
- JP3- VCCIO သည် P1 တွင် အထွက်အဆင့်များကို 3.3V သို့မဟုတ် 2.5V သို့ သတ်မှတ်သည်။ ပုံသေဆက်တင်ဖြစ်သည့် DC2.5 နှင့်ချိတ်ဆက်ရန် 890V ကိုသုံးပါ။ DC3.3 သို့မဟုတ် DC590 သို့ ဆက်သွယ်ရန် 2026V ကို အသုံးပြုပါ။
-
JP4- CM သည် AIN+ နှင့် AIN အတွက် DC ဘက်လိုက်မှုကို သတ်မှတ်ပေးသည်- သွင်းအားများကို AC ဖြင့် ပေါင်းစပ်ထားခြင်းဖြစ်သည်။ AC coupling ကိုဖွင့်ရန်၊ ပုံ 35 ၏ schematic တွင်ပြသထားသည့် R36 နှင့် R1 (R = 10k) ကို ထည့်သွင်းရပါမည်။ ဤ resistors များကိုတပ်ဆင်ခြင်းသည် input signal ၏ THD ကို ADC သို့ကျဆင်းစေသည်။ VREF/2 သည် မူရင်းဆက်တင်ဖြစ်သည်။ EXT ကိုရွေးချယ်ပါက input common mode voltage ကို ကားမောင်းသည့်ဂိတ် E5 (EXT_CM) ဖြင့် သတ်မှတ်နိုင်သည်။
-
JP5- Coupling သည် AIN+ ၏ AC သို့မဟုတ် DC ချိတ်ဆက်မှုကို ရွေးချယ်သည်။ မူရင်းဆက်တင်မှာ DC ဖြစ်သည်။
သရုပ်ပြလက်စွဲ DC2222A
သရုပ်ပြဘုတ်အဖွဲ့ အရေးကြီးသတိပေးချက်
မူပိုင်ခွင့် © 2004၊ Linear Technology Corporation
1630 McCarthy Blvd., Milpitas, CA 95035-7417
၇၃၆-၇၈၄-၆၀၉၄ ● FAX- ၇၃၆-၇၈၄-၆၀၉၄ ● www.linear.com
စာရွက်စာတမ်းများ / အရင်းအမြစ်များ
![]() |
LINEAR TECHNOLOGY DC2222A OversampConfigurable Digital Filter ဖြင့် ADCs ကိုအသုံးပြုသည်။ [pdf] အသုံးပြုသူလမ်းညွှန် DC2222A၊ OversampConfigurable Digital Filter, DC2222A Overs များဖြင့် ADCs များကို အသုံးပြုထားသည်။ampConfigurable Digital Filter ဖြင့် ADCs များ၊ Configurable Digital Filter ပါသော ADCs၊ OversampADCs၊ ADCs များ |