LINEAR TECHNOLOGY DC2222A Oversampling ADC-ներ՝ կարգավորելի թվային ֆիլտրով
LTC2500-32/LTC2508-32/LTC2512-24: 32-Bit/24-Bit Oversampling ADC-ներ՝ կարգավորելի թվային ֆիլտրով
ՆԿԱՐԱԳՐՈՒԹՅՈՒՆ
2222A ցուցադրական սխեման առանձնանում է LTC®2500-32, LTC2508-32 և LTC2512-24 ADC-ներով: LTC2500-32, LTC2508-32 և LTC2512-24-ը ցածր էներգիայի, ցածր աղմուկի, բարձր արագության, 32 բիթ/24 բիթ SAR ADC-ներ են՝ ինտեգրված կարգավորելի թվային միջինացման ֆիլտրով, որն աշխատում է մեկ 2.5 Վ լարման աղբյուրից: Հետևյալ տեքստը վերաբերում է LTC2508-32-ին, բայց վերաբերում է բոլոր մասերին, միակ տարբերությունն այն է.ampտոկոսադրույքը և բիթերի քանակը: DC2222A-ն ցուցադրում է LTC2508-32-ի DC և AC կատարումը DC590 կամ DC2026 QuikEval™ և DC890 PScope™ տվյալների հավաքագրման տախտակների հետ համատեղ: Օգտագործեք DC590 կամ DC2026՝ DC-ի կատարումը ցուցադրելու համար, ինչպիսիք են գագաթնակետային աղմուկը և DC գծայինությունը: Օգտագործեք DC890, եթե ճշգրիտ sampԼինգի դրույքաչափերը պահանջվում են կամ ցուցադրելու AC կատարումը, ինչպիսիք են SNR, THD, SINAD և SFDR: DC2222A-ն նախատեսված է ցույց տալու առաջարկվող հիմնավորումը, բաղադրիչի տեղադրումը և ընտրությունը, երթուղին և շրջանցումը այս ADC-ի համար:
Դիզայն files այս տպատախտակի համար, ներառյալ սխեմատիկան, BOM-ը և դասավորությունը հասանելի են այստեղ http://www.linear.com/demo/DC2222A կամ սկանավորեք QR կոդը տախտակի հետևի մասում: L, LT, LTC, LTM, Linear Technology և Linear լոգոն գրանցված ապրանքային նշաններ են, իսկ QuikEval-ը և PScope-ը Linear Technology Corporation-ի ապրանքանիշերն են: Բոլոր այլ ապրանքային նշանները իրենց համապատասխան սեփականատերերի սեփականությունն են:
Նկար 1. DC2222A միացման դիագրամ
Արագ մեկնարկի ընթացակարգ
Աղյուսակ 1. DC2222A հավաքման և ժամացույցի ընտրանքներ
ԺՈՂՈՎ ՏԱՐԲԵՐԱԿ |
U1 ՄԱՍ ԹԻՎ |
ՄԱՔՍ ԱՐԴՅՈՒՆՔ ՏՎՅԱԼՆԵՐ ԳՆԱԿԻՉ |
DF |
BITS |
MAX CLK IN ՀԱՃԱԽ |
ԱՐԴՅՈՒՆՔ |
ՌԵԺԻՄ |
ԲԱԺԱՆՈՐԴ |
DC2222A-A | LTC2500IDKD-32 | 175 kps | 4 | 32 | 70 ՄՀց | A | Ոչ Ստուգել | 100 |
173 kps | 4 | 32 | 70 ՄՀց | A | Ստուգեք | 101 | ||
250 kps | 4 | 32 | 43 ՄՀց | A | Տարածված Կարդալ | 43 | ||
250 kps | 4 | 32 | 45 ՄՀց | A | Ստուգել + Դիս. Կարդացեք | 45 | ||
800 kps | 1 | 24 | 80 ՄՀց | B | 100 | |||
DC2222A-B | LTC2508IDKD-32 | 3.472 kps | 256 | 32 | 80 ՄՀց | A | Ոչ Ստուգել | 90 |
2.900 kps | 256 | 32 | 75 ՄՀց | A | Ստուգեք | 101 | ||
3.906 kps | 256 | 32 | 43 ՄՀց | A | Տարածված Կարդալ | 43 | ||
3.906 kps | 256 | 32 | 45 ՄՀց | A | Ստուգել + Դիս. Կարդացեք | 45 | ||
900 kps | 1 | 14 | 90 ՄՀց | B | 100 | |||
DC2222A-C | LTC2512IDKD-24 | 350.877 kps | 4 | 24 | 80 ՄՀց | A | Ոչ Ստուգել | 57 |
303.03 kps | 4 | 24 | 80 ՄՀց | A | Ստուգեք | 66 | ||
400 kps | 4 | 24 | 62.4 ՄՀց | A | Տարածված Կարդալ | 39 | ||
400 kps | 4 | 24 | 70.4 ՄՀց | A | Ստուգել + Դիս. Կարդացեք | 44 | ||
1.5 Msps | 1 | 14 | 85.5 ՄՀց | B | 57
|
Ստուգեք՝ համոզվելու համար, որ բոլոր ցատկերները տեղադրված են այնպես, ինչպես նկարագրված է DC2222A Jumpers բաժնում: Մասնավորապես, համոզվեք, որ VCCIO (JP3) դրված է 2.5 Վ դիրքում: DC2222A-ի կառավարումը DC890-ով, մինչդեռ DC3A-ի JP2222-ը գտնվում է 3.3V դիրքում, SNR-ում և THD-ում կատարողականության նկատելի վատթարացում կառաջացնի: Լռելյայն ցատկող միացումները կարգավորում են ADC-ն, որպեսզի օգտագործի բորտային հղումը և կարգավորիչները: Անալոգային մուտքը լռելյայնորեն զուգակցված է DC-ով: Միացրեք DC2222A-ը DC890 USB բարձր արագությամբ տվյալների հավաքման տախտակին՝ օգտագործելով P1 միակցիչը: (Մի միացրեք PScope կարգավորիչը և QuikEval կարգավորիչը միաժամանակ:) Այնուհետև միացրեք DC890-ը ընդունող համակարգչին ստանդարտ USB A/B մալուխով: Կիրառեք ± 9 Վ նշված տերմինալներին: Հաջորդը J2-ին և J4-ին կիրառեք ցածր ցնցումների դիֆերենցիալ սինուսային աղբյուր:
Միացրեք ցածր ցնցում 2.5VP-P սինուսային ալիք կամ քառակուսի ալիք J1 միակցիչին, օգտագործելով Աղյուսակ 1-ը որպես ուղեցույց համապատասխան ժամացույցի հաճախականության համար: Նկատի ունեցեք, որ J1-ն ունի 49.9Ω տերմինալ դիմադրություն գետնին:
Գործարկեք PScope ծրագրաշարը (PScope.exe տարբերակ K86 կամ ավելի նոր), որը տրամադրվում է DC890-ին կամ ներբեռնեք այն www.linear.com/software.
Ծրագրային ապահովման ամբողջական փաստաթղթերը հասանելի են Օգնության ցանկից: Թարմացումները կարելի է ներբեռնել Գործիքներ ցանկից: Պարբերաբար ստուգեք թարմացումների համար, քանի որ նոր գործառույթներ կարող են ավելացվել:
PScope ծրագրաշարը պետք է ճանաչի DC2222A-ն և ինքն իրեն ինքնաբերաբար կազմաձևի: Լռելյայն կարգավորումն է՝ կարդալ զտված ելքը՝ չընտրված «Ստուգել» և «Բաշխված ընթերցում» և «Down S»-ով:ampling Factor (DF) սահմանվել է ամենափոքր հնարավոր արժեքին: Սա փոխելու համար սեղմեք PScope Tool Bar-ի Set Demo Bd Options պարամետրը, ինչպես ցույց է տրված Նկար 2-ում: Նկար 3a, 3b և 3c-ում ցուցադրված Կազմաձևման ընտրանքների տուփը թույլ է տալիս սահմանել ADC ելքը, DF, Ստուգել և բաշխված ընթերցումը: LTC2500-ի դեպքում հնարավոր է նաև ընտրել ֆիլտրի տեսակը, ձեռք բերել սեղմում և ձեռք բերել ընդլայնում: Եթե «Ստուգելը» ընտրված չէ, ապա ԱՐԱԳ ՄԵԿՆԱՐԿ ԿԱՐԳԸ
բիթերի նվազագույն քանակը կլրացվի: Եթե ընտրված է Verify-ը, հաշվված բիթերի թիվը ավելանում է ութով, որը ներառում է վ-երի քանակըamples-ներ վերցված ընթացիկ ելքի համար: Բաշխված ընթերցումը թույլ է տալիս օգտագործել ավելի դանդաղ ժամացույց՝ տարածելով տվյալները մի քանի վայրկյանների վրա:amples. DF-ը կարող է սահմանվել լայն տիրույթում, որը որոշվում է օգտագործվող սարքի կողմից: DF-ի ավելացումը կբարելավի SNR-ը: Տեսականորեն, SNR-ը կբարելավվի 6dB-ով, եթե ներքևի սampling գործոնը ավելացել է չորս գործակցով: Գործնականում հղման աղմուկը ի վերջո կսահմանափակի SNR-ի բարելավումը: REF շրջանցող կոնդենսատորի (C20) ավելացումը կամ ավելի ցածր աղմուկի արտաքին հղումի օգտագործումը կընդլայնի այս սահմանը:
Սեղմեք «Հավաքել» կոճակը (տե՛ս Նկար 4)՝ տվյալների հավաքագրումը սկսելու համար: Այնուհետև «Հավաքել» կոճակը փոխվում է «Դադար», որի վրա կարելի է սեղմել տվյալների հավաքագրումը դադարեցնելու համար:
Նկար 2. PScope Գործիքադարակ
Արագ մեկնարկի ընթացակարգ
DC590 ԿԱՄ DC2026 ԱՐԱԳ ՄԵԿՆԱՐԿ ԿԱՐԳԸ
ԿԱՐԵՎՈՐ! DC2222A-ին վնասելուց խուսափելու համար համոզվեք, որ DC6-ի JP590-ը կամ DC3-ի JP2026-ը դրված է 3.3 Վ-ի վրա՝ նախքան DC2222A-ին միանալը:
DC3A-ի VCCIO (JP2222) պետք է լինի 3.3V դիրքում՝ DC590 կամ DC2026 (QuikEval) շահագործման համար: DC2222A-ի հետ QuikEval կարգավորիչ օգտագործելու համար անհրաժեշտ է կիրառել –9V և հիմնավորել –9V և GND տերմինալներին: 9V DC2222A-ի համար տրամադրվում է QuikEval կարգավորիչի կողմից: Միացրեք QuikEval կարգավորիչը հյուրընկալող համակարգչին ստանդարտ USB A/B մալուխի միջոցով: Միացրեք DC2222A-ն QuikEval կարգավորիչին, օգտագործելով տրված 14 հաղորդիչ ժապավենային մալուխը: (Մի միացրեք և՛ QuikEval, և՛ PScope կարգավորիչները միաժամանակ:) Կիրառեք ազդանշանի աղբյուր J4-ին և J2-ին: QuikEval կարգավորիչ օգտագործելիս J1-ում ժամացույցի ազդանշան չի պահանջվում: Ժամացույցի ազդանշանը տրամադրվում է QuikEval միակցիչի (J3) միջոցով:
Գործարկեք QuikEval ծրագրաշարը (տարբերակ K109 կամ ավելի նոր), որը մատակարարվում է QuikEval կարգավորիչին կամ ներբեռնեք այն
DC590 ԿԱՄ DC2026 ԱՐԱԳ ՄԵԿՆԱՐԿ ԿԱՐԳԸ
Սեղմելով «Կազմաձևման» կոճակը, կբացվի «Կարգավորումների ընտրանքների» ընտրացանկը, որը նման է PScope-ի համար ցուցադրվածին, բացառությամբ, որ հասանելի է միայն զտված ելքը, և չկան ընտրանքներ ստուգելու և բաշխված ընթերցման համար: DF-ի ավելացումը կնվազեցնի աղմուկը, ինչպես ցույց է տրված Նկար 6-ի հիստոգրամում: Աղմուկը կկրճատվի s-ի թվի բազմապատիկ թվի քառակուսի արմատով:ampավելացել է: Գործնականում, որպես մուտքագրված հատtagՀղման աղմուկի ավելացումը, ի վերջո, կսահմանափակի աղմուկի բարելավումը:

Նկար 6. QuikEval հիստոգրամ DF = 1024-ով

DC հզորություն
DC2222A-ի համար պահանջվում է ±9VDC և քաշում է մոտավորապես 115mA/–18mA, երբ աշխատում է 90MHz ժամացույցով: Մատակարարման հոսանքի մեծ մասը սպառվում է FPGA-ի կողմից, op amps, կարգավորիչներ և դիսկրետ տրամաբանություն տախտակի վրա: 9VDC մուտքագրման ծավալըtage-ն ապահովում է ADC-ն LT1763 կարգավորիչների միջոցով, որոնք պաշտպանում են պատահական հակադարձ կողմնակալությունից: Լրացուցիչ կարգավորիչներն ապահովում են էներգիա FPGA-ի և op ampս. Միացման մանրամասների համար տես Նկար 1-ը:
DC890 կարգավորիչը օգտագործելիս անհրաժեշտ է ապահովել ցածր ցնցում 2.5VP-P (եթե VCCIO-ն 3.3V դիրքում է, ապա ժամացույցը amplitude-ը պետք է լինի 3.3VP-P.) սինուս կամ քառակուսի ալիք մինչև J1: Ժամացույցի մուտքը միացված է AC, ուստի ժամացույցի ազդանշանի DC մակարդակը կարևոր չէ: Առաջարկվում է ժամացույցի գեներատոր, ինչպիսին Rohde & Schwarz SMB100A-ն է: Նույնիսկ լավ ժամացույցի գեներատորը կարող է սկսել նկատելի ցնցումներ ցածր հաճախականություններում: Ուստի խորհուրդ է տրվում ցածր sampավելի բարձր հաճախականության ժամացույցը ցանկալի մուտքային հաճախականությանը բաժանելու համար: Ժամացույցի հաճախականության և փոխարկման արագության հարաբերակցությունը ներկայացված է Աղյուսակ 1-ում: Եթե ժամացույցի մուտքագրումը պետք է վարվի տրամաբանությամբ, ապա խորհուրդ է տրվում հեռացնել 49.9Ω տերմինատորը (R5): Դանդաղ բարձրացող եզրերը կարող են խախտել փոխարկիչի SNR-ը բարձրության առկայության դեպքում ampլիտուդի ավելի բարձր հաճախականության մուտքային ազդանշաններ:
Այս տախտակից զուգահեռ տվյալների ելքը (կանխադրված 0V-ից մինչև 2.5V), եթե միացված չէ DC890-ին, կարող է ձեռք բերվել տրամաբանական անալիզատորի միջոցով և այնուհետև ներմուծվել աղյուսակ կամ մաթեմատիկական փաթեթ՝ կախված թվային ազդանշանի մշակման ձևից: . Որպես այլընտրանք, տվյալները կարող են ուղղակիորեն սնվել կիրառական սխեմայի մեջ: Տվյալները փակելու համար օգտագործեք P50-ի 1 փին: Տվյալները կարող են փակվել՝ օգտագործելով այս ազդանշանի ընկնող եզրը: Ստուգման ռեժիմում յուրաքանչյուր տվյալների համար պահանջվում է երկու ընկնող եզրերampլե. Տվյալների ելքային ազդանշանի մակարդակները P1-ում կարող են նաև փոխվել 0V-ից մինչև 3.3V, եթե կիրառման սխեման պահանջում է ավելի մեծ ծավալ:tagե. Սա իրականացվում է VCCIO (JP3) տեղափոխելով 3.3V դիրք:
Լռելյայն հղումը LTC6655 5V հղումն է: Եթե օգտագործվում է արտաքին հղում, այն պետք է արագ տեղավորվի REF պտուտակի վրա խափանումների առկայության դեպքում: Անդրադառնալով Նկար 7-ի հղման սխեմային, ապազոդացրեք R37 և կիրառեք արտաքին հղման ծավալըtage դեպի VREF տերմինալ:

DC2222A-ի վրա ADC-ի անալոգային մուտքերի լռելյայն դրայվերը ներկայացված է 8ա և 8բ նկարներում: Այս սխեմաները
բուֆերացրեք 0V-ից 5V մուտքային ազդանշանը, որը կիրառվում է AIN+ և AIN–-ում: Բացի այդ, այս սխեմաների գոտին սահմանափակում է մուտքային ազդանշանը ADC մուտքի մոտ: Եթե LTC2508-32 Նկար 8a դրայվերը պետք է օգտագործվի AC հավելվածների համար, ապա խորհուրդ է տրվում, որ C71 և C73 կոնդենսատորները հանվեն և փոխարինվեն WIMA P/N SMDTC04470XA00KT00 4.7µF բարակ թաղանթով կոնդենսատորներով կամ համարժեք C90 և C91 դիրքերում: Սա կապահովի ամենացածր աղավաղումը:
DC2222A SETUP


Այս ցուցադրական տախտակը փորձարկվում է տանը՝ վերցնելով սինուսային ալիքի FFT, որը կիրառվում է ցուցադրական տախտակի դիֆերենցիալ մուտքի վրա: Սա ներառում է ցածր ցնցող ժամացույցի աղբյուրի օգտագործում, ինչպես նաև դիֆերենցիալ ելքային սինուսոիդային գեներատոր 200 Հց մոտ հաճախականությամբ: Մուտքային ազդանշանի մակարդակը մոտավորապես –1dBFS է: Մուտքը փոխվում է մակարդակով և զտվում Նկար 9-ում ներկայացված սխեմայի հետ: DC2222A-ով ստացված տիպիկ FFT-ն ներկայացված է Նկար 4-ում: Նկատի ունեցեք, որ իրական SNR-ը հաշվարկելու համար ազդանշանի մակարդակը (F1) amplitude = –1dB) պետք է նորից ավելացվի SNR-ին, որը ցուցադրում է PScope-ը: Նախկինի հետampՆկար 4-ում ներկայացված է սա նշանակում է, որ իրական SNR-ը կլինի 123.54 դԲ՝ PScope-ի ցուցադրած 122.54 դԲ-ի փոխարեն: Վերահաշվարկված SNR-ի և THD-ի RMS գումարը վերցնելով՝ ստացվում է 117.75 դԲ SINAD: Ցուցադրված THD-ը ստացվել է ընտրովի WIMA կոնդենսատորների միջոցով:
Նկար 9. Դիֆերենցիալ մակարդակի փոխարկիչ
Կան մի շարք սցենարներ, որոնք կարող են ապակողմնորոշիչ արդյունքներ տալ ADC-ի գնահատման ժամանակ: Մեկը, որը տարածված է, փոխարկիչը հաճախականությամբ սնուցելն է, որը s-ի ենթաբազմապատիկն էample rate, և որը կկիրառի հնարավոր ելքային կոդերի միայն մի փոքր ենթաբազմություն: Ճիշտ մեթոդը մուտքային սինուսային ալիքի հաճախականության համար M/N հաճախականություն ընտրելն է: N-ը s-ի թիվն էamples in FFT. M-ը պարզ թիվ է մեկի և N/2-ի միջև: M/N-ը բազմապատկեք s-ովampլ արագություն՝ մուտքային սինուսային ալիքի հաճախականությունը ստանալու համար: Մեկ այլ սցենար, որը կարող է վատ արդյունքներ տալ, եթե դուք չունեք ppm հաճախականությամբ սինուսային գեներատոր:
DC2222A SETUP
ճշգրտությունը կամ եթե այն չի կարող կողպվել ժամացույցի հաճախականության վրա: Դուք կարող եք օգտագործել FFT-ը պատուհաններով՝ նվազեցնելու արտահոսքը կամ ֆունդամենտալ տարածումը, ADC-ի կատարողականի մոտավոր մոտավորությունը ստանալու համար: Եթե պատուհանը պահանջվում է, խորհուրդ է տրվում Blackman-Harris 92dB պատուհանը: Եթե ան ampՕգտագործվում է խարխլիչ կամ ժամացույցի աղբյուր վատ փուլային աղմուկով, պատուհանը չի բարելավի SNR-ը:
Դասավորություն
Ինչպես ցանկացած բարձր արդյունավետությամբ ADC-ի դեպքում, այս մասը զգայուն է դասավորության նկատմամբ: DC2222A-ի վրա ADC-ն անմիջապես շրջապատող տարածքը պետք է օգտագործվի որպես ուղեցույց ADC-ի հետ կապված տարբեր բաղադրիչների տեղադրման և ուղղորդման համար: Ահա որոշ բաներ, որոնք պետք է հիշել LTC2508-32-ի համար տախտակ դնելիս: Առավելագույն արդյունավետություն ստանալու համար անհրաժեշտ է վերգետնյա հարթություն: Շրջանցող կոնդենսատորները հնարավորինս մոտ պահեք մատակարարման կապին: Յուրաքանչյուր շրջանցող կոնդենսատորի համար օգտագործեք ցածր դիմադրողականության վերադարձներ, որոնք ուղղակիորեն կապված են հողի հարթությանը: Անալոգային մուտքերի շուրջ սիմետրիկ դասավորության օգտագործումը նվազագույնի կհասցնի մակաբույծ տարրերի ազդեցությունը: Պաշտպանեք անալոգային մուտքային հետքերը հողի հետ՝ նվազագույնի հասցնելու այլ հետքերից միացումը: Պահպանեք հետքերը հնարավորինս կարճ:
Բաղադրիչի ընտրություն
Ցածր աղմուկի, ցածր աղավաղման ADC-ով վարելիս, ինչպիսին է LTC2508-32-ը, բաղադրիչների ընտրությունը կարևոր է, որպեսզի չնվազեցնի աշխատանքը: Ռեզիստորները պետք է ունենան ցածր արժեքներ՝ նվազագույնի հասցնելու աղմուկը և աղավաղումը: Մետաղական թաղանթային ռեզիստորները խորհուրդ են տրվում նվազեցնել աղավաղումները, որոնք առաջանում են ինքնահեռացման պատճառով: Նրանց ցածր ծավալի պատճառովtage գործակիցները, աղավաղումը հետագայում նվազեցնելու համար պետք է օգտագործվեն NPO կամ արծաթե միկա կոնդենսատորներ: AC հավելվածների համար օգտագործվող ցանկացած բուֆեր պետք է ունենա ցածր աղավաղում, ցածր աղմուկ և արագ նստեցման ժամանակ, ինչպիսիք են LTC6363-ը և LT6202-ը: DC ճշգրիտ կիրառումների համար LTC2057-ը նույնպես ընդունելի է, եթե կիրառվում է համապատասխան ելքային զտում:
DC2222A ՋԱՄՊԵՐՆԵՐ
Սահմանումներ
- JP1. EEPROM-ը նախատեսված է միայն գործարանային օգտագործման համար: Թողեք սա լռելյայն WP դիրքում:
- JP2. Միացումն ընտրում է AIN–ի AC կամ DC միացում: Նախնական կարգավորումը DC է:
- JP3. VCCIO-ն սահմանում է ելքային մակարդակները P1-ում՝ 3.3 Վ կամ 2.5 Վ: Օգտագործեք 2.5 Վ՝ DC890-ի հետ ինտերֆեյսի համար, որը լռելյայն կարգավորումն է: Օգտագործեք 3.3 Վ՝ DC590 կամ DC2026-ի հետ ինտերֆեյսի համար:
-
JP4. CM-ը սահմանում է DC կողմնակալությունը AIN+-ի և AIN-ի համար, եթե մուտքերը միացված են AC-ին: AC միացումն ակտիվացնելու համար պետք է տեղադրվեն R35 և R36 (R = 1k) նկար 10-ի սխեմատիկայում: Այս ռեզիստորների տեղադրումը կնվազեցնի մուտքային ազդանշանի THD-ը դեպի ADC: VREF/2-ը լռելյայն կարգավորումն է: Եթե ընտրված է EXT, մուտքագրման ընդհանուր ռեժիմ voltage-ը կարող է սահմանվել E5 տերմինալով (EXT_CM) վարելու միջոցով:
-
JP5. Միացումն ընտրում է AIN+-ի AC կամ DC միացում: Նախնական կարգավորումը DC է:
ԴԵՄՈ ՁԵՌՆԱՐԿ DC2222A
ՑՈՒՑԱԴՐԱԿԱՆ ՏԱՂԱԴԻՐ ԿԱՐԵՎՈՐ ԾԱՆՈՒՑՈՒՄ
Հեղինակային իրավունք © 2004, Linear Technology Corporation
1630 McCarthy Blvd., Milpitas, CA 95035-7417
408-432-1900 ● ՖԱՔՍ. 408-434-0507 ● www.linear.com
Փաստաթղթեր / ռեսուրսներ
![]() |
LINEAR TECHNOLOGY DC2222A Oversampling ADC-ներ՝ կարգավորելի թվային ֆիլտրով [pdf] Օգտագործողի ուղեցույց DC2222A, Oversampling ADC-ներ՝ կարգավորելի թվային ֆիլտրով, DC2222A Overs-ովampling ADC-ներ՝ կարգավորելի թվային ֆիլտրով, ADC-ներ՝ կարգավորելի թվային ֆիլտրով, օվերներampling ADCs, ADCs |