intel-LOGO

intel UG-20093 ModelSim FPGA എഡിഷൻ സിമുലേഷൻ

intel-UG-20093-ModelSim-FPGA-എഡിഷൻ-സിമുലേഷൻ-PRODUCT

മോഡൽസിം* – Intel® FPGA എഡിഷൻ സിമുലേഷൻ Quick-Start Intel® Quartus® Prime Pro പതിപ്പ്

ModelSim* - Intel FPGA എഡിഷൻ സിമുലേറ്ററിൽ Intel® Quartus® Prime Pro എഡിഷൻ ഡിസൈൻ എങ്ങനെ അനുകരിക്കാമെന്ന് ഈ പ്രമാണം കാണിക്കുന്നു. ഉപകരണ പ്രോഗ്രാമിംഗിന് മുമ്പ് ഡിസൈൻ സിമുലേഷൻ നിങ്ങളുടെ ഡിസൈൻ പരിശോധിക്കുന്നു. ഇന്റൽ ക്വാർട്ടസ് പ്രൈം സോഫ്റ്റ്‌വെയർ സിമുലേഷൻ സൃഷ്ടിക്കുന്നു fileഡിസൈൻ കംപൈലേഷൻ സമയത്ത് പിന്തുണയ്ക്കുന്ന EDA സിമുലേറ്ററുകൾക്കുള്ള എസ്.
ചിത്രം 1. മോഡൽസിം - ഇന്റൽ എഫ്പിജിഎ പതിപ്പ്intel-UG-20093-ModelSim-FPGA-എഡിഷൻ-സിമുലേഷൻ-FIG-11

ഡിസൈൻ സിമുലേഷനിൽ സിമുലേഷൻ സൃഷ്ടിക്കുന്നത് ഉൾപ്പെടുന്നു files, സിമുലേഷൻ മോഡലുകൾ കംപൈൽ ചെയ്യുന്നു, സിമുലേഷൻ പ്രവർത്തിപ്പിക്കുന്നു, കൂടാതെ viewഫലങ്ങൾ. ഇനിപ്പറയുന്ന ഘട്ടങ്ങൾ ഈ ഒഴുക്കിനെ വിവരിക്കുന്നു:

  1. Ex തുറക്കുകample ഡിസൈൻ പേജ് 4-ൽ
  2. പേജ് 4-ൽ EDA ടൂൾ ക്രമീകരണങ്ങൾ വ്യക്തമാക്കുക
  3. പേജ് 5-ൽ ഒരു സിമുലേറ്റർ സെറ്റപ്പ് സ്‌ക്രിപ്റ്റ് ടെംപ്ലേറ്റ് സൃഷ്‌ടിക്കുക
  4. പേജ് 6-ലെ സിമുലേറ്റർ സെറ്റപ്പ് സ്‌ക്രിപ്റ്റ് പരിഷ്‌ക്കരിക്കുക
  5. പേജ് 8-ലെ ഡിസൈൻ സമാഹരിച്ച് അനുകരിക്കുക
  6. View പേജ് 9-ലെ സിഗ്നൽ തരംഗരൂപങ്ങൾ
  7. പേജ് 11-ലെ സിമുലേഷനിലേക്ക് സിഗ്നലുകൾ ചേർക്കുക
  8. പേജ് 12-ൽ സിമുലേഷൻ വീണ്ടും പ്രവർത്തിപ്പിക്കുക
  9. പേജ് 12-ലെ സിമുലേഷൻ ടെസ്റ്റ്ബെഞ്ച് പരിഷ്ക്കരിക്കുക
Ex തുറക്കുകampലെ ഡിസൈൻ

PLL_RAM മുൻampഅടിസ്ഥാന സിമുലേഷൻ ഫ്ലോ പ്രകടമാക്കുന്നതിന് le ഡിസൈനിൽ Intel FPGA IP കോറുകൾ ഉൾപ്പെടുന്നു. മുൻ ഡൗൺലോഡ് ചെയ്യുകampലെ ഡിസൈൻ fileഇന്റൽ ക്വാർട്ടസ് പ്രൈം സോഫ്‌റ്റ്‌വെയറിൽ പദ്ധതി തുറക്കുക.
കുറിപ്പ്: ഇന്റൽ ക്വാർട്ടസ് പ്രൈം പ്രോ എഡിഷൻ ഫൗണ്ടേഷൻ ഓൺലൈൻ പരിശീലനം വിവരിക്കുന്നതുപോലെ, ഈ ക്വിക്ക്-സ്റ്റാർട്ടിന് ഹാർഡ്‌വെയർ വിവരണ ഭാഷാ വാക്യഘടനയെയും ഇന്റൽ ക്വാർട്ടസ് പ്രൈം ഡിസൈൻ ഫ്ലോയെയും കുറിച്ചുള്ള അടിസ്ഥാന ധാരണ ആവശ്യമാണ്.

  1. Quartus_Pro_PLL_RAM.zip ഡിസൈൻ ഡൗൺലോഡ് ചെയ്ത് അൺസിപ്പ് ചെയ്യുകample.
  2. ഇന്റൽ ക്വാർട്ടസ് പ്രൈം പ്രോ എഡിഷൻ സോഫ്‌റ്റ്‌വെയർ പതിപ്പ് 19.4 അല്ലെങ്കിൽ അതിനുശേഷമുള്ളത് സമാരംഭിക്കുക.
  3. മുൻ തുറക്കാൻampലെ ഡിസൈൻ പ്രോജക്റ്റ്, ക്ലിക്ക് ചെയ്യുക File ➤ പ്രോജക്റ്റ് തുറക്കുക, pll_ram.qpf പ്രൊജക്റ്റ് തിരഞ്ഞെടുക്കുക file, തുടർന്ന് ശരി ക്ലിക്കുചെയ്യുക.

ചിത്രം 2. ഇന്റൽ ക്വാർട്ടസ് പ്രൈം പ്രോ എഡിഷനിലെ pll_ram പ്രോജക്റ്റ്intel-UG-20093-ModelSim-FPGA-എഡിഷൻ-സിമുലേഷൻ-FIG-1

EDA ടൂൾ ക്രമീകരണങ്ങൾ വ്യക്തമാക്കുക

സിമുലേഷൻ സൃഷ്ടിക്കുന്നതിന് EDA ടൂൾ ക്രമീകരണങ്ങൾ വ്യക്തമാക്കുക fileപിന്തുണയ്ക്കുന്ന സിമുലേറ്ററുകൾക്കുള്ള എസ്.

  1. Intel Quartus Prime സോഫ്‌റ്റ്‌വെയറിൽ, Assignments ➤ Settings ➤ EDA Tool Settings ക്ലിക്ക് ചെയ്യുക.
  2. സിമുലേഷന് കീഴിൽ, ടൂൾ നാമമായി മോഡൽസിം-ഇന്റൽ എഫ്പിജിഎ തിരഞ്ഞെടുക്കുക. ഔട്ട്‌പുട്ട് നെറ്റ്‌ലിസ്റ്റിനും ഔട്ട്‌പുട്ട് ഡയറക്‌ടറിക്കുമുള്ള ഫോർമാറ്റിനായുള്ള സ്ഥിരസ്ഥിതി ക്രമീകരണങ്ങൾ നിലനിർത്തുക.intel-UG-20093-ModelSim-FPGA-എഡിഷൻ-സിമുലേഷൻ-FIG-2

ഒരു സിമുലേറ്റർ സജ്ജീകരണ സ്ക്രിപ്റ്റ് ടെംപ്ലേറ്റ് സൃഷ്ടിക്കുക

നിങ്ങളുടെ ഡിസൈനിലെ IP കോറുകൾ അനുകരിക്കാൻ സിമുലേറ്റർ സെറ്റപ്പ് സ്ക്രിപ്റ്റുകൾ നിങ്ങളെ സഹായിക്കുന്നു. മുൻ IP മൊഡ്യൂളുകൾക്കായി വെണ്ടർ-നിർദ്ദിഷ്ട സിമുലേറ്റർ സജ്ജീകരണ സ്ക്രിപ്റ്റ് ടെംപ്ലേറ്റ് സൃഷ്ടിക്കാൻ ഈ ഘട്ടങ്ങൾ പാലിക്കുകampലെ ഡിസൈൻ. നിങ്ങളുടെ നിർദ്ദിഷ്ട സിമുലേഷൻ ലക്ഷ്യങ്ങൾക്കായി നിങ്ങൾക്ക് ഈ ടെംപ്ലേറ്റ് ഇഷ്ടാനുസൃതമാക്കാം.

  1. ഡിസൈൻ കംപൈൽ ചെയ്യുന്നതിന്, പ്രോസസ്സിംഗ് ➤ കംപൈലേഷൻ ആരംഭിക്കുക ക്ലിക്കുചെയ്യുക. സമാഹാരം പൂർത്തിയാകുമ്പോൾ സന്ദേശങ്ങൾ വിൻഡോ സൂചിപ്പിക്കുന്നു.
  2. ടൂളുകൾ ക്ലിക്ക് ചെയ്യുക ➤ ഐപിക്കായി സിമുലേറ്റർ സെറ്റപ്പ് സ്ക്രിപ്റ്റ് സൃഷ്ടിക്കുക. സ്ഥിരസ്ഥിതി ഔട്ട്‌പുട്ട് ഡയറക്‌ടറി നിലനിർത്തുകയും സജ്ജീകരണ സ്‌ക്രിപ്‌റ്റിനായി സാധ്യമാകുമ്പോഴെല്ലാം ആപേക്ഷിക പാതകൾ ഉപയോഗിക്കുക file. നിങ്ങൾ വ്യക്തമാക്കുന്ന ഡയറക്‌ടറിയിൽ സജ്ജീകരണ സ്‌ക്രിപ്റ്റ് ടെംപ്ലേറ്റ് സൃഷ്‌ടിക്കുന്നു.

ചിത്രം 3. സിമുലേറ്റർ സെറ്റപ്പ് സ്ക്രിപ്റ്റുകൾ IP ഡയലോഗ് ബോക്സ് സൃഷ്ടിക്കുകintel-UG-20093-ModelSim-FPGA-എഡിഷൻ-സിമുലേഷൻ-FIG-3

സിമുലേറ്റർ സെറ്റപ്പ് സ്ക്രിപ്റ്റ് പരിഷ്ക്കരിക്കുക

പ്രോജക്റ്റിലെ IP കോറുകൾ അനുകരിക്കുന്ന നിർദ്ദിഷ്ട കമാൻഡുകൾ പ്രവർത്തനക്ഷമമാക്കാൻ ജനറേറ്റഡ് സിമുലേറ്റർ സെറ്റപ്പ് സ്ക്രിപ്റ്റ് പരിഷ്ക്കരിക്കുക.

  1. ഒരു ടെക്സ്റ്റ് എഡിറ്ററിൽ, /PLL_RAM/mentor/msim_setup.tcl തുറക്കുക file.
  2. ഒരു പുതിയ വാചകം സൃഷ്ടിക്കുക file mentor_ex എന്ന പേരിൽample.do അത് /PLL_RAM/mentor/ ഡയറക്ടറിയിൽ സേവ് ചെയ്യുക.
  3. msim_setup.tcl-ൽ file, ടോപ്പ് ലെവൽ ടെംപ്ലേറ്റ് - BEGIN, ടോപ്പ് ലെവൽ ടെംപ്ലേറ്റ് - END കമന്റുകൾക്കുള്ളിൽ ഉൾപ്പെടുത്തിയിരിക്കുന്ന കോഡിന്റെ വിഭാഗം പകർത്തുക, തുടർന്ന് ഈ കോഡ് പുതിയ mentor_ex-ൽ ഒട്ടിക്കുകample.do file.
  4. mentor_ex-ൽample.do file, കംപൈലേഷൻ കമാൻഡുകൾ പ്രവർത്തനക്ഷമമാക്കുന്നതിന് ഇനിപ്പറയുന്ന ഹൈലൈറ്റ് ചെയ്ത വരികൾക്ക് മുമ്പുള്ള സിംഗിൾ പൗണ്ട് (#) പ്രതീകങ്ങൾ ഇല്ലാതാക്കുക:

ചിത്രം 4. സ്ക്രിപ്റ്റിലെ ഹൈലൈറ്റ് ചെയ്ത സിമുലേഷൻ കമാൻഡുകൾ അൺകമന്റ് ചെയ്യുകintel-UG-20093-ModelSim-FPGA-എഡിഷൻ-സിമുലേഷൻ-FIG-4

  1. mentor_ex-ൽ ഇനിപ്പറയുന്ന വരികൾ മാറ്റിസ്ഥാപിക്കുകample.do സ്ക്രിപ്റ്റ്:

പട്ടിക 1. mentor_ex-ൽ മൂല്യങ്ങൾ വ്യക്തമാക്കുകample.do സ്ക്രിപ്റ്റ്

ഈ ലൈൻ മാറ്റിസ്ഥാപിക്കുക ഈ ലൈൻ ഉപയോഗിച്ച്
QSYS_SIMDIR സജ്ജമാക്കുക

../
വ്ലോഗ് files>  

vlog -vlog01compat -work work ../PLL_RAM.v

vlog -vlog01compat -work work ../UP_COUNTER_IP/UP_COUNTER_IP.v vlog -vlog01compat -work work ../DOWN_COUNTER_IP/DOWN_COUNTER_IP.v vlog -vlog01compat -work work ../ClockPLL/ClockPLL.v

vlog -vlog01compat -work work ../RAMhub/RAMhub.v vlog -vlog01compat -work work ../testbench_1.v

TOP_LEVEL_NAME സജ്ജമാക്കുക

TOP_LEVEL_NAME tb സജ്ജമാക്കുക
റൺ -എ  

തരംഗം ചേർക്കുക * view ഘടന view സിഗ്നലുകൾ പ്രവർത്തിക്കുന്നു - എല്ലാം

  1. /PLL_RAM/mentor/mentor_ex സംരക്ഷിക്കുകample.do file. ഇനിപ്പറയുന്ന ചിത്രം mentor_ex കാണിക്കുന്നുample.do file പുനരവലോകനങ്ങൾ പൂർത്തിയായ ശേഷം:

ചിത്രം 5. ടോപ്പ്-ലെവൽ ഐപി സിമുലേഷൻ സെറ്റപ്പ് സ്ക്രിപ്റ്റ് പൂർത്തിയാക്കിintel-UG-20093-ModelSim-FPGA-എഡിഷൻ-സിമുലേഷൻ-FIG-5

ഡിസൈൻ കംപൈൽ ചെയ്ത് അനുകരിക്കുക

ഉയർന്ന തലത്തിലുള്ള mentor_ex പ്രവർത്തിപ്പിക്കുകampനിങ്ങളുടെ ഡിസൈൻ കംപൈൽ ചെയ്യാനും അനുകരിക്കാനുമുള്ള മോഡൽസിം - ഇന്റൽ എഫ്പിജിഎ എഡിഷൻ സോഫ്റ്റ്‌വെയറിൽ le.do സ്ക്രിപ്റ്റ്.

  1. മോഡൽസിം - ഇന്റൽ എഫ്പിജിഎ പതിപ്പ് സോഫ്‌റ്റ്‌വെയർ സമാരംഭിക്കുക. ModelSim – Intel FPGA Edition GUI നിങ്ങളുടെ സിമുലേഷന്റെ ഘടകങ്ങളെ പ്രത്യേക വിൻഡോകളിലേക്കും ടാബുകളിലേക്കും ക്രമീകരിക്കുന്നു.
  2. PLL_RAM പ്രോജക്റ്റ് ഡയറക്ടറിയിൽ നിന്ന്, testbench_1.v തുറക്കുക file. അതുപോലെ, mentor/mentor_ex തുറക്കുകample.do file.
  3. ട്രാൻസ്ക്രിപ്റ്റ് വിൻഡോ പ്രദർശിപ്പിക്കുന്നതിന്, ക്ലിക്കുചെയ്യുക View ➤ ട്രാൻസ്ക്രിപ്റ്റ്. നിങ്ങൾക്ക് ട്രാൻസ്ക്രിപ്റ്റ് വിൻഡോയിൽ നേരിട്ട് മോഡൽസിം - ഇന്റൽ എഫ്പിജിഎ പതിപ്പിനുള്ള കമാൻഡുകൾ നൽകാം.
  4. ട്രാൻസ്ക്രിപ്റ്റ് വിൻഡോയിൽ ഇനിപ്പറയുന്ന കമാൻഡ് ടൈപ്പ് ചെയ്യുക, തുടർന്ന് എന്റർ അമർത്തുക: do mentor_example.do

mentor_ex-ലെ നിങ്ങളുടെ സവിശേഷതകൾക്കനുസരിച്ച് ഡിസൈൻ കംപൈൽ ചെയ്യുകയും അനുകരിക്കുകയും ചെയ്യുന്നുample.no സ്ക്രിപ്റ്റ്. ഇനിപ്പറയുന്ന ചിത്രം മോഡൽസിം - ഇന്റൽ എഫ്പിജിഎ പതിപ്പ് സിമുലേറ്റർ കാണിക്കുന്നു:

ചിത്രം 6. മോഡൽസിം - ഇന്റൽ FPGA പതിപ്പ് GUIintel-UG-20093-ModelSim-FPGA-എഡിഷൻ-സിമുലേഷൻ-FIG-6

View സിഗ്നൽ തരംഗരൂപങ്ങൾ

ഇതിനായി ഈ ഘട്ടങ്ങൾ പാലിക്കുക view testbench_1.v സിമുലേഷൻ തരംഗരൂപത്തിലുള്ള സിഗ്നലുകൾ:

  1. വേവ് വിൻഡോയിൽ ക്ലിക്ക് ചെയ്യുക. ടെസ്റ്റ്ബെഞ്ച് വ്യക്തമാക്കുന്നത് പോലെ സിമുലേഷൻ തരംഗരൂപം 11030 ns-ൽ അവസാനിക്കുന്നു. വേവ് വിൻഡോ CLOCK, WE, OFFSET, RESET_N, RD_DATA സിഗ്നലുകൾ ലിസ്റ്റ് ചെയ്യുന്നു.

ചിത്രം 7. മോഡൽസിം - ഇന്റൽ എഫ്പിജിഎ പതിപ്പ് വേവ് വിൻഡോintel-UG-20093-ModelSim-FPGA-എഡിഷൻ-സിമുലേഷൻ-FIG-7

  1. ലേക്ക് view ഉയർന്ന തലത്തിലുള്ള pll_ram.v ഡിസൈനിലെ സിഗ്നലുകൾ, സിം ടാബിൽ ക്ലിക്ക് ചെയ്യുക. ഒബ്ജക്റ്റ് വിൻഡോയുമായി സിം വിൻഡോ സമന്വയിപ്പിക്കുന്നു.

ചിത്രം 8. മോഡൽസിം - ഇന്റൽ എഫ്പിജിഎ പതിപ്പ് സിമും ഒബ്ജക്റ്റ് വിൻഡോസുംintel-UG-20093-ModelSim-FPGA-എഡിഷൻ-സിമുലേഷൻ-FIG-8

  1. ലേക്ക് view ടോപ്പ്-ലെവൽ മൊഡ്യൂൾ സിഗ്നലുകൾ, ഒബ്ജക്റ്റ്സ് ടാബിലെ tb ഫോൾഡർ വികസിപ്പിക്കുക. അതുപോലെ, Test1 ഫോൾഡർ വികസിപ്പിക്കുക. ഒബ്ജക്റ്റ്സ് വിൻഡോ UP_module, DOWN_module, PLL_module, RAM_module സിഗ്നലുകൾ പ്രദർശിപ്പിക്കുന്നു.
  2. സിം വിൻഡോയിൽ, ഒബ്‌ജക്‌റ്റ് വിൻഡോയിൽ മൊഡ്യൂളിന്റെ സിഗ്നലുകൾ പ്രദർശിപ്പിക്കുന്നതിന് Test1-ന് താഴെയുള്ള ഒരു മൊഡ്യൂളിൽ ക്ലിക്ക് ചെയ്യുക.
  3. View സിമുലേഷൻ ലൈബ്രറി fileലൈബ്രറി വിൻഡോയിൽ എസ്.

ചിത്രം 9. മോഡൽസിം - ഇന്റൽ എഫ്പിജിഎ പതിപ്പ് ലൈബ്രറി വിൻഡോintel-UG-20093-ModelSim-FPGA-എഡിഷൻ-സിമുലേഷൻ-FIG-9

സിമുലേഷനിലേക്ക് സിഗ്നലുകൾ ചേർക്കുക

CLOCK, WE, OFFSET, RESET_N, RD_DATA സിഗ്നലുകൾ വേവ് വിൻഡോയിൽ സ്വയമേവ ദൃശ്യമാകും, കാരണം ഉയർന്ന തലത്തിലുള്ള ഡിസൈൻ ഈ I/O നിർവചിക്കുന്നു. കൂടാതെ, സിമുലേഷനിൽ നിങ്ങൾക്ക് ഓപ്ഷണലായി ആന്തരിക സിഗ്നലുകൾ ചേർക്കാവുന്നതാണ്.

  1. ഒബ്‌ജക്‌റ്റ് വിൻഡോയിൽ, UP_module, DOWN_module, PLL_module, RAM_module മൊഡ്യൂളുകൾ എന്നിവ കണ്ടെത്തുക.
  2. ഒബ്ജക്റ്റ് വിൻഡോയിൽ, RAM_module തിരഞ്ഞെടുക്കുക. മൊഡ്യൂളിന്റെ ഇൻപുട്ടുകളും ഔട്ട്പുട്ടുകളും
  3. ഡിസ്പ്ലേ.

ചിത്രം 10. വേവ് വിൻഡോയിലേക്ക് സിഗ്നലുകൾ ചേർക്കുകintel-UG-20093-ModelSim-FPGA-എഡിഷൻ-സിമുലേഷൻ-FIG-10

  1. ഡൗൺ-കൗണ്ടറിനും ഡ്യുവൽ-പോർട്ട് റാം മൊഡ്യൂളിനും ഇടയിൽ ആന്തരിക സിഗ്നലുകൾ ചേർക്കുന്നതിന്, rdaddress വലത്-ക്ലിക്ക് ചെയ്‌തതിനുശേഷം വേവ് ചേർക്കുക ക്ലിക്കുചെയ്യുക.
  2. അപ്-കൗണ്ടറിനും ഡ്യുവൽ-പോർട്ട് റാം മൊഡ്യൂളിനും ഇടയിൽ ആന്തരിക സിഗ്നലുകൾ ചേർക്കുന്നതിന്, wraddress വലത്-ക്ലിക്കുചെയ്യുക, തുടർന്ന് വേവ് ചേർക്കുക ക്ലിക്കുചെയ്യുക. പകരമായി, നിങ്ങൾക്ക് ഈ സിഗ്നലുകൾ ഒബ്ജക്റ്റ് വിൻഡോയിൽ നിന്ന് വേവ് വിൻഡോയിലേക്ക് വലിച്ചിടാം.
  3. നിങ്ങൾ ചേർക്കുന്ന പുതിയ സിഗ്നലുകൾക്ക് തരംഗരൂപങ്ങൾ സൃഷ്ടിക്കാൻ, സിമുലേറ്റ് ➤ റൺ ➤ തുടരുക ക്ലിക്കുചെയ്യുക.

സിമുലേഷൻ വീണ്ടും പ്രവർത്തിപ്പിക്കുക

നിങ്ങൾ സിമുലേഷൻ സജ്ജീകരണത്തിൽ മാറ്റങ്ങൾ വരുത്തുകയാണെങ്കിൽ, വേവ് വിൻഡോയിലേക്ക് സിഗ്നലുകൾ ചേർക്കുകയോ testbench_1.v പരിഷ്ക്കരിക്കുകയോ ചെയ്യുകയാണെങ്കിൽ നിങ്ങൾ സിമുലേഷൻ വീണ്ടും പ്രവർത്തിപ്പിക്കേണ്ടതുണ്ട്. file. സിമുലേഷൻ വീണ്ടും പ്രവർത്തിപ്പിക്കുന്നതിന് ഈ ഘട്ടങ്ങൾ പാലിക്കുക:

  1. ModelSim - Intel FPGA എഡിഷൻ സിമുലേറ്ററിൽ, Simulate ➤ Restart ക്ലിക്ക് ചെയ്യുക. സ്ഥിരസ്ഥിതി ഓപ്ഷനുകൾ നിലനിർത്തി ശരി ക്ലിക്കുചെയ്യുക. ആവശ്യമായ സിഗ്നലുകളും ക്രമീകരണങ്ങളും നിലനിർത്തിക്കൊണ്ട് ഈ ഓപ്ഷനുകൾ തരംഗരൂപങ്ങൾ മായ്‌ക്കുകയും സിമുലേഷൻ സമയം പുനരാരംഭിക്കുകയും ചെയ്യുന്നു.
    കുറിപ്പ്: പകരമായി, നിങ്ങൾക്ക് /PLL_RAM/mentor/mentor_ex വീണ്ടും പ്രവർത്തിപ്പിക്കാംampകമാൻഡ് ലൈനിൽ സിമുലേഷൻ വീണ്ടും പ്രവർത്തിപ്പിക്കുന്നതിന് le.do സ്ക്രിപ്റ്റ്.
  2. സിമുലേറ്റ് ➤ റൺ ➤ റൺ -എല്ലാം ക്ലിക്ക് ചെയ്യുക. ടെസ്റ്റ്ബെഞ്ച്_1.വി file ടെസ്റ്റ്ബെഞ്ച് സ്പെസിഫിക്കേഷനുകൾ അനുസരിച്ച് അനുകരിക്കുന്നു. സിമുലേഷൻ തുടരാൻ, സിമുലേറ്റ് ➤ റൺ ➤ തുടരുക ക്ലിക്ക് ചെയ്യുക. നിങ്ങൾ സ്റ്റോപ്പ് ബട്ടണിൽ ക്ലിക്ക് ചെയ്യുന്നതുവരെ ഈ കമാൻഡ് സിമുലേഷൻ തുടരുന്നു.
സിമുലേഷൻ ടെസ്റ്റ്ബെഞ്ച് പരിഷ്ക്കരിക്കുക

ടെസ്റ്റ്ബെഞ്ച്_1.വി മുൻampലെ ടെസ്റ്റ് ബെഞ്ച് ഒരു പ്രത്യേക വ്യവസ്ഥകളും ടെസ്റ്റ് കേസുകളും മാത്രമേ പരിശോധിക്കൂ. നിങ്ങൾക്ക് testbench_1.v സ്വമേധയാ എഡിറ്റ് ചെയ്യാൻ കഴിയും file മോഡൽസിം - ഇന്റൽ എഫ്പിജിഎ പതിപ്പ് സിമുലേറ്ററിൽ മറ്റ് കേസുകളും വ്യവസ്ഥകളും പരിശോധിക്കാൻ:

  1. testbench_1.v തുറക്കുക file ModelSim - Intel FPGA എഡിഷൻ സിമുലേറ്ററിൽ.
  2. testbench_1.v എന്നതിൽ റൈറ്റ് ക്ലിക്ക് ചെയ്യുക file എന്ന് സ്ഥിരീകരിക്കാൻ file വായിക്കാൻ മാത്രമായി സജ്ജീകരിച്ചിട്ടില്ല.
  3. testbench_1.v-ൽ ഏതെങ്കിലും അധിക ടെസ്റ്റ്ബെഞ്ച് പാരാമീറ്ററുകൾ നൽകി സംരക്ഷിക്കുക file.
  4. നിങ്ങൾ പരിഷ്‌ക്കരിക്കുന്ന ഒരു ടെസ്റ്റ്ബെഞ്ചിനായി തരംഗരൂപങ്ങൾ സൃഷ്ടിക്കുന്നതിന്, സിമുലേറ്റ് ➤ പുനരാരംഭിക്കുക ക്ലിക്കുചെയ്യുക.
  5. സിമുലേറ്റ് ➤ റൺ ➤ റൺ -എല്ലാം ക്ലിക്ക് ചെയ്യുക.

മോഡൽസിം - ഇന്റൽ എഫ്പിജിഎ എഡിഷൻ സിമുലേഷൻ ക്വിക്ക്-സ്റ്റാർട്ട് റിവിഷൻ ഹിസ്റ്ററി

പ്രമാണ പതിപ്പ് ഇന്റൽ ക്വാർട്ടസ് പ്രൈം പതിപ്പ് മാറ്റങ്ങൾ
2019.12.30 19.4 • ഇന്റൽ ക്വാർട്ടസ് പ്രൈം പ്രോ എഡിഷൻ പതിപ്പ് 19.4-നുള്ള അപ്ഡേറ്റ് ചെയ്ത ഘട്ടങ്ങളും സ്ക്രീൻഷോട്ടുകളും.

• അപ്ഡേറ്റ് ചെയ്ത ഡിസൈൻ എക്സിample file ലിങ്കും ഉള്ളടക്കവും.

2018.09.25 18.0 mentor_ex-ലെ വാക്യഘടന പിശകുകൾ തിരുത്തിample.do സ്ക്രിപ്റ്റ്.
2018.05.07 18.0 എന്നതിൽ നിന്ന് അനാവശ്യ ഘട്ടം നീക്കം ചെയ്തു കമാൻഡ് ലൈനിൽ സിമുലേഷൻ പ്രവർത്തിപ്പിക്കുക

നടപടിക്രമം.

2017.07.15 17.1 പ്രാരംഭ റിലീസ്.

ഇന്റൽ കോർപ്പറേഷൻ. എല്ലാ അവകാശങ്ങളും നിക്ഷിപ്തം. ഇന്റൽ, ഇന്റൽ ലോഗോ, മറ്റ് ഇന്റൽ മാർക്കുകൾ എന്നിവ ഇന്റൽ കോർപ്പറേഷന്റെയോ അതിന്റെ അനുബന്ധ സ്ഥാപനങ്ങളുടെയോ വ്യാപാരമുദ്രകളാണ്. ഇന്റലിന്റെ സ്റ്റാൻഡേർഡ് വാറന്റിക്ക് അനുസൃതമായി അതിന്റെ FPGA, അർദ്ധചാലക ഉൽപ്പന്നങ്ങളുടെ പ്രകടനം നിലവിലെ സ്പെസിഫിക്കേഷനുകളിലേക്ക് Intel വാറന്റ് ചെയ്യുന്നു, എന്നാൽ അറിയിപ്പ് കൂടാതെ ഏത് സമയത്തും ഏത് ഉൽപ്പന്നങ്ങളിലും സേവനങ്ങളിലും മാറ്റങ്ങൾ വരുത്താനുള്ള അവകാശം നിക്ഷിപ്തമാണ്. Intel രേഖാമൂലം രേഖാമൂലം സമ്മതിച്ചതല്ലാതെ ഇവിടെ വിവരിച്ചിരിക്കുന്ന ഏതെങ്കിലും വിവരങ്ങളുടെയോ ഉൽപ്പന്നത്തിന്റെയോ സേവനത്തിന്റെയോ ആപ്ലിക്കേഷനിൽ നിന്നോ ഉപയോഗത്തിൽ നിന്നോ ഉണ്ടാകുന്ന ഉത്തരവാദിത്തമോ ബാധ്യതയോ Intel ഏറ്റെടുക്കുന്നില്ല. ഏതെങ്കിലും പ്രസിദ്ധീകരിച്ച വിവരങ്ങളെ ആശ്രയിക്കുന്നതിന് മുമ്പും ഉൽപ്പന്നങ്ങൾക്കോ ​​സേവനങ്ങൾക്കോ ​​​​ഓർഡറുകൾ നൽകുന്നതിനുമുമ്പ് ഉപകരണ സവിശേഷതകളുടെ ഏറ്റവും പുതിയ പതിപ്പ് നേടുന്നതിന് ഇന്റൽ ഉപഭോക്താക്കളോട് നിർദ്ദേശിക്കുന്നു.

  • മറ്റ് പേരുകളും ബ്രാൻഡുകളും മറ്റുള്ളവരുടെ സ്വത്തായി അവകാശപ്പെടാം.

പ്രമാണങ്ങൾ / വിഭവങ്ങൾ

intel UG-20093 ModelSim FPGA എഡിഷൻ സിമുലേഷൻ [pdf] ഉപയോക്തൃ ഗൈഡ്
UG-20093 മോഡൽസിം എഫ്പിജിഎ എഡിഷൻ സിമുലേഷൻ, യുജി-20093, മോഡൽസിം എഫ്പിജിഎ പതിപ്പ് സിമുലേഷൻ, എഫ്പിജിഎ പതിപ്പ് സിമുലേഷൻ, പതിപ്പ് സിമുലേഷൻ

റഫറൻസുകൾ

ഒരു അഭിപ്രായം ഇടൂ

നിങ്ങളുടെ ഇമെയിൽ വിലാസം പ്രസിദ്ധീകരിക്കില്ല. ആവശ്യമായ ഫീൽഡുകൾ അടയാളപ്പെടുത്തി *