intel - โลโก้ซอฟต์แวร์จำลองสภาพแวดล้อมหน่วยการทำงาน
คู่มือการใช้งาน

เกี่ยวกับเอกสารนี้

เอกสารนี้จะอธิบายวิธีการจำลองเป็นampหน่วยฟังก์ชันเร่งความเร็ว (AFU) ที่ใช้ Intel
สภาพแวดล้อมการจำลอง (ASE) ของ Accelerator Functional Unit (AFU) โปรดดูคู่มือผู้ใช้ Intel Accelerator Functional Unit (AFU) Simulation Environment (ASE) สำหรับรายละเอียดที่ครอบคลุมเกี่ยวกับความสามารถของ ASE และสถาปัตยกรรมภายใน
Intel Accelerator Functional Unit (AFU) Simulation Environment (ASE) คือสภาพแวดล้อมการจำลองร่วมของฮาร์ดแวร์และซอฟต์แวร์สำหรับ Intel FPGA Programmable® Acceleration Card (Intel FPGA PAC) สภาพแวดล้อมการจำลองร่วมของซอฟต์แวร์นี้รองรับ Intel FPGA PAC ต่อไปนี้: 10 GX FPGA

  • การ์ดเร่งความเร็วแบบตั้งโปรแกรมได้ Intel FPGA D5005
  • การ์ดเร่งความเร็วที่ตั้งโปรแกรมได้ของ Intel พร้อมด้วย Intel Arria®
    ASE จัดทำแบบจำลองการทำธุรกรรมสำหรับโปรโตคอล Core Cache Interface (CCI-P) และแบบจำลองหน่วยความจำสำหรับหน่วยความจำภายในที่เชื่อมต่อกับ FPGA
    ASE ยังตรวจสอบการปฏิบัติตาม Accelerator Functional Unit (AFU) ตามโปรโตคอลและ API ต่อไปนี้:
  • ข้อกำหนดโปรโตคอล CCI-P
  • ดิ อวาลอน
    ข้อมูลจำเพาะอินเทอร์เฟซที่แมปหน่วยความจำ (Avalon-MM)
  • เครื่องยนต์เร่งความเร็วแบบตั้งโปรแกรมได้แบบเปิด (OPAE)®

ตารางที่ 1. Acceleration Stack สำหรับ Intel Xeon® CPU ที่มี FPGAs อภิธานศัพท์

ภาคเรียน คำย่อ คำอธิบาย
Intel Acceleration Stack สำหรับ Intel Xeon® CPU พร้อม FPGAs กองเร่ง คอลเลกชันซอฟต์แวร์ เฟิร์มแวร์ และเครื่องมือที่ให้การเชื่อมต่อที่มีประสิทธิภาพเหมาะสมที่สุดระหว่าง Intel FPGA และโปรเซสเซอร์ Intel Xeon
การ์ดเร่งความเร็วที่ตั้งโปรแกรมได้ของ Intel FPGA (Intel FPGA PAC) อินเทล FPGA PAC การ์ดเร่งความเร็ว FPGA PCIe*
ประกอบด้วย FPGA Interface Manager (FIM) ที่จับคู่กับโปรเซสเซอร์ Intel Xeon ผ่านบัส PCIe
แพลตฟอร์ม Intel Xeon Scalable พร้อม FPGA แบบบูรณาการ แพลตฟอร์ม FPGA แบบบูรณาการ แพลตฟอร์ม Intel Xeon พร้อม FPGA พร้อมด้วย Intel Xeon และ FPGA ในแพ็คเกจเดียวและแบ่งปันหน่วยความจำแคชที่สอดคล้องกันผ่าน Ultra Path Interconnect (UPI)

ข้อมูลที่เกี่ยวข้อง
คู่มือผู้ใช้ Intel Accelerator Functional Unit (AFU) Simulation Environment (ASE)

Intel Corporation สงวนลิขสิทธิ์ Intel โลโก้ Intel และเครื่องหมายอื่นๆ ของ Intel เป็นเครื่องหมายการค้าของ Intel Corporation หรือบริษัทในเครือ Intel รับประกันประสิทธิภาพของผลิตภัณฑ์ FPGA และเซมิคอนดักเตอร์ตามข้อกำหนดปัจจุบันตามการรับประกันมาตรฐานของ Intel แต่ขอสงวนสิทธิ์ในการเปลี่ยนแปลงผลิตภัณฑ์และบริการใดๆ ในเวลาใดก็ได้โดยไม่ต้องแจ้งให้ทราบ Intel จะไม่รับผิดชอบใดๆ ที่เกิดจากการใช้หรือใช้งานข้อมูล ผลิตภัณฑ์ หรือบริการใดๆ ที่อธิบายไว้ในที่นี้ ยกเว้นตามที่ตกลงกันเป็นลายลักษณ์อักษรโดยชัดเจนโดย Intel ลูกค้าของ Intel ควรขอรับข้อมูลจำเพาะอุปกรณ์เวอร์ชันล่าสุดก่อนที่จะพึ่งพาข้อมูลที่เผยแพร่และก่อนทำการสั่งซื้อผลิตภัณฑ์หรือบริการ
*ชื่อและยี่ห้ออื่น ๆ อาจถูกอ้างสิทธิ์โดยถือเป็นทรัพย์สินของผู้อื่น
ลงทะเบียน ISO 9001: 2015

ความต้องการของระบบ

ต่อไปนี้คือข้อกำหนดของระบบสำหรับ Intel Accelerator Functional Unit (AFU) Simulation Environment (ASE)

  • ระบบปฏิบัติการ Linux 64 บิต รุ่นนี้รับรองระบบปฏิบัติการต่อไปนี้:
    — สำหรับ Intel FPGA PAC D5005:
  • RHEL 7.6 พร้อมเคอร์เนล 3.10.0-957
    — สำหรับ Intel PAC พร้อม Intel Arria 10 GX FPGA:
  • RHEL 7.6 พร้อมเคอร์เนล 3.10.0-957
  • Ubuntu 18.04 พร้อมเคอร์เนล 4.15
  • หนึ่งในเครื่องจำลองต่อไปนี้:
    — โปรแกรมจำลอง RTL Synopsys* VCS-MX-64-SP2016.06-2 1 บิต
    — โปรแกรมจำลอง Mentor Graphics* Modelsim SE 64 บิต (เวอร์ชัน 10.5c)
    — โปรแกรมจำลอง QuestaSim ของ Mentor Graphics 64 บิต (เวอร์ชัน 10.5c)
  • คอมไพเลอร์ C: GCC 4.7.0 ขึ้นไป
  • CMake: เวอร์ชัน 2.8.12 ขึ้นไป
  • ไลบรารี GNU C: เวอร์ชัน 2.17 ขึ้นไป
  • Python: เวอร์ชัน 2.7
  • ซอฟต์แวร์ Intel Quartus® Prime Pro Edition เวอร์ชัน 19.2 (1)

การจัดเตรียมสภาพแวดล้อม

คุณต้องตั้งค่าสภาพแวดล้อมการจำลองและติดตั้งซอฟต์แวร์ OPAE ก่อนที่จะรัน ASE

  1. ตั้งค่าตัวแปรสภาพแวดล้อมต่อไปนี้สำหรับซอฟต์แวร์จำลองของคุณ:
    • สำหรับ VCS:
    $ ส่งออก VCS_HOME=
    $ ส่งออก PATH=$VCS_HOME/bin:$PATH
    โครงสร้างไดเร็กทอรีการติดตั้ง VCS มีดังนี้:
    ซอฟต์แวร์จำลองสภาพแวดล้อมการทำงานของ Intel Accelerator - รูปที่ 1ตรวจสอบให้แน่ใจว่าระบบของคุณมีใบอนุญาต VCS ที่ถูกต้อง
    • สำหรับ Modelsim SE/QuestaSim:
    $ ส่งออก MTI_HOME=
    $ ส่งออกเส้นทาง=$MTI_HOME/linux_x86_64/:$MTI_HOME/bin/:$PATH
    โครงสร้างไดเร็กทอรีการติดตั้ง Modelsim/Questa เป็นดังต่อไปนี้:
    ซอฟต์แวร์จำลองสภาพแวดล้อมการทำงานของ Intel Accelerator - รูปที่ 2ตรวจสอบให้แน่ใจว่าระบบของคุณมีใบอนุญาต Modelsim SE/QuestaSim ที่ถูกต้อง
    • สำหรับ Intel Quartus Prime Pro Edition:
    $ ส่งออก QUARTUS_HOME=
    โครงสร้างไดเร็กทอรีการติดตั้ง Intel Quartus Prime เป็นดังต่อไปนี้:
    ซอฟต์แวร์จำลองสภาพแวดล้อมการทำงานของ Intel Accelerator - รูปที่ 3เพิ่มตัวแปรสภาพแวดล้อมเพื่อตรวจสอบใบอนุญาต Modelsim:
    $ ส่งออก MGLS_LICENSE_FILE-
  2. ส่งออก:
    $ ส่งออก LM_LICENSE_FILE-
  3.  แยกไฟล์เก็บถาวรรันไทม์ fileและติดตั้งไลบรารี OPAE ไบนารี รวมถึง fileและไลบรารี ASE ตามที่อธิบายไว้ในหัวข้อ: การติดตั้งแพ็คเกจซอฟต์แวร์ OPAE ในคู่มือผู้ใช้เริ่มต้นอย่างรวดเร็ว Intel Acceleration Stack ที่เหมาะสมสำหรับ Intel FPGA PAC ของคุณ

คุณต้องตั้งค่าสภาพแวดล้อมของคุณอย่างถูกต้องเพื่อกำหนดค่าและสร้าง AFU โดยเฉพาะอย่างยิ่ง คุณต้องติดตั้ง OPAE Software Development Kit (SDK) อย่างถูกต้อง สคริปต์ OPAE SDK ต้องอยู่ใน PATH และรวมอยู่ด้วย fileและไลบรารีที่ต้องมีให้ใช้งานกับคอมไพเลอร์ C นอกจากนี้ คุณต้องแน่ใจว่าได้ตั้งค่าตัวแปรสภาพแวดล้อม OPAE_PLATFORM_ROOT แล้ว โปรดดูข้อมูลเพิ่มเติมในการติดตั้งแพ็คเกจซอฟต์แวร์ OPAE
เพื่อให้แน่ใจว่า OPAE SDK และ ASE ได้รับการติดตั้งอย่างถูกต้อง ให้ยืนยันว่า PATH ของคุณมี afu_sim_setup ในเชลล์ afu_sim_setup ควรอยู่ในไดเร็กทอรี /usr/bin หรือใน หากคุณสร้าง OPAE จากแหล่งที่มา files.

ข้อมูลที่เกี่ยวข้อง

  • คู่มือผู้ใช้ Intel Accelerator Functional Unit (AFU) Simulation Environment (ASE)
  • การติดตั้งแพ็คเกจซอฟต์แวร์ OPAE
    สำหรับ Intel PAC พร้อม Intel Arria 10 GX FPGA
  • การติดตั้งแพ็คเกจซอฟต์แวร์ OPAE สำหรับ Intel FPGA PAC D5005

การจำลอง hello_afu ในโหมดไคลเอนต์-เซิร์ฟเวอร์

อดีตแฟนของ hello_afuample คือเทมเพลต AFU ง่าย ๆ ที่แสดงอินเทอร์เฟซ CCI-P หลัก RTL ตอบสนองความต้องการขั้นต่ำของ AFU โดยตอบสนองต่อการอ่าน I/O ที่แมปหน่วยความจำเพื่อส่งคืนส่วนหัวฟีเจอร์ของอุปกรณ์และ UUID ของ AFU
รูปที่ 1. แผนผังไดเร็กทอรี hello_afu

ซอฟต์แวร์จำลองสภาพแวดล้อมการทำงานของ Intel Accelerator - รูปที่ 4

บันทึก:
เอกสารนี้ใช้ample> หมายถึงอดีตampไดเร็กทอรีการออกแบบ เช่น hello_afu ในรูปด้านบน
ซอฟต์แวร์สาธิตข้อกำหนดขั้นต่ำในการเชื่อมต่อกับ FPGA โดยใช้ OPAE RTL สาธิตข้อกำหนดขั้นต่ำเพื่อตอบสนองไดรเวอร์ OPAE และตัวอย่าง hello_afuampเลอ ซอฟต์แวร์
filelist.txt ระบุ files สำหรับการจำลองและสังเคราะห์ RTL
เพื่อกำหนดค่าและสร้าง AFU ได้สำเร็จampดังนั้น คุณต้องตั้งค่าสภาพแวดล้อมของคุณอย่างถูกต้อง ดังที่อธิบายไว้ในหัวข้อ การตั้งค่าสภาพแวดล้อม

ข้อมูลที่เกี่ยวข้อง

  • คู่มือผู้ใช้ Intel Accelerator Functional Unit (AFU) Simulation Environment (ASE)
  • การตั้งค่าสภาพแวดล้อมในหน้า 5

การพัฒนา AFUs ด้วย OPAE SDK
ในคู่มือสำหรับนักพัฒนา Accelerator Functional Unit (AFU)

4.1. การจำลองในโหมดไคลเอนต์-เซิร์ฟเวอร์

ตัวอย่างต่อไปนี้ample flow แนะนำสคริปต์ ASE ขั้นพื้นฐาน คุณสามารถจำลองตัวอย่างทั้งหมดได้amples กับ ASE ยกเว้น eth_e2e_e10 และ eth_e2e_e40
การจำลองต้องใช้กระบวนการซอฟต์แวร์สองกระบวนการ: กระบวนการหนึ่งสำหรับการจำลอง RTL และอีกกระบวนการหนึ่งสำหรับการเรียกใช้ซอฟต์แวร์ที่เชื่อมต่อ หากต้องการสร้างสภาพแวดล้อมการจำลอง RTL ให้เรียกใช้สิ่งต่อไปนี้ใน $OPAE_PLATFORM_ROOT/hw/sampเลส/สวัสดี_อาฟุ:
$ afu_sim_setup –แหล่งที่มา hw/rtl/fileรายการ.txt build_sim
คำสั่งนี้จะสร้างสภาพแวดล้อม ASE ในไดเร็กทอรีย่อย build_sim
ในการสร้างและเรียกใช้เครื่องจำลอง:
$ ซีดีสร้างซิม
$ ทำ
$ ทำซิม
โปรแกรมจำลองจะพิมพ์ข้อความแจ้งว่าพร้อมสำหรับการจำลองแล้ว นอกจากนี้ยังพิมพ์ข้อความแจ้งให้คุณตั้งค่าตัวแปรสภาพแวดล้อม ASE_WORKDIR อีกด้วย
เปิดเชลล์อื่นสำหรับการจำลองซอฟต์แวร์ คุณต้องแน่ใจว่าได้ตั้งค่าตัวแปรสภาพแวดล้อม OPAE_PLATFORM_ROOT แล้ว
ในการสร้างและเรียกใช้ซอฟต์แวร์ในเชลล์ใหม่:
$ ซีดี $OPAE_PLATFORM_ROOT
$ ส่งออก ASE_WORKDIR=$OPAE_PLATFORM_ROOT/hw/sampเลส/hello_afu/สร้างซิม/ทำงาน
$ ซีดี $OPAE_PLATFORM_ROOT/ฮาร์ดแวร์/วินาทีampเลส/สวัสดี_อาฟุ/สว.
$ ทำสะอาด
$ ทำให้ USE_ASE=1
$ ./สวัสดี_อาฟุ

บันทึก:
ชื่อเส้นทางเฉพาะสำหรับ ASE_WORKDIR อาจแตกต่างกันไป ให้ใช้ชื่อเส้นทางที่โปรแกรมจำลองให้มา
ซอฟต์แวร์และโปรแกรมจำลองการทำงาน บันทึกธุรกรรม และออก

4.1.1. บันทึกการจำลอง Files
ไดเรกทอรีงานจำลองจะจัดเก็บฟอร์มคลื่น ธุรกรรม CCI-P และบันทึกการจำลอง files.
ทำตามขั้นตอนต่อไปนี้เพื่อ view ฐานข้อมูลรูปคลื่น:

  1. เปลี่ยนไปที่ไดเร็กทอรีที่คุณดำเนินการคำสั่ง make sim
  2. พิมพ์:
    $ สร้างคลื่น
    คำสั่ง make wave จะเรียกใช้รูปคลื่น viewเอ่อ.

4.1.2. การประกาศการออกแบบ
ต่อไปนี้ file และไดเรกทอรีกำหนดการจำลอง AFU:

  • $OPAE_PLATFORM_ROOT/hw/sampเลส/ampเล>/hw/rtl/filelist.txt ระบุแหล่งที่มา RTL
  • <AFU example> คืออดีตampไดเร็กทอรีตามที่แสดงในภาพไดเร็กทอรี hello_afu
  • filelist.txt จะแสดงรายการ SystemVerilog, VHDL และ AFU JavaScript Object Notation (.json) file.
  • ไฟล์ AFU .json อธิบายอินเทอร์เฟซที่ AFU ต้องการ นอกจากนี้ยังมี UUID เพื่อระบุ AFU เมื่อดาวน์โหลดไปยัง FPGA
  • hw/rtl/hello_afu.json กำหนด ccip_std_afu เป็นอินเทอร์เฟซระดับสูงสุดโดยตั้งค่า afu-top-interface เป็น ccip_std_afu ccip_std_afu เป็นอินเทอร์เฟซ CCI-P พื้นฐานซึ่งรวมถึงนาฬิกา รีเซ็ต และโครงสร้าง CCI-P TX และ RX ตัวอย่างขั้นสูงเพิ่มเติมampและกำหนดตัวเลือกอินเทอร์เฟซอื่น ๆ
  • .json file ประกาศ UUID ของ AFU สคริปต์ OPAE จะสร้าง UUID RTL โหลด UUID จาก afu_json_info.vh
  • sw/ทำfile สร้าง afu_json_info.h ซอฟต์แวร์โหลด UUID จาก afu_json_info.h

4.1.3 การแก้ไขปัญหาการจำลองไคลเอนต์-เซิร์ฟเวอร์
หากคำสั่ง afu_sim_setup ล้มเหลว ให้ยืนยันว่า:

  • afu_sim_setup อยู่บน PATH ของคุณ afu_sim_setup ควรอยู่ใน /usr/bin หรือใน หากคุณสร้าง OPAE จากแหล่งที่มา files.
  • คุณมี Python เวอร์ชัน 2.7 ขึ้นไปติดตั้งอยู่

หากคุณไม่สามารถสร้างและดำเนินการโปรแกรมจำลองได้ อาจเป็นไปได้ว่าคุณไม่ได้ติดตั้งเครื่องมือจำลอง RTL ของคุณอย่างถูกต้อง
เมื่อคุณพยายามสร้างและเรียกใช้ซอฟต์แวร์ หากคุณเห็นข้อความ “Error enumerating AFCs” แสดงว่าคุณละเว้นการตั้งค่า USE_ASE=1 บนบรรทัดคำสั่ง make ซอฟต์แวร์กำลังค้นหาอุปกรณ์ FPGA ทางกายภาพ หากต้องการกู้คืน ให้ทำซ้ำขั้นตอนจากคำสั่ง make clean

เอเอฟยูเอ็กซ์ampเลส

ตารางที่ 2.
เอเอฟยูเอ็กซ์ampเลส
แต่ละ AFU example มี README โดยละเอียด fileโดยให้คำอธิบายการทำงานและหมายเหตุเกี่ยวกับการจำลองการออกแบบ เพื่อให้เข้าใจกระบวนการจำลองอย่างครบถ้วนview README file ในแต่ละ AFU exampเล.

อาฟยู คำอธิบาย
สวัสดี_เมะมะฟุ hello_mem_afu สาธิต AFU ที่สร้างเครื่องสถานะแบบง่ายสำหรับการเข้าถึงหน่วยความจำ เครื่องสถานะมีรูปแบบการเข้าถึงหน่วยความจำภายในหลายรูปแบบที่เชื่อมต่อกับพิน FPGA โดยตรง เช่น DIMM DDR4 หน่วยความจำนี้แตกต่างจากหน่วยความจำโฮสต์ที่เข้าถึงผ่าน CCI-P โฮสต์จัดการเครื่องสถานะตัวควบคุม hello_mem_afu โดยใช้คำขอ I/O ที่แมปหน่วยความจำ (MMIO) เพื่อควบคุมและรีจิสเตอร์สถานะ (CSR)
สวัสดี_อินทราฟุ hello_intr_afu สาธิตคุณลักษณะการขัดจังหวะของแอปพลิเคชันใน ASE
DMA และ f1.1 (2) _ dma_afu สาธิต DMA Basic Building Block สำหรับการถ่ายโอนหน่วยความจำจากโฮสต์ไปยัง FPGA, จาก FPGA ไปยังโฮสต์ และจาก FPGA ไปยัง FPGA เมื่อทำการจำลอง AFU นี้ ขนาดบัฟเฟอร์ที่ใช้สำหรับการถ่ายโอน DMA จะมีขนาดเล็กเพื่อให้เวลาในการจำลองเหมาะสม สำหรับข้อมูลเพิ่มเติม โปรดดูคู่มือผู้ใช้ DMA Accelerator Functional Unit (AFU)
โหมด nlb_O nlb_mode_O เป็นระบบ CCI-P ที่แสดงการทดสอบการคัดลอกหน่วยความจำ $0PAE_PLATFORM_ROOT/ sw/opae—cre/ease number>/sample/hello_fpga . c รวม nlb_mode_0
$ sh regress.sh -a -อาร์ทีแอลซิม
-s < vcslmodelsimlquesta > [-i -
-ข
สตรีมมิ่ง_ดีเอ็มเอ streaming_dma สาธิตวิธีการถ่ายโอนข้อมูลระหว่างหน่วยความจำโฮสต์และพอร์ตสตรีมมิ่ง FPGA สำหรับข้อมูลเพิ่มเติม โปรดดูคู่มือผู้ใช้ Streaming DMA Accelerator Functional Unit (AFU)
สวัสดี_อาฟุ hel lo_a fu เป็น AFU ง่ายๆ ที่สาธิตอินเทอร์เฟซ CCI-P หลัก RTL ตอบสนองข้อกำหนดขั้นต่ำของ AFU โดยตอบสนองต่อการอ่าน MMIO เพื่อส่งคืนส่วนหัวฟีเจอร์ของอุปกรณ์และ UUID ของ AFU

ข้อมูลที่เกี่ยวข้อง

  • คู่มือผู้ใช้ DMA Accelerator Functional Unit (AFU)
    สำหรับข้อมูลเกี่ยวกับวิธีการคอมไพล์และดำเนินการ dma_afu บน Intel PAC ของคุณด้วย Intel Arria 10 GX FPGA
  • คู่มือผู้ใช้ฟังก์ชันเร่งความเร็วการสตรีม DMA (AFU)
    สำหรับข้อมูลเกี่ยวกับวิธีการคอมไพล์และดำเนินการ streaming_dma_afu บน Intel PAC ของคุณด้วย Intel Arria 10 GX FPGA
  • คู่มือผู้ใช้หน่วยการทำงานของตัวเร่ง DMA: การ์ดเร่งความเร็วแบบตั้งโปรแกรมได้ของ Intel FPGA D5005
    สำหรับข้อมูลเกี่ยวกับวิธีการคอมไพล์และดำเนินการ dma_afu บน Intel FPGA PAC D5005 ของคุณ
  • คู่มือผู้ใช้หน่วยฟังก์ชันเร่งความเร็วแบบสตรีมมิ่ง DMA: การ์ดเร่งความเร็วแบบตั้งโปรแกรมได้ Intel FPGA D5005
    สำหรับข้อมูลเกี่ยวกับวิธีการคอมไพล์และดำเนินการ dma_afu บน Intel FPGA PAC D5005 ของคุณ

การแก้ไขปัญหา

หากข้อผิดพลาดต่อไปนี้ปรากฏขึ้นระหว่างการจำลอง ให้แก้ไขโดยทำตามขั้นตอนต่อไปนี้
ข้อความแสดงข้อผิดพลาด
# [SIM] อินสแตนซ์ ASE อาจยังคงทำงานอยู่ในไดเร็กทอรีปัจจุบัน!
# [SIM] ตรวจสอบ PID 28816
# [SIM] การจำลองจะออก... คุณอาจใช้ SIGKILL เพื่อฆ่ากระบวนการจำลอง
# [SIM] ตรวจสอบด้วยว่า .ase_ready.pid file จะถูกลบออกก่อนดำเนินการต่อ วิธีแก้ไข

  1. พิมพ์ kill ase_simv เพื่อฆ่ากระบวนการจำลองซอมบี้และลบชั่วคราวใดๆ fileถูกทิ้งไว้ข้างหลังจากกระบวนการจำลองที่ล้มเหลวหรือการล็อค
  2. ลบไฟล์ .ase_ready.pid fileพบในไดเร็กทอรี $ASE_WORKDIR

คลังเอกสารคู่มือผู้ใช้เริ่มต้นอย่างรวดเร็วของ ASE

เวอร์ชัน Intel Acceleration Stack คู่มือการใช้งาน
2.0 คู่มือผู้ใช้เริ่มต้นอย่างรวดเร็วของ Intel Accelerator Functional Unit (AFU) สภาพแวดล้อมการจำลอง (ASE)
1. คู่มือผู้ใช้เริ่มต้นอย่างรวดเร็วของ Intel Accelerator Functional Unit (AFU) สภาพแวดล้อมการจำลอง (ASE)
1. คู่มือผู้ใช้เริ่มต้นอย่างรวดเร็วของ Intel Accelerator Functional Unit (AFU) สภาพแวดล้อมการจำลอง (ASE)
1.0 คู่มือผู้ใช้เริ่มต้นอย่างรวดเร็วของ Intel Accelerator Functional Unit (AFU) สภาพแวดล้อมการจำลอง (ASE)

ประวัติการแก้ไขเอกสารสำหรับคู่มือผู้ใช้ ASE Quick Start

เวอร์ชันเอกสาร เวอร์ชัน Intel Acceleration Stack การเปลี่ยนแปลง
2020.03.06 1.2.1 และ 2.0.1 อัปเดตต่อไปนี้:
• ข้อกำหนดของระบบ
2019.08.05 2.0 • อัปเดตเวอร์ชัน Intel Quartus Prime Pro Edition ในข้อกำหนดของระบบ
• เพิ่ม hello_afu ใน AFU Exampเลส.
• ลบข้อมูลเกี่ยวกับการจำลองในโหมดการถดถอย
• เพิ่มส่วนใหม่: คู่มือผู้ใช้การเริ่มต้นอย่างรวดเร็วของ ASE Archives
2018.12.04 1. เพิ่มการรองรับ Ubuntu
2018.08.06 1. อัปเดตข้อกำหนดของระบบ โครงสร้างไดเร็กทอรี และสิ่งที่เกี่ยวข้อง fileชื่อ
2018.04.10 1.0 การเปิดตัวครั้งแรก

683200 | 2020.03.06
TCL HH42CV1 Link Hub - ไอคอน 8ส่งคำติชม

เอกสาร / แหล่งข้อมูล

ซอฟต์แวร์จำลองสภาพแวดล้อมการทำงานของ Intel Accelerator [พีดีเอฟ] คู่มือการใช้งาน
ซอฟต์แวร์ Accelerator Functional Unit, ซอฟต์แวร์สภาพแวดล้อมจำลอง, ซอฟต์แวร์ Accelerator Functional Unit Simulation Environment, ซอฟต์แวร์, ซอฟต์แวร์สภาพแวดล้อมจำลอง Accelerator Functional Unit Simulation Environment

อ้างอิง

ฝากความคิดเห็น

ที่อยู่อีเมลของคุณจะไม่ถูกเผยแพร่ ช่องที่ต้องกรอกข้อมูลมีเครื่องหมาย *