Kontenut ħabi

Sorsi IP RX DisplayPort Tx

Display Port RX IP Gwida għall-Utent

Introduzzjoni (Staqsi Mistoqsija)

DisplayPort Rx IP huwa ddisinjat biex jirċievi vidjo minn sorsi DisplayPort Tx. Huwa mmirat għall-PolarFire® Applikazzjonijiet FPGA u implimentati bbażati fuq il-protokoll DisplayPort Standard 1.4 tal-Video Electronics Standards Association (VESA). Għal aktar informazzjoni dwar il-protokoll VESA, ara VESA. Jappoġġja rati standard ta '1.62, 2.7, 5.4, u 8.1 Gbps għal wirjiet.

Sommarju (Staqsi Mistoqsija)

It-tabella li ġejja tipprovdi sommarju tal-karatteristiċi tal-IP DisplayPort Rx.

Tabella 1. Sommarju

Verżjoni Core

Dan id-dokument japplika għal DisplayPort Rx v2.1.

Familji ta' Apparat Appoġġjati

PolarFire® SoC

PolarFire

Fluss tal-Għodda Appoġġjati

Jeħtieġ Libero® SoC v12.0 jew rilaxxi aktar tard.

Liċenzjar

Il-qalba hija msakkra b'liċenzja għal test ċar RTL. Jappoġġja l-ġenerazzjoni ta 'RTL encrypted għall-verżjoni Verilog tal-qalba mingħajr liċenzja.

Karatteristiċi (Staqsi Mistoqsija)

Il-karatteristiċi ewlenin ta 'DisplayPort Rx huma elenkati kif ġej:

  • Appoġġ 1, 2, jew 4 Korsiji
  • Appoġġ 6, 8, u 10 Bits għal kull Komponent
  • Appoġġ sa 8.1 Gbps għal kull korsija
  • Appoġġ DisplayPort 1.4 Protokoll
  • Appoġġa biss Video Stream Uniku jew Modalità SST, u l-Modalità MST mhix Appoġġjata
  • It-Trażmissjoni tal-Awdjo mhix Sostnuta

Użu u Prestazzjoni tal-Apparat (Staqsi Mistoqsija)

It-tabella li ġejja telenka l-użu u l-prestazzjoni tal-apparat.

Tabella 2. Użu u Prestazzjoni tal-Apparat

Familja

Apparat

LUTs

DFF

Prestazzjoni (MHz)

LSRAM

µSRAM

Blokki tal-Matematika

Ċippa Globali

PolarFire®

MPF300T

30652

14123

200

28

32

0

2

Gwida għall-Utent

DS50003546A – 1

© 2023 Microchip Technology Inc. u s-sussidjarji tagħha

Implimentazzjoni tal-Hardware

1. Implimentazzjoni tal-Hardware (Staqsi Mistoqsija)

Il-figura li ġejja turi l-implimentazzjoni tal-DisplayPort Rx IP.

Figura 1-1. Implimentazzjoni DisplayPort Rx IP

implimentazzjoni

DisplayPort Rx IP jinkludi dan li ġej:

  • Modulu Descrambler
  • Modulu tar-riċevitur tal-karreġġjata
  • Modulu Video Stream Receiver
  • Modulu AUX_CH

Descrambler de-scrambles-data tal-korsija input. Ir-riċevitur tal-korsija jiddemultiplexes kull tip ta 'dejta fuq kull korsija. Ir-Riċevitur tal-Stream tal-Vidjo jikseb pixels tal-vidjo mir-riċevitur tal-karreġġjata, jirkupra s-sinjal tal-fluss tal-vidjo. Il-modulu AUX_CH jirċievi l-kmand tal-AUX Request minn apparat tas-sors DisplayPort u jittrasmetti Risposta AUX lill-apparat sors DisplayPort.

1.1 Deskrizzjoni Funzjonali (Staqsi Mistoqsija)

Din it-taqsima tiddeskrivi d-deskrizzjoni tal-funzjoni tal-DisplayPort Rx IP.

HPD

Il-DisplayPort Rx IP joħroġ is-sinjal HPD skont is-settings tas-software tal-applikazzjoni tal-sink DisplayPort. Wara li l-DisplayPort Rx IP ikun lest, is-softwer tal-applikazzjoni tas-sink DisplayPort għandu jissettja s-sinjal HPD għal 1. Meta jistenna li l-apparat tas-sors DisplayPort jerġa 'jaqra l-istatus tal-apparat tas-sink jew taħriġ mill-ġdid, is-softwer tal-applikazzjoni tal-sink DisplayPort għandu jistabbilixxi HPD biex tiġġenera s-sinjal ta' interruzzjoni HPD.

Kanal AUX

L-apparat tas-sors DisplayPort jikkomunika s-sink DisplayPort permezz ta 'Kanal AUX. L-apparat tas-sors li jibgħat it-tranżazzjoni tat-talba lill-apparat tas-sink u l-apparat tas-sink li jibgħat it-tranżazzjoni tat-Tweġiba lill-Apparat tas-sors. DisplayPort Rx jimplimenta t-trasmettitur tat-tranżazzjoni AUX u riċevitur. Għat-trasmettitur tat-tranżazzjonijiet AUX, is-softwer tal-applikazzjoni tal-sink DisplayPort jipprovdi l-bytes kollha tal-kontenut tat-tranżazzjoni AUX, il-DisplayPort Rx IP jiġġenera l-bitstream tat-tranżazzjoni. Għar-riċevitur tat-tranżazzjoni AUX, DisplayPort Rx IP jirċievi t-tranżazzjoni u jiġbed il-bytes kollha għas-softwer tal-applikazzjoni DisplayPort. Il-Link Policy Maker u l-Stream Policy Maker għandhom jiġu implimentati fis-softwer tal-applikazzjoni DisplayPort.

Video Stream Trażmissjoni

Il-DisplayPort Rx IP jappoġġja RGB 4:4:4, u jappoġġja biss nixxiegħa tal-vidjow waħda. Wara li jsir it-taħriġ u l-fluss tal-vidjo huwa lest, il-DisplayPort Rx IP jibda jittrasmetti l-fluss tal-vidjo. Wara t-taħriġ, il-DisplayPort Rx IP għandu jkun attivat għar-riċeviment tal-vidjo. Il-DisplayPort Rx IP ma jinkludix funzjoni ta 'rkupru tal-arloġġ tal-vidjo. L-utent għandu jirkupra l-arloġġ tal-vidjo barra l-IP DisplayPort Rx jew juża arloġġ ta 'frekwenza għolja biżżejjed biex joħroġ id-dejta tal-fluss tal-vidjo.

Gwida għall-Utent
DS50003546A – 4
© 2023 Microchip Technology Inc. u s-sussidjarji tagħha

Applikazzjoni DisplayPort Rx IP

2. Applikazzjoni DisplayPort Rx IP (Saqsi mistoqsija) Il-figura li ġejja turi l-applikazzjoni tipika DisplayPort Rx IP.

Figura 2-1. Applikazzjoni tipika għal DisplayPort Rx IP

port tal-wiri

Kif muri fil-figura preċedenti, il-blokka tat-transceiver tirċievi data ta 'erba' korsiji. Hemm erba 'FIFO asinkroniċi biex jissinkronizzaw id-dejta kollha tal-korsiji f'dominju tal-arloġġ wieħed. Dawn id-dejta tal-erba 'korsiji huma dekodifikati għal kodiċi 8B fil-moduli ta' dekodifikazzjoni 8B10B. Il-DisplayPort Rx IP jikseb korsiji 8B data u output video stream data; jaħdem ukoll mas-softwer RISC-V biex itemm it-taħriġ u Link Policy Maker. Id-dejta tal-fluss tal-vidjo rkuprat tiġi pproċessata fil-modulu tal-Ipproċessar tal-Immaġni u tiġġenera output fuq l-interface tal-output RGB.

Gwida għall-Utent
DS50003546A – 5
© 2023 Microchip Technology Inc. u s-sussidjarji tagħha

Parametri DisplayPort Rx u Sinjali tal-Interface

3. Parametri DisplayPort Rx u Sinjali tal-Interface (Saqsi mistoqsija) 

Din it-taqsima tiddiskuti l-parametri fil-konfiguratur DisplayPort Tx GUI u sinjali I/O. 

3.1 Settings tal-Konfigurazzjoni (Saqsi mistoqsija)

It-tabella li ġejja telenka d-deskrizzjoni tal-parametri tal-konfigurazzjoni użati fl-implimentazzjoni tal-hardware ta’ DisplayPort Rx. Dawn huma parametri ġeneriċi u varjati skont ir-rekwiżit tal-applikazzjoni.

Tabella 3-1. Parametri tal-Konfigurazzjoni

Isem

Default

Deskrizzjoni

Il-Fond tal-Buffer tal-Linja

2048

Il-fond tal-buffer tal-linja tal-ħruġ

Għandu jkun akbar min-numru tal-pixel tal-linja

Numru ta' korsiji

4

Jappoġġja 1, 2, u 4 korsiji

3.2 Sinjali ta' Inputs u Outputs (Saqsi mistoqsija)

It-tabella li ġejja telenka l-portijiet tad-dħul u tal-ħruġ ta’ DisplayPort Rx IP.

Tabella 3-2. Portijiet ta' Input u Output ta' DisplayPort Rx IP

Interface

Wisa'

Deskrizzjoni tad-Direzzjoni

vclk_i

1

Input

Arloġġ tal-vidjo

dpclk_i

1

Input

DisplayPort IP arloġġ tax-xogħol

Huwa DisplayPortLaneRate/40

Per example, ir-rata tal-korsija DisplayPort hija 2.7 Gbps, dpclk_i hija 2.7 Gbps/40 = 67.5 MHz

aux_clk_i

1

Input

AUX Channel arloġġ, huwa 100 MHz

pclk_i

1

Input

Arloġġ tal-interface APB

prst_n_i

1

Input

Sinjal ta 'reset b'attività baxxa sinkronizzat ma' pclk_i

paddr_i

16

Input

indirizz APB

pwrite_i

1

Input

APB tikteb sinjal

psel_i

1

Input

APB tagħżel sinjal

penali_i

1

Input

APB jippermetti sinjal

pwdata_i

32

Input

Data tal-kitba tal-APB

prdata_o

32

Output

Data tal-qari tal-APB

pready_o

1

Output

APB qari tad-data sinjal lest

int_o

1

Output

Interruzzjoni tas-sinjal lis-CPU

vsync_o

1

Output

VSYNC għall-fluss tal-vidjo tal-ħruġ

Huwa sinkroniku ma 'vclk_i.

hsync_o

1

Output

HSYNC għall-fluss tal-vidjo tal-ħruġ

Huwa sinkroniku ma 'vclk_i.

pixel_val_o

1/2/4

Output

Jindika l-validazzjoni tal-pixels fuq il-port pixel_data_o, sinkroniku ma' vclk_i

Gwida għall-Utent
DS50003546A – 6
© 2023 Microchip Technology Inc. u s-sussidjarji tagħha

Parametri DisplayPort Rx u Sinjali tal-Interface

………..komplija 

Deskrizzjoni tad-Direzzjoni tal-Wisa' tal-Interface

pixel_data_o

48/96/192

Output

Output video stream pixel data, jista 'jkun 1, 2, jew 4 pixels paralleli. huwa sinkroniku ma 'vclk_i.

Għal 4 pixels paralleli,

• bit[191:144] għal 1st pixel

• bit[143:96] għal 2nd pixel

• bit[95:48] għal 3rd pixel

• bit[47:0] għal 4th pixel

Kull pixel juża 48 bit, għal RGB, bit [47:32] huwa R, bit [31:16] huwa G, bit [15:0] huwa B. Kull komponent tal-kulur juża l-aktar bits BPC baxxi. Per example, RGB b'24 bit kull pixel, bit[7:0] huwa B, bit[23:16] huwa G, bit[39:32] huwa R, il-bits l-oħra kollha huma riżervati.

hpd_o

1

Output

Sinjal tal-ħruġ tal-HPD

aux_tx_en_o

1

Output

AUX Tx data li tippermetti sinjal

aux_tx_io_o

1

Output

Dejta AUX Tx

aux_rx_io_i

1

Input

Dejta AUX Rx

dp_lane_k_i

Numru ta' korsiji * 4

Input

Indikazzjoni tad-data tal-korsiji tad-dħul tal-DisplayPort K

Huwa sinkroniku ma 'dpclk_i.

• Bit[15:12] għal Lane0

• Bit[11:8] għal Lane1

• Bit[7:4] għal Lane2

• Bit[3:0] għal Lane3

dp_lane_data_i

Numru ta'

korsiji*32

Input

Data tal-korsiji tad-dħul tal-DisplayPort

Huwa sinkroniku ma 'dpclk_i.

• Bit[127:96] għal Lane0

• Bit[95:64] għal Lane1

• Bit[63:32] għal Lane2

• Bit[31:0] għal Lane3

mvid_val_o

1

Output

Jindika jekk mvid_o u nvid_o humiex disponibbli, huwa sinkroniku ma' dpclk_i.

mvid_o

24

Output

Mvid

Huwa sinkroniku ma 'dpclk_i.

nvid_o

24

Output

Nvid

Huwa sinkroniku ma 'dpclk_i.

xcvr_rx_ready_i Numru ta' korsiji

Input

Sinjali lesti tat-transceiver

pcs_err_i

Numru ta' korsiji

Input

Sinjali ta 'żball tad-decoder Core Pcs

pcs_rstn_o

1

Output

Reset tad-decoder Core Pcs

lane0_rxclk_i

1

Input

Arloġġ Lane0 minn Transceiver

lane1_rxclk_i

1

Input

Arloġġ Lane1 minn Transceiver

lane2_rxclk_i

1

Input

Arloġġ Lane2 minn Transceiver

lane3_rxclk_i

1

Input

Arloġġ Lane3 minn Transceiver

Gwida għall-Utent
DS50003546A – 7
© 2023 Microchip Technology Inc. u s-sussidjarji tagħha

Dijagrammi taż-żmien

4. Dijagrammi taż-żmien (Saqsi mistoqsija)

Kif muri fil-figura, hsync_o jiġi affermat għal diversi ċikli qabel kull linja. Jekk hemm n linji f'qafas tal-vidjo, hemm n hsync_o affermati. Qabel l-ewwel linja u l-ewwel hsync_o affermat, vsync_o jiġi affermat għal diversi ċikli. Il-pożizzjoni u l-wisa 'ta' VSYNC u HSYNC huma kkonfigurati minn softwer.

Figura 4-1. Dijagramma taż-żmien għall-Output Video Stream Interface Signal

sinjal

Konfigurazzjoni tal-IP DisplayPort Rx

5. Konfigurazzjoni tal-IP DisplayPort Rx (Saqsi mistoqsija)

Din it-taqsima tiddeskrivi d-diversi parametri tal-konfigurazzjoni DisplayPort Rx IP.

5.1 HPD (Saqsi mistoqsija)

Meta l-apparat tas-sink DisplayPort ikun lest u konness mal-apparat tas-sors DisplayPort, is-softwer tal-applikazzjoni tas-sink DisplayPort għandu jasserixxi s-sinjal HPD għal 1 billi jikteb 0x01 fir-reġistru 0x0140. Is-softwer tal-applikazzjoni tas-sink DisplayPort għandu jimmonitorja l-istatus tal-apparat tas-sink. Jekk l-apparat tas-sink jeħtieġ apparat sors biex jaqra r-reġistri DPCD, is-softwer tal-apparat tas-sink għandu jibgħat interruzzjoni HPD billi jikteb 0x01 fir-reġistru 0x0144, imbagħad ikteb 0x00 f'0x0144.

5.2 Irċievi AUX Request Transaction (Saqsi mistoqsija)

Meta l-DisplayPort Rx IP irċieva tranżazzjoni AUX Request u l-interruzzjoni tkun attivata, is-softwer irid jirċievi l-interruzzjoni tal-avveniment NewAuxReply. Is-softwer għandu jwettaq il-passi li ġejjin biex jaqra t-tranżazzjoni ta' Talba AUX riċevuta mill-IP DisplayPort:

1. Aqra r-reġistru 0x012C biex tkun taf it-tul (RequestBytesNum) tat-tranżazzjoni AUX riċevuta.

2. Aqra reġistru 0x0124 RequestBytesNum darbiet biex tikseb il-bytes kollha tat-tranżazzjoni AUX riċevuta.

3. AUX Request transazzjoni COMM[3:0] hija l-ewwel qari bit-byte [7:4].

4. L-indirizz DPCD huwa ((FirstByte[3:0]<<16) | (SecondByte[7:0]<<8) | (ThirdByte[7:0])).

5. Il-qasam tat-Tul tar-Rikjesta AUX huwa FourthByte[7:0].

6. Għal tranżazzjoni ta 'Talba bil-miktub DPCD, il-bytes kollha wara l-qasam tat-tul qed jiktbu data. 5.3 Ittrasmetti Transazzjoni ta' Risposta AUX (Saqsi mistoqsija)

Wara li jirċievi transazzjoni AUX Request, is-software għandu jikkonfigura l-DisplayPort Rx IP biex jittrasmetti tranżazzjoni AUX Reply kemm jista 'jkun malajr. Is-softwer huwa responsabbli biex jiddetermina l-bytes tat-tranżazzjoni ta' Risposta kollha, li jinkludi t-tip ta' Risposta.

Biex jittrasmetti Risposta AUX, is-software għandu jwettaq il-passi li ġejjin:

1. Jekk AUX Reply tranżazzjoni inkluża d-data tal-qari DPCD, ikteb id-data kollha tal-qari fir-reġistru 0x010C byte b'byte. Jekk l-ebda data tal-qari DPCD ma trid tiġi trażmessa, aqbeż dan il-pass.

2. Iddetermina kemm DPCD qari bytes (AuxReadBytesNum). Jekk l-ebda bytes tal-qari DPCD, AuxReadBytesNum huwa 0.

3. Iddetermina t-tip ta' Risposta AUX (ReplyComm).

4. Ikteb ((AuxReadBytesNum<<16) | ReplyComm) fir-reġistru 0x0100.

5.4 Taħriġ tal-Korsiji tal-DisplayPort (Saqsi mistoqsija)

Fl-ewwel taħriġ stage, l-apparat tas-sors DisplayPort jittrasmetti TPS1 biex jagħmel l-apparat sink DisplayPort mehmuż biex tikseb LANEx_CR_DONE.

Fit-tieni taħriġ stage, l-apparat tas-sors DisplayPort jittrasmetti TPS2/TPS3/TPS4 biex tikseb l-apparat sink DisplayPort mehmuż biex tikseb LANEx_EQ_DONE, LANEx_SYMBOL_LOCKED, u INTERLANE_ALIGN_DONE.

LANEx_CR_DONE jindika li l-FPGA Transceiver CDR huwa msakkar. LANEx_SYMBOL_LOCKED jindika li d-decoder 8B10B jiddekodifika 8B bytes b'mod korrett.

Qabel il-proċedura tat-taħriġ, is-softwer tal-applikazzjoni tal-sink DisplayPort għandu jħalli l-apparat tas-sors. Il-DisplayPort Rx IP jappoġġja TPS3 u TPS4.

Meta l-apparat tas-sors qed jibgħat TPS3/TPS4 (l-apparat tas-sors jikteb DPCD_0x0102 biex jindika t-trażmissjoni TPS3/TPS4), is-softwer għandu jwettaq il-passi li ġejjin biex jiċċekkja jekk it-taħriġ sarx:

Gwida għall-Utent
DS50003546A – 9
© 2023 Microchip Technology Inc. u s-sussidjarji tagħha

Konfigurazzjoni tal-IP DisplayPort Rx

1. Ikteb in-numru tal-korsiji attivati ​​fir-reġistru 0x0000.

2. Ikteb 0x00 fir-reġistru 0x0014 biex tiddiżattiva descrambler għal TPS3. Ikteb 0x01 biex tippermetti descrambler għal TPS4.

3. Stennija sakemm l-apparat tas-sors jaqra reġistri DPCD_0x0202 u DPCD_0x0203 DPCD.

4. Aqra r-reġistru 0x0038 biex tkun taf jekk il-korsiji IP DisplayPort Rx irċevewx TPS3. Issettja LANEx_EQ_DONE għal 1 meta TPS3 jiġi riċevut.

5. Aqra r-reġistru 0x0018 biex tkun taf jekk il-korsiji kollha humiex allinjati. Issettja INTERLANE _ALIGN_DONE għal 1 jekk il-korsiji kollha jkunu allinjati.

Fil-proċedura tat-taħriġ, is-softwer jista' jkollu bżonn jikkonfigura s-settings tat-Transceiver SI u r-rata tal-korsija tat-Transceiver.

5.5 Riċevitur Stream tal-Vidjo (Saqsi mistoqsija)

Wara li jitlesta t-taħriġ, il-DisplayPort Rx IP għandu jippermetti lir-riċevitur tal-fluss tal-vidjo. Biex tippermetti r-riċevitur tal-vidjo, is-softwer għandu jwettaq il-konfigurazzjoni li ġejja:

1. Ikteb 0x01 fir-reġistru 0x0014 biex tippermetti descrambler.

2. Ikteb 0x01 fir-reġistru 0x0010 biex tippermetti riċevitur stream video.

3. Aqra MSA mir-reġistru 0x0048 għar-reġistru 0x006C sakemm jinstabu valuri MSA b'mod sinifikanti.

4. Ikteb FrameLinesNumber fir-reġistru 0x00C0. Ikteb LinePixelsNumber fir-reġistru 0x00D8. Per example, jekk nafu li huwa 1920 × 1080 video stream minn MSA, imbagħad ikteb 1080 fir-reġistru 0x00C0 u ikteb 1920 fir-reġistru 0x00D8.

5. Aqra r-reġistru 0x01D4 biex tivverifika jekk il-qafas tal-fluss tal-vidjo rkuprat kienx mistenni HWidth u VHeight mistenni.

6. Aqra r-reġistru 0x01F0 biex tneħħi u tarmi l-valur tal-qari minħabba li dan ir-reġistru jirreġistra l-istatus mill-aħħar qari.

7. Stennija għal madwar 1 sekonda jew diversi sekondi, Aqra r-reġistru 0x01F0 mill-ġdid. Iċċekkjar bit [5] biex jiċċekkja jekk il-video stream HWidth irkuprat huwa msakkra. 1 tfisser imsakkar u 0 tfisser imsakkar. Iċċekkja bit [21] biex tivverifika jekk irkupratx il-fluss tal-vidjo VHeight huwa msakkra. 1 tfisser imsakkar u 0 tfisser imsakkar.

5.6 Definizzjoni tar-Reġistru (Saqsi mistoqsija)

It-tabella li ġejja turi r-reġistri interni definiti f'DisplayPort Tx IP.

Tabella 5-1. Reġistri IP DisplayPort Rx

Indirizz Bits

Isem

Tip Default

Deskrizzjoni

0x0000

[2:0]

Enabled_Lanes_Number

RW

0x4

Korsiji attivati ​​numru 4 korsiji, 2 korsiji, jew korsiji 1

0x0004

[2:0]

Out_Parallel_Pixel_Number

RW

0x4

In-numru ta 'pixels paralleli fl-interface tal-ħruġ tal-fluss tal-vidjo

0x0010

[0]

Video_Stream_Enable

RW

0x0

Ippermetti r-riċevitur tal-fluss tal-vidjo

0x0014

[0]

Descramble_Enable

RW

0x0

Ippermetti descrambler

0x0018

[0]

InterLane_Alignment_Status RO

0x0

Jindika jekk il-korsiji humiex allinjati

0x001C

[1]

Allinjament_Żball

RC

0x0

Jindika jekk hemmx żball fil-proċedura ta' allinjament

[0]

Allinjament_Ġdid

RC

0x0

Jindika jekk kienx hemm avveniment ta' allinjament ġdid. Meta l-korsiji ma jkunux allinjati, huwa mistenni allinjament ġdid. Meta l-korsiji jkunu allinjati u kien hemm allinjament ġdid, dan ifisser li l-korsiji jkunu barra mill-allinjament u allinjati mill-ġdid.

0x0038

[14:12] Lane3_RX_TPS_Mode

RO

0x0

Lane3 irċeviet il-mod TPSx. 2 tfisser TPS2, 3 tfisser TPS3, u 4 tfisser TPS4.

Gwida għall-Utent
DS50003546A – 10
© 2023 Microchip Technology Inc. u s-sussidjarji tagħha

Konfigurazzjoni tal-IP DisplayPort Rx

………..komplija 

Indirizz Bits Isem Tip Default Deskrizzjoni

[10:8]

Lane2_RX_TPS_Mode

RO

0x0

Lane2 irċeviet il-mod TPSx

[6:4]

Lane1_RX_TPS_Mode

RO

0x0

Lane1 irċeviet il-mod TPSx

[2:0]

Lane0_RX_TPS_Mode

RO

0x0

Lane0 irċeviet il-mod TPSx

0x0044

[7:0]

Rx_VBID

RO

0x00

Irċieva VBID

0x0048

[15:0]

MSA_HTotal

RO

0x0

Irċieva MSA_HTotal

0x004C

[15:0]

MSA_VTotal

RO

0x0

Irċieva MSA_VTotal

0x0050

[15:0]

MSA_HStart

RO

0x0

Irċieva MSA_HStart

0x0054

[15:0]

MSA_VStart

RO

0x0

Irċieva MSA_VStart

0x0058

[15]

MSA_VSync_Polarity

RO

0x0

Irċieva MSA_VSYNC_Polarity

[14:0]

MSA_VSync_Width

RO

0x0

Irċieva MSA_VSYC_Width

0x005C

[15]

MSA_HSync_Polarity

RO

0x0

Irċieva MSA_HSYNC_Polarity

[14:0]

MSA_HSync_Width

RO

0x0

Irċieva MSA_HSYNC_Width

0x0060

[15:0]

MSA_HWidth

RO

0x0

Irċieva MSA_HWidth

0x0064

[15:0]

MSA_VHeight

RO

0x0

Irċieva MSA_VHeight

0x0068

[7:0]

MSA_MISC0

RO

0x0

Irċieva MSA_MISC0

0x006C

[7:0]

MSA_MISC1

RO

0x0

Irċieva MSA_MISC1

0x00C0

[15:0]

Video_Frame_Line_Number

RW

0x438

In-numru ta' linji f'frejm tal-vidjo riċevut

0x00C4

[15:0]

Video_VSYNC_Wisa'

RW

0x0004

Jiddefinixxi l-wisa 'output tal-vidjo VSYNC f'ċikli vclk_i

0x00C8

[15:0]

Video_HSYNC_Wisa'

RW

0x0004

Jiddefinixxi l-wisa' tal-output video HSYNC f'ċikli vclk_i

0x00CC

[15:0]

VSYNC_To_HSYNC_Wisa'

RW

0x0008

Jiddefinixxi d-distanza bejn VSYNC u HSYNC f'ċikli vclk_i

0x00D0

[15:0]

HSYNC_To_Pixel_Width

RW

0x0008

Jiddefinixxi d-distanza bejn HSYNC u l-pixel tal-ewwel linja f'ċikli

0x00D8

[15:0]

Video_line_pixels

RW

0x0780

In-numru ta' pixels f'linja tal-vidjo riċevuta

0x0100

[23:16] AUX_Tx_Data_Byte_Num

RW

0x00

In-numru ta' bytes tad-dejta tal-qari tad-DPCD fit-Tweġiba AUX

[3:0]

Kmand AUX_Tx

RW

0x0

Il-Comm[3:0] f'AUX Risposta (Tip ta' Risposta)

0x010C

[7:0]

AUX_Tx_Writing_Data

RW

0x00

Ikteb il-bytes tad-dejta tal-qari tad-DPCD kollha għat-Tweġiba AUX

0x011C

[15:0]

Tx_AUX_Reply_Num

RC

0x0

In-numru ta' tranżazzjonijiet AUX Reply li għandhom jiġu trażmessi

0x0120

[15:0]

Rx_AUX_Request_Num

RC

0x0

In-numru ta' transazzjonijiet AUX Request li jridu jiġu riċevuti

0x0124

[7:0]

AUX_Rx_Read_Data

RO

0x00

Aqra l-bytes kollha tat-tranżazzjoni ta' Talba AUX riċevuta

0x012C

[7:0]

AUX_Rx_Request_Length

RO

0x00

In-numru ta' bytes fit-tranżazzjoni ta' Talba AUX riċevuta

0x0140

[0]

HPD_Status

RW

0x0

Issettja l-valur tal-output tal-HPD

0x0144

[0]

Ibgħat_HPD_IRQ

RW

0x0

Ikteb lil 1 biex tibgħat interruzzjoni HPD

0x0148

[19:0]

HPD_IRQ_Wisa'

RW

0x249F0 Jiddefinixxi l-wisa' tal-polz b'attività baxxa tal-HPD IRQ f'ċikli aux_clk_i

0x0180

[0]

IntMask_Total_Interrupt

RW

0x1

Interruzzjoni Maskra: interruzzjoni totali

0x0184

[1]

IntMask_NewAuxRequest

RW

0x1

Maskra ta' Interruzzjoni: Irċeviet Talba AUX ġdida

[0]

IntMask_TxAuxDone

RW

0x1

Interrompi Maskra: Ittrasmetti AUX Risposta lesta

0x01A0

[15]

Int_TotalInt

RC

0x0

Interruzzjoni: interruzzjoni totali

[1]

Int_NewAuxRequest

RC

0x0

Interruzzjoni: Irċeviet Talba AUX ġdida

[0]

Int_TxAuxDone

RC

0x0

Interruzzjoni: Ittrasmetti AUX Risposta lesta

0x01D4

[31:16] Video_Output_LineNum

RO

0x0

In-numru ta 'linji f'qafas tal-vidjo tal-ħruġ

[15:0]

Video_Output_PixelNum

RO

0x0

In-numru ta 'pixels f'linja tal-vidjo tal-ħruġ

0x01F0

[21]

Video_LineNum_Unlock

RC

0x0

1 tfisser in-numru tal-linji tal-frejm tal-vidjow tal-ħruġ mhux imsakkar

[5]

Video_PixelNum_Unlock

RC

0x0

1 tfisser output video pixels numru mhux imsakkar

Gwida għall-Utent
DS50003546A – 11
© 2023 Microchip Technology Inc. u s-sussidjarji tagħha

Konfigurazzjoni tal-IP DisplayPort Rx

5.7 Konfigurazzjoni tas-sewwieq (Saqsi mistoqsija)

Tista' ssib ix-xufier files f'dan li ġej

mogħdija: ..\ \komponent\Microchip\SolutionCore\dp_receiver\ \Sewwieq.

Gwida għall-Utent
DS50003546A – 12
© 2023 Microchip Technology Inc. u s-sussidjarji tagħha

Testbank

6. Testbank (Saqsi mistoqsija)

Testbench huwa pprovdut biex jiċċekkja l-funzjonalità tal-DisplayPort Rx IP. DisplayPort Tx IP jintuża biex tivverifika l-funzjonalità DisplayPort Rx IP.

6.1 Ringieli ta' Simulazzjoni (Saqsi mistoqsija)

Biex tissimula l-qalba billi tuża l-bank tat-test, wettaq il-passi li ġejjin:

1. Fil-Katalogu tas-SoC Libero (View Windows Katalgu), jespandu Soluzzjonijiet-Vidjo , drag-and-drop il- DisplayPort Rx, u mbagħad ikklikkja OK. Ara l-figura li ġejja.

Figura 6-1. Wiri Kontrollur fil-Katalgu SoC Libero

2. SmartDesign jikkonsisti f'interkonnessjonijiet DisplayPort Tx u DisplayPort Rx. Biex tiġġenera l-SmartDesign għas-simulazzjoni DisplayPort Rx IP, ikklikkja Proġett Libero Eżegwixxi script. Fittex għall-iskrittura ..\ \komponent\Microchip\SolutionCore\dp_receiver\ \scripts\Dp_Rx_SD.tcl, u mbagħad ikklikkja Mexxi .

Figura 6-2. Eżegwixxi Script għal DisplayPort Rx IP

Jidher l-SmartDesign. Ara l-figura li ġejja.

Gwida għall-Utent
DS50003546A – 13
© 2023 Microchip Technology Inc. u s-sussidjarji tagħha

Testbank

Figura 6-3. Dijagramma SmartDesign

dijagramma

3. Fuq il- Files tab, ikklikkja simulazzjoni Importazzjoni FilesFigura 6-4. Importazzjoni Files

dp_receiver_C0

prdata_o_0[31:0] pready_o_0

4. Importa l- tc_rx_videostream.txt, tc_rx_tps.txt, tc_rx_hpd.txt, tc_rx_aux_request.txt, u tc_rx_aux_reply.txt file mill-

it-triq li ġejja: ..\ \komponent\Microchip\SolutionCore\ dp_receiver\ \Stimolu.

5. Biex timporta differenti file, ibbrawżja l-folder li fih dak meħtieġ file, u kklikkja Miftuħa. L-importati file huwa elenkat taħt simulazzjoni, ara l-figura li ġejja.

 Gwida għall-Utent

DS50003546A – 14

© 2023 Microchip Technology Inc. u s-sussidjarji tagħha

Testbank

Figura 6-5. Importati Files Lista fil-Folder tas-Simulazzjoni

6. Fuq il- Ġerarkija ta' Stimulu tab, ikklikkja displayport_rx_tb (displayport_rx_tb. v). Punt lejn Issimula Disinn Pre-Synth, u mbagħad ikklikkja Iftaħ b'mod interattiv

Figura 6-6. Simulazzjoni ta' Testbench

ModelSim jiftaħ bit-testbench file kif muri fil-figura li ġejja.

Gwida għall-Utent
DS50003546A – 15
© 2023 Microchip Technology Inc. u s-sussidjarji tagħha

Testbank

Figura 6-7. DisplayPort Rx ModelSim Waveform

Importanti: Jekk is-simulazzjoni tiġi interrotta minħabba l-limitu tar-runtime speċifikat fil- DO file, uża l- run -all kmand biex tlesti s-simulazzjoni.

 Gwida għall-Utent

DS50003546A – 16

© 2023 Microchip Technology Inc. u s-sussidjarji tagħha

Storja tar-Reviżjoni

7. Storja tar-Reviżjoni (Saqsi mistoqsija)

L-istorja tar-reviżjoni tiddeskrivi l-bidliet li ġew implimentati fid-dokument. Il-bidliet huma elenkati b'reviżjoni, li tibda bil-pubblikazzjoni l-aktar attwali.

Tabella 7-1. Storja tar-Reviżjoni

Reviżjoni

Data

Deskrizzjoni

A

06/2023

Rilaxx inizjali tad-dokument.

Gwida għall-Utent

DS50003546A – 17

© 2023 Microchip Technology Inc. u s-sussidjarji tagħha

Appoġġ FPGA Microchip 

Il-grupp ta' prodotti Microchip FPGA jappoġġja l-prodotti tiegħu b'diversi servizzi ta' appoġġ, inkluż is-Servizz tal-Klijent, iċ-Ċentru ta' Appoġġ Tekniku tal-Klijent, websit, u uffiċċji tal-bejgħ madwar id-dinja. Il-klijenti huma ssuġġeriti li jżuru r-riżorsi onlajn tal-Mikroċippa qabel ma jikkuntattjaw lill-appoġġ peress li huwa probabbli ħafna li l-mistoqsijiet tagħhom diġà ġew imwieġba.

Ikkuntattja Ċentru ta' Appoġġ Tekniku permezz tal- websit fuq www.microchip.com/support. Semmi n-numru tal-Parti tal-Apparat FPGA, agħżel il-kategorija tal-każ xierqa, u ttella 'disinn files filwaqt li toħloq każ ta ' appoġġ tekniku.

Ikkuntattja lis-Servizz tal-Klijent għal appoġġ mhux tekniku tal-prodott, bħall-ipprezzar tal-prodott, titjib tal-prodott, informazzjoni ta’ aġġornament, status tal-ordni, u awtorizzazzjoni.

• Mill-Amerika ta’ Fuq, ċempel 800.262.1060

• Mill-bqija tad-dinja, ċempel 650.318.4460

• Fax, minn kullimkien fid-dinja, 650.318.8044

Informazzjoni dwar il-Mikroċippa 

Il-Mikroċippa Websit

Microchip jipprovdi appoġġ onlajn permezz tagħna websit fuq www.microchip.com/. Dan websit huwa użat biex tagħmel files u informazzjoni faċilment disponibbli għall-klijenti. Uħud mill-kontenut disponibbli jinkludi:

• Appoġġ għall-Prodott – Folji tad-dejta u errata, noti tal-applikazzjoni u sample programmi, riżorsi tad-disinn, gwidi tal-utent u dokumenti ta 'appoġġ tal-ħardwer, l-aħħar rilaxxi ta' softwer u softwer arkivjat

• Appoġġ Tekniku Ġenerali – Mistoqsijiet Frekwenti (FAQs), talbiet ta’ appoġġ tekniku, gruppi ta’ diskussjoni onlajn, lista tal-membri tal-programm tal-imsieħba tad-disinn ta’ Microchip

• Negozju ta' Microchip – Selettur tal-prodotti u gwidi tal-ordnijiet, l-aħħar stqarrijiet għall-istampa tal-Mikroċipp, elenku ta’ seminars u avvenimenti, listi tal-uffiċċji tal-bejgħ tal-Mikroċipp, distributuri u rappreżentanti tal-fabbriki

Servizz ta' Notifika ta' Bidla fil-Prodott

Is-servizz ta 'notifika tal-bidla tal-prodott ta' Microchip jgħin biex iżomm lill-klijenti kurrenti dwar il-prodotti Microchip. L-abbonati se jirċievu notifika bl-email kull meta jkun hemm bidliet, aġġornamenti, reviżjonijiet jew errata relatati ma 'familja ta' prodotti speċifikata jew għodda ta 'żvilupp ta' interess.

Biex tirreġistra, mur fuq www.microchip.com/pcn u segwi l-istruzzjonijiet tar-reġistrazzjoni. Appoġġ għall-Klijent

Utenti ta' prodotti Microchip jistgħu jirċievu assistenza permezz ta' diversi mezzi: • Distributur jew Rappreżentant

• Uffiċċju tal-Bejgħ Lokali

• Inġinier tas-Soluzzjonijiet Inkorporati (ESE)

• Għajnuna teknika

Il-klijenti għandhom jikkuntattjaw lid-distributur, ir-rappreżentant jew l-ESE tagħhom għall-appoġġ. Uffiċċji tal-bejgħ lokali huma wkoll disponibbli biex jgħinu lill-klijenti. Lista ta' uffiċċji u postijiet tal-bejgħ hija inkluża f'dan id-dokument.

L-appoġġ tekniku huwa disponibbli permezz tal- websit fuq: www.microchip.com/support Karatteristika tal-Protezzjoni tal-Kodiċi tat-Tagħmir tal-Mikroċippa

Innota d-dettalji li ġejjin tal-karatteristika tal-protezzjoni tal-kodiċi fuq il-prodotti Microchip:

 Gwida għall-Utent

DS50003546A – 18

© 2023 Microchip Technology Inc. u s-sussidjarji tagħha

• Il-prodotti tal-Mikroċippa jissodisfaw l-ispeċifikazzjonijiet li jinsabu fl-Iskeda tad-Data tal-Mikroċippa partikolari tagħhom.

• Microchip jemmen li l-familja ta 'prodotti tagħha hija sigura meta tintuża fil-mod maħsub, fi ħdan l-ispeċifikazzjonijiet operattivi, u taħt kundizzjonijiet normali.

• Microchip valuri u jipproteġi b'mod aggressiv id-drittijiet tal-proprjetà intellettwali tiegħu. It-tentattivi biex jiksru l-karatteristiċi tal-protezzjoni tal-kodiċi tal-prodott Microchip huma strettament ipprojbiti u jistgħu jiksru l-Att dwar id-Dritt tal-Millenju Diġitali.

• La Microchip u lanqas kwalunkwe manifattur ieħor tas-semikondutturi ma jistgħu jiggarantixxu s-sigurtà tal-kodiċi tiegħu. Il-protezzjoni tal-kodiċi ma tfissirx li qed niggarantixxu li l-prodott huwa "li ma jinkisirx". Il-protezzjoni tal-kodiċi qed tevolvi kontinwament. Microchip hija impenjata li ttejjeb kontinwament il-karatteristiċi tal-protezzjoni tal-kodiċi tal-prodotti tagħna.

Avviż Legali

Din il-pubblikazzjoni u l-informazzjoni hawnhekk jistgħu jintużaw biss mal-prodotti Microchip, inkluż biex jiddisinjaw, jittestjaw, u jintegraw prodotti Microchip mal-applikazzjoni tiegħek. L-użu ta' din l-informazzjoni bi kwalunkwe mod ieħor jikser dawn it-termini. L-informazzjoni dwar l-applikazzjonijiet tal-apparat hija pprovduta biss għall-konvenjenza tiegħek u tista’ tiġi sostitwita minn aġġornamenti. Hija r-responsabbiltà tiegħek li tiżgura li l-applikazzjoni tiegħek tilħaq l-ispeċifikazzjonijiet tiegħek. Ikkuntattja l-uffiċċju lokali tal-bejgħ tal-Mikroċippa tiegħek għal appoġġ addizzjonali jew, ikseb appoġġ addizzjonali fuq www.microchip.com/en-us/support/design-help/client-support-services.

DIN L-INFORMAZZJONI HIJA PROVVISTA MILL-MICROCHIP “KIF INHI”. MICROCHIP MA JAGĦMEL L-EBDA RAPPREŻENTAZZJONIJIET JEW GARANZIJI TA’ KULL TIP KEMM KEMM ESPLIĊI JEW IMPLIKATI, BIL-MIKTUBA JEW ORALI, STATUTAJI JEW MOD IEĦOR, RELATATI MA’ L-INFORMAZZJONI INKLUŻI IMMA MHUX LIMITATA GĦAL KWALUNKWE GARANZIJI IMPLICITI TA’ NUQQAS TA’ Ksur, KUMMERĊJALITÀ U PARTECJENZA GĦALL-AFFARIJIET. GARANZIJI RELATATI MAL-KONDIZZJONI, KWALITÀ, JEW PRESTAZZJONI TAGĦHA.

FL-EBDA KAŻ MIKROCHIP MA JKUN RESPONSABBLI GĦAL KWALUNKWE TELF INDIRETT, SPEĊJALI, PUNITTIVI, INĊIDENTALI, JEW KONSEKWENZJALI, ĦSARA, SPIŻA, JEW SPEJJA TA’ KULL TIP RELATATI MA’ L-INFORMAZZJONI JEW L-UŻU TAGĦHA, IKUN IKKAWŻAT, ANKE KIF JINKUN ADMIKU. POSSIBILITÀ JEW IL-DANNI HUMA PREVESTIBLI. SAL-KIT SĦIĦ PERMESS MILL-LIĠI, IR-RESPONSABBILTÀ TOTALI TA' MICROCHIP DWAR KOLLHA TALBIET B'XI MOD RELATATI MA' L-INFORMAZZJONI JEW L-UŻU TAGĦHA MHUX SE TAQBED MILL-AMMONT TA' MIŻATI, JEKK HEKK, LI INTI ĦALLAS DIRETTAMENT LILL-MICROCHIP GĦALL-INFORMAZZJONI.

L-użu ta 'apparati Microchip f'applikazzjonijiet ta' appoġġ għall-ħajja u/jew sigurtà huwa kompletament għar-riskju tax-xerrej, u x-xerrej jaqbel li jiddefendi, jindennizza u jżomm lil Microchip mingħajr ħsara minn kull ħsara, pretensjoni, ilbiesi, jew spejjeż li jirriżultaw minn tali użu. L-ebda liċenzja ma tingħata, impliċitament jew mod ieħor, taħt xi drittijiet ta' proprjetà intellettwali ta' Microchip sakemm ma jkunx iddikjarat mod ieħor.

Trademarks

L-isem u l-logo tal-Mikroċippa, il-logo tal-Mikroċippa, Adaptec, AVR, logo AVR, AVR Freaks, BesTime, BitCloud, CryptoMemory, CryptoRF, dsPIC, flexPWR, HELDO, IGLOO, JukeBlox, KeeLoq, Kleer, LANCheck, LinkMD, maXStyluuchs, MediaLB, megaAVR, Microsemi, logo Microsemi, MOST, logo MOST, MPLAB, OptoLyzer, PIC, picoPower, PICSTART, logo PIC32, PolarFire, Prochip Designer, QTouch, SAM-BA, SenGenuity, SpyNIC, SST, SST Logo, SuperFlash, Symmetricom , SyncServer, Tachyon, TimeSource, tinyAVR, UNI/O, Vectron, u XMEGA huma trademarks reġistrati ta' Microchip Technology Incorporated fl-Istati Uniti u f'pajjiżi oħra.

AgileSwitch, APT, ClockWorks, The Embedded Control Solutions Company, EtherSynch, Flashtec, Hyper Speed ​​Control, HyperLight Load, Libero, motorBench, mTouch, Powermite 3, Precision Edge, ProASIC, ProASIC Plus, ProASIC Plus logo, Quiet- Wire, SmartFusion, SyncWorld, Temux, TimeCesium, TimeHub, TimePictra, TimeProvider, TrueTime, u ZL huma trademarks reġistrati ta' Microchip Technology Incorporated fl-Istati Uniti.

Soppressjoni taċ-Ċavetta Adjaċenti, AKS, Analog-for-the-Digital Age, Kwalunkwe Kondensatur, AnyIn, AnyOut, Augmented Switching, BlueSky, BodyCom, Clockstudio, CodeGuard, CryptoAuthentication, CryptoAutomotive, CryptoCompanion, CryptoController, dsPICDEM, dsPICDEMnet.

 Gwida għall-Utent

DS50003546A – 19

© 2023 Microchip Technology Inc. u s-sussidjarji tagħha

Tqabbil Medja, DAM, ECAN, Espresso T1S, EtherGREEN, GridTime, IdealBridge, Programmazzjoni Serjali In-Circuit, ICSP, INICnet, Parallelment Intelliġenti, IntelliMOS, Konnettività Inter-Chip, JitterBlocker, Knob-on-Display, KoD, maxCrypto, maxView, memBrain, Mindi, MiWi, MPASM, MPF, MPLAB Certified logo, MPLIB, MPLINK, MultiTRAK, NetDetach, Omniscient Code Generation, PICDEM, PICDEM.net, PICkit, PICtail, PowerSmart, PureSilicon, QMatrix, REAL ICE, Ripple Blocker, , RTG4, SAM ICE, Serial Quad I/O, simpleMAP, SimpliPHY, SmartBuffer, SmartHLS, SMART-IS, storClad, SQI, SuperSwitcher, SuperSwitcher II, Switchtec, SynchroPHY, Total Endurance, Trusted Time, TSHARC, USBCheck, VariSense, VectorBlox , VeriPHY, ViewSpan, WiperLock, XpressConnect, u ZENA huma trademarks ta' Microchip Technology Incorporated fl-Istati Uniti u f'pajjiżi oħra.

SQTP hija marka ta' servizz ta' Microchip Technology Incorporated fl-Istati Uniti

Il-logo Adaptec, Frequency on Demand, Silicon Storage Technology, u Symmcom huma trademarks reġistrati ta' Microchip Technology Inc. f'pajjiżi oħra.

GestIC hija trademark reġistrata ta' Microchip Technology Germany II GmbH & Co. KG, sussidjarja ta' Microchip Technology Inc., f'pajjiżi oħra.

It-trademarks l-oħra kollha msemmija hawn huma proprjetà tal-kumpaniji rispettivi tagħhom. © 2023, Microchip Technology Incorporated u s-sussidjarji tagħha. Id-Drittijiet kollha Riżervati. ISBN: 978-1-6683-2664-0

Sistema ta 'Ġestjoni tal-Kwalità

Għal informazzjoni dwar is-Sistemi ta' Ġestjoni tal-Kwalità ta' Microchip, jekk jogħġbok żur www.microchip.com/quality.

 Gwida għall-Utent

DS50003546A – 20

© 2023 Microchip Technology Inc. u s-sussidjarji tagħha

Bejgħ u Servizz mad-dinja kollha

AMERIKA ASJA/PAĊIFIKU ASJA/EWROPA PAĊIFIKU

Uffiċċju Korporattiv

2355 West Chandler Blvd. Chandler, AZ 85224-6199 Tel: 480-792-7200

Fax: 480-792-7277

Appoġġ Tekniku:

www.microchip.com/support

Web Indirizz: www.microchip.com

Atlanta

Duluth, GA

Tel: 678-957-9614

Fax: 678-957-1455

Austin, TX

Tel: 512-257-3370

Boston

Westborough, MA

Tel: 774-760-0087

Fax: 774-760-0088

Chicago

Itasca, IL

Tel: 630-285-0071

Fax: 630-285-0075

Dallas

Addison, TX

Tel: 972-818-7423

Fax: 972-818-2924

Detroit

Novi, MI

Tel: 248-848-4000

Houston, TX

Tel: 281-894-5983

Indianapolis

Noblesville, IN

Tel: 317-773-8323

Fax: 317-773-5453

Tel: 317-536-2380

Los Angeles

Mission Viejo, CA

Tel: 949-462-9523

Fax: 949-462-9608

Tel: 951-273-7800

Raleigh, NC

Tel: 919-844-7510

New York, NY

Tel: 631-435-6000

San Jose, CA

Tel: 408-735-9110

Tel: 408-436-4270

Kanada – Toronto

Tel: 905-695-1980

Fax: 905-695-2078

Awstralja – Sydney Tel: 61-2-9868-6733 Iċ-Ċina – Beijing

Tel: 86-10-8569-7000 Iċ-Ċina – Chengdu

Tel: 86-28-8665-5511 Iċ-Ċina – Chongqing Tel: 86-23-8980-9588 Iċ-Ċina – Dongguan Tel: 86-769-8702-9880 Ċina – Guangzhou Tel: 86-20-8755-8029 Iċ-Ċina – Hangzhou Tel: 86-571-8792-8115 Iċ-Ċina – Hong Kong SAR Tel: 852-2943-5100 Iċ-Ċina – Nanjing

Tel: 86-25-8473-2460 Iċ-Ċina – Qingdao

Tel: 86-532-8502-7355 Iċ-Ċina – Shanghai

Tel: 86-21-3326-8000 Iċ-Ċina – Shenyang Tel: 86-24-2334-2829 Ċina – Shenzhen Tel: 86-755-8864-2200 Iċ-Ċina – Suzhou

Tel: 86-186-6233-1526 Iċ-Ċina – Wuhan

Tel: 86-27-5980-5300 Iċ-Ċina – Xian

Tel: 86-29-8833-7252 Iċ-Ċina – Xiamen

Tel: 86-592-2388138 Iċ-Ċina – Zhuhai

Tel: 86-756-3210040

Indja – Bangalore

Tel: 91-80-3090-4444

Indja – New Delhi

Tel: 91-11-4160-8631

Indja - Pune

Tel: 91-20-4121-0141

Ġappun – Osaka

Tel: 81-6-6152-7160

Ġappun – Tokyo

Tel: 81-3-6880- 3770

Korea – Daegu

Tel: 82-53-744-4301

Korea – Seoul

Tel: 82-2-554-7200

Malasja – Kuala Lumpur

Tel: 60-3-7651-7906

Malasja – Penang

Tel: 60-4-227-8870

Filippini – Manila

Tel: 63-2-634-9065

Singapor

Tel: 65-6334-8870

Tajwan – Hsin Chu

Tel: 886-3-577-8366

Tajwan – Kaohsiung

Tel: 886-7-213-7830

Tajwan – Tajpej

Tel: 886-2-2508-8600

Tajlandja – Bangkok

Tel: 66-2-694-1351

Vjetnam – Ho Chi Minh

Tel: 84-28-5448-2100

 Gwida għall-Utent

L-Awstrija – Wels

Tel: 43-7242-2244-39

Fax: 43-7242-2244-393

Id-Danimarka – Kopenħagen

Tel: 45-4485-5910

Fax: 45-4485-2829

Il-Finlandja – Espoo

Tel: 358-9-4520-820

Franza – Pariġi

Tel: 33-1-69-53-63-20

Fax: 33-1-69-30-90-79

Il-Ġermanja – Garching

Tel: 49-8931-9700

Il-Ġermanja – Haan

Tel: 49-2129-3766400

Il-Ġermanja – Heilbronn

Tel: 49-7131-72400

Il-Ġermanja – Karlsruhe

Tel: 49-721-625370

Il-Ġermanja – Munich

Tel: 49-89-627-144-0

Fax: 49-89-627-144-44

Il-Ġermanja – Rosenheim

Tel: 49-8031-354-560

Iżrael – Ra'anana

Tel: 972-9-744-7705

Italja – Milan

Tel: 39-0331-742611

Fax: 39-0331-466781

L-Italja – Padova

Tel: 39-049-7625286

Olanda – Drunen

Tel: 31-416-690399

Fax: 31-416-690340

Norveġja – Trondheim

Tel: 47-72884388

Polonja – Varsavja

Tel: 48-22-3325737

Rumanija – Bukarest

Tel: 40-21-407-87-50

Spanja – Madrid

Tel: 34-91-708-08-90

Fax: 34-91-708-08-91

L-Isvezja – Gothenberg

Tel: 46-31-704-60-40

L-Isvezja – Stokkolma

Tel: 46-8-5090-4654

Renju Unit – Wokingham

Tel: 44-118-921-5800

Fax: 44-118-921-5820

DS50003546A – 21

© 2023 Microchip Technology Inc. u s-sussidji tagħha

Dokumenti / Riżorsi

MICROCHIP IP RX DisplayPort Tx Sorsi [pdfGwida għall-Utent
IP RX Sorsi DisplayPort Tx, Sorsi DisplayPort Tx, Sorsi Tx, Sorsi

Referenzi

Ħalli kumment

L-indirizz elettroniku tiegħek mhux se jiġi ppubblikat. L-oqsma meħtieġa huma mmarkati *