Змест схаваць

Крыніцы IP RX DisplayPort Tx

Кіраўніцтва карыстальніка Display Port RX IP

Уводзіны (Задайце пытанне)

DisplayPort Rx IP прызначаны для атрымання відэа з крыніц DisplayPort Tx. Ён прызначаны для PolarFire® Прыкладанні FPGA і рэалізаваны на аснове пратаколу DisplayPort Standard 1.4 Асацыяцыі стандартаў відэаэлектронікі (VESA). Для атрымання дадатковай інфармацыі аб пратаколе VESA гл VESA. Ён падтрымлівае стандартныя хуткасці 1.62, 2.7, 5.4 і 8.1 Гбіт/с для дысплеяў.

Рэзюмэ (Задайце пытанне)

У наступнай табліцы прадстаўлены кароткія характарыстыкі DisplayPort Rx IP.

Табліца 1. Рэзюмэ

Базавая версія

Гэты дакумент адносіцца да DisplayPort Rx v2.1.

Падтрымліваюцца сямейства прылад

PolarFire® SoC

PolarFire

Падтрымліваюцца Tool Flow

Патрабуецца Лібера® SoC v12.0 або больш познія выпускі.

Ліцэнзаванне

Ядро заблакавана ліцэнзіяй для адкрытага тэксту RTL. Ён падтрымлівае генерацыю зашыфраванага RTL для версіі ядра Verilog без ліцэнзіі.

Асаблівасці (Задайце пытанне)

Асноўныя характарыстыкі DisplayPort Rx пералічаны наступным чынам:

  • Падтрымка 1, 2 або 4 палос
  • Падтрымка 6, 8 і 10 біт на кампанент
  • Падтрымка да 8.1 Гбіт/с на паласу
  • Падтрымка пратаколу DisplayPort 1.4
  • Падтрымліваецца толькі адзінкавы відэапаток або рэжым SST, а рэжым MST не падтрымліваецца
  • Перадача гуку не падтрымліваецца

Выкарыстанне і прадукцыйнасць прылады (Задайце пытанне)

У наступнай табліцы пералічаны выкарыстанне і прадукцыйнасць прылады.

Табліца 2. Выкарыстанне і прадукцыйнасць прылады

Сям'я

прылада

LUTs

ДФФ

Прадукцыйнасць (МГц)

LSRAM

µSRAM

Матэматычныя блокі

Chip Global

PolarFire®

MPF300T

30652

14123

200

28

32

0

2

Кіраўніцтва карыстальніка

DS50003546A – 1

© 2023 Microchip Technology Inc. і яе даччыныя кампаніі

Апаратная рэалізацыя

1. Апаратная рэалізацыя (Задайце пытанне)

На наступным малюнку паказана рэалізацыя DisplayPort Rx IP.

Малюнак 1-1. Рэалізацыя IP DisplayPort Rx

рэалізацыя

DisplayPort Rx IP уключае наступнае:

  • Модуль дэскамблера
  • Модуль прыёмніка паласы
  • Модуль прыёмніка відэаструменю
  • Модуль AUX_CH

Дэскамблер дэшыфруе ўваходныя даныя паласы. Прыёмнік паласы демультиплексирует ўсе віды даных на кожнай паласе. Прыёмнік відэаструменю атрымлівае відэапікселі з прыёмніка паласы, ён аднаўляе сігнал відэаструменю. Модуль AUX_CH атрымлівае каманду AUX Request ад прылады-крыніцы DisplayPort і перадае адказ AUX на прыладу-крыніцу DisplayPort.

1.1 Функцыянальнае апісанне (Задайце пытанне)

У гэтым раздзеле апісваецца апісанне функцыі DisplayPort Rx IP.

HPD

DisplayPort Rx IP выводзіць сігнал HPD у адпаведнасці з наладамі праграмнага забеспячэння прымянення DisplayPort. Пасля таго як DisplayPort Rx IP будзе гатовы, праграмнае забеспячэнне-прыёмнік DisplayPort павінна ўсталяваць сігнал HPD на 1. Калі яно чакае, што зыходная прылада DisplayPort паўторна прачытае стан прылады-прыёмніка або паўторнае навучанне, праграмнае забеспячэнне-прыёмнік DisplayPort павінна ўсталяваць HPD для генерацыі сігналу перапынення HPD.

Канал AUX

Прылада-крыніца DisplayPort звязваецца з прыёмнікам DisplayPort праз канал AUX. Зыходная прылада адпраўляе транзакцыю запыту на прыладу-прыёмнік, і прылада-прыёмнік адпраўляе транзакцыю адказу на зыходную прыладу. DisplayPort Rx рэалізуе перадатчык транзакцый AUX і прыёмнік. Для перадатчыка транзакцый AUX праграмнае забеспячэнне прыёмніка DisplayPort забяспечвае ўсе байты змесціва транзакцый AUX, IP DisplayPort Rx генеруе бітавы паток транзакцый. Для прыёмніка транзакцый AUX DisplayPort Rx IP атрымлівае транзакцыю і здабывае ўсе байты ў праграмнае забеспячэнне DisplayPort. Link Policy Maker і Stream Policy Maker павінны быць рэалізаваны ў прыкладным праграмным забеспячэнні DisplayPort.

Перадача патоку відэа

DisplayPort Rx IP падтрымлівае RGB 4:4:4 і падтрымлівае толькі адзін відэапаток. Пасля завяршэння навучання і гатоўнасці відэаструменю DisplayPort Rx IP пачынае перадаваць відэаструмень. Пасля навучання IP DisplayPort Rx павінен быць уключаны для прыёму відэа. DisplayPort Rx IP не ўключае функцыю аднаўлення відэагадзінніка. Карыстальнік павінен аднавіць тактавы сігнал па-за IP DisplayPort Rx або выкарыстаць тактавы сігнал з дастаткова высокай частатой для вываду даных відэаструменю.

Кіраўніцтва карыстальніка
DS50003546A – 4
© 2023 Microchip Technology Inc. і яе даччыныя кампаніі

Дадатак DisplayPort Rx IP

2. Дадатак DisplayPort Rx IP (Задайце пытанне) На наступным малюнку паказана тыповае IP-прыкладанне DisplayPort Rx.

Малюнак 2-1. Тыповая прымяненне для DisplayPort Rx IP

порт дысплея

Як паказана на папярэднім малюнку, блок прыёмаперадатчыка атрымлівае дадзеныя па чатырох палосах. Ёсць чатыры асінхронных FIFO для сінхранізацыі ўсіх даных палос у адзін тактавы дамен. Гэтыя чатыры даныя дэкадзіруюцца ў код 8B у модулях дэкодэра 8B10B. DisplayPort Rx IP атрымлівае даныя паласы 8B і выходныя даныя патоку відэа; ён таксама працуе з праграмным забеспячэннем RISC-V для завяршэння навучання і Link Policy Maker. Адноўленыя даныя відэапатоку апрацоўваюцца ў модулі апрацоўкі малюнкаў і ствараюць вывад на выхадны інтэрфейс RGB.

Кіраўніцтва карыстальніка
DS50003546A – 5
© 2023 Microchip Technology Inc. і яе даччыныя кампаніі

Параметры DisplayPort Rx і сігналы інтэрфейсу

3. Параметры DisplayPort Rx і сігналы інтэрфейсу (Задайце пытанне) 

У гэтым раздзеле абмяркоўваюцца параметры канфігуратара DisplayPort Tx GUI і сігналы ўводу/вываду. 

3.1 Налады канфігурацыі (Задайце пытанне)

У наступнай табліцы прыведзена апісанне параметраў канфігурацыі, якія выкарыстоўваюцца ў апаратнай рэалізацыі DisplayPort Rx. Гэта агульныя параметры, якія вар'іруюцца ў адпаведнасці з патрабаваннямі прыкладання.

Табліца 3-1. Параметры канфігурацыі

Імя

Па змаўчанні

Апісанне

Глыбіня буфера лініі

2048

Глыбіня буфера лініі вываду

Яно павінна быць большым за колькасць пікселяў лініі

Колькасць палос

4

Падтрымлівае 1, 2 і 4 паласы

3.2 Уваходы і выхады сігналаў (Задайце пытанне)

У наступнай табліцы пералічаны ўваходныя і выходныя парты DisplayPort Rx IP.

Табліца 3-2. Парты ўваходу і вываду DisplayPort Rx IP

Інтэрфейс

Шырыня

Напрамак Апісанне

vclk_i

1

Увод

Відэа гадзіны

dpclk_i

1

Увод

Працоўны гадзіннік DisplayPort IP

Гэта DisplayPortLaneRate/40

Напрыкладample, хуткасць паласы DisplayPort складае 2.7 Гбіт/с, dpclk_i складае 2.7 Гбіт/с/40 = 67.5 МГц

дапаможны_clk_i

1

Увод

Тактавая частата канала AUX складае 100 МГц

pclk_i

1

Увод

Гадзіннік інтэрфейсу APB

пальцаў

1

Увод

Нізкаактыўны сігнал скіду, сінхранізаваны з pclk_i

паддр_і

16

Увод

Адрас АПБ

pwrite_i

1

Увод

Сігнал запісу АПБ

псел_і

1

Увод

Сігнал выбару APB

пакаранне_я

1

Увод

Сігнал уключэння APB

pwdata_i

32

Увод

Даныя запісу АПБ

prdata_o

32

Выхад

Даныя чытання АПБ

гатовы_о

1

Выхад

Сігнал гатоўнасці счытвання дадзеных APB

інт_о

1

Выхад

Сігнал перапынення да працэсара

усінк_о

1

Выхад

VSYNC для вываду відэаструменю

Гэта сінхронна з vclk_i.

hsync_o

1

Выхад

HSYNC для вываду відэаструменю

Гэта сінхронна з vclk_i.

pixel_val_o

Выхад

Паказвае праверку пікселяў на порце pixel_data_o, сінхронным з vclk_i

Кіраўніцтва карыстальніка
DS50003546A – 6
© 2023 Microchip Technology Inc. і яе даччыныя кампаніі

Параметры DisplayPort Rx і сігналы інтэрфейсу

………..працяг 

Інтэрфейс Шырыня Напрамак Апісанне

піксельныя_дадзеныя_o

48г

Выхад

Выхадныя даныя пікселяў відэапатоку, гэта могуць быць 1, 2 ці 4 паралельныя пікселі. гэта сінхронна з vclk_i.

Для 4 паралельных пікселяў,

• біт [191:144] для 1st піксель

• біт [143:96] для 2nd піксель

• біт [95:48] для 3rd піксель

• біт [47:0] для 4th піксель

Кожны піксель выкарыстоўвае 48 біт, для RGB біт [47:32] з'яўляецца R, біт [31:16] з'яўляецца G, біт [15:0] з'яўляецца B. Кожны кампанент колеру выкарыстоўвае самыя нізкія біты BPC. Напрыкладample, RGB з 24 бітамі на піксель, біт[7:0] — B, біт[23:16] — G, біт[39:32] — R, усе астатнія біты зарэзерваваны.

hpd_o

1

Выхад

Выхадны сігнал HPD

aux_tx_en_o

1

Выхад

Сігнал уключэння даных AUX Tx

aux_tx_io_o

1

Выхад

Даныя AUX Tx

aux_rx_io_i

1

Увод

Даныя AUX Rx

дп_завулак_к_і

Колькасць палос * 4

Увод

Індыкацыя K даных паласаў уводу DisplayPort

Ён сінхронны з dpclk_i.

• Біт [15:12] для Lane0

• Біт [11:8] для Lane1

• Біт [7:4] для Lane2

• Біт [3:0] для Lane3

dp_lane_data_i

Колькасць

завулкі*32

Увод

Даныя ўваходных палос DisplayPort

Ён сінхронны з dpclk_i.

• Біт [127:96] для Lane0

• Біт [95:64] для Lane1

• Біт [63:32] для Lane2

• Біт [31:0] для Lane3

mvid_val_o

1

Выхад

Паказвае, калі mvid_o і nvid_o даступныя, яны сінхронныя з dpclk_i.

mvid_o

24

Выхад

Mvid

Ён сінхронны з dpclk_i.

nvid_o

24

Выхад

Nvid

Ён сінхронны з dpclk_i.

xcvr_rx_ready_i Колькасць палос

Увод

Сігналы гатоўнасці прыёмаперадатчыка

pcs_err_i

Колькасць палос

Увод

Сігналы памылак дэкодэра Core Pcs

pcs_rstn_o

1

Выхад

Скід дэкодэра Core Pcs

завулак0_rxclk_i

1

Увод

Гадзіннік Lane0 ад Transceiver

завулак1_rxclk_i

1

Увод

Гадзіннік Lane1 ад Transceiver

завулак2_rxclk_i

1

Увод

Гадзіннік Lane2 ад Transceiver

завулак3_rxclk_i

1

Увод

Гадзіннік Lane3 ад Transceiver

Кіраўніцтва карыстальніка
DS50003546A – 7
© 2023 Microchip Technology Inc. і яе даччыныя кампаніі

Часавыя дыяграмы

4. Часавыя дыяграмы (Задайце пытанне)

Як паказана на малюнку, hsync_o сцвярджаецца на працягу некалькіх цыклаў перад кожным радком. Калі ў відэакадры n радкоў, заяўлена n hsync_o. Перад першым радком і першым заяўленым hsync_o, vsync_o сцвярджаецца на працягу некалькіх цыклаў. Палажэнне і шырыня VSYNC і HSYNC наладжваюцца праграмным забеспячэннем.

Малюнак 4-1. Дыяграма часу для выхаднога сігналу інтэрфейсу патоку відэа

сігнал

IP-канфігурацыя DisplayPort Rx

5. IP-канфігурацыя DisplayPort Rx (Задайце пытанне)

У гэтым раздзеле апісваюцца розныя параметры канфігурацыі DisplayPort Rx IP.

5.1 HPD (Задайце пытанне)

Калі прылада-прыёмнік DisplayPort гатовая і падключана да прылады-крыніцы DisplayPort, праграмнае забеспячэнне-прыёмнік DisplayPort павінна паставіць сігнал HPD у 1, запісаўшы 0x01 у рэгістр 0x0140. Прыкладное праграмнае забеспячэнне-прыёмнік DisplayPort павінна кантраляваць стан прылады-прыёмніка. Калі прыладзе-прыёмніку патрэбна прылада-крыніца для чытання рэгістраў DPCD, праграмнае забеспячэнне прылады-прыёмніка павінна адправіць перапыненне HPD, запісаўшы 0x01 у рэгістр 0x0144, а затым запісаўшы 0x00 у 0x0144.

5.2 Атрымайце транзакцыю запыту AUX (Задайце пытанне)

Калі DisplayPort Rx IP атрымаў транзакцыю AUX Request і перапыненне ўключана, праграмнае забеспячэнне павінна атрымаць перапыненне падзеі NewAuxReply. Праграмнае забеспячэнне павінна выканаць наступныя крокі, каб прачытаць атрыманую транзакцыю запыту AUX з IP DisplayPort:

1. Прачытайце рэгістр 0x012C, каб даведацца даўжыню (RequestBytesNum) атрыманай транзакцыі AUX.

2. Прачытайце рэгістр 0x0124 RequestBytesNum разоў, каб атрымаць усе байты атрыманай транзакцыі AUX.

3. Транзакцыя запыту AUX COMM[3:0] - гэта біт першага байта чытання [7:4].

4. Адрас DPCD ((FirstByte[3:0]<<16) | (SecondByte[7:0]<<8) | (ThirdByte[7:0])).

5. Поле даўжыні запыту AUX — гэта FourthByte[7:0].

6. Для транзакцыі запыту запісу DPCD усе байты пасля поля даўжыні запісваюць даныя. 5.3 Перадаць транзакцыю адказу AUX (Задайце пытанне)

Пасля атрымання транзакцыі AUX Request праграмнае забеспячэнне павінна наладзіць DisplayPort Rx IP для перадачы транзакцыі AUX Reply як мага хутчэй. Праграмнае забеспячэнне адказвае за вызначэнне ўсіх байтаў транзакцыі адказу, у тым ліку тыпу адказу.

Каб перадаць адказ AUX, праграмнае забеспячэнне павінна выканаць наступныя дзеянні:

1. Калі транзакцыя AUX Reply уключае дадзеныя чытання DPCD, запішыце ўсе прачытаныя дадзеныя ў рэгістр 0x010C байт за байтам. Калі няма дадзеных чытання DPCD для перадачы, прапусціце гэты крок.

2. Вызначце, колькі байтаў чытання DPCD (AuxReadBytesNum). Калі няма байтаў для чытання DPCD, AuxReadBytesNum роўны 0.

3. Вызначце тып адказу AUX (ReplyComm).

4. Запішыце ((AuxReadBytesNum<<16) | ReplyComm) у рэгістр 0x0100.

5.4 Навучанне DisplayPort Lanes (Задайце пытанне)

На першай трэніроўцы сtage, зыходная прылада DisplayPort перадае TPS1, каб прымусіць далучаную прыладу-прыёмнік DisplayPort атрымаць LANEx_CR_DONE.

На другім трэнінгу сtage, зыходная прылада DisplayPort перадае TPS2/TPS3/TPS4, каб атрымаць далучаную прыладу-прыёмнік DisplayPort для атрымання LANEx_EQ_DONE, LANEx_SYMBOL_LOCKED і INTERLANE_ALIGN_DONE.

LANEx_CR_DONE паказвае, што CDR прыёмаперадатчыка FPGA заблакаваны. LANEx_SYMBOL_LOCKED паказвае, што дэкодэр 8B10B правільна дэкадуе байты 8B.

Перад працэдурай навучання праграмнае забеспячэнне-прыкладное праграмнае забеспячэнне DisplayPort павінна дазволіць прыладзе-крыніцы. DisplayPort Rx IP падтрымлівае TPS3 і TPS4.

Калі прылада-крыніца адпраўляе TPS3/TPS4 (прылада-крыніца запісвае DPCD_0x0102, каб паказаць перадачу TPS3/TPS4), праграмнае забеспячэнне павінна выканаць наступныя крокі, каб праверыць, ці выканана навучанне:

Кіраўніцтва карыстальніка
DS50003546A – 9
© 2023 Microchip Technology Inc. і яе даччыныя кампаніі

IP-канфігурацыя DisplayPort Rx

1. Запішыце нумар уключаных палос у рэестр 0x0000.

2. Запішыце 0x00 у рэгістр 0x0014, каб адключыць дэшыфравальнік для TPS3. Напішыце 0x01, каб уключыць дэшыфравальнік для TPS4.

3. Чаканне, пакуль прылада-крыніца прачытае рэгістры DPCD DPCD_0x0202 і DPCD_0x0203.

4. Прачытайце рэгістр 0x0038, каб даведацца, ці атрымалі IP-дарожкі DisplayPort Rx TPS3. Усталюйце для LANEx_EQ_DONE значэнне 1 пры атрыманні TPS3.

5. Прачытайце рэгістр 0x0018, каб даведацца, ці ўсе паласы выраўнаваны. Усталюйце для INTERLANE _ALIGN_DONE значэнне 1, калі ўсе паласы выраўнаваны.

Падчас працэдуры навучання праграмнаму забеспячэнню можа спатрэбіцца наладзіць параметры трансівера SI і хуткасць паласы прыёмаперадатчыка.

5.5 Прыёмнік патоку відэа (Задайце пытанне)

Пасля завяршэння навучання IP DisplayPort Rx павінен уключыць прыёмнік відэаструменю. Каб уключыць відэапрыёмнік, праграмнае забеспячэнне павінна выканаць наступную канфігурацыю:

1. Запішыце 0x01 у рэгістр 0x0014, каб уключыць дэшыфравальнік.

2. Запішыце 0x01 у рэгістр 0x0010, каб уключыць прыёмнік відэаструменю.

3. Счытвайце MSA з рэгістра 0x0048 у рэгістр 0x006C, пакуль не будуць знойдзены значныя значэнні MSA.

4. Запішыце FrameLinesNumber у рэгістр 0x00C0. Запішыце LinePixelsNumber у рэгістр 0x00D8. Напрыкладample, калі мы ведаем, што гэта відэапаток 1920 × 1080 ад MSA, то запішам 1080 у рэгістр 0x00C0 і запішам 1920 у рэгістр 0x00D8.

5. Прачытайце рэгістр 0x01D4, каб праверыць, ці мае адноўлены кадр відэапатоку чаканую HWidth і чаканую VHeight.

6. Прачытайце рэгістр 0x01F0, каб ачысціць і адкінуць прачытанае значэнне, таму што гэты рэгістр запісвае стан з апошняга чытання.

7. Пачакайце каля 1 секунды ці некалькіх секунд, прачытайце рэгістр 0x01F0 яшчэ раз. Біт праверкі [5], каб праверыць, ці заблакіраваны адноўлены відэапаток HWidth. 1 азначае разблакіраваны, а 0 азначае заблакаваны. Біт праверкі [21], каб праверыць, ці адноўлены відэаструмень, VHeight заблакіраваны. 1 азначае разблакіраваны, а 0 азначае заблакаваны.

5.6 Вызначэнне рэгістра (Задайце пытанне)

У наступнай табліцы паказаны ўнутраныя рэгістры, вызначаныя ў DisplayPort Tx IP.

Табліца 5-1. IP-рэгістры DisplayPort Rx

Адрасныя біты

Імя

Увядзіце па змаўчанні

Апісанне

0x0000

[2:0]

Enabled_Lanes_Number

RW

0x4

Уключаныя паласы з 4 палосамі, 2 палосамі або 1 паласой

0x0004

[2:0]

Out_Parallel_Pixel_Number

RW

0x4

Колькасць паралельных пікселяў на выхадным інтэрфейсе відэаструменю

0x0010

[0]

Video_Stream_Enable

RW

0x0

Уключыць прыёмнік відэаструменю

0x0014

[0]

Descramble_Enable

RW

0x0

Уключыць дэшыфравальнік

0x0018

[0]

InterLane_Alignment_Status RO

0x0

Паказвае, ці выраўнаваны палосы

0x001C

[1]

Памылка_выраўноўвання

RC

0x0

Паказвае, ці ёсць памылка ў працэдуры выраўноўвання

[0]

Новае_выраўноўванне

RC

0x0

Паказвае, ці была новая падзея выраўноўвання. Калі палосы не выраўнаваны, чакаецца новая траса. Калі палосы выраўнаваны і ёсць новая траса, гэта азначае, што паласы не выраўноўваюцца і зноў выраўноўваюцца.

0x0038

[14:12] Lane3_RX_TPS_Mode

RO

0x0

Lane3 атрымаў рэжым TPSx. 2 азначае TPS2, 3 азначае TPS3, а 4 азначае TPS4.

Кіраўніцтва карыстальніка
DS50003546A – 10
© 2023 Microchip Technology Inc. і яе даччыныя кампаніі

IP-канфігурацыя DisplayPort Rx

………..працяг 

Адрас Біты Назва Тып Апісанне па змаўчанні

[10:8]

Lane2_RX_TPS_Mode

RO

0x0

Lane2 атрымаў рэжым TPSx

[6:4]

Lane1_RX_TPS_Mode

RO

0x0

Lane1 атрымаў рэжым TPSx

[2:0]

Lane0_RX_TPS_Mode

RO

0x0

Lane0 атрымаў рэжым TPSx

0x0044

[7:0]

Rx_VBID

RO

0x00

Атрыманы VBID

0x0048

[15:0]

MSA_HTotal

RO

0x0

Атрымана MSA_HTotal

0x004C

[15:0]

MSA_VУсяго

RO

0x0

Атрымана MSA_VTotal

0x0050

[15:0]

MSA_HСтарт

RO

0x0

Атрымана MSA_HStart

0x0054

[15:0]

MSA_VStart

RO

0x0

Атрымана MSA_VStart

0x0058

[15]

MSA_VSync_Polarity

RO

0x0

Атрымана MSA_VSYNC_Polarity

[14:0]

MSA_VSync_Width

RO

0x0

Атрымана MSA_VSYC_Width

0x005C

[15]

MSA_HSync_Polarity

RO

0x0

Атрымана MSA_HSYNC_Polarity

[14:0]

MSA_HSync_Width

RO

0x0

Атрымана MSA_HSYNC_Width

0x0060

[15:0]

MSA_HWidth

RO

0x0

Атрымана MSA_HWidth

0x0064

[15:0]

MSA_VВышыня

RO

0x0

Атрымана MSA_VHeight

0x0068

[7:0]

MSA_MISC0

RO

0x0

Атрымана MSA_MISC0

0x006C

[7:0]

MSA_MISC1

RO

0x0

Атрымана MSA_MISC1

0x00C0

[15:0]

Нумар_радка_відэакадра

RW

0x438

Колькасць радкоў у атрыманым відэакадры

0x00C4

[15:0]

Video_VSYNC_Width

RW

0x0004

Вызначае шырыню выходнага відэа VSYNC у цыклах vclk_i

0x00C8

[15:0]

Video_HSYNC_Width

RW

0x0004

Вызначае шырыню HSYNC выхаднога відэа ў цыклах vclk_i

0x00CC

[15:0]

VSYNC_To_HSYNC_Width

RW

0x0008

Вызначае адлегласць паміж VSYNC і HSYNC у цыклах vclk_i

0x00D0

[15:0]

HSYNC_To_Pixel_Width

RW

0x0008

Вызначае адлегласць паміж HSYNC і пікселем першага радка ў цыклах

0x00D8

[15:0]

Відэа_лінія_пікселі

RW

0x0780

Колькасць пікселяў у радку атрыманага відэа

0x0100

[23:16] AUX_Tx_Data_Byte_Num

RW

0x00

Колькасць байтаў даных для чытання DPCD у адказе AUX

[3:0]

AUX_Tx_Command

RW

0x0

Сувязь [3:0] у адказе AUX (тып адказу)

0x010C

[7:0]

AUX_Tx_Writing_Data

RW

0x00

Запісаць усе байты дадзеных чытання DPCD для адказу AUX

0x011C

[15:0]

Tx_AUX_Reply_Num

RC

0x0

Колькасць транзакцый AUX Reply для перадачы

0x0120

[15:0]

Rx_AUX_Request_Num

RC

0x0

Колькасць транзакцый AUX Request, якія будуць атрыманы

0x0124

[7:0]

AUX_Rx_Read_Data

RO

0x00

Прачытаць усе байты атрыманай транзакцыі AUX Request

0x012C

[7:0]

AUX_Rx_Request_Length

RO

0x00

Колькасць байтаў у атрыманай транзакцыі запыту AUX

0x0140

[0]

HPD_статус

RW

0x0

Задаць значэнне вываду HPD

0x0144

[0]

Адправіць_HPD_IRQ

RW

0x0

Напішыце на 1, каб адправіць перапыненне HPD

0x0148

[19:0]

HPD_IRQ_Width

RW

0x249F0 Вызначае шырыню нізкаактыўнага імпульсу HPD IRQ у цыклах aux_clk_i

0x0180

[0]

IntMask_Total_Interrupt

RW

0x1

Маска перапынення: поўнае перапыненне

0x0184

[1]

IntMask_NewAuxRequest

RW

0x1

Маска перапынення: Атрыманы новы запыт AUX

[0]

IntMask_TxAuxDone

RW

0x1

Маска перапынення: перадача адказу AUX выканана

0x01A0

[15]

Int_TotalInt

RC

0x0

Перапыненне: поўнае перапыненне

[1]

Int_NewAuxRequest

RC

0x0

Перапыненне: Атрыманы новы запыт AUX

[0]

Int_TxAuxDone

RC

0x0

Перапыненне: перадача адказу AUX зроблена

0x01D4

[31:16] Video_Output_LineNum

RO

0x0

Колькасць радкоў у выходным відэакадры

[15:0]

Video_Output_PixelNum

RO

0x0

Колькасць пікселяў у радку выхаднога відэа

0x01F0

[21]

Video_LineNum_Unlock

RC

0x0

1 азначае, што колькасць радкоў відэакадра не заблакіравана

[5]

Video_PixelNum_Unlock

RC

0x0

1 азначае, што колькасць пікселяў выхаднога відэа не заблакіравана

Кіраўніцтва карыстальніка
DS50003546A – 11
© 2023 Microchip Technology Inc. і яе даччыныя кампаніі

IP-канфігурацыя DisplayPort Rx

5.7 Канфігурацыя драйвера (Задайце пытанне)

Вы можаце знайсці драйвер files у наступным

шлях: ..\ \component\Microchip\SolutionCore\dp_receiver\ \Крайвер.

Кіраўніцтва карыстальніка
DS50003546A – 12
© 2023 Microchip Technology Inc. і яе даччыныя кампаніі

Тэставы стэнд

6. Тэставы стэнд (Задайце пытанне)

Testbench прадастаўляецца для праверкі функцыянальнасці DisplayPort Rx IP. DisplayPort Tx IP выкарыстоўваецца для праверкі функцыянальнасці DisplayPort Rx IP.

6.1 Сімуляцыйныя радкі (Задайце пытанне)

Каб змадэляваць ядро ​​з дапамогай тэставага стэнда, выканайце наступныя дзеянні:

1. У каталогу Libero SoC (View вокны Каталог), разгарнуць Рашэнні-відэа , перацягніце DisplayPort Rx, а затым націсніце OK. Глядзіце наступны малюнак.

Малюнак 6-1. Кантролер дысплея ў каталогу Libero SoC

2. SmartDesign складаецца з злучэнняў DisplayPort Tx і DisplayPort Rx. Каб згенераваць SmartDesign для IP-сімуляцыі DisplayPort Rx, націсніце Праект Лібера Выканаць скрыпт. Перайсці да сцэнарыя ..\ \component\Microchip\SolutionCore\dp_receiver\ \scripts\Dp_Rx_SD.tcl, а затым націсніце Бегчы .

Малюнак 6-2. Выканаць сцэнарый для DisplayPort Rx IP

З'явіцца SmartDesign. Глядзіце наступны малюнак.

Кіраўніцтва карыстальніка
DS50003546A – 13
© 2023 Microchip Technology Inc. і яе даччыныя кампаніі

Тэставы стэнд

Малюнак 6-3. Дыяграма SmartDesign

дыяграма

3. На ст Files ўкладка, націсніце мадэляванне Імпарт FilesМалюнак 6-4. Імпарт Files

dp_прыёмнік_C0

prdata_o_0[31:0] pready_o_0

4. Імпартаваць tc_rx_videostream.txt, tc_rx_tps.txt, tc_rx_hpd.txt, tc_rx_aux_request.txt і tc_rx_aux_reply.txt file ад

наступны шлях: ..\ \component\Microchip\SolutionCore\ dp_receiver\ \Стымул.

5. Імпартаваць розныя file, праглядзіце папку, якая змяшчае неабходныя fileі націсніце Адкрыты. Імпартны file пералічаны ў раздзеле мадэлявання, глядзіце наступны малюнак.

 Кіраўніцтва карыстальніка

DS50003546A – 14

© 2023 Microchip Technology Inc. і яе даччыныя кампаніі

Тэставы стэнд

Малюнак 6-5. Імпартныя Files Спіс у тэчцы Simulation

6. На ст Іерархія стымулаў ўкладка, націсніце displayport_rx_tb (displayport_rx_tb. v). Паказаць на Імітацыя папярэдняга сінтэзатара, а затым націсніце Адкрыць у інтэрактыўным рэжыме

Малюнак 6-6. Мадэлюючы Testbench

ModelSim адкрываецца разам з тэставым стэндам file як паказана на наступным малюнку.

Кіраўніцтва карыстальніка
DS50003546A – 15
© 2023 Microchip Technology Inc. і яе даччыныя кампаніі

Тэставы стэнд

Малюнак 6-7. Форма сігналу DisplayPort Rx ModelSim

Важна: Калі мадэляванне перапынена з-за абмежавання часу выканання, указанага ў DO file, выкарыстоўваць бег -усе каманда для завяршэння мадэлявання.

 Кіраўніцтва карыстальніка

DS50003546A – 16

© 2023 Microchip Technology Inc. і яе даччыныя кампаніі

Гісторыя версій

7. Гісторыя версій (Задайце пытанне)

Гісторыя версій апісвае змены, якія былі ўнесены ў дакумент. Змены пералічаны па версіях, пачынаючы з самай актуальнай публікацыі.

Табліца 7-1. Гісторыя версій

Рэвізія

Дата

Апісанне

A

06/2023

Першапачатковы выпуск дакумента.

Кіраўніцтва карыстальніка

DS50003546A – 17

© 2023 Microchip Technology Inc. і яе даччыныя кампаніі

Падтрымка Microchip FPGA 

Група прадуктаў Microchip FPGA забяспечвае сваю прадукцыю рознымі службамі падтрымкі, уключаючы службу падтрымкі кліентаў, цэнтр тэхнічнай падтрымкі кліентаў, webсайт і офісы продажаў па ўсім свеце. Кліентам прапануецца наведаць інтэрнэт-рэсурсы Microchip перад тым, як звяртацца ў службу падтрымкі, бо вельмі верагодна, што на іх запыты ўжо дадзены адказы.

Звярніцеся ў цэнтр тэхнічнай падтрымкі праз webсайт на www.microchip.com/support. Укажыце нумар дэталі прылады FPGA, абярыце адпаведную катэгорыю корпуса і загрузіце дызайн files пры стварэнні тэхпадтрымкі.

Звярніцеся ў службу падтрымкі для атрымання нетэхнічнай падтрымкі прадукту, напрыклад, цэнаўтварэння прадукту, абнаўлення прадукту, абнаўлення інфармацыі, статусу заказу і аўтарызацыі.

• Тэлефануйце з Паўночнай Амерыкі 800.262.1060

• Тэлефануйце з астатняга свету 650.318.4460

• Факс з любой кропкі свету, 650.318.8044

Інфармацыя пра мікрачып 

Мікрачып Webсайт

Кампанія Microchip забяспечвае анлайн-падтрымку праз нашу webсайт на www.microchip.com/. гэта webсайт выкарыстоўваецца для стварэння fileі інфармацыя, лёгка даступная для кліентаў. Частка даступнага кантэнту ўключае:

• Падтрымка прадукту – Артыкулы дадзеных і памылак, заўвагі да заяўкі і sampпраграмы, дызайнерскія рэсурсы, кіраўніцтва карыстальніка і дакументы па падтрымцы апаратнага забеспячэння, апошнія выпускі праграмнага забеспячэння і архіў праграмнага забеспячэння

• Агульная тэхнічная падтрымка – Часта задаюць пытанні (FAQ), запыты на тэхнічную падтрымку, анлайнавыя дыскусійныя групы, спіс удзельнікаў партнёрскай праграмы Microchip design

• Бізнес Microchip – Інструкцыі па выбары прадуктаў і заказах, апошнія прэс-рэлізы Microchip, спісы семінараў і мерапрыемстваў, спісы офісаў продажаў Microchip, дыстрыб'ютараў і прадстаўнікоў заводаў.

Служба паведамлення аб змене прадукту

Паслуга апавяшчэнняў Microchip аб зменах у прадукце дапамагае трымаць кліентаў у курсе прадуктаў Microchip. Падпісчыкі будуць атрымліваць апавяшчэнні па электроннай пошце кожны раз, калі будуць адбывацца змены, абнаўленні, рэвізіі або памылкі, звязаныя з вызначаным сямействам прадуктаў або інструментам распрацоўкі, якія ўяўляюць цікавасць.

Для рэгістрацыі перайдзіце па адрасе www.microchip.com/pcn і выконвайце інструкцыі па рэгістрацыі. Падтрымка кліентаў

Карыстальнікі прадуктаў Microchip могуць атрымаць дапамогу па некалькіх каналах: • Дыстрыбутар або прадстаўнік

• Мясцовы офіс продажаў

• Інжынер убудаваных рашэнняў (ESE)

• Тэхнічная падтрымка

Кліенты павінны звязацца са сваім дыстрыбутарам, прадстаўніком або ESE па падтрымку. Мясцовыя офісы продажаў таксама даступныя, каб дапамагчы кліентам. Спіс гандлёвых офісаў і месцаў уключаны ў гэты дакумент.

Тэхнічная падтрымка даступная праз webсайт па адрасе: www.microchip.com/support Функцыя абароны кода прылад Microchip

Звярніце ўвагу на наступныя дэталі функцыі абароны кода на прадуктах Microchip:

 Кіраўніцтва карыстальніка

DS50003546A – 18

© 2023 Microchip Technology Inc. і яе даччыныя кампаніі

• Прадукты Microchip адпавядаюць спецыфікацыям, якія змяшчаюцца ў іх спецыфікацыі Microchip.

• Кампанія Microchip лічыць, што яе сямейства прадуктаў бяспечна пры выкарыстанні па прызначэнні, у межах працоўных спецыфікацый і ў нармальных умовах.

• Microchip шануе і актыўна абараняе свае правы на інтэлектуальную ўласнасць. Спробы парушыць функцыі абароны кода прадукту Microchip строга забароненыя і могуць парушаць Закон аб аўтарскім праве ў лічбавае тысячагоддзе.

• Ні Microchip, ні любы іншы вытворца паўправаднікоў не можа гарантаваць бяспеку свайго кода. Абарона кода не азначае, што мы гарантуем, што прадукт «незломны». Абарона кода пастаянна развіваецца. Microchip імкнецца пастаянна паляпшаць функцыі абароны кода нашай прадукцыі.

Юрыдычная інфармацыя

Гэтую публікацыю і змешчаную ў ёй інфармацыю можна выкарыстоўваць толькі з прадуктамі Microchip, у тым ліку для распрацоўкі, тэсціравання і інтэграцыі прадуктаў Microchip з вашым дадаткам. Выкарыстанне гэтай інфармацыі любым іншым спосабам парушае гэтыя ўмовы. Інфармацыя аб праграмах прылады прадастаўляецца толькі для вашага зручнасці і можа быць заменена абнаўленнямі. Вы нясеце адказнасць за тое, каб ваша заяўка адпавядала вашым патрабаванням. Каб атрымаць дадатковую падтрымку, звярніцеся ў мясцовы офіс продажаў Microchip або па адрасе www.microchip.com/en-us/support/design-help/ client-support-services.

ГЭТАЯ ІНФАРМАЦЫЯ ПРАДСТАЎЛЯЕЦЦА MICROCHIP «ЯК ЁСЦЬ». MICROCHIP НЕ РОБІЦЬ НІЯКІХ ЗАЯЎ І НІЯКІХ ГАРАНТЫЙ ЯВНЫХ АБО РАЗУМЕВАННЫХ, ПІСЬМОВЫХ АБО ВУСНЫХ, СТАТУТНЫХ ЦІ ІНШЫХ, ЗВЯЗАНЫХ ДА ІНФАРМАЦЫІ, ВКЛЮЧАЮЧЫ, АЛЕ НЕ АБМЕЖУЮЧЫСЯ ЛЮБЫЯ РАЗУМЕВАНЫЯ ГАРАНТЫІ НЕПАРУШЭННЯ, КАМЕРТНАЯ ПРЫДАТНАСЦЬ І ПРЫДАТНАСЦЬ ДЛЯ ПЭЙНАЙ МЭТЫ АБО ГАРАНТЫІ, ЗВЯЗАНЫЯ ДА ЯГО СТАНУ, ЯКАСЦІ АБО ЭФФЕКЦЫЙНАСЦІ.

КАМПАНІЯ MICROCHIP НІ У КІМ РАБОТЫ НЕ НЯСЕ АДКАЗНАСЦІ ЗА ЛЮБЫЯ УСКОСНЫЯ, СПЕЦЫЯЛЬНЫЯ, ШТРАФНЫЯ, ВЫПАДКОВЫЯ АБО АСКОПНЫЯ СТРАТЫ, ШКОДУ, КОШТ АБО ВЫТРАТЫ ЛЮБЫХ РОДАЎ, ЗВЯЗАНЫЯ З ІНФАРМАЦЫЯЙ АБО ЯЕ ВЫКАРЫСТАННЕМ, ЯК БЫ НЕ БЫЛО ВЫЧЫНАНА, НАВАТ КАЛІ MICROCHIP ПАВЕДАМЛЕНЫ ПРА МАГЧЫМАСЦЬ АБО ШКОДЫ ПРАДБАЧУЕМЫЯ. У ПОЎНАЙ МЕРЫ, ДАЗВОЛЕНАЙ ЗАКОНАМ, ПОЎНАЯ АДКАЗНАСЦЬ MICROCHIP ПА ЎСІХ ПРАТЫЗАХ, ЯКІМ СПОСАБАМ ЗВЯЗАНЫХ З ІНФАРМАЦЫЯЙ АБО ЯЕ ВЫКАРЫСТАННЕМ, НЕ БУДЗЕ ПЕРАВЫШАЦЬ СУМУ ГАНАРАТУ, КАЛІ ЁСЦЬ ЁСЦЬ, ЯКУЮ ВЫ ЗАПЛАЦІЛІ НЕПАМОГУЧНА MICROCHIP ЗА ІНФАРМАЦЫЮ.

Выкарыстанне прылад Microchip у праграмах жыццезабеспячэння і/або забеспячэння бяспекі ажыццяўляецца цалкам на рызыку пакупніка, і пакупнік згаджаецца абараняць, кампенсаваць страты і абараняць Microchip ад любых пашкоджанняў, прэтэнзій, пазоваў або выдаткаў, якія вынікаюць з такога выкарыстання. Ніякія ліцэнзіі не перадаюцца, няяўна ці іншым чынам, у рамках правоў на інтэлектуальную ўласнасць Microchip, калі не пазначана іншае.

Таварныя знакі

Назва і лагатып Microchip, лагатып Microchip, Adaptec, AVR, лагатып AVR, AVR Freaks, BesTime, BitCloud, CryptoMemory, CryptoRF, dsPIC, flexPWR, HELDO, IGLOO, JukeBlox, KeeLoq, Kleer, LANCheck, LinkMD, maXStylus, maXTouch, MediaLB, megaAVR, Microsemi, лагатып Microsemi, MOST, лагатып MOST, MPLAB, OptoLyzer, PIC, picoPower, PICSTART, лагатып PIC32, PolarFire, Prochip Designer, QTouch, SAM-BA, SenGenuity, SpyNIC, SST, лагатып SST, SuperFlash, Symmetricom , SyncServer, Tachyon, TimeSource, tinyAVR, UNI/O, Vectron і XMEGA з'яўляюцца зарэгістраванымі гандлёвымі маркамі Microchip Technology Incorporated у ЗША і іншых краінах.

AgileSwitch, APT, ClockWorks, The Embedded Control Solutions Company, EtherSynch, Flashtec, Hyper Speed ​​Control, HyperLight Load, Libero, motorBench, mTouch, Powermite 3, Precision Edge, ProASIC, ProASIC Plus, лагатып ProASIC Plus, Quiet-Wire, SmartFusion, SyncWorld, Temux, TimeCesium, TimeHub, TimePictra, TimeProvider, TrueTime і ZL з'яўляюцца зарэгістраванымі гандлёвымі маркамі Microchip Technology Incorporated у ЗША

Падаўленне суседніх ключоў, AKS, Analog-for-the-Digital Age, Any Capacitor, AnyIn, AnyOut, Augmented Switching, BlueSky, BodyCom, Clockstudio, CodeGuard, CryptoAuthentication, CryptoAutomotive, CryptoCompanion, CryptoController, dsPICDEM, dsPICDEM.net, Dynamic

 Кіраўніцтва карыстальніка

DS50003546A – 19

© 2023 Microchip Technology Inc. і яе даччыныя кампаніі

Average Matching, DAM, ECAN, Espresso T1S, EtherGREEN, GridTime, IdealBridge, In-Circuit Serial Programming, ICSP, INICnet, Intelligent Paralleling, IntelliMOS, Inter-Chip Connectivity, JitterBlocker, Knob-on-Display, KoD, maxCrypto, maxView, memBrain, Mindi, MiWi, MPASM, MPF, MPLAB Certified logo, MPLIB, MPLINK, MultiTRAK, NetDetach, Omniscient Code Generation, PICDEM, PICDEM.net, PICkit, PICtail, PowerSmart, PureSilicon, QMatrix, REAL ICE, Ripple Blocker, RTAX , RTG4, SAM ICE, Serial Quad I/O, simpleMAP, SimpliPHY, SmartBuffer, SmartHLS, SMART-IS, storClad, SQI, SuperSwitcher, SuperSwitcher II, Switchtec, SynchroPHY, Total Endurance, Trusted Time, TSHARC, USBCheck, VariSense, VectorBlox , VeriPHY, ViewSpan, WiperLock, XpressConnect і ZENA з'яўляюцца гандлёвымі маркамі кампаніі Microchip Technology Incorporated у ЗША і іншых краінах.

SQTP з'яўляецца знакам абслугоўвання Microchip Technology Incorporated у ЗША

Лагатып Adaptec, Frequency on Demand, Silicon Storage Technology і Symmcom з'яўляюцца зарэгістраванымі гандлёвымі маркамі Microchip Technology Inc. у іншых краінах.

GestIC з'яўляецца зарэгістраванай гандлёвай маркай Microchip Technology Germany II GmbH & Co. KG, даччынай кампаніі Microchip Technology Inc., у іншых краінах.

Усе іншыя гандлёвыя маркі, згаданыя тут, з'яўляюцца ўласнасцю адпаведных кампаній. © 2023, Microchip Technology Incorporated і яе даччыныя кампаніі. Усе правы ахоўваюцца. ISBN: 978-1-6683-2664-0

Сістэма менеджменту якасці

Для атрымання інфармацыі аб сістэмах менеджменту якасці Microchip, калі ласка, наведайце www.microchip.com/quality.

 Кіраўніцтва карыстальніка

DS50003546A – 20

© 2023 Microchip Technology Inc. і яе даччыныя кампаніі

Продажы і абслугоўванне па ўсім свеце

АМЕРЫКА АЗІЯ/ЦІХААКІЯНСКАЯ АЗІЯ/ЦІХААКІЯНСКАЯ ЕЎРОПА

Карпаратыўны офіс

2355 West Chandler Blvd. Чандлер, AZ 85224-6199 Тэл.: 480-792-7200

Факс: 480-792-7277

Тэхнічная падтрымка:

www.microchip.com/support

Web Адрас: www.microchip.com

Атланта

Дулут, Джорджыя

тэл.: 678-957-9614

Факс: 678-957-1455

Осцін, Тэхас

тэл.: 512-257-3370

Бостан

Уэстбара, Масачусэтс

тэл.: 774-760-0087

Факс: 774-760-0088

Чыкага

Ітаска, штат Ілінойс

тэл.: 630-285-0071

Факс: 630-285-0075

Далас

Addison, TX

тэл.: 972-818-7423

Факс: 972-818-2924

Дэтройт

Нові, М.І

тэл.: 248-848-4000

Х'юстан, Тэхас

тэл.: 281-894-5983

Індыянапаліс

Ноблсвіл, Індыяна

тэл.: 317-773-8323

Факс: 317-773-5453

тэл.: 317-536-2380

Лос-Анджэлес

Місія Вьеха, Каліфорнія

тэл.: 949-462-9523

Факс: 949-462-9608

тэл.: 951-273-7800

Ролі, Паўночная Караліна

тэл.: 919-844-7510

Нью-Ёрк, Нью-Ёрк

тэл.: 631-435-6000

Сан-Хасэ, Каліфорнія

тэл.: 408-735-9110

тэл.: 408-436-4270

Канада – Таронта

тэл.: 905-695-1980

Факс: 905-695-2078

Аўстралія – Сіднэй Тэл.: 61-2-9868-6733 Кітай – Пекін

Тэл.: 86-10-8569-7000 Кітай – Чэнду

Тэл.: 86-28-8665-5511 Кітай - Чунцын Тэл.: 86-23-8980-9588 Кітай – Дунгуань Тэл.: 86-769-8702-9880 Кітай - Гуанчжоу Тэл.: 86-20-8755-8029 Кітай - Ханчжоу Тэл.: 86-571-8792-8115 Кітай – САР Ганконг Тэл.: 852-2943-5100 Кітай – Нанкін

Тэл.: 86-25-8473-2460 Кітай - Ціндао

Тэл.: 86-532-8502-7355 Кітай – Шанхай

Тэл.: 86-21-3326-8000 Кітай – Шэньян Тэл.: 86-24-2334-2829 Кітай – Шэньчжэнь Тэл.: 86-755-8864-2200 Кітай – Сучжоу

Тэл.: 86-186-6233-1526 Кітай - Ухань

Тэл.: 86-27-5980-5300 Кітай – Сіань

Тэл.: 86-29-8833-7252 Кітай - Сямэнь

Тэл.: 86-592-2388138 Кітай - Чжухай

Тэл.: 86-756-3210040

Індыя – Бангалор

Тэл.: 91-80-3090-4444

Індыя – Нью-Дэлі

Тэл.: 91-11-4160-8631

Індыя - Пуна

Тэл.: 91-20-4121-0141

Японія - Осака

Тэл.: 81-6-6152-7160

Японія - Токіо

Тэл: 81-3-6880-3770

Карэя - Тэгу

Тэл.: 82-53-744-4301

Карэя - Сеул

Тэл.: 82-2-554-7200

Малайзія - Куала-Лумпур

Тэл.: 60-3-7651-7906

Малайзія - Пенанг

Тэл.: 60-4-227-8870

Філіпіны - Маніла

Тэл.: 63-2-634-9065

Сінгапур

Тэл.: 65-6334-8870

Тайвань - Сінь Чу

Тэл.: 886-3-577-8366

Тайвань - Гаосюн

Тэл.: 886-7-213-7830

Тайвань - Тайбэй

Тэл.: 886-2-2508-8600

Тайланд - Бангкок

Тэл.: 66-2-694-1351

В'етнам - Хашымін

Тэл.: 84-28-5448-2100

 Кіраўніцтва карыстальніка

Аўстрыя – Вельс

Тэл.: 43-7242-2244-39

Факс: 43-7242-2244-393

Данія – Капенгаген

Тэл.: 45-4485-5910

Факс: 45-4485-2829

Фінляндыя – Эспа

Тэл.: 358-9-4520-820

Францыя – Парыж

Tel: 33-1-69-53-63-20

Fax: 33-1-69-30-90-79

Германія – Гархінг

Тэл.: 49-8931-9700

Германія - Хаан

Тэл.: 49-2129-3766400

Германія – Хайльброн

Тэл.: 49-7131-72400

Германія – Карлсруэ

Тэл.: 49-721-625370

Германія – Мюнхен

Tel: 49-89-627-144-0

Fax: 49-89-627-144-44

Германія – Розенхайм

Тэл.: 49-8031-354-560

Ізраіль – Раанана

Тэл.: 972-9-744-7705

Італія – Мілан

Тэл.: 39-0331-742611

Факс: 39-0331-466781

Італія – Падуя

Тэл.: 39-049-7625286

Нідэрланды – Drunen

Тэл.: 31-416-690399

Факс: 31-416-690340

Нарвегія - Тронхейм

Тэл.: 47-72884388

Польшча – Варшава

Тэл.: 48-22-3325737

Румынія – Бухарэст

Tel: 40-21-407-87-50

Іспанія - Мадрыд

Tel: 34-91-708-08-90

Fax: 34-91-708-08-91

Швецыя – Гётэнберг

Tel: 46-31-704-60-40

Швецыя – Стакгольм

Тэл.: 46-8-5090-4654

Вялікабрытанія - Вокінгем

Тэл.: 44-118-921-5800

Факс: 44-118-921-5820

DS50003546A – 21

© 2023 Microchip Technology Inc. і яе даччыныя структуры

Дакументы / Рэсурсы

Крыніцы MICROCHIP IP RX DisplayPort Tx [pdfКіраўніцтва карыстальніка
IP RX DisplayPort Tx Sources, DisplayPort Tx Sources, Tx Sources, Sources

Спасылкі

Пакінуць каментар

Ваш электронны адрас не будзе апублікаваны. Абавязковыя для запаўнення палі пазначаны *