Microchip UG0881 PolarFire SoC FPGA Booting And Configuration
Barantas
Chan eil Microsemi a’ toirt barantas, riochdachadh no gealltanas sam bith a thaobh an fhiosrachaidh a tha an-seo no freagarrachd a thoraidhean agus a sheirbheisean airson adhbhar sònraichte sam bith, agus chan eil Microsemi a’ gabhail ri uallach sam bith a thig bho bhith a’ cleachdadh no a’ cleachdadh toradh no cuairt sam bith. Tha na toraidhean a chaidh a reic gu h-ìosal agus toraidhean sam bith eile a chaidh a reic le Microsemi air a bhith fo ùmhlachd deuchainn cuibhrichte agus cha bu chòir an cleachdadh còmhla ri uidheamachd no tagraidhean a tha deatamach do mhisean. Thathas a’ creidsinn gu bheil sònrachadh coileanaidh sam bith earbsach ach chan eil iad air an dearbhadh, agus feumaidh Ceannaiche a h-uile coileanadh agus deuchainn eile air na toraidhean a dhèanamh agus a chrìochnachadh, leotha fhèin agus còmhla ri, no air a chuir a-steach, ann an toraidhean deireannach sam bith. Cha bhith ceannaiche gu mòr an urra ri dàta agus mion-chomharrachadh coileanaidh no crìochan sam bith a bheir Microsemi seachad. Tha e an urra ris a’ Cheannaiche dearbhadh gu neo-eisimeileach iomchaidheachd thoraidhean sam bith agus an aon rud a dhearbhadh agus a dhearbhadh. Tha am fiosrachadh a thug Microsemi gu h-ìosal air a thoirt seachad “mar a tha, càite a bheil” agus leis a h-uile locht, agus tha an cunnart gu lèir co-cheangailte ris an fhiosrachadh sin gu tur leis a ’Cheannaiche. Cha bhith Microsemi a’ toirt, gu follaiseach no gu h-obann, do phàrtaidh sam bith còraichean peutant, ceadan, no còraichean IP sam bith eile, ge bith an ann a thaobh an fhiosrachaidh sin fhèin no rud sam bith a tha air a mhìneachadh leis an fhiosrachadh sin. Tha am fiosrachadh a tha air a thoirt seachad san sgrìobhainn seo le seilbh Microsemi, agus tha Microsemi a’ gleidheadh na còrach atharrachaidhean sam bith a dhèanamh air an fhiosrachadh san sgrìobhainn seo no air toraidhean is seirbheisean sam bith aig àm sam bith gun rabhadh.
Mu dheidhinn Microsemi
Tha Microsemi, fo-bhuidheann a tha gu tur an seilbh Microchip Technology Inc. (Nasdaq: MCHP), a’ tabhann pasgan farsaing de fhuasglaidhean semiconductor agus siostam airson aerospace & dìon, conaltradh, ionad dàta agus margaidhean gnìomhachais. Tha toraidhean a’ toirt a-steach cuairtean aonaichte comharra-measgaichte analog àrd-choileanadh agus cruaidh-rèididh, FPGAn, SoCs agus ASICn; bathar stiùireadh cumhachd; innealan tìm agus sioncronaidh agus fuasglaidhean ùine mionaideach, a’ suidheachadh inbhe an t-saoghail airson ùine; innealan giollachd guth; Fuasglaidhean RF; co-phàirtean fa leth; fuasglaidhean stòraidh is conaltraidh iomairt, teicneòlasan tèarainteachd agus anti-t scalableamper bathar; Fuasglaidhean Ethernet; Power-over-Ethernet ICs agus midspans; a bharrachd air comasan dealbhaidh àbhaisteach agus seirbheisean. Ionnsaich tuilleadh aig www.microsemi.com.
Booting agus rèiteachadh
Bidh PolarFire SoC FPGAn a’ cleachdadh cuairteachadh cumhachd-suas adhartach gus dèanamh cinnteach à cumhachd earbsach aig cumhachd suas agus ath-shuidheachadh. Aig cumhachd-suas agus ath-shuidheachadh, tha sreath tòiseachaidh PolarFire SoC FPGA a’ leantainn ath-shuidheachadh Power-on (POR), Boot inneal, tòiseachadh dealbhaidh, ro-bhròg Microcontroller Subsystem (MSS), agus bròg cleachdaiche MSS. Tha an sgrìobhainn seo a’ toirt cunntas air MSS pre-boot agus MSS User Boot. Airson fiosrachadh mu POR, tòiseachadh inneal Boot and Design, faic UG0890: PolarFire SoC FPGA Power-Up and Resets User Guide.
Airson tuilleadh fiosrachaidh mu fheartan MSS, faic UG0880: PolarFire SoC MSS User Guide.
Seicheamh Boot-up
Bidh an t-sreath tòiseachaidh a’ tòiseachadh nuair a thèid am PolarFire SoC FPGA ath-shuidheachadh no ath-shuidheachadh. Thig e gu crìch nuair a bhios am pròiseasar deiseil gus prògram tagraidh a chuir an gnìomh. Bidh an t-sreath booting seo a’ ruith tro ghrunn stages mus tòisich e air cur an gnìomh phrògraman.
Bithear a’ coileanadh seata de ghnìomhachd tron phròiseas Boot-up a tha a’ toirt a-steach ath-shuidheachadh cumhachd-air a ’bhathar-chruaidh, tòiseachadh iomaill, tòiseachadh cuimhne, agus luchdachadh an aplacaid a tha air a mhìneachadh leis a’ chleachdaiche bho chuimhne neo-luaineach chun chuimhne luaineach airson a chuir gu bàs.
Tha an dealbh a leanas a’ sealltainn diofar ìrean den t-sreath Boot-up.
Figear 1 Seicheamh Boot-up
MSS Pre-Boot
Às deidh crìoch a chuir air Tòiseachadh Dealbhaidh, bidh MSS Pre-boot a’ tòiseachadh air a chuir gu bàs. Tha an MSS air a leigeil ma sgaoil bho ath-shuidheachadh às deidh crìoch a chuir air a h-uile modh tòiseachaidh àbhaisteach. Bidh rianadair an t-siostaim a’ riaghladh prògramadh, tùsachadh, agus rèiteachadh nan innealan. Cha tachair MSS Pre-boot ma tha an inneal prògramaichte air a rèiteachadh airson modh crochaidh rianadair an t-siostaim.
Tha an ìre tòiseachaidh MSS ro-bhròg air a cho-òrdanachadh le firmware rianadair an t-siostaim, ged a dh’ fhaodadh e feum a dhèanamh den E51 anns an MSS Core Complex gus pàirtean sònraichte den t-sreath ro-bròg a dhèanamh.
Bidh na tachartasan a leanas a’ tachairt aig àm pre-boot MSStage:
- Cumhachd suas cuimhne neo-luaineach freumhaichte MSS (eNVM)
- Tòiseachadh air càradh call-obrach co-cheangailte ri tasgadan MSS Core Complex L2
- Dearbhadh còd bròg a’ chleachdaiche (ma tha roghainn bròg Cleachdaiche tèarainte air a chomasachadh)
- Thoir seachad MSS obrachaidh gu còd Boot Cleachdaiche
Faodar an MSS Core Complex a bhrùthadh ann an aon de cheithir modhan. Tha an clàr a leanas a’ liostadh na roghainnean ro-bhròg MSS, a dh’ fhaodar a rèiteachadh agus a phrògramadh a-steach don sNVM. Tha am modh bròg air a mhìneachadh le paramadair a’ chleachdaiche U_MSS_BOOTMODE[1:0]. Tha dàta rèiteachaidh bròg a bharrachd an urra ris a’ mhodh agus tha e air a mhìneachadh le paramadair an neach-cleachdaidh U_MSS_BOOTCFG (faic Clàr 3, duilleag 4 agus Clàr 5, duilleag 6).
Clàr 1 • Modhan Boot Complex MSS Core
U_MSS_BOOTMODE[1:0] | Modh | Tuairisgeul |
0 | Boot leisg | Brògan MSS Core Complex bho boot ROM mura h-eil MSS air a rèiteachadh |
1 | Boot neo-thèarainte | Brògan MSS Core Complex gu dìreach bhon t-seòladh a tha air a mhìneachadh leis an U_MSS_BOOTADDR |
2 | Boot tèarainte cleachdaiche | Brògan MSS Core Complex bho sNVM |
3 | Boot tèarainte factaraidh | Brògan MSS Core Complex a’ cleachdadh protocol bròg tèarainte an fhactaraidh |
Tha an roghainn bròg air a thaghadh mar phàirt de shruth dealbhaidh Libero. Chan urrainnear am modh atharrachadh ach tro bhith a’ gineadh prògramadh FPGA ùr file.
Figear 2 • MSS Pre-boot Flow
Boot leisg
Mura h-eil an MSS air a rèiteachadh (airson example, inneal bàn), an uairsin bidh an MSS Core Complex a’ cur an gnìomh prògram boot ROM a chumas a h-uile pròiseasar ann an lùb gun chrìoch gus am bi dì-bhugadair a’ ceangal ris an targaid. Bidh na clàran vectar bròg a’ cumail an luach gus an tèid an inneal ath-shuidheachadh no gus am bi rèiteachadh modh bròg ùr air a phrògramadh. Airson innealan rèiteachaidh, faodar am modh seo a chuir an gnìomh a’ cleachdadh an
U_MSS_BOOTMODE=0 roghainn bròg ann an rèitiche Libero.
Thoir an aire: Sa mhodh seo, chan eil U_MSS_BOOTCFG ga chleachdadh.
Tha an dealbh a leanas a’ sealltainn sruth Idle boot.
Figear 3 • Sruth Boot Idle
Boot neo-thèarainte
Anns a 'mhodh seo, bidh an MSS Core Complex a' ruith bho sheòladh eNVM sònraichte gun dearbhadh. Tha e a 'toirt seachad an roghainn bròg as luaithe, ach chan eil dearbhadh sam bith air ìomhaigh a' chòd. Faodar an seòladh a shònrachadh le bhith a’ suidheachadh U_MSS_BOOTADDR anns an Libero Configurator. Faodar am modh seo a chleachdadh cuideachd airson bròg bho ghoireas cuimhne FPGA Fabric sam bith tro FIC. Tha am modh seo air a chuir an gnìomh a’ cleachdadh an
U_MSS_BOOTMODE=1 roghainn tòiseachaidh.
Tha an MSS Core Complex air a leigeil ma sgaoil bho ath-shuidheachadh le vectaran bròg air am mìneachadh le U_MSS_BOOTCFG (mar a tha air an liostadh sa chlàr a leanas).
Clàr 2 • Cleachdadh U_MSS_BOOTCFG ann am Modh Boot Neo-thèarainte 1
Offset (bytes) |
Meud (bytes) |
Ainm |
Tuairisgeul |
0 | 4 | BOOTVEC0 | Luchdaich a-nuas boot vector airson E51 |
4 | 4 | BOOTVEC1 | Luchdaich a-nuas boot vector airson u540 |
8 | 4 | BOOTVEC2 | Luchdaich a-nuas boot vector airson u541 |
16 | 4 | BOOTVEC3 | Luchdaich a-nuas boot vector airson u542 |
20 | 4 | BOOTVEC4 | Luchdaich a-nuas boot vector airson u543 |
Tha an dealbh a leanas a’ sealltainn an t-sruth bròg neo-thèarainte.
Figear 4 • Sruth Boot neo-thèarainte
Boot tèarainte cleachdaiche
Leigidh am modh seo leis an neach-cleachdaidh am bròg tèarainte àbhaisteach aca fhèin a chuir an gnìomh agus tha còd bròg tèarainte an neach-cleachdaidh air a chuir san sNVM. Is e cuimhne neo-luaineach 56 KB a th’ anns an sNVM a dh’ fhaodar a dhìon leis a’ ghnìomh a tha air a thogail a-steach gu corporra neo-ghloineach (PUF). Thathas den bheachd gu bheil an dòigh bròg seo tèarainte leis gu bheil duilleagan sNVM air an comharrachadh mar ROM do-ruigsinneach. Nuair a thig e gu cumhachd suas, bidh rianadair an t-siostaim a’ dèanamh lethbhreac de chòd bròg tèarainte an neach-cleachdaidh bho sNVM gu Dàta gu dlùth amalaichte Memory (DTIM) de chridhe Monitor E51. Bidh E51 a’ tòiseachadh a ’cur an gnìomh còd bròg tèarainte an neach-cleachdaidh.
Ma tha meud còd bròg tèarainte an neach-cleachdaidh nas motha na meud an DTIM feumaidh an neach-cleachdaidh an còd bròg a roinn ann an dà stagtha. Faodaidh na h-ath stage den t-sreath bròg neach-cleachdaidh, a dh’ fhaodadh dearbhadh a dhèanamh air an ath bhròg stage cleachdadh algairim dearbhaidh/dì-chrioptachaidh an neach-cleachdaidh.
Ma thèid duilleagan dearbhte no crioptaichte a chleachdadh, bidh an aon iuchair USK (is e sin,
U_MSS_BOOT_SNVM_USK) a chleachdadh airson a h-uile duilleag dearbhte / crioptaichte.
Ma dh’ fhailicheas dearbhadh, faodar an MSS Core Complex a chuir ann an ath-shuidheachadh agus an BOOT_FAIL tampfaodar bratach a thogail. Tha am modh seo ga chur an gnìomh leis an roghainn U_MSS_BOOTMODE=2 bròg.
Clàr 3 • Cleachdadh U_MSS_BOOTCFG ann am Boot Tèarainte Cleachdaiche
Offset (bytes) | Meud (bytes) | Ainm | Tuairisgeul |
0 | 1 | U_MSS_BOOT_SNVM_PAGE | Duilleag tòiseachaidh ann an SNVM |
1 | 3 | GNATH-FHOCAIL | Airson co-thaobhadh |
4 | 12 | U_MSS_BOOT_SNVM_USK | Airson duilleagan dearbhte / crioptaichte |
Tha an dealbh a leanas a’ sealltainn sruth bròg tèarainte an neach-cleachdaidh.
Figear 5 • Sruth Boot Sàbhailte Cleachdaiche
Boot tèarainte factaraidh
Anns a’ mhodh seo, bidh rianadair an t-siostaim a’ leughadh an Teisteanas Ìomhaigh Tèarainte (SBIC) bho eNVM agus a’ dearbhadh an SBIC. Nuair a thèid an dearbhadh gu soirbheachail, bidh Rianadair an t-Siostaim a’ dèanamh leth-bhreac de chòd bròg tèarainte an fhactaraidh bhon raon cuimhne prìobhaideach, tèarainte aige agus ga luchdachadh a-steach don DTIM de chridhe Monitor E51. Bidh am bròg tèarainte bunaiteach a’ dèanamh sgrùdadh ainm-sgrìobhte air an ìomhaigh eNVM a’ cleachdadh SBIC a tha air a stòradh ann an eNVM. Mura h-eil mearachdan air an aithris, thèid ath-shuidheachadh a leigeil ma sgaoil don MSS Core Complex. Ma thèid mearachdan aithris, thèid an MSS Core Complex a chuir ann an ath-shuidheachadh agus an BOOT_FAIL tampam bratach air a togail. An uairsin, bidh rianadair an t-siostaim ag obair aigamper bratach a tha ag innse comharra gu aodach FPGA airson gnìomh neach-cleachdaidh. Tha am modh seo ga chur an gnìomh leis an roghainn U_MSS_BOOTMODE=3 bròg.
Anns an SBIC tha seòladh, meud, hash, agus ainm-sgrìobhte Algorithm Signature Digital Curve Elliptic Curve (ECDSA) den bhlob dà-chànanach fo dhìon. Tha ECDSA a’ tabhann caochladh den Algorithm Signature Didseatach a bhios a’ cleachdadh crioptachadh lùbte elliptic. Tha e cuideachd a’ toirt a-steach an vectar ath-shuidheachadh airson gach Bathar-cruaidh
snàithlean / cridhe / pròiseas pròiseasar (Hart) san t-siostam.
Clàr 4 • Teisteanas Ìomhaigh Boot tèarainte (SBIC)
Offset | Meud (bytes) | Luach | Tuairisgeul |
0 | 4 | IMAGEADDR | Seòladh UBL air mapa cuimhne MSS |
4 | 4 | IMAGELEN | Meud an UBL ann am bytes |
8 | 4 | BOOTVEC0 | Vector boot ann an UBL airson E51 |
12 | 4 | BOOTVEC1 | Vector boot ann an UBL airson u540 |
16 | 4 | BOOTVEC2 | Vector boot ann an UBL airson u541 |
20 | 4 | BOOTVEC3 | Vector boot ann an UBL airson u542 |
24 | 4 | BOOTVEC4 | Vector boot ann an UBL airson u543 |
28 | 1 | Roghainnean[7:0] | Roghainnean SBIC |
28 | 3 | GNATH-FHOCAIL | |
32 | 8 | LAOIDH | Tionndadh SBIC/Image |
40 | 16 | DSN | Ceangal DSN roghainneil |
56 | 48 | H | Ìomhaigh UBL SHA-384 hash |
104 | 104 | CODESIG | Ainm-sgrìobhte ECDSA le còd DER |
Iomlan | 208 | Beachdan |
DSN
Ma tha an raon DSN neo-neoni, thèid a choimeas ri àireamh sreathach an uidheim fhèin. Ma dh’ fhailicheas an coimeas, an uairsin bidh am boot_fail tamptha a’ bhratach air a suidheachadh agus tha dearbhadh air a sguireadh.
LAOIDH
Ma tha cùl-ghairm SBIC air a chomasachadh le U_MSS_REVOCATION_ENABLE, thèid an SBIC a dhiùltadh mura h-eil luach VERSION nas àirde na no co-ionann ris an stairsneach cùl-ghairm.
ROGHAINN CHRUTHACHADH SBIC
Ma tha cùl-ghairm SBIC air a chomasachadh le U_MSS_REVOCATION_ENABLE agus OPTIONS[0] aig ‘1’, thèid a h-uile dreach SBIC nas lugha na VERSION a chùl-ghairm nuair a thèid an SBIC a dhearbhadh gu tur. Bidh an stairsneach cùl-ghairm fhathast aig an luach ùr gus an àrdaich e a-rithist le SBIC san àm ri teachd le OPTIONS[0] = '1' agus raon VERSION nas àirde. Chan urrainnear an stairsnich cùl-ghairm àrdachadh ach leis an uidheamachd seo agus chan urrainnear ath-shuidheachadh ach le beagan sruth.
Nuair a thèid an stairsneach cùl-ghairm ùrachadh gu dinamach, tha an stairsneach air a stòradh a’ cleachdadh an sgeama stòraidh gun fheum a thathas a’ cleachdadh airson còdan-pas gus nach bi fàilligeadh cumhachd aig àm bròg an inneal ag adhbhrachadh bròg inneal às deidh sin fàiligeadh. Ma dh’ fhailicheas ùrachadh na stairsnich cùl-ghairm, tha cinnt ann gur e luach na stairsnich an luach ùr no an tè roimhe.
Clàr 5 • Cleachdadh U_MSS_BOOTCFG ann am modh luchdachadh boot factaraidh
Offset (bytes) |
Meud (bytes) |
Ainm |
Tuairisgeul |
0 | 4 | U_MSS_SBIC_ADDR | Seòladh SBIC ann an àite seòlaidh MSS |
4 | 4 | U_MSS_REVOCATION_ENABLE | Dèan comas air cùl-ghairm SBIC mura h-eil neoni |
Tha an dealbh a leanas a’ sealltainn sruth bròg tèarainte an fhactaraidh.
Figear 6 • Sruth boot tèarainte factaraidh
Boot cleachdaiche MSS
Bidh bròg cleachdaiche MSS a’ tachairt nuair a thèid an smachd a thoirt bho Rianadair an t-Siostaim gu MSS Core Complex. Às deidh ro-bhròg MSS soirbheachail, bidh rianadair an t-siostaim a’ leigeil ma sgaoil an ath-shuidheachadh gu MSS Core Complex. Faodar MSS a thòiseachadh ann an aon de na dòighean a leanas:
- Iarrtas lom meatailt
- Iarrtas airson Linux
- AMP Iarrtas
Iarrtas lom meatailt
Faodar na tagraidhean meatailt lom airson an PolarFire SoC a leasachadh le bhith a’ cleachdadh inneal SoftConsole. Tha an inneal seo a 'toirt seachad an toradh files ann an cruth .hex a dh'fhaodar a chleachdadh ann an sruth Libero gus a thoirt a-steach don t-sruth-bit phrògraman file. Faodar an aon inneal a chleachdadh gus na tagraidhean Bare Metal a dhì-cheadachadh a ’cleachdadh JTAG
eadar-aghaidh.
Tha am figear a leanas a’ sealltainn an tagradh SoftConsole Bare Metal aig a bheil còig harts (Cores) a’ toirt a-steach cridhe Monitor E51.
Figear 7 • Pròiseact SoftConsole
Iarrtas airson Linux
Tha an earrann seo a’ toirt cunntas air an t-sreath bròg airson Linux a’ ruith air a h-uile cores U54.
Tha pròiseas bròg àbhaisteach air a dhèanamh suas de thrì stages. A ’chiad stage boot loader (FSBL) ga chur gu bàs bhon flash Boot on-chip (eNVM). Bidh an FSBL a’ luchdachadh an dàrna stage boot loader (SSBL) bho inneal bròg gu RAM no Cache taobh a-muigh. Faodaidh an inneal bròg a bhith eNVM no microcontroller cuimhne freumhaichte (eMMC) no SPI Flash taobh a-muigh. Bidh an SSBL a’ luchdachadh siostam-obrachaidh Linux bho inneal bròg gu RAM taobh a-muigh. Anns an treas stage, tha Linux air a chur gu bàs bhon RAM taobh a-muigh.
Tha am figear a leanas a’ sealltainn sruth Pròiseas Boot Linux.
Figear 8 • Sruth pròiseas àbhaisteach Linux Boot
Thèid mion-fhiosrachadh mu FSBL, craobh inneal, Linux, agus togail YOCTO, mar a thogas tu agus a rèiticheas tu Linux a thoirt seachad ann an sgaoileadh na sgrìobhainn seo san àm ri teachd.
AMP Iarrtas
Bidh tuairisgeul mionaideach air Libero MSS Configurator agus mar a nì thu dì-bhugachadh air tagraidhean ioma-phròiseasar a’ cleachdadh SoftConsole ann an sgaoileadh na sgrìobhainn seo san àm ri teachd.
Stòran eadar-dhealaichte de Booting
Ri ùrachadh ann an dreachan den sgrìobhainn seo san àm ri teachd.
Rèiteachadh boot
Ri ùrachadh ann an dreachan den sgrìobhainn seo san àm ri teachd.
Acronyms
Tha na h-acronaim a leanas air an cleachdadh san sgrìobhainn seo.
Clàr 1 • Liosta de Acronyms
Acronym air a leudachadh
- AMP Ioma-ghiollachd neo-chunbhalach
- DTIM Cuimhne dàta gu teann aonaichte (ris an canar cuideachd SRAM)
- ECDSA Algorithm ainm-sgrìobhte didseatach Elliptic Curve
- eNVM Cuimhne neo-luaineach freumhaichte
- FSBL A 'chiad Stage Boot Loader
- Heart Snàthainn bathar-cruaidh / cridhe / cridhe pròiseasar
- MSS Fo-shiostam microprocessor
- POR Cumhachd air ath-shuidheachadh
- PUF Gnìomh neo-chlaonach gu corporra
- ROM Cuimhne leughaidh a-mhàin
- SCB Drochaid rianadair siostam
- sNVM Cuimhne Thèarainte Neo-luaineach
Eachdraidh Ath-sgrùdaidh
Tha eachdraidh an ath-sgrùdaidh a’ toirt cunntas air na h-atharrachaidhean a chaidh a chur an gnìomh sa phàipear. Tha na h-atharrachaidhean air an liostadh le ath-sgrùdadh, a’ tòiseachadh leis an fhoillseachadh làithreach.
Ath-sgrùdadh 2.0
Tha na leanas na gheàrr-chunntas de na h-atharrachaidhean a chaidh a dhèanamh san ath-sgrùdadh seo.
- Chaidh fiosrachadh mu Factory Secure Boot ùrachadh.
- Chaidh fiosrachadh mu Bare Metal Application ùrachadh.
Ath-sgrùdadh 1.0
A’ chiad fhoillseachadh den sgrìobhainn seo.
Prìomh oifis Microsemi
Aon Iomairt, Aliso Viejo,
CA 92656 na SA
Taobh a-staigh na SA: +1 800-713-4113
Taobh a-muigh na SA: +1 949-380-6100
Reic: +1 949-380-6136
Facs: +1 949-215-4996
Post-d: sales.support@microsemi.com
www.microsemi.com
©2020 Microsemi, fo-bhuidheann a tha gu tur an seilbh Microchip Technology Inc. Gach còir glèidhte. Tha Microsemi agus suaicheantas Microsemi nan comharran-malairt clàraichte aig Microsemi Corporation. Is ann leis an luchd-seilbh aca a tha a h-uile comharra-malairt agus comharra seirbheis eile.
Sgrìobhainnean/Goireasan
![]() |
Microchip UG0881 PolarFire SoC FPGA Booting And Configuration [pdfStiùireadh Cleachdaiche UG0881 PolarFire SoC FPGA Booting and Configuration, UG0881, PolarFire SoC FPGA Booting And Configuration, Booting and Configuration |