MICROCHIP Interface v1.1 T Format Interface
Impormasyon ng Produkto
- Mga pagtutukoy
- Core na Bersyon: T-Format Interface v1.1
- Mga Sinusuportahang Pamilya ng Device: PolarFire MPF300T
- Sinusuportahang Daloy ng Tool: Libero software
- Paglilisensya: Ang naka-encrypt na RTL code na ibinigay, ay dapat bilhin nang hiwalay
- Pagganap: 200 MHz
Mga Tagubilin sa Paggamit ng Produkto
- Pag-install ng IP Core
- Upang i-install ang IP core sa Libero SoC software:
- I-update ang IP Catalog sa Libero SoC software.
- I-download ang IP core mula sa catalog kung hindi awtomatikong na-update.
- I-configure, buuin at i-instantiate ang core sa loob ng tool na SmartDesign para sa pagsasama ng proyekto.
- Upang i-install ang IP core sa Libero SoC software:
- Paggamit ng Device
- Ang T-Format Interface ay gumagamit ng mga mapagkukunan tulad ng sumusunod:
- Mga LUT: 236
- DFF: 256
- Pagganap (MHz): 200
- Ang T-Format Interface ay gumagamit ng mga mapagkukunan tulad ng sumusunod:
- Gabay sa Gumagamit at Dokumentasyon
- Sumangguni sa ibinigay na gabay sa gumagamit para sa detalyadong impormasyon sa mga parameter ng T-Format Interface, mga signal ng interface, mga timing diagram, at simulation ng testbench.
Mga FAQ
- T: Paano makukuha ang paglilisensya para sa T-Format Interface?
- A: Ang T-Format Interface ay lisensyado ng naka-encrypt na RTL na kailangang bilhin nang hiwalay. Para sa karagdagang impormasyon, sumangguni sa dokumentasyon ng T-Format Interface.
- T: Ano ang mga pangunahing tampok ng T-Format Interface?
- A: Kabilang sa mga pangunahing tampok ng T-Format Interface ang pagpapatupad ng IP Core sa Libero Design Suite at pagiging tugma sa iba't ibang produkto ng Tamagawa tulad ng mga rotary encoder.
Panimula
Ang T-Format interface IP ay idinisenyo upang magbigay ng isang interface para sa mga FPGA upang makipag-usap sa iba't ibang sumusunod Tamagawa mga produkto tulad ng mga rotary encoder.
Buod
Ang sumusunod na talahanayan ay nagbibigay ng buod ng mga katangian ng interface ng T-Format.
Talahanayan 1. Mga Katangian ng T-Format Interface.
Core na Bersyon | Nalalapat ang dokumentong ito sa T-Format Interface v1.1. |
Sinusuportahang Device | • PolarFire® SoC |
Mga pamilya | • PolarFire |
• RTG4™ | |
• IGLOO® 2 | |
• SmartFusion® 2 | |
Sinusuportahan Tool Daloy | Nangangailangan ng Libero® SoC v11.8 o mas bago na mga release. |
Paglilisensya | Ang kumpletong naka-encrypt na RTL code ay ibinigay para sa core, na nagbibigay-daan sa core na ma-instantiate gamit ang SmartDesign. Ang simulation, Synthesis, at Layout ay ginagawa gamit ang Libero software. Ang T-Format Interface ay lisensyado ng naka-encrypt na RTL na dapat bilhin nang hiwalay. Para sa karagdagang impormasyon, tingnan T-Format Interface. |
Mga tampok
- Ang T-Format Interface ay may mga sumusunod na pangunahing tampok:
- Nagpapadala at tumatanggap ng serial data mula sa pisikal na layer (RS-485 interface)
- Ini-align ang data ayon sa T-Format at ibinibigay ang data na ito bilang mga rehistro na binabasa ng mga kasunod na block
- Ang mga pagsusuri para sa mga error, tulad ng parity, Cyclic Redundancy Check (CRC) mismatch, pagpapadala ng mga error, at iba pa, ay iniuulat ng external na device
- Nagbibigay ng alarm function na nati-trigger kung ang bilang ng mga paglitaw ng pagkakamali ay lumampas sa isang naka-configure na threshold
- Nagbibigay ng mga port para sa isang panlabas na CRC generator block para baguhin ng user ang CRC polynomial kung kinakailangan
Pagpapatupad ng IP Core sa Libero Design Suite
- Dapat na naka-install ang IP core sa IP Catalog ng Libero SoC software.
- Awtomatiko itong ginagawa sa pamamagitan ng IP Catalog update function sa Libero SoC software, o ang IP core ay manu-manong dina-download mula sa catalog.
- Kapag na-install na ang IP core sa Libero SoC software IP Catalog, ang core ay na-configure, nabuo, at na-instantiate sa loob ng SmartDesign tool para maisama sa listahan ng proyekto ng Libero.
Paggamit at Pagganap ng Device
Inililista ng sumusunod na talahanayan ang paggamit ng device na ginamit para sa T-Format Interface.
Talahanayan 2. T-Format Interface Utilization
Mga Detalye ng Device | Mga mapagkukunan | Pagganap (MHz) | Mga RAM | Math Blocks | Mga Chip Global | |||
Pamilya | Device | Mga LUT | DFF | LSRAM | μSRAM | |||
PolarFire® SoC | MPFS250T | 248 | 256 | 200 | 0 | 0 | 0 | 0 |
PolarFire | MPF300T | 236 | 256 | 200 | 0 | 0 | 0 | 0 |
SmartFusion® 2 | M2S150 | 248 | 256 | 200 | 0 | 0 | 0 | 0 |
Mahalaga:
- Kinukuha ang data sa talahanayang ito gamit ang karaniwang synthesis at mga setting ng layout. CDR reference clock source ay nakatakda sa Dedicated na may iba pang mga halaga ng configurator na hindi nagbabago.
- Ang orasan ay pinipigilan sa 200 MHz habang pinapatakbo ang pagsusuri ng tiyempo upang makamit ang mga numero ng pagganap.
Functional na Paglalarawan
- Inilalarawan ng seksyong ito ang mga detalye ng pagpapatupad ng T-Format Interface.
- Ipinapakita ng sumusunod na figure ang top-level block diagram ng T-Format Interface.
Larawan 1-1. Top Level Block Diagram ng T-Format Interface IP
Para sa kumpletong detalye sa T-Format, tingnan Tamagawa. mga datasheet. Inililista ng sumusunod na talahanayan ang iba't ibang mga utos na ginagamit upang humiling ng data mula sa panlabas na device at ang kanilang mga function, at ang bilang ng mga field ng data na ibinalik para sa bawat command.
Talahanayan 1-1. Mga Utos para sa Control Field
Command ID | Function | Bilang ng Mga Field ng Data sa Natanggap na Frame |
0 | Rotor Angle (Data Read) | 3 |
1 | Multiturn data (Data Read) | 3 |
2 | Encoder ID (Data Read) | 1 |
3 | Data ng Rotor Angle at Multiturn (Data Read) | 8 |
7 | I-reset | 3 |
8 | I-reset | 3 |
C | I-reset | 3 |
Ang sumusunod na figure ay nagpapakita ng system-level block diagram ng T-Format Interface.
Larawan 1-2. System-Level Block Diagram ng T-Format Interface
Ang sumusunod na figure ay nagpapakita ng functional block diagram ng T-Format interface.
Larawan 1-3. FunctionalBlock Diagram ng T-Format Interface IP
Ang bawat transaksyon sa komunikasyon sa T-Format ay nagsisimula sa isang pagpapadala ng Control Frame (CF) mula sa humiling, na sinusundan ng isang frame na natanggap mula sa panlabas na device. Ang TF Transmitter block ay bumubuo ng serial data na ipapadala sa panlabas na device. Bumubuo din ito ng opsyonal na tx_en_o signal na kinakailangan ng ilang RS-485 converter. Ang encoder ay tumatanggap ng data na ipinadala at nagpapadala ng isang frame ng serial data sa IP, na natanggap sa rx_i input port ng IP block. Unang nakita ng TF_CF_DET block ang control field at kinikilala ang ID value. Ang haba ng data ay tinutukoy batay sa natanggap na halaga ng ID, at ang mga kasunod na field ay natatanggap at iniimbak sa kani-kanilang mga rehistro gamit ang TF_DATA_READ block. Pagkatapos maimbak ang kumpletong data, ang data sa lahat ng field maliban sa CRC field ay ipapadala sa isang panlabas na CRC generator block, at ang kalkuladong CRC na nabuo ng block na ito ay inihahambing sa CRC na natanggap. Ang ilan sa iba pang mga error ay sinusuri din, at ang done_o signal ay iginiit ('1' para sa isang sys_clk_i cycle) pagkatapos ng bawat transaksyon na walang error.
Error sa Paghawak
- Tinutukoy ng block ang mga sumusunod na error:
- Parity error sa natanggap na control field
- Masamang pagkakasunud-sunod ng pagsisimula sa natanggap na control field
- Hindi kumpletong mensahe kung saan ang linya ng RX ay natigil sa 0 o natigil sa 1
- CRC mismatch sa pagitan ng data sa natanggap na CRC field, at nakalkulang CRC
- Magpadala ng Mga Error gaya ng parity error o delimiter error sa ipinadala na CF, gaya ng nabasa mula sa bit 6 at bit 7 ng status field (tingnan ang Tamagawa datasheet).
Ang mga error na ito, kapag natukoy ng block, ay nagreresulta sa pagdaragdag ng fault counter. Kapag ang halaga ng fault counter ay lumampas sa na-configure na halaga ng threshold (na-configure gamit ang g_FAULT_THRESHOLD), igiit ang output ng alarm_o. Ang output ng alarma ay de-asserted kapag ang alarm_clr_i input ay mataas para sa isang sys_clk_i na panahon. Ang tf_error_o signal ay ginagamit upang ipakita ang uri ng error na naganap. Ang data na ito ay ni-reset sa 0 kapag nagsimula ang susunod na transaksyon (start_i ay '1'). Ang sumusunod na talahanayan ay naglalarawan ng iba't ibang mga error at ang kanilang kaukulang bit na posisyon sa tf_error_o register.
Talahanayan 1-2. tf_error_o Magrehistro Paglalarawan
bit | Function |
5 | Error sa TX delimiter – tulad ng ipinahiwatig sa bit 7 ng field ng status |
4 | TX parity error – gaya ng ipinahiwatig sa bit 6 ng status field |
3 | CRC mismatch sa pagitan ng CRC field na natanggap mula sa slave at nakalkulang CRC data |
2 | Hindi kumpletong mensahe – error sa delimiter na nagreresulta sa timeout |
1 | Hindi magandang pagkakasunud-sunod ng pagsisimula sa natanggap na control field - "0010" ay hindi natanggap bago ang timeout |
0 | Parity Error sa natanggap na control field |
T-Format Interface Parameter at Interface Signal
Tinatalakay ng seksyong ito ang mga parameter sa T-Format Interface GUI configurator at mga signal ng I/O.
Mga Setting ng Configuration
- Inililista ng sumusunod na talahanayan ang paglalarawan ng mga parameter ng pagsasaayos na ginamit sa pagpapatupad ng hardware ng
- T-Format Interface. Ito ay mga generic na parameter at iba-iba ayon sa pangangailangan ng application.
Pangalan ng Signal | Paglalarawan |
g_TIMEOUT_TIME | Tinutukoy ang oras ng timeout sa pagitan ng magkakasunod na mga field sa isang frame sa multiple ng sys_clk_i period. |
g_FAULT_THRESHOLD | Tinutukoy ang halaga ng fault threshold – ang alarm_o ay iginiit kapag ang fault counter ay lumampas sa halagang ito. |
Mga Signal ng Input at Output
Inililista ng sumusunod na talahanayan ang mga input at output port ng T-Format Interface.
Talahanayan 2-2. Mga Input at Output ng T-Format Interface
Pangalan ng Signal | Direksyon | Paglalarawan |
reset_i | Input | Aktibong mababang asynchronous na pag-reset ng signal sa disenyo |
sys_clk_i | Input | Clock ng System |
ref_clk_i | Input | Reference na orasan, 2.5MHz* |
start_i | Input | Startsignal upang simulan ang T-Format na transaksyon – dapat ay '1' para sa isang sys_clk_i cycle |
alarm_clr_i | Input | Malinaw na signal ng alarma – dapat ay '1' para sa isang sys_clk_i cycle |
rx_i | Input | Serial data input mula sa encoder |
crc_done_i | Input | Tapos na ang signal mula sa panlabas na CRC block –dapat na '1' para sa isang sys_clk_i cycle |
cmd_i | Input | ControlField ID na ipapadala sa encoder |
crc_calc_i | Input | Output ng block ng CRC Generator na may mga bits na binaligtad, ibig sabihin, crc_gen(7) -> crc_calc_i (0), crc_gen(6)-> crc_calc_i(1), .. crc_gen(0)-> crc_calc_i(7) |
tx_o | Output | Serial data output sa encoder |
tx_en_o | Output | I-transmit ang enable signal – tumataas kapag isinasagawa ang transmission |
tapos_o | Output | Transaksyon tapos signal – iginiit bilang isang pulso na may lapad ng isang sys_clk_i cycle |
alarm_o | Output | Alarm signal – iginiit kapag ang bilang ng mga paglitaw ng pagkakamali ay katumbas ng halaga ng threshold na na-configure sa g_FAULT_THRESHOLD |
start_crc_o | Output | Start signal para sa CRC generation block |
Pangalan ng Signal | Direksyon | Paglalarawan |
data_crc_o | Output | Data para sa CRC generation block – ibinibigay ang data bilang: {CF, SF, D0, D1, D2, .. D7} nang walang mga delimiter. Sa kaso ng mga mas maiikling mensahe (kung saan ang D0-D2 lang ang may data), ang ibang mga field na D3-D7 ay kukunin bilang 0 |
tf_error_o | Output | TF Error register |
Oo | Output | ID value mula sa control field sa natanggap na frame* |
sf_o | Output | Status field mula sa natanggap na frame* |
d0_o | Output | D0field mula sa natanggap na frame* |
d1_o | Output | D1field mula sa natanggap na frame* |
d2_o | Output | D2field mula sa natanggap na frame* |
d3_o | Output | D3field mula sa natanggap na frame* |
d4_o | Output | D4field mula sa natanggap na frame* |
d5_o | Output | D5field mula sa natanggap na frame* |
d6_o | Output | D6field mula sa natanggap na frame* |
d7_o | Output | D7field mula sa natanggap na frame* |
crc_o | Output | CRC field mula sa natanggap na frame* |
Tandaan: Para sa karagdagang impormasyon, tingnan ang datasheet ng Tamagawa.
Mga Timing Diagram
- Tinatalakay ng seksyong ito ang mga diagram ng timing ng T-Format Interface.
- Ang sumusunod na figure ay nagpapakita ng isang normal na T-format na transaksyon. Ang done_o signal ay nabuo sa dulo ng bawat error-free na transaksyon, at ang tf_error_o signal ay nananatili sa 0.
Larawan 3-1. Timing Diagram – Normal na Transaksyon
Ang sumusunod na figure ay nagpapakita ng isang T-Format na transaksyon na may CRC error. Ang done_o signal ay hindi nabuo, at ang tf_error_o signal ay 8, na nagpapahiwatig na ang isang CRC mismatch ay naganap. Ang done_o signal ay nabuo kung ang susunod na transaksyon ay walang anumang error.
Larawan 3-2. Timing Diagram – CRC Error
Testbench
- Ang pinag-isang test-bench ay ginagamit upang i-verify at subukan ang T-Format Interface na tinatawag bilang user test-bench. Ibinibigay ang Testbench upang suriin ang functionality ng T-Format Interface IP.
Simulation
Ang mga sumusunod na hakbang ay naglalarawan kung paano gayahin ang core gamit ang testbench:
- Buksan ang Libero SoC application, i-click ang tab na Libero SoC Catalog, palawakin ang Solutions-MotorControl
- I-double click ang T-Format Interface, at pagkatapos ay i-click ang OK. Ang dokumentasyong nauugnay sa IP ay nakalista sa ilalim ng Dokumentasyon.
- Mahalaga: Kung hindi mo nakikita ang tab na Catalog, mag-navigate sa View Windows menu at i-click ang Catalog upang gawin itong nakikita.
- Larawan 4-1. T-Format Interface IP Core sa Libero SoC Catalog
- Sa tab na Stimulus Hierarchy, i-right-click ang testbench (t_format_interface_tb.v), ituro ang Simulate Pre-Synth Design, at pagkatapos ay i-click ang Open Interactively.
- Mahalaga: Kung hindi mo nakikita ang tab na Stimulus Hierarchy, mag-navigate sa View > Windows menu at i-click ang Stimulus Hierarchy upang gawin itong nakikita.
- Larawan 4-2. Simulating Pre-Synthesis Design
- Ang ModelSim ay bubukas gamit ang testbench file tulad ng ipinapakita sa sumusunod na figure.
- Larawan 4-3. Window ng Simulation ng ModelSim
- Mahalaga: Kung ang simulation ay nagambala dahil sa limitasyon ng runtime na tinukoy sa do file, gamitin ang run -all command para makumpleto ang simulation.
Kasaysayan ng Pagbabago
Inilalarawan ng kasaysayan ng rebisyon ang mga pagbabagong ipinatupad sa dokumento. Ang mga pagbabago ay nakalista ayon sa rebisyon, simula sa pinakabagong publikasyon.
Talahanayan 5-1. Kasaysayan ng Pagbabago
Rebisyon | Petsa | Paglalarawan |
A | 02/2023 | Ang sumusunod ay ang listahan ng mga pagbabago sa rebisyon A ng dokumento:
• Inilipat ang dokumento sa template ng Microchip. • Na-update ang numero ng dokumento sa DS50003503A mula 50200812. • Idinagdag 3. Timing Diagram. • Idinagdag 4. Testbench. |
1.0 | 02/2018 | Ang Rebisyon 1.0 ay ang unang publikasyon ng dokumentong ito. |
Suporta sa Microchip FPGA
- Ang grupo ng mga produkto ng Microchip FPGA ay sumusuporta sa mga produkto nito sa iba't ibang serbisyo ng suporta, kabilang ang Customer Service, Customer Technical Support Center, a website, at mga opisina sa pagbebenta sa buong mundo.
- Iminumungkahi ang mga customer na bisitahin ang mga online na mapagkukunan ng Microchip bago makipag-ugnayan sa suporta dahil malamang na nasagot na ang kanilang mga tanong.
- Makipag-ugnayan sa Technical Support Center sa pamamagitan ng website sa www.microchip.com/support. Banggitin ang FPGA Device
- Numero ng bahagi, piliin ang naaangkop na kategorya ng kaso, at i-upload ang disenyo files habang gumagawa ng kaso ng teknikal na suporta.
- Makipag-ugnayan sa Customer Service para sa hindi teknikal na suporta sa produkto, gaya ng pagpepresyo ng produkto, pag-upgrade ng produkto, impormasyon sa pag-update, status ng order, at awtorisasyon.
- Mula sa North America, tumawag sa 800.262.1060
- Mula sa ibang bahagi ng mundo, tumawag sa 650.318.4460
- Fax, mula saanman sa mundo, 650.318.8044
Impormasyon sa Microchip
Ang Microchip Website
Nagbibigay ang Microchip ng online na suporta sa pamamagitan ng aming website sa www.microchip.com/. Ito website ay ginagamit upang gumawa files at impormasyong madaling makuha ng mga customer. Ang ilan sa mga magagamit na nilalaman ay kinabibilangan ng:
- Suporta sa Produkto – Datasheet at errata, mga tala ng aplikasyon at sampmga programa, mapagkukunan ng disenyo, mga gabay sa gumagamit at mga dokumento ng suporta sa hardware, pinakabagong paglabas ng software at naka-archive na software
- Pangkalahatang Teknikal na Suporta – Mga Madalas Itanong (FAQ), mga kahilingan sa teknikal na suporta, mga online na grupo ng talakayan, listahan ng miyembro ng programa ng kasosyo sa disenyo ng Microchip
- Negosyo ng Microchip - Tagapili ng produkto at mga gabay sa pag-order, pinakabagong press release ng Microchip, listahan ng mga seminar at kaganapan, listahan ng mga opisina ng pagbebenta ng Microchip, mga distributor at mga kinatawan ng pabrika
Serbisyong Abiso sa Pagbabago ng Produkto
Nakakatulong ang serbisyo ng abiso sa pagbabago ng produkto ng Microchip na panatilihing napapanahon ang mga customer sa mga produkto ng Microchip. Makakatanggap ang mga subscriber ng abiso sa email sa tuwing may mga pagbabago, update, rebisyon o pagkakamali na nauugnay sa isang partikular na pamilya ng produkto o tool sa pag-develop ng interes. Upang magparehistro, pumunta sa www.microchip.com/pcn. at sundin ang mga tagubilin sa pagpaparehistro.
Suporta sa Customer
Ang mga gumagamit ng mga produkto ng Microchip ay maaaring makatanggap ng tulong sa pamamagitan ng ilang mga channel:
- Distributor o Kinatawan
- Lokal na Sales Office
- Naka-embed na Solutions Engineer (ESE)
- Teknikal na Suporta
Dapat makipag-ugnayan ang mga customer sa kanilang distributor, kinatawan o ESE para sa suporta. Available din ang mga lokal na opisina ng pagbebenta upang tulungan ang mga customer. Ang isang listahan ng mga opisina ng pagbebenta at mga lokasyon ay kasama sa dokumentong ito. Ang teknikal na suporta ay makukuha sa pamamagitan ng website sa: www.microchip.com/support.
Tampok na Proteksyon ng Code ng Mga Microchip Device
Tandaan ang mga sumusunod na detalye ng tampok na proteksyon ng code sa mga produkto ng Microchip:
- Ang mga produktong Microchip ay nakakatugon sa mga pagtutukoy na nakapaloob sa kanilang partikular na Microchip Data Sheet.
- Naniniwala ang Microchip na ang pamilya ng mga produkto nito ay ligtas kapag ginamit sa inilaan na paraan, sa loob ng mga pagtutukoy sa pagpapatakbo, at sa ilalim ng normal na mga kondisyon.
- Pinahahalagahan ng Microchip at agresibong pinoprotektahan ang mga karapatan sa intelektwal na pag-aari nito. Ang mga pagtatangkang labagin ang mga tampok na proteksyon ng code ng mga produkto ng Microchip ay mahigpit na ipinagbabawal at maaaring lumabag sa Digital Millennium Copyright Act.
- Ni ang Microchip o anumang iba pang tagagawa ng semiconductor ay hindi magagarantiyahan ang seguridad ng code nito. Ang proteksyon ng code ay hindi nangangahulugan na ginagarantiya namin na ang produkto ay "hindi nababasag".
- Ang proteksyon ng code ay patuloy na umuunlad. Ang Microchip ay nakatuon sa patuloy na pagpapabuti ng mga tampok sa proteksyon ng code ng aming mga produkto.
Legal na Paunawa
- Ang publikasyong ito at ang impormasyon dito ay maaari lamang gamitin sa mga produkto ng Microchip, kabilang ang pagdidisenyo, pagsubok, at pagsasama ng mga produktong Microchip sa iyong aplikasyon. Ang paggamit ng impormasyong ito sa anumang iba pang paraan ay lumalabag sa mga tuntuning ito. Ang impormasyon tungkol sa mga application ng device ay ibinibigay lamang para sa iyong kaginhawahan at maaaring mapalitan ng mga update. Responsibilidad mong tiyaking natutugunan ng iyong aplikasyon ang iyong mga pagtutukoy. Makipag-ugnayan sa iyong lokal na opisina ng pagbebenta ng Microchip para sa karagdagang suporta o, kumuha ng karagdagang suporta sa www.microchip.com/en-us/support/design-help/client-support-services.
- ANG IMPORMASYON NA ITO AY IBINIGAY NG MICROCHIP "AS IS". ANG MICROCHIP AY WALANG KINAKATAWAN O WARRANTY NG ANUMANG URI MAHALAGA MAN O IPINAHIWATIG, NAKASULAT O BALIG, STATUTORY O IBA PA, KAUGNAY SA IMPORMASYON KASAMA NGUNIT HINDI LIMITADO SA ANUMANG IPINAHIWATIG NA WARRANTY NG NON-INFLARITY FOR NON-INFLARITY FOR INPARTEMENT MGA WARRANTY KAUGNAY SA KUNDISYON, KALIDAD, O PAGGANAP NITO. HINDI MANANAGOT ANG MICROCHIP SA ANUMANG INDIRECT, ESPESYAL, PUNITIVE, INCIDENTAL, O KAHITANG PAGKAWALA, PINSALA, GASTOS, O GASTOS NG ANUMANG URI NA KAUGNAY SA IMPORMASYON O SA PAGGAMIT NITO, GAANO MAN ANG SANHI, KAHIT NA MINSAN ANG MAGING POSIBILIDAD O ANG MGA PINSALA AY MAAABOT. HANGGANG SA BUONG SAKOT NA PINAHAYAGAN NG BATAS, ANG KABUUANG PANANAGUTAN NG MICROCHIP SA LAHAT NG MGA CLAIMS SA ANUMANG PARAAN NA KAUGNAY SA IMPORMASYON O ANG PAGGAMIT NITO AY HINDI HIGIT SA BILANG NG MGA BAYAD, KUNG MERON, NA DIREKTA NINYONG BINAYARAN SA MICROCHIP PARA SA IMPORMASYON.
- Ang paggamit ng mga Microchip device sa life support at/o mga application na pangkaligtasan ay ganap na nasa panganib ng bumibili, at sumasang-ayon ang mamimili na ipagtanggol, bayaran at pigilin ang Microchip na hindi nakakapinsala sa anumang mga pinsala, paghahabol, demanda, o gastos na nagreresulta mula sa naturang paggamit. Walang mga lisensya ang ipinadala, nang tahasan o kung hindi man, sa ilalim ng anumang mga karapatan sa intelektwal na ari-arian ng Microchip maliban kung iba ang nakasaad.
Mga trademark
Ang pangalan at logo ng Microchip, ang logo ng Microchip, Adaptec, AVR, AVR logo, AVR Freaks, BesTime, BitCloud, CryptoMemory, CryptoRF, dsPIC, flexPWR, HELDO, IGLOO, JukeBlox, KeeLoq, Kleer, LANCheck, LinkMD, maXStylus, maXTouch, MediaLB, megaAVR, Microsemi, Microsemi logo, MOST, MOST logo, MPLAB, OptoLyzer, PIC, picoPower, PICSTART, PIC32 logo, PolarFire, Prochip Designer, QTouch, SAM-BA, SenGenuity, SpyNIC, SST, SST Logo, SuperFlash, Symmetricom , SyncServer, Tachyon, TimeSource, tinyAVR, UNI/O, Vectron, at XMEGA ay mga rehistradong trademark ng Microchip Technology Incorporated sa USA at iba pang mga bansa. AgileSwitch, APT, ClockWorks, The Embedded Control Solutions Company, EtherSynch, Flashtec, Hyper Speed Control, HyperLight Load, Libero, motorBench, mTouch, Powermite 3, Precision Edge, ProASIC, ProASIC Plus, ProASIC Plus logo, Quiet- Wire, SmartFusion, Ang SyncWorld, Temux, TimeCesium, TimeHub, TimePictra, TimeProvider, TrueTime, at ZL ay mga rehistradong trademark ng Microchip Technology Incorporated sa USA Adjacent Key Suppression, AKS, Analog-for-the-Digital Age, Any Capacitor, AnyIn, AnyOut, Augmented Switching , BlueSky, BodyCom, Clockstudio, CodeGuard, CryptoAuthentication, CryptoAutomotive, CryptoCompanion, CryptoController, dsPICDEM, dsPICDEM.net, Dynamic na Average na Pagtutugma, DAM, ECAN, Espresso T1S, EtherGREEN, GridTime, IdealBridge, In-Circuit SP Serial Program, IN-Circuit IC Intelligent Parallel, IntelliMOS, Inter-Chip Connectivity, JitterBlocker, Knob-on-Display, KoD, maxCrypto, maxView, membrane, Mindi, MiWi, MPASM, MPF, MPLAB Certified na logo, MPLIB, MPLINK, MultiTRAK, NetDetach, Omniscient Code Generation, PICDEM, PICDEM.net, PICkit, PICtail, PowerSmart, PureSilicon, QMatrix, REAL ICE, Ripple Blocker, RTAX , RTG4, SAM ICE, Serial Quad I/O, simpleng mapa, SimpliPHY, SmartBuffer, SmartHLS, SMART-IS, storClad, SQI, SuperSwitcher, SuperSwitcher II, Switchtec, SynchroPHY, Total Endurance, Trusted Time, TSHARC, USBCheck, VariSense, VectorBlox, VeriPHY, ViewAng Span, WiperLock, XpressConnect, at ZENA ay mga trademark ng Microchip Technology Incorporated sa USA at iba pang mga bansa. Ang SQTP ay isang marka ng serbisyo ng Microchip Technology Incorporated sa USA Ang logo ng Adaptec, Frequency on Demand, Silicon Storage Technology, at Symmcom ay mga rehistradong trademark ng Microchip Technology Inc. sa ibang mga bansa. Ang GestIC ay isang rehistradong trademark ng Microchip Technology Germany II GmbH & Co. KG, isang subsidiary ng Microchip Technology Inc., sa ibang mga bansa. Ang lahat ng iba pang trademark na binanggit dito ay pag-aari ng kani-kanilang kumpanya. © 2023, Microchip Technology Incorporated at mga subsidiary nito. Lahat ng Karapatan ay Nakalaan. ISBN: 978-1-6683-2140-9
Sistema ng Pamamahala ng Kalidad
Para sa impormasyon tungkol sa Quality Management System ng Microchip, pakibisita www.microchip.com/quality.
Pandaigdigang Benta at Serbisyo
- AMERIKA
- Tanggapan ng Kumpanya
- 2355 West Chandler Blvd.
- Chandler, AZ 85224-6199
- Tel: 480-792-7200
- Fax: 480-792-7277
- Teknikal na Suporta:
- Web Address:
- Atlanta
- Duluth, GA
- Tel: 678-957-9614
- Fax: 678-957-1455
- Austin, TX
- Tel: 512-257-3370
- Boston
- Westborough, MA
- Tel: 774-760-0087
- Fax: 774-760-0088
- Chicago
- Itasca, IL
- Tel: 630-285-0071
- Fax: 630-285-0075
- Dallas
- Addison, TX
- Tel: 972-818-7423
- Fax: 972-818-2924
- Detroit
- Novi, MI
- Tel: 248-848-4000
- Houston, TX
- Tel: 281-894-5983
- Indianapolis
- Noblesville, IN
- Tel: 317-773-8323
- Fax: 317-773-5453
- Tel: 317-536-2380
- Los Angeles
- Misyon Viejo, CA
- Tel: 949-462-9523
- Fax: 949-462-9608
- Tel: 951-273-7800
- Raleigh, NC
- Tel: 919-844-7510
- New York, NY
- Tel: 631-435-6000
- San Jose, CA
- Tel: 408-735-9110
- Tel: 408-436-4270
- Canada - Toronto
- Tel: 905-695-1980
- Fax: 905-695-2078
- Tanggapan ng Kumpanya
© 2023 Microchip Technology Inc. at mga subsidiary nito
Mga Dokumento / Mga Mapagkukunan
![]() |
MICROCHIP Interface v1.1 T Format Interface [pdf] Gabay sa Gumagamit Interface v1.1 T Format Interface, Interface v1.1, T Format Interface, Format Interface, Interface |