logo MICROCHIP

Antara Muka MICROCHIP v1.1 Antara Muka Format T

MICROCHIP-Antara Muka-v1-1-T-Format-Antara Muka-produk

Maklumat Produk

  • Spesifikasi
    • Versi Teras: Antara Muka T-Format v1.1
    • Keluarga Peranti yang Disokong: PolarFire MPF300T
    • Aliran Alat yang Disokong: Perisian Libero
    • Pelesenan: Kod RTL yang disulitkan disediakan, mesti dibeli secara berasingan
    • Prestasi: 200 MHz

Arahan Penggunaan Produk

  • Pemasangan Teras IP
    • Untuk memasang teras IP dalam perisian Libero SoC:
      • Kemas kini Katalog IP dalam perisian Libero SoC.
      • Muat turun teras IP daripada katalog jika tidak dikemas kini secara automatik.
      • Konfigurasikan, jana dan nyatakan teras dalam alat SmartDesign untuk kemasukan projek.
  • Penggunaan Peranti
    • Antara Muka T-Format menggunakan sumber seperti berikut:
      • LUT: 236
      • DFF: 256
      • Prestasi (MHz): 200
  • Panduan Pengguna dan Dokumentasi
    • Rujuk panduan pengguna yang disediakan untuk mendapatkan maklumat terperinci tentang parameter Antara Muka T-Format, isyarat antara muka, gambar rajah pemasaan dan simulasi meja ujian.

Soalan Lazim

  • S: Bagaimana untuk mendapatkan pelesenan untuk Antara Muka T-Format?
    • A: Antara Muka T-Format dilesenkan dengan RTL yang disulitkan yang perlu dibeli secara berasingan. Untuk maklumat lanjut, rujuk dokumentasi Antara Muka T-Format.
  • S: Apakah ciri utama Antara Muka T-Format?
    • A: Ciri utama Antara Muka T-Format termasuk pelaksanaan IP Core dalam Libero Design Suite dan keserasian dengan pelbagai produk Tamagawa seperti pengekod berputar.

pengenalan

(Tanya soalan).

IP antara muka T-Format telah direka bentuk untuk menyediakan antara muka untuk FPGA untuk berkomunikasi dengan pelbagai pematuhan Tamagawa produk seperti pengekod berputar.

Ringkasan
Jadual berikut menyediakan ringkasan ciri antara muka T-Format.

Jadual 1. Ciri Antara Muka T-Format.

Versi Teras Dokumen ini digunakan untuk Antara Muka T-Format v1.1.
Peranti yang Disokong • SoC PolarFire®
Keluarga • PolarFire
  • RTG4
  • IGLOO® 2
  • SmartFusion® 2
Disokong alat Aliran Memerlukan Libero® SoC v11.8 atau keluaran yang lebih baru.
Pelesenan Kod RTL yang disulitkan lengkap disediakan untuk teras, membolehkan teras dijadikan instantiated dengan SmartDesign. Simulasi, Sintesis dan Reka Letak dilakukan dengan perisian Libero. Antara Muka T-Format dilesenkan dengan RTL yang disulitkan yang mesti dibeli secara berasingan. Untuk maklumat lanjut, lihat Antara Muka T-Format.

Ciri-ciri

  • Antara Muka T-Format mempunyai ciri utama berikut:
  • Menghantar dan menerima data bersiri daripada lapisan fizikal (antara muka RS-485)
  • Menjajarkan data mengikut T-Format dan menyediakan data ini sebagai daftar yang dibaca oleh blok berikutnya
  • Semakan untuk ralat, seperti pariti, Cyclic Redundancy Check (CRC) mispatch, menghantar ralat dan sebagainya, dilaporkan oleh peranti luaran
  • Menyediakan fungsi penggera yang dicetuskan jika bilangan kejadian kesalahan melebihi ambang yang dikonfigurasikan
  • Menyediakan port untuk blok penjana CRC luaran supaya pengguna mengubah suai polinomial CRC jika perlu

Pelaksanaan Teras IP dalam Suite Reka Bentuk Libero

  • Teras IP mesti dipasang dalam Katalog IP perisian Libero SoC.
  • Ini dilakukan secara automatik melalui fungsi kemas kini Katalog IP dalam perisian Libero SoC, atau teras IP dimuat turun secara manual daripada katalog.
  • Setelah teras IP dipasang dalam Katalog IP perisian SoC Libero, teras dikonfigurasikan, dijana dan dijadikan instantiated dalam alat SmartDesign untuk dimasukkan dalam senarai projek Libero.

Penggunaan dan Prestasi Peranti

Jadual berikut menyenaraikan penggunaan peranti yang digunakan untuk Antara Muka T-Format.
Jadual 2. Penggunaan Antara Muka T-Format

Butiran Peranti Sumber Prestasi (MHz) RAM Blok Matematik Cip Globals
Keluarga Peranti LUTs DFF LSRAM μSRAM
SoC PolarFire® MPFS250T 248 256 200 0 0 0 0
PolarFire MPF300T 236 256 200 0 0 0 0
SmartFusion® 2 M2S150 248 256 200 0 0 0 0

Penting:

  1. Data dalam jadual ini ditangkap menggunakan tetapan sintesis dan susun atur biasa. Sumber jam rujukan CDR telah ditetapkan kepada Dedicated dengan nilai konfigurator lain tidak berubah.
  2. Jam dihadkan kepada 200 MHz semasa menjalankan analisis masa untuk mencapai nombor prestasi.

Penerangan Fungsian

  • Bahagian ini menerangkan butiran pelaksanaan Antara Muka T-Format.
  • Rajah berikut menunjukkan rajah blok peringkat atas Antara Muka Format-T.

Rajah 1-1. Gambarajah Blok Aras Atas IP Antara Muka T-Format

MICROCHIP-Antara Muka-v1-1-T-Format-Antara Muka-rajah-1 (1)

Untuk butiran lengkap tentang T-Format, lihat Tamagawa. helaian data. Jadual berikut menyenaraikan pelbagai arahan yang digunakan untuk meminta data daripada peranti luaran dan fungsinya serta bilangan medan data yang dikembalikan untuk setiap arahan.

Jadual 1-1. Perintah untuk Medan Kawalan

ID Perintah Fungsi Bilangan Medan Data dalam Bingkai Diterima
0 Sudut Pemutar (Baca Data) 3
1 Data berbilang pusingan (Baca Data) 3
2 ID Pengekod (Baca Data) 1
3 Data Sudut Pemutar dan Multiturn (Data Dibaca) 8
7 Tetapkan semula 3
8 Tetapkan semula 3
C Tetapkan semula 3

Rajah berikut menunjukkan gambar rajah blok peringkat sistem bagi Antara Muka T-Format.

Rajah 1-2. Rajah Blok Tahap Sistem Antara Muka Format-T

MICROCHIP-Antara Muka-v1-1-T-Format-Antara Muka-rajah-1 (2)

Rajah berikut menunjukkan rajah blok berfungsi antara muka T-Format.

Rajah 1-3. Gambarajah Sekat Fungsian IP Antara Muka Format-T

MICROCHIP-Antara Muka-v1-1-T-Format-Antara Muka-rajah-1 (3)

Setiap transaksi komunikasi dalam T-Format bermula dengan penghantaran Kerangka Kawalan (CF) daripada peminta, diikuti dengan bingkai yang diterima daripada peranti luaran. Blok Pemancar TF menjana data bersiri untuk dihantar ke peranti luaran. Ia juga menjana isyarat tx_en_o pilihan yang diperlukan oleh sesetengah penukar RS-485. Pengekod menerima data yang dihantar dan menghantar bingkai data bersiri ke IP, yang diterima dalam port input rx_i blok IP. Blok TF_CF_DET mula-mula mengesan medan kawalan dan mengenal pasti nilai ID. Panjang data ditentukan berdasarkan nilai ID yang diterima, dan medan seterusnya diterima dan disimpan dalam daftar masing-masing menggunakan blok TF_DATA_READ. Selepas data lengkap disimpan, data dalam semua medan kecuali medan CRC dihantar ke blok penjana CRC luaran, dan CRC yang dikira yang dijana oleh blok ini dibandingkan dengan CRC yang diterima. Beberapa ralat lain juga disemak, dan isyarat done_o ditegaskan ('1' untuk satu kitaran sys_clk_i) selepas setiap transaksi tanpa ralat.

Pengendalian Ralat 

  • Blok mengenal pasti ralat berikut:
    • Ralat pariti dalam medan kawalan yang diterima
    • Urutan permulaan yang buruk dalam medan kawalan yang diterima
    • Mesej tidak lengkap yang mana talian RX tersekat pada 0 atau tersekat pada 1
    • CRC tidak padan antara data dalam medan CRC yang diterima dan CRC yang dikira
    • Hantar Ralat seperti ralat pariti atau ralat pembatas dalam CF yang dihantar, seperti yang dibaca dari bit 6 dan bit 7 medan status (lihat lembaran data Tamagawa).

Ralat ini, apabila dikenal pasti oleh blok, mengakibatkan pembilang kesalahan bertambah. Apabila nilai pembilang kesalahan melebihi nilai ambang yang dikonfigurasikan (dikonfigurasikan menggunakan g_FAULT_THRESHOLD), output penggera_o ditegaskan. Output penggera dinyahtegaskan apabila input alarm_clr_i tinggi untuk satu tempoh sys_clk_i. Isyarat tf_error_o digunakan untuk memaparkan jenis ralat yang telah berlaku. Data ini ditetapkan semula kepada 0 apabila transaksi seterusnya bermula (start_i ialah '1'). Jadual berikut menerangkan pelbagai ralat dan kedudukan bit yang sepadan dalam daftar tf_error_o.

Jadual 1-2. tf_error_o Daftar Penerangan

sedikit Fungsi
5 Ralat pembatas TX – seperti yang ditunjukkan dalam bit 7 medan status
4 Ralat pariti TX – seperti yang ditunjukkan dalam bit 6 medan status
3 CRC tidak padan antara medan CRC yang diterima daripada hamba dan data CRC yang dikira
2 Mesej tidak lengkap – ralat pembatas mengakibatkan tamat masa
1 Urutan permulaan yang buruk dalam medan kawalan diterima - "0010" tidak diterima sebelum tamat masa
0 Ralat Pariti dalam medan kawalan yang diterima

Parameter Antara Muka T-Format dan Isyarat Antara Muka

Bahagian ini membincangkan parameter dalam T-Format Interface GUI configurator dan isyarat I/O.

Tetapan Konfigurasi

  • Jadual berikut menyenaraikan perihalan parameter konfigurasi yang digunakan dalam pelaksanaan perkakasan
  • Antara Muka T-Format. Ini adalah parameter generik dan diubah mengikut keperluan aplikasi.
Nama Isyarat Penerangan
g_TIMEOUT_TIME Mentakrifkan masa tamat masa antara medan berturut-turut dalam bingkai dalam gandaan tempoh sys_clk_i.
g_FAULT_THRESHOLD Mentakrifkan nilai ambang kerosakan – alarm_o ditegaskan apabila pembilang kerosakan melebihi nilai ini.

Isyarat Input dan Output
Jadual berikut menyenaraikan port input dan output bagi Antara Muka T-Format.

Jadual 2-2. Input dan Output Antara Muka T-Format

Nama Isyarat Arah Penerangan
reset_i Input Isyarat tetapan semula tak segerak rendah yang aktif untuk mereka bentuk
sys_clk_i Input Jam Sistem
ref_clk_i Input Jam rujukan, 2.5MHz*
mula_i Input Startsignal untuk memulakan transaksi T-Format – mestilah '1' untuk satu kitaran sys_clk_i
penggera_clr_i Input Isyarat penggera yang jelas – mestilah '1' untuk satu kitaran sys_clk_i
rx_i Input Input data bersiri daripada pengekod
crc_done_i Input Isyarat selesai dari blok CRC luaran –mestilah '1' untuk satu kitaran sys_clk_i
cmd_i Input ID ControlField untuk dihantar kepada pengekod
crc_calc_i Input Output blok Penjana CRC dengan bit diterbalikkan, iaitu, crc_gen(7) -> crc_calc_i (0), crc_gen(6)-> crc_calc_i(1), .. crc_gen(0)-> crc_calc_i(7)
tx_o Keluaran Output data bersiri kepada pengekod
tx_en_o Keluaran Hantar isyarat daya – menjadi tinggi apabila penghantaran sedang dijalankan
done_o Keluaran Isyarat transaksi dilakukan – ditegaskan sebagai nadi dengan lebar satu kitaran sys_clk_i
penggera_o Keluaran Isyarat penggera – ditegaskan apabila bilangan kejadian kerosakan sama dengan nilai ambang yang dikonfigurasikan dalam g_FAULT_THRESHOLD
start_crc_o Keluaran Isyarat mula untuk blok penjanaan CRC
Nama Isyarat Arah Penerangan
data_crc_o Keluaran Data untuk blok penjanaan CRC – data disediakan sebagai: {CF, SF, D0, D1, D2, .. D7} tanpa pembatas. Dalam kes mesej yang lebih pendek (di mana hanya D0-D2 mempunyai data), medan lain D3-D7 diambil sebagai 0
tf_error_o Keluaran Daftar ralat TF
saya sudi Keluaran Nilai ID daripada medan kawalan dalam bingkai yang diterima*
sf_o Keluaran Medan status daripada bingkai yang diterima*
d0_o Keluaran Medan D0 daripada bingkai yang diterima*
d1_o Keluaran Medan D1 daripada bingkai yang diterima*
d2_o Keluaran Medan D2 daripada bingkai yang diterima*
d3_o Keluaran Medan D3 daripada bingkai yang diterima*
d4_o Keluaran Medan D4 daripada bingkai yang diterima*
d5_o Keluaran Medan D5 daripada bingkai yang diterima*
d6_o Keluaran Medan D6 daripada bingkai yang diterima*
d7_o Keluaran Medan D7 daripada bingkai yang diterima*
crc_o Keluaran Medan CRC daripada bingkai yang diterima*

Nota: Untuk maklumat lanjut, lihat lembaran data Tamagawa.

Rajah Masa

  • Bahagian ini membincangkan rajah pemasaan Antara Muka Format-T.
  • Rajah berikut menunjukkan transaksi format T biasa. Isyarat done_o dijana pada penghujung setiap transaksi bebas ralat dan isyarat tf_error_o kekal pada 0.

Rajah 3-1. Rajah Masa – Transaksi Biasa

MICROCHIP-Antara Muka-v1-1-T-Format-Antara Muka-rajah-1 (4)

Rajah berikut menunjukkan transaksi T-Format dengan ralat CRC. Isyarat done_o tidak dijana dan isyarat tf_error_o ialah 8, menunjukkan bahawa ketidakpadanan CRC telah berlaku. Isyarat done_o dijana jika transaksi seterusnya tidak mempunyai sebarang ralat.

Rajah 3-2. Rajah Masa – Ralat CRC

MICROCHIP-Antara Muka-v1-1-T-Format-Antara Muka-rajah-1 (5)

Testbench

  • Bangku ujian bersatu digunakan untuk mengesahkan dan menguji Antara Muka Format-T yang dipanggil sebagai bangku ujian pengguna. Testbench disediakan untuk menyemak kefungsian IP Antara Muka T-Format.

Simulasi 
Langkah berikut menerangkan cara mensimulasikan teras menggunakan testbench:

  1. Buka aplikasi Libero SoC, klik tab Katalog Libero SoC, kembangkan Solutions-MotorControl
  2. Klik dua kali T-Format Interface, dan kemudian klik OK. Dokumentasi yang dikaitkan dengan IP disenaraikan di bawah Dokumentasi.
    • Penting: Jika anda tidak melihat tab Katalog, navigasi ke View Menu Windows dan klik Katalog untuk menjadikannya kelihatan.
    • Rajah 4-1. Teras IP Antara Muka T-Format dalam Katalog SoC LiberoMICROCHIP-Antara Muka-v1-1-T-Format-Antara Muka-rajah-1 (6)
  3. Pada tab Hierarki Rangsangan, klik kanan testbench (t_format_interface_tb.v), tuding kepada Simulate Pre-Synth Design, dan kemudian klik Open Interactively.
    • Penting: Jika anda tidak melihat tab Hierarki Rangsangan, navigasi ke View > Menu Windows dan klik Hierarki Rangsangan untuk menjadikannya kelihatan.
    • Rajah 4-2. Mensimulasikan Reka Bentuk Pra-SintesisMICROCHIP-Antara Muka-v1-1-T-Format-Antara Muka-rajah-1 (7)
    • ModelSim dibuka dengan meja ujian file seperti yang ditunjukkan dalam rajah berikut.
    • Rajah 4-3. Tetingkap Simulasi ModelSimMICROCHIP-Antara Muka-v1-1-T-Format-Antara Muka-rajah-1 (8)
    • Penting: Jika simulasi terganggu kerana had masa jalan yang dinyatakan dalam do file, gunakan perintah run -all untuk melengkapkan simulasi.

Sejarah Semakan

Sejarah semakan menerangkan perubahan yang telah dilaksanakan dalam dokumen. Perubahan disenaraikan mengikut semakan, bermula dengan penerbitan terkini.

Jadual 5-1. Sejarah Semakan

Semakan tarikh Penerangan
A 02/2023 Berikut ialah senarai perubahan dalam semakan A dokumen:

• Menghijrahkan dokumen ke templat Microchip.

• Mengemas kini nombor dokumen kepada DS50003503A daripada 50200812.

• Ditambah 3. Rajah Masa.

• Ditambah 4. Meja ujian.

1.0 02/2018 Semakan 1.0 ialah penerbitan pertama dokumen ini.

Sokongan FPGA mikrocip

  • Kumpulan produk Microchip FPGA menyokong produknya dengan pelbagai perkhidmatan sokongan, termasuk Khidmat Pelanggan, Pusat Sokongan Teknikal Pelanggan, a webtapak, dan pejabat jualan di seluruh dunia.
  • Pelanggan dicadangkan untuk melawat sumber dalam talian Microchip sebelum menghubungi sokongan kerana kemungkinan besar pertanyaan mereka telah dijawab.
  • Hubungi Pusat Sokongan Teknikal melalui webtapak di www.microchip.com/support. Sebutkan Peranti FPGA
  • Nombor bahagian, pilih kategori kes yang sesuai dan muat naik reka bentuk files semasa mencipta kes sokongan teknikal.
  • Hubungi Khidmat Pelanggan untuk mendapatkan sokongan produk bukan teknikal, seperti harga produk, peningkatan produk, maklumat kemas kini, status pesanan dan kebenaran.
    • Dari Amerika Utara, hubungi 800.262.1060
    • Dari seluruh dunia, hubungi 650.318.4460
    • Faks, dari mana-mana sahaja di dunia, 650.318.8044

Maklumat Mikrocip

Microchip itu Webtapak

Microchip menyediakan sokongan dalam talian melalui kami webtapak di www.microchip.com/. ini webtapak digunakan untuk membuat files dan maklumat mudah didapati kepada pelanggan. Beberapa kandungan yang tersedia termasuk:

  • Sokongan Produk – Helaian data dan kesilapan, nota aplikasi dan sampprogram, sumber reka bentuk, panduan pengguna dan dokumen sokongan perkakasan, keluaran perisian terkini dan perisian arkib
  • Sokongan Teknikal Am – Soalan Lazim (Soalan Lazim), permintaan sokongan teknikal, kumpulan perbincangan dalam talian, penyenaraian ahli program rakan kongsi reka bentuk Microchip
  • Perniagaan Microchip – Pemilih produk dan panduan pesanan, siaran akhbar Microchip terkini, penyenaraian seminar dan acara, penyenaraian pejabat jualan Microchip, pengedar dan wakil kilang

Perkhidmatan Pemberitahuan Perubahan Produk
Perkhidmatan pemberitahuan perubahan produk Microchip membantu memastikan pelanggan sentiasa mengetahui produk Microchip. Pelanggan akan menerima pemberitahuan e-mel apabila terdapat perubahan, kemas kini, semakan atau kesilapan yang berkaitan dengan keluarga produk tertentu atau alat pembangunan yang diminati. Untuk mendaftar, pergi ke www.microchip.com/pcn. dan ikut arahan pendaftaran.

Sokongan Pelanggan

Pengguna produk Microchip boleh menerima bantuan melalui beberapa saluran:

  • Pengedar atau Wakil
  • Pejabat Jualan Tempatan
  • Jurutera Penyelesaian Terbenam (ESE)
  • Sokongan Teknikal

Pelanggan harus menghubungi pengedar, wakil atau ESE mereka untuk mendapatkan sokongan. Pejabat jualan tempatan juga tersedia untuk membantu pelanggan. Penyenaraian pejabat dan lokasi jualan disertakan dalam dokumen ini. Sokongan teknikal boleh didapati melalui webtapak di: www.microchip.com/support.

Ciri Perlindungan Kod Peranti Mikrocip 

Perhatikan butiran berikut tentang ciri perlindungan kod pada produk Microchip:

  • Produk Microchip memenuhi spesifikasi yang terkandung dalam Helaian Data Microchip tertentu mereka.
  • Microchip percaya bahawa keluarga produknya selamat apabila digunakan mengikut cara yang dimaksudkan, dalam spesifikasi operasi dan dalam keadaan biasa.
  • Nilai mikrocip dan melindungi hak harta inteleknya secara agresif. Percubaan untuk melanggar ciri perlindungan kod produk Microchip adalah dilarang sama sekali dan mungkin melanggar Akta Hak Cipta Milenium Digital.
  • Microchip mahupun pengeluar semikonduktor lain tidak boleh menjamin keselamatan kodnya. Perlindungan kod tidak bermakna kami menjamin produk itu "tidak boleh pecah".
  • Perlindungan kod sentiasa berkembang. Microchip komited untuk terus menambah baik ciri perlindungan kod produk kami.

Notis Undang-undang

  • Penerbitan ini dan maklumat di sini hanya boleh digunakan dengan produk Microchip, termasuk untuk mereka bentuk, menguji dan menyepadukan produk Microchip dengan aplikasi anda. Penggunaan maklumat ini dalam apa-apa cara lain melanggar syarat ini. Maklumat mengenai aplikasi peranti disediakan hanya untuk kemudahan anda dan mungkin digantikan dengan kemas kini. Adalah menjadi tanggungjawab anda untuk memastikan aplikasi anda memenuhi spesifikasi anda. Hubungi pejabat jualan Microchip tempatan anda untuk mendapatkan sokongan tambahan atau, dapatkan sokongan tambahan di www.microchip.com/en-us/support/design-help/client-support-services.
  • MAKLUMAT INI DISEDIAKAN OLEH MICROCHIP "SEBAGAIMANA ADANYA". MICROCHIP TIDAK MEMBUAT SEBARANG JENIS PERWAKILAN ATAU WARANTI SAMA ADA TERSURAT ATAU TERSIRAT, BERTULIS ATAU LISAN, BERKANUN ATAU SEBANYAKNYA, BERKAITAN DENGAN MAKLUMAT TERMASUK TETAPI TIDAK TERHAD KEPADA MANA-MANA ​​WARANTI TERSIRAT, BUKAN PEMBAYARAN, PEMBIAYAAN ATAU WARANTI BERKAITAN DENGAN KEADAAN, KUALITI ATAU PRESTASINYA. MICROCHIP TIDAK AKAN AKAN BERTANGGUNGJAWAB KE ATAS SEBARANG KERUGIAN, KEROSAKAN, KOS ATAU AKIBAT YANG TIDAK LANGSUNG, KHAS, PUNITIF, SAMPINGAN ATAU AKIBAT APA-APA JENIS APA SAJA YANG BERKAITAN DENGAN MAKLUMAT ATAU PENGGUNAANNYA, WALAUPUN BERPUNCA, WALAUPUN TERJADI. KEMUNGKINAN ATAU KEROSAKAN ADALAH DAPAT DIRAMALKAN. SEJAUH YANG DIBENARKAN OLEH UNDANG-UNDANG, JUMLAH LIABILITI MICROCHIP ATAS SEMUA TUNTUTAN DALAM APA-APA CARA BERKAITAN DENGAN MAKLUMAT ATAU PENGGUNAANNYA TIDAK AKAN MELEBIHI BILANGAN YURAN, JIKA ADA, YANG ANDA TELAH BAYAR TERUS KEPADA MICROCHIP UNTUK MAKLUMAT.
  • Penggunaan peranti Microchip dalam sokongan hayat dan/atau aplikasi keselamatan adalah sepenuhnya atas risiko pembeli, dan pembeli bersetuju untuk mempertahankan, menanggung rugi dan menahan Microchip yang tidak berbahaya daripada sebarang kerosakan, tuntutan, saman atau perbelanjaan akibat daripada penggunaan tersebut. Tiada lesen disampaikan, secara tersirat atau sebaliknya, di bawah mana-mana hak harta intelek Microchip melainkan dinyatakan sebaliknya.

Tanda dagangan

Nama dan logo Microchip, logo Microchip, Adaptec, AVR, logo AVR, AVR Freaks, BesTime, BitCloud, CryptoMemory, CryptoRF, dsPIC, flexPWR, HELDO, IGLOO, JukeBlox, KeeLoq, Kleer, LANCheck, LinkMD, maXStylus, maXTouch MediaLB, megaAVR, Microsemi, logo Microsemi, MOST, MOST logo, MPLAB, OptoLyzer, PIC, picoPower, PICSTART, logo PIC32, PolarFire, Prochip Designer, QTouch, SAM-BA, SenGenuity, SpyNIC, SST, SST Logo, SuperFlash, Symmetricom , SyncServer, Tachyon, TimeSource, tinyAVR, UNI/O, Vectron dan XMEGA ialah tanda dagangan berdaftar Microchip Technology Incorporated di Amerika Syarikat dan negara lain. AgileSwitch, APT, ClockWorks, Syarikat Penyelesaian Kawalan Terbenam, EtherSynch, Flashtec, Kawalan Kelajuan Hiper, Beban HyperLight, Libero, motorBench, mTouch, Powermite 3, Precision Edge, ProASIC, ProASIC Plus, logo ProASIC Plus, Quiet- Wire, SmartFusion, SyncWorld, Temux, TimeCesium, TimeHub, TimePictra, TimeProvider, TrueTime dan ZL ialah tanda dagangan berdaftar bagi Teknologi Microchip yang Diperbadankan di Amerika Syarikat Penindasan Kunci Bersebelahan, AKS, Analog-untuk-Digital Age, Mana-mana Kapasitor, AnyIn, AnyOut, Augmented Switching , BlueSky, BodyCom, Clockstudio, CodeGuard, CryptoAuthentication, CryptoAutomotive, CryptoCompanion, CryptoController, dsPICDEM, dsPICDEM.net, Padanan Purata Dinamik, DAM, ECAN, Espresso T1S, EtherGREEN, GridTime, IdealBridge, In-Circuit IC Program Serial, IN-Circuit IC Selari Pintar, IntelliMOS, Kesambungan Antara Cip, JitterBlocker, Tombol pada Paparan, KoD, maxCrypto, maksView, membran, Mindi, MiWi, MPASM, MPF, logo Diperakui MPLAB, MPLIB, MPLINK, MultiTRAK, NetDetach, Penjanaan Kod Omniscient, PICDEM, PICDEM.net, PICkit, PICtail, PowerSmart, PureSilicon, QMatrix, REAL ICE, Ripple Blocker, RTAX , RTG4, SAM ICE, Serial Quad I/O, peta ringkas, SimpliPHY, SmartBuffer, SmartHLS, SMART-IS, storClad, SQI, SuperSwitcher, SuperSwitcher II, Switchtec, SynchroPHY, Jumlah Ketahanan, Masa Dipercayai, TSHARC, USBCheck, VariSense, VectorBlox, VeriPHY, ViewSpan, WiperLock, XpressConnect dan ZENA ialah tanda dagangan Microchip Technology Incorporated di Amerika Syarikat dan negara lain. SQTP ialah tanda perkhidmatan Microchip Technology Incorporated in the USA Logo Adaptec, Frequency on Demand, Silicon Storage Technology dan Symmcom ialah tanda dagangan berdaftar Microchip Technology Inc. di negara lain. GestIC ialah tanda dagangan berdaftar Microchip Technology Germany II GmbH & Co. KG, anak syarikat Microchip Technology Inc., di negara lain. Semua tanda dagangan lain yang disebut di sini adalah hak milik syarikat masing-masing. © 2023, Microchip Technology Incorporated dan anak syarikatnya. Hak cipta terpelihara. ISBN: 978-1-6683-2140-9

Sistem Pengurusan Kualiti

Untuk maklumat mengenai Sistem Pengurusan Kualiti Microchip, sila lawati www.microchip.com/quality.

Jualan dan Perkhidmatan Seluruh Dunia

© 2023 Microchip Technology Inc. dan anak syarikatnya

Dokumen / Sumber

Antara Muka MICROCHIP v1.1 Antara Muka Format T [pdf] Panduan Pengguna
Antara Muka v1.1 Antara Muka Format T, Antara Muka v1.1, Antara Muka Format T, Antara Muka Format, Antara Muka

Rujukan

Tinggalkan komen

Alamat e-mel anda tidak akan diterbitkan. Medan yang diperlukan ditanda *