МІКРАЧЫП-лагатып

Інтэрфейс MICROCHIP v1.1 Інтэрфейс фармату T

MICROCHIP-Interface-v1-1-T-Format-Interface-product

Інфармацыя аб прадукце

  • Тэхнічныя характарыстыкі
    • Асноўная версія: Інтэрфейс T-Format v1.1
    • Падтрымліваюцца сямейства прылад: PolarFire MPF300T
    • Паток інструментаў, які падтрымліваецца: Праграму libero
    • Ліцэнзаванне: Прадастаўляецца зашыфраваны код RTL, які трэба набыць асобна
    • Прадукцыйнасць: 200 МГц

Інструкцыя па ўжыванні прадукту

  • Ўстаноўка IP Core
    • Каб усталяваць IP-ядро ў праграмным забеспячэнні Libero SoC:
      • Абнаўленне IP-каталога ў праграмным забеспячэнні Libero SoC.
      • Спампуйце ядро ​​IP з каталога, калі яно не абнаўляецца аўтаматычна.
      • Наладжвайце, стварайце і стварайце ядро ​​ў інструменце SmartDesign для ўключэння ў праект.
  • Выкарыстанне прылады
    • Інтэрфейс T-Format выкарыстоўвае наступныя рэсурсы:
      • LUT: 236
      • DFF: 256
      • Прадукцыйнасць (МГц): 200
  • Кіраўніцтва карыстальніка і дакументацыя
    • Звярніцеся да прыкладзенага кіраўніцтва карыстальніка для атрымання падрабязнай інфармацыі аб параметрах інтэрфейсу ў фармаце T, сігналах інтэрфейсу, часавых дыяграмах і мадэляванні тэставага стэнда.

FAQ

  • Q: Як атрымаць ліцэнзію на T-Format Interface?
    • A: Інтэрфейс T-Format мае ліцэнзію з зашыфраваным RTL, які трэба набыць асобна. Для атрымання дадатковай інфармацыі звярніцеся да дакументацыі інтэрфейсу T-Format.
  • Пытанне: Якія асноўныя асаблівасці інтэрфейсу T-фармату?
    • A: Асноўныя характарыстыкі інтэрфейсу T-Format ўключаюць у сябе рэалізацыю IP Core у Libero Design Suite і сумяшчальнасць з рознымі прадуктамі Tamagawa, такімі як энкодэры.

Уводзіны

(Задайце пытанне).

Інтэрфейс T-Format IP быў распрацаваны, каб забяспечыць інтэрфейс для FPGA для сувязі з рознымі сумяшчальнымі Тамагава такія прадукты, як энкодэры.

Рэзюмэ
У наступнай табліцы прадстаўлены кароткія характарыстыкі інтэрфейсу T-Format.

Табліца 1. Характарыстыкі інтэрфейсу T-Format.

Базавая версія Гэты дакумент адносіцца да інтэрфейсу T-Format v1.1.
Прылада, якая падтрымліваецца • SoC PolarFire®
Сем'і • PolarFire
  • RTG4
  • IGLOO® 2
  • SmartFusion® 2
Падтрымліваецца Інструмент Плынь Патрабуецца Libero® SoC v11.8 або больш позніх версій.
Ліцэнзаванне Поўны зашыфраваны код RTL прадастаўляецца для ядра, што дазваляе стварыць асобнік ядра з дапамогай SmartDesign. Мадэляванне, сінтэз і макет выконваюцца з дапамогай праграмнага забеспячэння Libero. T-Format Interface мае ліцэнзію з зашыфраваным RTL, які трэба набыць асобна. Для атрымання дадатковай інфармацыі гл Інтэрфейс T-фармату.

Асаблівасці

  • Інтэрфейс T-Format мае наступныя ключавыя функцыі:
  • Перадае і прымае паслядоўныя дадзеныя з фізічнага ўзроўню (інтэрфейс RS-485)
  • Выраўноўвае даныя ў адпаведнасці з T-фарматам і прадастаўляе гэтыя даныя ў выглядзе рэгістраў, якія чытаюцца наступнымі блокамі
  • Праверкі памылак, такіх як цотнасць, неадпаведнасць цыклічнай праверкі празмернасці (CRC), памылкі перадачы і гэтак далей, паведамляюцца знешняй прыладай
  • Забяспечвае функцыю сігналізацыі, якая спрацоўвае, калі колькасць памылак перавышае зададзены парог
  • Прадастаўляе парты для вонкавага блока генератара CRC, каб карыстальнік пры неабходнасці мог змяняць паліном CRC

Укараненне IP Core у Libero Design Suite

  • IP-ядро павінна быць усталявана ў IP-каталогу праграмнага забеспячэння Libero SoC.
  • Гэта робіцца аўтаматычна праз функцыю абнаўлення каталога IP у праграмным забеспячэнні Libero SoC або ядро ​​IP спампоўваецца ўручную з каталога.
  • Пасля ўстаноўкі IP-ядра ў IP-каталог праграмнага забеспячэння Libero SoC ядро ​​канфігуруецца, генеруецца і ствараецца ў інструменце SmartDesign для ўключэння ў спіс праектаў Libero.

Выкарыстанне і прадукцыйнасць прылады

У наступнай табліцы пералічана выкарыстанне прылад, якія выкарыстоўваюцца для інтэрфейсу T-фармату.
Табліца 2. Выкарыстанне інтэрфейсу T-Format

Дэталі прылады Рэсурсы Прадукцыйнасць (МГц) АЗП Матэматычныя блокі Chip Globals
Сям'я прылада LUTs ДФФ LSRAM μSRAM
SoC PolarFire® MPFS250T 248 256 200 0 0 0 0
PolarFire MPF300T 236 256 200 0 0 0 0
SmartFusion® 2 М2С150 248 256 200 0 0 0 0

Важна:

  1. Дадзеныя ў гэтай табліцы атрыманы з выкарыстаннем тыповых налад сінтэзу і макета. Крыніца апорнага тактавага сігналу CDR была ўстаноўлена ў Dedicated, іншыя значэнні канфігуратара не змяніліся.
  2. Тактавая частата абмежавана 200 МГц падчас аналізу сінхранізацыі для дасягнення лічбаў прадукцыйнасці.

Функцыянальнае апісанне

  • У гэтым раздзеле апісваюцца дэталі рэалізацыі інтэрфейсу T-фармату.
  • На наступным малюнку паказана блок-схема верхняга ўзроўню інтэрфейсу фармату T.

Малюнак 1-1. Блок-схема верхняга ўзроўню інтэрфейсу T-фармата IP

MICROCHIP-Interface-v1-1-T-Format-Interface-fig-1 (1)

Каб атрымаць поўную інфармацыю аб T-фармаце, гл Тамагава. тэхнічныя лісты. У наступнай табліцы пералічаны розныя каманды, якія выкарыстоўваюцца для запыту даных са знешняй прылады, і іх функцыі, а таксама колькасць палёў даных, якія вяртаюцца для кожнай каманды.

Табліца 1-1. Каманды для поля кіравання

Ідэнтыфікатар каманды Функцыя Колькасць палёў даных у атрыманым кадры
0 Кут ротара (чытанне даных) 3
1 Шматабаротныя даныя (чытанне даных) 3
2 Ідэнтыфікатар кадавальніка (чытанне даных) 1
3 Кут ротара і шматабаротныя даныя (чытанне даных) 8
7 Скінуць 3
8 Скінуць 3
C Скінуць 3

На наступным малюнку паказана блок-схема інтэрфейсу фармату T на сістэмным узроўні.

Малюнак 1-2. Блок-схема інтэрфейсу T-фармата на сістэмным узроўні

MICROCHIP-Interface-v1-1-T-Format-Interface-fig-1 (2)

На наступным малюнку паказана функцыянальная блок-схема інтэрфейсу T-Format.

Малюнак 1-3. Функцыянальная блок-схема інтэрфейсу T-фармата IP

MICROCHIP-Interface-v1-1-T-Format-Interface-fig-1 (3)

Кожная камунікацыйная транзакцыя ў T-фармаце пачынаецца з перадачы кадра кіравання (CF) ад запытальніка, за якім ідзе кадр, атрыманы ад знешняй прылады. Блок TF Transmitter генеруе паслядоўныя даныя для адпраўкі на знешнюю прыладу. Ён таксама генеруе дадатковы сігнал tx_en_o, неабходны некаторым пераўтваральнікам RS-485. Кадавальнік прымае дадзеныя, якія перадаюцца, і перадае кадр паслядоўных даных на IP, які паступае ва ўваходны порт rx_i блока IP. Блок TF_CF_DET спачатку вызначае поле кіравання і вызначае значэнне ID. Даўжыня даных вызначаецца на аснове атрыманага значэння ID, а наступныя палі прымаюцца і захоўваюцца ў адпаведных рэгістрах з дапамогай блока TF_DATA_READ. Пасля захавання ўсіх даных даныя ва ўсіх палях, акрамя поля CRC, адпраўляюцца ў знешні блок генератара CRC, а разлічаны CRC, згенераваны гэтым блокам, параўноўваецца з атрыманым CRC. Некаторыя з іншых памылак таксама правяраюцца, і сігнал done_o выдаецца ('1' для аднаго цыклу sys_clk_i) пасля кожнай транзакцыі без памылак.

Апрацоўка памылак 

  • Блок вызначае наступныя памылкі:
    • Памылка цотнасці ў атрыманым кантрольным полі
    • Няправільная стартавая паслядоўнасць у атрыманым полі кіравання
    • Няпоўнае паведамленне, дзе радок RX затрымаўся на 0 або на 1
    • Неадпаведнасць CRC паміж дадзенымі ў атрыманым полі CRC і разлічаным CRC
    • Памылкі перадачы, такія як памылка цотнасці або памылка падзельніка ў перададзеным CF, як прачытаны з біта 6 і біта 7 поля стану (гл. табліцу дадзеных Tamagawa).

Гэтыя памылкі, калі іх ідэнтыфікуе блок, прыводзяць да павелічэння лічыльніка памылак. Калі значэнне лічыльніка памылак перавышае наладжанае парогавае значэнне (наладжанае з дапамогай g_FAULT_THRESHOLD), выводзіцца сігнал alarm_o. Выхад трывогі адключаецца, калі ўваход alarm_clr_i высокі на працягу аднаго перыяду sys_clk_i. Сігнал tf_error_o выкарыстоўваецца для адлюстравання тыпу памылкі, якая адбылася. Гэтыя даныя скідаюцца да 0, калі пачынаецца наступная транзакцыя (start_i роўна '1'). Наступная табліца апісвае розныя памылкі і адпаведную ім пазіцыю біта ў рэгістры tf_error_o.

Табліца 1-2. tf_error_o Рэгістрацыя Апісанне

Біт Функцыя
5 Памылка падзельніка перадачы – як паказана ў біце 7 поля стану
4 Памылка цотнасці перадачы – як паказана ў біце 6 поля стану
3 Неадпаведнасць CRC паміж полем CRC, атрыманым ад падпарадкаванага, і разлічанымі дадзенымі CRC
2 Няпоўнае паведамленне - памылка падзельніка, якая прыводзіць да тайм-аўту
1 Няправільная стартавая паслядоўнасць у атрыманым полі кіравання – «0010» не атрымана да заканчэння часу чакання
0 Памылка цотнасці ў атрыманым полі кіравання

Параметры інтэрфейсу T-фармата і сігналы інтэрфейсу

У гэтым раздзеле разглядаюцца параметры канфігуратара графічнага інтэрфейсу T-Format Interface і сігналы ўводу/вываду.

Налады канфігурацыі

  • У наступнай табліцы прыведзена апісанне параметраў канфігурацыі, якія выкарыстоўваюцца ў апаратнай рэалізацыі
  • Інтэрфейс T-фармату. Гэта агульныя параметры, якія вар'іруюцца ў залежнасці ад патрабаванняў прыкладання.
Назва сігналу Апісанне
g_TIMEOUT_TIME Вызначае час чакання паміж паслядоўнымі палямі ў кадры, кратным перыяду sys_clk_i.
g_FAULT_THRESHOLD Вызначае парогавае значэнне няспраўнасці – alarm_o выдаецца, калі лічыльнік памылак перавышае гэта значэнне.

Уваходы і выхады сігналаў
У наступнай табліцы пералічаны ўваходныя і выходныя парты інтэрфейсу T-фармату.

Табліца 2-2. Уваходы і выхады інтэрфейсу T-фармату

Назва сігналу Напрамак Апісанне
reset_i Увод Актыўны нізкі асінхронны сігнал скіду для праектавання
sys_clk_i Увод Сістэмныя гадзіны
спасылка_clk_i Увод Базавая тактавая частата, 2.5 МГц*
пачатак_і Увод Startsignal для пачатку транзакцыі T-Format – павінен быць "1" для аднаго цыклу sys_clk_i
трывога_clr_i Увод Ачысціць сігнал трывогі – павінен быць '1' для аднаго цыклу sys_clk_i
rx_i Увод Паслядоўны ўвод дадзеных з кодэра
crc_done_i Увод Сігнал "Гатова" ад вонкавага блока CRC - павінен быць "1" на працягу аднаго цыклу sys_clk_i
cmd_i Увод Ідэнтыфікатар ControlField, які будзе адпраўлены ў кадавальнік
crc_calc_i Увод Вывад блока генератара CRC з перавернутымі бітамі, гэта значыць crc_gen(7) -> crc_calc_i (0), crc_gen(6)-> crc_calc_i(1), .. crc_gen(0)-> crc_calc_i(7)
tx_o Выхад Паслядоўны вывад даных на кадавальнік
tx_en_o Выхад Сігнал дазволу перадачы – становіцца высокім, калі ідзе перадача
зроблена_о Выхад Сігнал аб выкананні транзакцыі - выдаецца як імпульс працягласцю ў адзін цыкл sys_clk_i
трывога_о Выхад Сігнал трывогі - выдаецца, калі колькасць памылак роўная парогаваму значэнню, наладжанаму ў g_FAULT_THRESHOLD
start_crc_o Выхад Пускавы сігнал для блока генерацыі CRC
Назва сігналу Напрамак Апісанне
data_crc_o Выхад Даныя для блока генерацыі CRC – даныя прадстаўлены як: {CF, SF, D0, D1, D2, .. D7} без падзельнікаў. У выпадку больш кароткіх паведамленняў (дзе толькі D0-D2 маюць даныя), іншыя палі D3-D7 прымаюцца як 0
tf_error_o Выхад Рэестр памылак TF
ідэнтыфікатар Выхад Значэнне ID з поля кіравання ў атрыманым кадры*
sf_o Выхад Поле стану з атрыманага кадра*
d0_o Выхад D0поле з атрыманага кадра*
d1_o Выхад D1поле з атрыманага кадра*
d2_o Выхад D2поле з атрыманага кадра*
d3_o Выхад D3поле з атрыманага кадра*
d4_o Выхад D4поле з атрыманага кадра*
d5_o Выхад D5поле з атрыманага кадра*
d6_o Выхад D6поле з атрыманага кадра*
d7_o Выхад D7поле з атрыманага кадра*
crc_o Выхад Поле CRC з атрыманага кадра*

Заўвага: Для атрымання дадатковай інфармацыі глядзіце табліцу дадзеных Tamagawa.

Часавыя дыяграмы

  • У гэтым раздзеле абмяркоўваюцца часовыя дыяграмы інтэрфейсу T-фармату.
  • На наступным малюнку паказана звычайная транзакцыя ў фармаце T. Сігнал done_o генеруецца ў канцы кожнай транзакцыі без памылак, а сігнал tf_error_o застаецца на 0.

Малюнак 3-1. Часовая дыяграма - звычайная транзакцыя

MICROCHIP-Interface-v1-1-T-Format-Interface-fig-1 (4)

На наступным малюнку паказана транзакцыя ў фармаце T з памылкай CRC. Сігнал done_o не генеруецца, а сігнал tf_error_o роўны 8, што паказвае на неадпаведнасць CRC. Сігнал done_o генеруецца, калі наступная транзакцыя не мае памылак.

Малюнак 3-2. Часовая дыяграма - памылка CRC

MICROCHIP-Interface-v1-1-T-Format-Interface-fig-1 (5)

Тэставы стэнд

  • Уніфікаваны тэставы стэнд выкарыстоўваецца для праверкі і тэсціравання інтэрфейсу фармату T, які называецца карыстальніцкім выпрабавальным стэндам. Testbench прадастаўляецца для праверкі функцыянальнасці T-Format Interface IP.

Мадэляванне 
Наступныя крокі апісваюць, як змадэляваць ядро ​​з дапамогай тэставага стенда:

  1. Адкрыйце прыкладанне Libero SoC, націсніце ўкладку Libero SoC Catalog, разгарніце Solutions-MotorControl
  2. Двойчы пстрыкніце T-Format Interface, а затым націсніце OK. Дакументацыя, звязаная з IP, пералічана ў раздзеле "Дакументацыя".
    • Важна: Калі вы не бачыце ўкладку Каталог, перайдзіце да View Меню Windows і націсніце «Каталог», каб зрабіць яго бачным.
    • Малюнак 4-1. IP-ядро інтэрфейсу T-фармату ў каталогу SoC LiberoMICROCHIP-Interface-v1-1-T-Format-Interface-fig-1 (6)
  3. На ўкладцы Stimulus Hierarchy пстрыкніце правай кнопкай мышы Testbench (t_format_interface_tb.v), навядзіце курсор на Simulate Pre-Synth Design, а затым націсніце Open Interactively.
    • Важна: Калі вы не бачыце ўкладку "Іерархія стымулаў", перайдзіце да View > Меню Windows і націсніце Іерархія стымулаў, каб зрабіць яго бачным.
    • Малюнак 4-2. Мадэляванне праектавання перад сінтэзамMICROCHIP-Interface-v1-1-T-Format-Interface-fig-1 (7)
    • ModelSim адкрываецца разам з тэставым стэндам file як паказана на наступным малюнку.
    • Малюнак 4-3. Акно мадэлявання ModelSimMICROCHIP-Interface-v1-1-T-Format-Interface-fig-1 (8)
    • Важна: Калі мадэляванне перапынена з-за абмежавання часу выканання, указанага ў do file, выкарыстоўвайце каманду run -all, каб завяршыць мадэляванне.

Гісторыя версій

Гісторыя версій апісвае змены, якія былі ўнесены ў дакумент. Змены пералічаны па версіях, пачынаючы з самай актуальнай публікацыі.

Табліца 5-1. Гісторыя версій

Рэвізія Дата Апісанне
A 02/2023 Ніжэй прыведзены спіс змяненняў у версіі А дакумента:

• Перанесены дакумент у шаблон Microchip.

• Абноўлены нумар дакумента з 50003503 да DS50200812A.

• Дададзена 3. Часавыя дыяграмы.

• Дададзена 4. Тэставы стэнд.

1.0 02/2018 Версія 1.0 была першай публікацыяй гэтага дакумента.

Падтрымка Microchip FPGA

  • Група прадуктаў Microchip FPGA забяспечвае сваю прадукцыю рознымі службамі падтрымкі, уключаючы службу падтрымкі кліентаў, цэнтр тэхнічнай падтрымкі кліентаў, webсайт і офісы продажаў па ўсім свеце.
  • Кліентам прапануецца наведаць інтэрнэт-рэсурсы Microchip, перш чым звяртацца ў службу падтрымкі, бо вельмі верагодна, што на іх запыты ўжо дадзены адказы.
  • Звярніцеся ў Цэнтр тэхнічнай падтрымкі праз webсайт на www.microchip.com/support. Згадайце прыладу FPGA
  • Нумар дэталі, абярыце адпаведную катэгорыю корпуса і загрузіце дызайн files пры стварэнні тэхпадтрымкі.
  • Звярніцеся ў службу падтрымкі для атрымання нетэхнічнай падтрымкі прадукту, напрыклад, цэнаўтварэння прадукту, абнаўлення прадукту, абнаўлення інфармацыі, статусу заказу і аўтарызацыі.
    • З Паўночнай Амерыкі тэлефануйце па нумары 800.262.1060
    • З астатняга свету тэлефануйце па нумары 650.318.4460
    • Факс, з любой кропкі свету, 650.318.8044

Інфармацыя пра мікрачып

Мікрачып Webсайт

Кампанія Microchip забяспечвае анлайн-падтрымку праз нашу webсайт на www.microchip.com/. гэта webсайт выкарыстоўваецца для стварэння fileі інфармацыя, лёгка даступная для кліентаў. Частка даступнага кантэнту ўключае:

  • Падтрымка прадукту - Тэхнічныя табліцы і памылкі, заўвагі па ўжыванні і sampпраграмы, дызайнерскія рэсурсы, кіраўніцтва карыстальніка і дакументы па падтрымцы апаратнага забеспячэння, апошнія выпускі праграмнага забеспячэння і архіў праграмнага забеспячэння
  • Агульная тэхнічная падтрымка – Часта задаюць пытанні (FAQ), запыты на тэхнічную падтрымку, анлайнавыя дыскусійныя групы, спіс удзельнікаў партнёрскай праграмы Microchip design
  • Бізнес Microchip - Кіраўніцтва па выбары і замове прадуктаў, апошнія прэс-рэлізы Microchip, спісы семінараў і мерапрыемстваў, спісы гандлёвых офісаў Microchip, дыстрыб'ютараў і прадстаўнікоў заводаў

Служба паведамлення аб змене прадукту
Паслуга апавяшчэнняў Microchip аб зменах у прадукце дапамагае трымаць кліентаў у курсе прадуктаў Microchip. Падпісчыкі будуць атрымліваць апавяшчэнні па электроннай пошце кожны раз, калі будуць адбывацца змены, абнаўленні, рэвізіі або памылкі, звязаныя з вызначаным сямействам прадуктаў або інструментам распрацоўкі, якія ўяўляюць цікавасць. Для рэгістрацыі перайдзіце па адрасе www.microchip.com/pcn. і выконвайце інструкцыі па рэгістрацыі.

Падтрымка кліентаў

Карыстальнікі прадуктаў Microchip могуць атрымаць дапамогу па некалькіх каналах:

  • Дыстрыбутар або прадстаўнік
  • Мясцовы офіс продажаў
  • Інжынер убудаваных рашэнняў (ESE)
  • Тэхнічная падтрымка

Кліенты павінны звязацца са сваім дыстрыбутарам, прадстаўніком або ESE па падтрымку. Мясцовыя офісы продажаў таксама даступныя, каб дапамагчы кліентам. Спіс гандлёвых офісаў і месцаў уключаны ў гэты дакумент. Тэхнічная падтрымка даступная праз webсайт па адрасе: www.microchip.com/support.

Функцыя абароны кода прылад Microchip 

Звярніце ўвагу на наступныя дэталі функцыі абароны кода на прадуктах Microchip:

  • Прадукты Microchip адпавядаюць спецыфікацыям, якія змяшчаюцца ў іх спецыфікацыі Microchip.
  • Кампанія Microchip лічыць, што яе сямейства прадуктаў бяспечна пры выкарыстанні па прызначэнні, у межах працоўных спецыфікацый і ў звычайных умовах.
  • Microchip шануе свае правы на інтэлектуальную ўласнасць і актыўна абараняе іх. Спробы парушыць функцыі абароны кода прадуктаў Microchip строга забароненыя і могуць парушаць Закон аб аўтарскім праве ў лічбавае тысячагоддзе.
  • Ні Microchip, ні любы іншы вытворца паўправаднікоў не можа гарантаваць бяспеку свайго кода. Абарона кода не азначае, што мы гарантуем, што прадукт «незломны».
  • Абарона кода пастаянна развіваецца. Microchip імкнецца пастаянна паляпшаць функцыі абароны кода нашай прадукцыі.

Юрыдычная інфармацыя

  • Гэтую публікацыю і змешчаную ў ёй інфармацыю можна выкарыстоўваць толькі з прадуктамі Microchip, у тым ліку для распрацоўкі, тэсціравання і інтэграцыі прадуктаў Microchip з вашым дадаткам. Выкарыстанне гэтай інфармацыі любым іншым спосабам парушае гэтыя ўмовы. Інфармацыя аб праграмах прылады прадастаўляецца толькі для вашага зручнасці і можа быць заменена абнаўленнямі. Вы нясеце адказнасць за тое, каб ваша прыкладанне адпавядала вашым патрабаванням. Каб атрымаць дадатковую падтрымку, звярніцеся ў мясцовы офіс продажаў Microchip або па адрасе www.microchip.com/en-us/support/design-help/client-support-services.
  • ГЭТАЯ ІНФАРМАЦЫЯ ПРАДСТАЎЛЯЕЦЦА MICROCHIP «ЯК ЁСЦЬ». MICROCHIP НЕ ДАЕ НІЯКІХ ЗАЯЎ І НЕ ДАЕ НІЯКІХ ГАРАНТЫЙ ЯВНЫХ АБО ПАДРАЗАВАНЫХ, ПІСЬМОВЫХ АБО ВУСНЫХ, ЗВЯЗАНЫХ ДА ІНФАРМАЦЫІ, ВКЛЮЧАЮЧЫ, АЛЮБЫЯ НЕ АБМЯЖУЮЧЫСЯ ЛЮБЫМІ ГАРАНТЫЯМІ НЕПАРУШЭННЯ ПРАВАЎ, КАМЕНДАРНАЙ ПРЫГОДНАСЦІ І ПРЫГОДНАСЦІ ESS ДЛЯ ПЭЙНАЙ МЭТЫ АБО ГАРАНТЫІ ЗВЯЗАНЫЯ З ЯГО СТАНАМ, ЯКАСЦЮ АБО ДЗЕЙНАСЦІ. MICROCHIP НЕ НЯСЕ АДКАЗНАСЦІ ЗА ЛЮБЫЯ УСКОСНЫЯ, СПЕЦЫЯЛЬНЫЯ, ШТРАФНЫЯ, ВЫПАДКОВЫЯ АБО СТРАТЫ, ШКОДУ, КОШТ АБО ВЫТРАТЫ ЛЮБЫХ ВІДАЎ, ЗВЯЗАНЫХ З ІНФАРМАЦЫЯЙ АБО ЯЕ ВЫКАРЫСТАННЕМ, НАВАТ КАЛІ MICROCHIP БЫЎ ПАРАДАВАЎ МАГЧЫМАСЦЬ АБО ШКОДЫ ПРАДБАЧЫЦЦА. У ПОЎНАЙ МЕРЫ, ДАЗВОЛЕНАЙ ЗАКОНАМ, ПОЎНАЯ АДКАЗНАСЦЬ MICROCHIP ПА ЎСІХ ПРАТЫЗАХ, ЯКІМ СПОСАБАМ ЗВЯЗАНЫХ З ІНФАРМАЦЫЯЙ АБО ЯЕ ВЫКАРЫСТАННЕМ, НЕ БУДЗЕ ПЕРАВЫШАЦЬ КОЛЬКАСЦІ ГАНАРАЎ, КАЛІ ЁСЦЬ ЁСЦЬ, ЯКІЯ ВЫ ЗАПЛАЦІЛІ НАМЕРСТВА MICROCHIP ЗА ІНФАРМАЦЫЮ.
  • Выкарыстанне прылад Microchip у праграмах жыццезабеспячэння і/або забеспячэння бяспекі ажыццяўляецца цалкам на рызыку пакупніка, і пакупнік згаджаецца абараняць, кампенсаваць і пазбаўляць Microchip ад шкоды ад любых пашкоджанняў, прэтэнзій, іскаў або выдаткаў, якія вынікаюць з такога выкарыстання. Ніякія ліцэнзіі не перадаюцца, няяўна ці іншым чынам, у рамках правоў на інтэлектуальную ўласнасць Microchip, калі не пазначана іншае.

Таварныя знакі

Назва і лагатып Microchip, лагатып Microchip, Adaptec, AVR, лагатып AVR, AVR Freaks, BesTime, BitCloud, CryptoMemory, CryptoRF, dsPIC, flexPWR, HELDO, IGLOO, JukeBlox, KeeLoq, Kleer, LANCheck, LinkMD, maXStylus, maXTouch, MediaLB, megaAVR, Microsemi, лагатып Microsemi, MOST, лагатып MOST, MPLAB, OptoLyzer, PIC, picoPower, PICSTART, лагатып PIC32, PolarFire, Prochip Designer, QTouch, SAM-BA, SenGenuity, SpyNIC, SST, лагатып SST, SuperFlash, Symmetricom , SyncServer, Tachyon, TimeSource, tinyAVR, UNI/O, Vectron і XMEGA з'яўляюцца зарэгістраванымі гандлёвымі маркамі Microchip Technology Incorporated у ЗША і іншых краінах. AgileSwitch, APT, ClockWorks, The Embedded Control Solutions Company, EtherSynch, Flashtec, Hyper Speed ​​Control, HyperLight Load, Libero, motorBench, mTouch, Powermite 3, Precision Edge, ProASIC, ProASIC Plus, лагатып ProASIC Plus, Quiet-Wire, SmartFusion, SyncWorld, Temux, TimeCesium, TimeHub, TimePictra, TimeProvider, TrueTime і ZL з'яўляюцца зарэгістраванымі гандлёвымі маркамі кампаніі Microchip Technology Incorporated у ЗША Adjacent Key Suppression, AKS, Analog-for-the-Digital Age, Any Capacitor, AnyIn, AnyOut, Augmented Switching , BlueSky, BodyCom, Clockstudio, CodeGuard, CryptoAuthentication, CryptoAutomotive, CryptoCompanion, CryptoController, dsPICDEM, dsPICDEM.net, Dynamic Average Matching, DAM, ECAN, Espresso T1S, EtherGREEN, GridTime, IdealBridge, In-Circuit Serial Programming, ICSP, INICnet, Інтэлектуальнае паралеленне, IntelliMOS, падключэнне паміж чыпамі, блакіроўшчык дрыгацення, ручка на дысплеі, KoD, maxCrypto, макс.View, мембрана, Mindi, MiWi, MPASM, MPF, MPLAB Certified logo, MPLIB, MPLINK, MultiTRAK, NetDetach, Omniscient Code Generation, PICDEM, PICDEM.net, PICkit, PICtail, PowerSmart, PureSilicon, QMatrix, REAL ICE, Ripple Blocker, RTAX , RTG4, SAM ICE, Serial Quad I/O, простая карта, SimpliPHY, SmartBuffer, SmartHLS, SMART-IS, storClad, SQI, SuperSwitcher, SuperSwitcher II, Switchtec, SynchroPHY, Total Endurance, Trusted Time, TSHARC, USBCheck, VariSense, VectorBlox, VeriPHY, ViewSpan, WiperLock, XpressConnect і ZENA з'яўляюцца гандлёвымі маркамі кампаніі Microchip Technology Incorporated у ЗША і іншых краінах. SQTP з'яўляецца знакам абслугоўвання Microchip Technology Incorporated у ЗША. Лагатып Adaptec, Frequency on Demand, Silicon Storage Technology і Symmcom з'яўляюцца зарэгістраванымі гандлёвымі маркамі Microchip Technology Inc. у іншых краінах. GestIC з'яўляецца зарэгістраванай гандлёвай маркай Microchip Technology Germany II GmbH & Co. KG, даччынай кампаніі Microchip Technology Inc., у іншых краінах. Усе іншыя гандлёвыя маркі, згаданыя тут, з'яўляюцца ўласнасцю адпаведных кампаній. © 2023, Microchip Technology Incorporated і яе даччыныя кампаніі. Усе правы ахоўваюцца. ISBN: 978-1-6683-2140-9

Сістэма менеджменту якасці

Для атрымання інфармацыі аб сістэмах менеджменту якасці Microchip, калі ласка, наведайце www.microchip.com/quality.

Продажы і абслугоўванне па ўсім свеце

© 2023 Microchip Technology Inc. і яе даччыныя кампаніі

Дакументы / Рэсурсы

Інтэрфейс MICROCHIP v1.1 Інтэрфейс фармату T [pdfКіраўніцтва карыстальніка
Інтэрфейс v1.1 T Format Interface, Interface v1.1, T Format Interface, Format Interface, Interface

Спасылкі

Пакінуць каментар

Ваш электронны адрас не будзе апублікаваны. Абавязковыя для запаўнення палі пазначаны *