Interfejs MICROCHIP v1.1 Interfejs formatu T
Informacje o produkcie
- Specyfikacje
- Wersja podstawowa: Interfejs formatu T v1.1
- Obsługiwane rodziny urządzeń: PolarFire MPF300T
- Obsługiwany przepływ narzędzi: Oprogramowanie Libero
- Koncesjonowanie: Dostarczony szyfrowany kod RTL należy zakupić osobno
- Wydajność: 200MHz
Instrukcje użytkowania produktu
- Instalacja rdzenia IP
- Aby zainstalować rdzeń IP w oprogramowaniu Libero SoC:
- Zaktualizuj katalog IP w oprogramowaniu Libero SoC.
- Pobierz rdzeń IP z katalogu, jeśli nie jest aktualizowany automatycznie.
- Skonfiguruj, wygeneruj i utwórz rdzeń narzędzia SmartDesign w celu włączenia projektu.
- Aby zainstalować rdzeń IP w oprogramowaniu Libero SoC:
- Wykorzystanie urządzenia
- Interfejs T-Format wykorzystuje zasoby w następujący sposób:
- LUT: 236
- DFF: 256
- Wydajność (MHz): 200
- Interfejs T-Format wykorzystuje zasoby w następujący sposób:
- Podręcznik użytkownika i dokumentacja
- Szczegółowe informacje na temat parametrów interfejsu w formacie T, sygnałów interfejsu, diagramów czasowych i symulacji na stanowisku testowym można znaleźć w dostarczonej instrukcji obsługi.
Często zadawane pytania
- P: Jak uzyskać licencję na interfejs w formacie T?
- A: Interfejs T-Format jest licencjonowany z szyfrowanym RTL, który należy zakupić osobno. Więcej informacji można znaleźć w dokumentacji interfejsu T-Format.
- P: Jakie są kluczowe cechy interfejsu T-Format?
- A: Kluczowe cechy interfejsu T-Format obejmują implementację IP Core w Libero Design Suite i kompatybilność z różnymi produktami Tamagawa, takimi jak enkodery obrotowe.
Wstęp
Interfejs IP w formacie T został zaprojektowany w celu zapewnienia interfejsu dla układów FPGA do komunikacji z różnymi zgodnymi Tamagawa produktów, takich jak enkodery obrotowe.
Streszczenie
Poniższa tabela zawiera podsumowanie charakterystyki interfejsu w formacie T.
Tabela 1. Charakterystyka interfejsu formatu T.
Wersja podstawowa | Ten dokument dotyczy interfejsu T-Format v1.1. |
Obsługiwane urządzenie | • SoC PolarFire® |
Rodziny | • PolarFire |
• RTG4™ | |
• IGLOO® 2 | |
• SmartFusion® 2 | |
Utrzymany Narzędzie Przepływ | Wymaga wersji Libero® SoC v11.8 lub nowszej. |
Koncesjonowanie | Dla rdzenia dostarczany jest kompletny, zaszyfrowany kod RTL, umożliwiający utworzenie instancji rdzenia za pomocą SmartDesign. Symulacja, synteza i układ są wykonywane za pomocą oprogramowania Libero. Interfejs T-Format jest licencjonowany z szyfrowanym RTL, który należy zakupić osobno. Aby uzyskać więcej informacji, zobacz Interfejs w formacie T. |
Cechy
- Interfejs formatu T ma następujące kluczowe funkcje:
- Przesyła i odbiera dane szeregowe z warstwy fizycznej (interfejs RS-485)
- Wyrównuje dane zgodnie z formatem T i udostępnia te dane w postaci rejestrów, które są odczytywane przez kolejne bloki
- Sprawdzanie błędów, takich jak parzystość, niedopasowanie cyklicznej kontroli nadmiarowej (CRC), błędy transmisji itd., jest zgłaszane przez urządzenie zewnętrzne
- Zapewnia funkcję alarmu, która jest wyzwalana, jeśli liczba wystąpień usterek przekracza skonfigurowany próg
- Zapewnia porty dla zewnętrznego bloku generatora CRC, dzięki czemu użytkownik może w razie potrzeby modyfikować wielomian CRC
Implementacja IP Core w Libero Design Suite
- Rdzeń IP musi być zainstalowany w katalogu IP oprogramowania Libero SoC.
- Odbywa się to automatycznie poprzez funkcję aktualizacji katalogu IP w oprogramowaniu Libero SoC lub rdzeń IP jest pobierany ręcznie z katalogu.
- Po zainstalowaniu rdzenia IP w katalogu IP oprogramowania Libero SoC, rdzeń jest konfigurowany, generowany i tworzony w narzędziu SmartDesign w celu umieszczenia na liście projektów Libero.
Wykorzystanie i wydajność urządzenia
W poniższej tabeli przedstawiono wykorzystanie urządzenia w interfejsie T-Format.
Tabela 2. Wykorzystanie interfejsu w formacie T
Szczegóły urządzenia | Zasoby | Wydajność (MHz) | Pamięci RAM | Bloki matematyczne | Globalne chipy | |||
Rodzina | Urządzenie | LUT-y | DFF | LSRAM | µSRAM | |||
SoC PolarFire® | MPFS250T | 248 | 256 | 200 | 0 | 0 | 0 | 0 |
PolarFire | MPF300T | 236 | 256 | 200 | 0 | 0 | 0 | 0 |
SmartFusion® 2 | M2S150 | 248 | 256 | 200 | 0 | 0 | 0 | 0 |
Ważny:
- Dane w tej tabeli są przechwytywane przy użyciu typowych ustawień syntezy i układu. Źródło zegara referencyjnego CDR zostało ustawione na Dedykowane, a pozostałe wartości konfiguratora pozostały niezmienione.
- Taktowanie zegara jest ograniczone do 200 MHz podczas przeprowadzania analizy taktowania, aby osiągnąć parametry wydajności.
Opis funkcjonalny
- W tej sekcji opisano szczegóły implementacji interfejsu T-Format.
- Poniższy rysunek przedstawia schemat blokowy najwyższego poziomu interfejsu w formacie T.
Rysunek 1-1. Schemat blokowy najwyższego poziomu interfejsu IP w formacie T
Aby uzyskać szczegółowe informacje na temat formatu T, zobacz Tamagawa. Arkusze danych. W poniższej tabeli wymieniono różne polecenia używane do żądania danych z urządzenia zewnętrznego i ich funkcje, a także liczbę pól danych zwracanych dla każdego polecenia.
Tabela 1-1. Polecenia dla pola sterującego
Identyfikator polecenia | Funkcjonować | Liczba pól danych w odebranej ramce |
0 | Kąt wirnika (odczyt danych) | 3 |
1 | Dane wieloobrotowe (odczyt danych) | 3 |
2 | Identyfikator enkodera (odczyt danych) | 1 |
3 | Dane dotyczące kąta wirnika i wieloobrotowości (odczyt danych) | 8 |
7 | Nastawić | 3 |
8 | Nastawić | 3 |
C | Nastawić | 3 |
Poniższy rysunek przedstawia schemat blokowy na poziomie systemu interfejsu T-Format.
Rysunek 1-2. Schemat blokowy na poziomie systemu interfejsu w formacie T
Poniższy rysunek przedstawia funkcjonalny schemat blokowy interfejsu T-Format.
Rysunek 1-3. Funkcjonalny schemat blokowy interfejsu IP w formacie T
Każda transakcja komunikacyjna w formacie T rozpoczyna się od przesłania ramki kontrolnej (CF) od requestera, po której następuje ramka odebrana z urządzenia zewnętrznego. Blok nadajnika TF generuje dane szeregowe, które mają być przesłane do urządzenia zewnętrznego. Generuje również opcjonalny sygnał tx_en_o wymagany przez niektóre konwertery RS-485. Koder odbiera przesyłane dane i przesyła ramkę danych szeregowych do adresu IP, która jest odbierana w porcie wejściowym rx_i bloku IP. Blok TF_CF_DET najpierw wykrywa pole sterujące i identyfikuje wartość ID. Na podstawie otrzymanej wartości identyfikatora ustalana jest długość danych, a kolejne pola są odbierane i zapisywane w odpowiednich rejestrach przy pomocy bloku TF_DATA_READ. Po zapisaniu kompletnych danych, dane we wszystkich polach z wyjątkiem pola CRC są wysyłane do zewnętrznego bloku generatora CRC, a obliczona suma CRC wygenerowana przez ten blok jest porównywana z otrzymaną sumą CRC. Sprawdzane są także niektóre inne błędy i po każdej wolnej od błędów transakcji potwierdzany jest sygnał „done_o” („1” dla jednego cyklu sys_clk_i).
Obsługa błędów
- Blok identyfikuje następujące błędy:
- Błąd parzystości w odebranym polu kontrolnym
- Zła sekwencja startowa w odebranym polu kontrolnym
- Niekompletny komunikat, w którym linia RX utknęła na 0 lub utknęła na 1
- Niezgodność CRC między danymi w odebranym polu CRC i obliczonym CRC
- Błędy transmisji, takie jak błąd parzystości lub błąd ogranicznika w przesyłanym CF, odczytane z bitów 6 i 7 pola stanu (patrz arkusz danych Tamagawa).
Błędy te, zidentyfikowane przez blok, powodują zwiększenie licznika błędów. Gdy wartość licznika błędów przekroczy skonfigurowaną wartość progową (skonfigurowaną za pomocą g_FAULT_THRESHOLD), aktywowane jest wyjście alarm_o. Wyjście alarmowe zostaje cofnięte, gdy wejście alarm_clr_i jest w stanie wysokim przez jeden okres sys_clk_i. Sygnał tf_error_o służy do wyświetlania rodzaju błędu, który wystąpił. Dane te są resetowane do 0, gdy rozpoczyna się następna transakcja (start_i wynosi „1”). Poniższa tabela opisuje różne błędy i odpowiadające im położenie bitów w rejestrze tf_error_o.
Tabela 1-2. tf_error_o Opis rejestru
Fragment | Funkcjonować |
5 | Błąd ogranicznika TX – jak wskazano w bicie 7 pola statusu |
4 | Błąd parzystości TX – jak wskazano w bicie 6 pola statusu |
3 | Niezgodność CRC pomiędzy polem CRC otrzymanym od urządzenia slave i obliczonymi danymi CRC |
2 | Niekompletna wiadomość – błąd ogranicznika skutkujący przekroczeniem limitu czasu |
1 | Zła sekwencja startowa w odebranym polu kontrolnym – „0010” nie zostało odebrane przed upływem limitu czasu |
0 | Błąd parzystości w odebranym polu kontrolnym |
Parametry interfejsu w formacie T i sygnały interfejsowe
W tej sekcji omówiono parametry konfiguratora GUI interfejsu T-Format i sygnałów we/wy.
Ustawienia konfiguracji
- Poniższa tabela zawiera opis parametrów konfiguracyjnych zastosowanych w implementacji sprzętowej
- Interfejs w formacie T. Są to parametry ogólne, które różnią się w zależności od wymagań aplikacji.
Nazwa sygnału | Opis |
g_TIMEOUT_TIME | Określa limit czasu pomiędzy kolejnymi polami w ramce jako wielokrotność okresu sys_clk_i. |
g_FAULT_THRESHOLD | Określa wartość progu zwarcia – alarm_o zostanie aktywowany, gdy licznik zwarcia przekroczy tę wartość. |
Sygnały wejściowe i wyjściowe
Poniższa tabela zawiera listę portów wejściowych i wyjściowych interfejsu T-Format.
Tabela 2-2. Wejścia i wyjścia interfejsu w formacie T
Nazwa sygnału | Kierunek | Opis |
reset_i | Wejście | Aktywny niski asynchroniczny sygnał resetu do projektu |
sys_clk_i | Wejście | Zegar systemowy |
ref_clk_i | Wejście | Zegar referencyjny, 2.5 MHz* |
zacznij_i | Wejście | Sygnał startowy do rozpoczęcia transakcji w formacie T – musi wynosić „1” dla jednego cyklu sys_clk_i |
alarm_clr_i | Wejście | Skasuj sygnał alarmowy – musi wynosić '1' dla jednego cyklu sys_clk_i |
rx_i | Wejście | Szeregowe wejście danych z enkodera |
crc_done_i | Wejście | Sygnał zakończenia z zewnętrznego bloku CRC – musi wynosić „1” przez jeden cykl sys_clk_i |
cmd_i | Wejście | Identyfikator ControlField, który ma zostać wysłany do kodera |
crc_calc_i | Wejście | Wyjście bloku generatora CRC z odwróconymi bitami, czyli crc_gen(7) -> crc_calc_i (0), crc_gen(6)-> crc_calc_i(1), .. crc_gen(0)-> crc_calc_i(7) |
tx_o | Wyjście | Szeregowe wyjście danych do enkodera |
tx_en_o | Wyjście | Sygnał zezwolenia na transmisję – przechodzi w stan wysoki, gdy transmisja jest w toku |
zrobione_o | Wyjście | Sygnał zakończenia transakcji – stwierdzany jako impuls o szerokości jednego cyklu sys_clk_i |
alarm_o | Wyjście | Sygnał alarmowy – aktywowany, gdy liczba wystąpień usterek jest równa wartości progowej skonfigurowanej w g_FAULT_THRESHOLD |
start_crc_o | Wyjście | Sygnał startowy dla bloku generowania CRC |
Nazwa sygnału | Kierunek | Opis |
dane_crc_o | Wyjście | Dane do bloku generowania CRC – dane podawane są w postaci: {CF, SF, D0, D1, D2, .. D7} bez ograniczników. W przypadku krótszych komunikatów (gdzie dane znajdują się tylko w D0-D2), pozostałe pola D3-D7 przyjmuje się jako 0 |
tf_error_o | Wyjście | Rejestr błędów TF |
Ja robię | Wyjście | Wartość ID z pola kontrolnego w odebranej ramce* |
sf_o | Wyjście | Pole statusu odebranej ramki* |
d0_o | Wyjście | Pole D0 z odebranej ramki* |
d1_o | Wyjście | Pole D1 z odebranej ramki* |
d2_o | Wyjście | Pole D2 z odebranej ramki* |
d3_o | Wyjście | Pole D3 z odebranej ramki* |
d4_o | Wyjście | Pole D4 z odebranej ramki* |
d5_o | Wyjście | Pole D5 z odebranej ramki* |
d6_o | Wyjście | Pole D6 z odebranej ramki* |
d7_o | Wyjście | Pole D7 z odebranej ramki* |
crc_o | Wyjście | Pole CRC z odebranej ramki* |
Notatka: Aby uzyskać więcej informacji, zobacz arkusz danych Tamagawy.
Diagramy czasowe
- W tej sekcji omówiono diagramy czasowe interfejsu w formacie T.
- Poniższy rysunek przedstawia normalną transakcję w formacie T. Sygnał „done_o” jest generowany na końcu każdej wolnej od błędów transakcji, a sygnał tf_error_o pozostaje na poziomie 0.
Rysunek 3-1. Wykres czasowy – normalna transakcja
Poniższy rysunek przedstawia transakcję w formacie T z błędem CRC. Sygnał did_o nie jest generowany, a sygnał tf_error_o wynosi 8, co wskazuje, że wystąpiła niezgodność CRC. Sygnał „done_o” jest generowany, jeśli następna transakcja nie zawiera żadnego błędu.
Rysunek 3-2. Wykres rozrządu – błąd CRC
Stanowisko testowe
- Zunifikowane stanowisko testowe służy do weryfikacji i testowania interfejsu w formacie T, zwanego stanowiskiem testowym użytkownika. Testbench służy do sprawdzania funkcjonalności interfejsu IP w formacie T.
Symulacja
Poniższe kroki opisują, jak symulować rdzeń za pomocą stanowiska testowego:
- Otwórz aplikację Libero SoC, kliknij zakładkę Libero SoC Catalog, rozwiń Solutions-MotorControl
- Kliknij dwukrotnie opcję Interfejs formatu T, a następnie kliknij przycisk OK. Dokumentacja powiązana z adresem IP jest wymieniona w sekcji Dokumentacja.
- Ważny: Jeśli nie widzisz karty Katalog, przejdź do View Menu Windows i kliknij Katalog, aby był widoczny.
- Rysunek 4-1. Rdzeń IP interfejsu w formacie T w katalogu Libero SoC
- Na karcie Hierarchia bodźców kliknij prawym przyciskiem myszy testbench (t_format_interface_tb.v), wskaż opcję Symuluj projekt przed syntezatorem, a następnie kliknij opcję Otwórz interaktywnie.
- Ważny: Jeśli nie widzisz karty Hierarchia bodźców, przejdź do View > menu Windows i kliknij opcję Hierarchia bodźców, aby była widoczna.
- Rysunek 4-2. Symulacja projektu przed syntezą
- ModelSim otwiera się z testbench file jak pokazano na poniższym rysunku.
- Rysunek 4-3. Okno symulacji ModelSim
- Ważny: Jeśli symulacja zostanie przerwana ze względu na limit czasu wykonania określony w poleceniu do file, użyj polecenia run -all, aby zakończyć symulację.
Historia rewizji
Historia rewizji opisuje zmiany, które zostały wprowadzone w dokumencie. Zmiany są wymienione według rewizji, zaczynając od najnowszej publikacji.
Tabela 5-1. Historia zmian
Rewizja | Data | Opis |
A | 02/2023 | Poniżej znajduje się lista zmian w rewizji A dokumentu:
• Przeprowadzono migrację dokumentu do szablonu Microchip. • Zaktualizowano numer dokumentu do DS50003503A z 50200812. • Dodany 3. Diagramy czasowe. • Dodany 4. Stanowisko testowe. |
1.0 | 02/2018 | Wersja 1.0 była pierwszą publikacją tego dokumentu. |
Obsługa mikrochipów FPGA
- Grupa produktów Microchip FPGA wspiera swoje produkty różnymi usługami wsparcia, w tym Customer Service, Customer Technical Support Center, a webmiejscu i biurach sprzedaży na całym świecie.
- Sugeruje się klientom, aby przed skontaktowaniem się z pomocą techniczną odwiedzili zasoby internetowe firmy Microchip, ponieważ jest bardzo prawdopodobne, że odpowiedzi na ich pytania zostały już udzielone.
- Skontaktuj się z Centrum Wsparcia Technicznego poprzez webmiejsce na www.microchip.com/support. Wspomnij o urządzeniu FPGA
- Numer części, wybierz odpowiednią kategorię obudowy i prześlij projekt files podczas tworzenia zgłoszenia do pomocy technicznej.
- Skontaktuj się z działem obsługi klienta, aby uzyskać nietechniczne wsparcie dotyczące produktu, takie jak wycena produktów, aktualizacje produktów, informacje o aktualizacjach, status zamówienia i autoryzacja.
- Z Ameryki Północnej zadzwoń pod numer 800.262.1060
- Z reszty świata zadzwoń pod numer 650.318.4460
- Faks z dowolnego miejsca na świecie: 650.318.8044
Informacje o mikroczipie
Mikrochip Webstrona
Firma Microchip zapewnia wsparcie online za pośrednictwem naszego webmiejsce na www.microchip.com/. Ten webstrona służy do tworzenia files i informacje łatwo dostępne dla klientów. Niektóre z dostępnych treści obejmują:
- Wsparcie produktu – Arkusze danych i errata, notatki aplikacyjne i sampprogramy, zasoby projektowe, podręczniki użytkownika i dokumenty pomocy technicznej dotyczące sprzętu, najnowsze wersje oprogramowania i oprogramowanie archiwalne
- Ogólne wsparcie techniczne – Często zadawane pytania (FAQ), prośby o wsparcie techniczne, internetowe grupy dyskusyjne, lista członków programu partnerów projektowych Microchip
- Biznes Microchip – Przewodniki wyboru i zamawiania produktów, najnowsze komunikaty prasowe firmy Microchip, wykazy seminariów i wydarzeń, wykazy biur sprzedaży, dystrybutorów i przedstawicieli fabrycznych firmy Microchip
Usługa powiadamiania o zmianie produktu
Usługa powiadomień o zmianach w produktach firmy Microchip pomaga klientom na bieżąco informować klientów o produktach Microchip. Subskrybenci będą otrzymywać powiadomienia e-mail za każdym razem, gdy pojawią się zmiany, aktualizacje, poprawki lub poprawki związane z określoną rodziną produktów lub interesującym ich narzędziem programistycznym. Aby się zarejestrować, przejdź do www.microchip.com/pcn. i postępuj zgodnie z instrukcjami rejestracji.
Obsługa klienta
Użytkownicy produktów Microchip mogą uzyskać pomoc za pośrednictwem kilku kanałów:
- Dystrybutor lub przedstawiciel
- Lokalne Biuro Sprzedaży
- Inżynier ds. rozwiązań wbudowanych (ESE)
- Wsparcie techniczne
Klienci powinni skontaktować się ze swoim dystrybutorem, przedstawicielem lub ESE w celu uzyskania pomocy. Dostępne są również lokalne biura sprzedaży, które służą pomocą klientom. W tym dokumencie znajduje się wykaz biur sprzedaży i lokalizacji. Wsparcie techniczne jest dostępne za pośrednictwem webstrona pod adresem: www.microchip.com/support.
Funkcja ochrony kodu mikroprocesorowego
Należy zwrócić uwagę na następujące szczegóły dotyczące funkcji ochrony kodu w produktach Microchip:
- Produkty Microchip spełniają specyfikacje zawarte w ich konkretnych Kartach Danych Microchip.
- Firma Microchip uważa, że jej rodzina produktów jest bezpieczna, gdy jest używana zgodnie z przeznaczeniem, zgodnie ze specyfikacjami roboczymi i w normalnych warunkach.
- Firma Microchip ceni i agresywnie chroni swoje prawa własności intelektualnej. Próby naruszenia zabezpieczeń kodowych produktów Microchip są surowo zabronione i mogą stanowić naruszenie ustawy Digital Millennium Copyright Act.
- Ani Microchip, ani żaden inny producent półprzewodników nie może zagwarantować bezpieczeństwa swojego kodu. Ochrona kodu nie oznacza, że gwarantujemy, że produkt jest „niezniszczalny”.
- Ochrona kodu stale się rozwija. Firma Microchip angażuje się w ciągłe ulepszanie funkcji ochrony kodów w swoich produktach.
Informacja prawna
- Niniejsza publikacja i zawarte w niej informacje mogą być wykorzystywane wyłącznie z produktami firmy Microchip, w tym do projektowania, testowania i integrowania produktów firmy Microchip z aplikacją użytkownika. Wykorzystanie tych informacji w jakikolwiek inny sposób narusza niniejsze warunki. Informacje dotyczące aplikacji urządzenia są dostarczane wyłącznie dla wygody użytkownika i mogą zostać zastąpione aktualizacjami. Twoim obowiązkiem jest upewnić się, że Twoja aplikacja spełnia Twoje specyfikacje. Aby uzyskać dodatkowe wsparcie, skontaktuj się z lokalnym biurem sprzedaży firmy Microchip lub uzyskaj dodatkowe wsparcie pod adresem www.microchip.com/en-us/support/design-help/client-support-services.
- NINIEJSZA INFORMACJA JEST DOSTARCZANA PRZEZ MIKROCHIP „TAK JAK JEST”. MICROCHIP NIE SKŁADA ŻADNYCH OŚWIADCZEŃ ANI GWARANCJI ŻADNEGO RODZAJU, WYRAŹNYCH LUB DOROZUMIANYCH, PISEMNYCH LUB USTNYCH, USTAWOWYCH LUB INNYCH, ZWIĄZANYCH Z INFORMACJAMI, W TYM M.in. DOROZUMIANYCH GWARANCJI NIENARUSZANIA PRAW, WARTOŚCI HANDLOWEJ I PRZYDATNOŚCI DO OKREŚLONEGO CELU LUB GWARANCJI ANTY ZWIĄZANE Z JEGO STANIEM, JAKOŚCIĄ LUB WYDAJNOŚCIĄ. W ŻADNYM WYPADKU MICROCHIP NIE BĘDZIE ODPOWIEDZIALNY ZA JAKIEKOLWIEK POŚREDNIE, SPECJALNE, KARNE, PRZYPADKOWE LUB WYNIKOWE STRATY, USZKODZENIA, KOSZTY LUB WYDATKI JAKIEGOKOLWIEK RODZAJU ZWIĄZANE Z INFORMACJAMI LUB JEGO WYKORZYSTANIEM, JAKIEkolwiek PRZYCZYNY, NAWET JEŚLI MICROCHIP ZOSTAŁ POWIADOMIONY MOŻLIWOŚĆ LUB SZKODY SĄ PRZEWIDYWANE. W NAJSZERSZYM ZAKRESIE DOZWOLONYM PRZEZ PRAWO CAŁKOWITA ODPOWIEDZIALNOŚĆ MICROCHIP ZA WSZYSTKIE ROSZCZENIA W JAKIKOLWIEK SPOSÓB ZWIĄZANE Z INFORMACJAMI LUB JEGO WYKORZYSTANIEM NIE PRZEKROCZY LICZBY OPŁAT, JEŚLI TAKIE ISTNIEJĄ, KTÓRE UŻYTKOWNIK ZAPŁACIŁ BEZPOŚREDNIO FIRMIE MICROCHIP ZA INFORMACJE.
- Korzystanie z urządzeń Microchip w zastosowaniach związanych z podtrzymywaniem życia i/lub bezpieczeństwem odbywa się całkowicie na ryzyko kupującego, a kupujący zgadza się bronić, zabezpieczać i chronić firmę Microchip przed wszelkimi szkodami, roszczeniami, pozwami lub wydatkami wynikającymi z takiego użycia. Żadne licencje, w sposób dorozumiany lub inny, nie są przekazywane w ramach jakichkolwiek praw własności intelektualnej firmy Microchip, chyba że określono inaczej.
Znaki towarowe
Nazwa i logo Microchip, logo Microchip, Adaptec, AVR, logo AVR, AVR Freaks, BesTime, BitCloud, CryptoMemory, CryptoRF, dsPIC, flexPWR, HELDO, IGLOO, JukeBlox, KeeLoq, Kleer, LANCheck, LinkMD, maXStylus, maXTouch, MediaLB, megaAVR, Microsemi, logo Microsemi, MOST, logo MOST, MPLAB, OptoLyzer, PIC, picoPower, PICSTART, logo PIC32, PolarFire, Prochip Designer, QTouch, SAM-BA, SenGenuity, SpyNIC, SST, logo SST, SuperFlash, Symmetricom , SyncServer, Tachyon, TimeSource, tinyAVR, UNI/O, Vectron i XMEGA są zastrzeżonymi znakami towarowymi firmy Microchip Technology Incorporated w USA i innych krajach. AgileSwitch, APT, ClockWorks, The Embedded Control Solutions Company, EtherSynch, Flashtec, Hyper Speed Control, HyperLight Load, Libero, motorBench, mTouch, Powermite 3, Precision Edge, ProASIC, ProASIC Plus, logo ProASIC Plus, QuietWire, SmartFusion, SyncWorld, Temux, TimeCesium, TimeHub, TimePictra, TimeProvider, TrueTime i ZL są zastrzeżonymi znakami towarowymi firmy Microchip Technology Incorporated w USA Adjacent Key Suppression, AKS, Analog-for-the-Digital Age, Any Capacitor, AnyIn, AnyOut, Augmented Switching , BlueSky, BodyCom, Clockstudio, CodeGuard, CryptoAuthentication, CryptoAutomotive, CryptoCompanion, CryptoController, dsPICDEM, dsPICDEM.net, dynamiczne dopasowywanie średniej, DAM, ECAN, Espresso T1S, EtherGREEN, GridTime, IdealBridge, programowanie szeregowe w obwodzie, ICSP, INICnet, Inteligentne łączenie równoległe, IntelliMOS, łączność międzyukładowa, JitterBlocker, Knob-on-Display, KoD, maxCrypto, maxView, membrana, Mindi, MiWi, MPASM, MPF, logo MPLAB Certified, MPLIB, MPLINK, MultiTRAK, NetDetach, Omniscient Code Generation, PICDEM, PICDEM.net, PICkit, PICtail, PowerSmart, PureSilicon, QMatrix, REAL ICE, Ripple Blocker, RTAX , RTG4, SAM ICE, Serial Quad I/O, prosta mapa, SimpliPHY, SmartBuffer, SmartHLS, SMART-IS, storClad, SQI, SuperSwitcher, SuperSwitcher II, Switchtec, SynchroPHY, Total Endurance, Trusted Time, TSHARC, USBCheck, VariSense, VectorBlox, VeriPHY, ViewSpan, WiperLock, XpressConnect i ZENA są znakami towarowymi firmy Microchip Technology Incorporated w USA i innych krajach. SQTP jest znakiem usługowym firmy Microchip Technology Incorporated w USA. Logo Adaptec, Frequency on Demand, Silicon Storage Technology i Symmcom są zastrzeżonymi znakami towarowymi firmy Microchip Technology Inc. w innych krajach. GestIC jest zastrzeżonym znakiem towarowym firmy Microchip Technology Germany II GmbH & Co. KG, spółki zależnej Microchip Technology Inc., w innych krajach. Wszystkie inne znaki towarowe wymienione w niniejszym dokumencie są własnością odpowiednich firm. © 2023, Microchip Technology Incorporated i jej spółki zależne. Wszelkie prawa zastrzeżone. ISBN: 978-1-6683-2140-9
System Zarządzania Jakością
Aby uzyskać informacje dotyczące systemów zarządzania jakością firmy Microchip, odwiedź stronę www.microchip.com/jakość.
Sprzedaż i serwis na całym świecie
- AMERYKA
- Biuro korporacyjne
- 2355 West Chandler Blvd.
- Chandlera, AZ 85224-6199
- Telefon: 480-792-7200
- Faks: 480-792-7277
- Wsparcie techniczne:
- Web Adres:
- Atlanta
- Duluth, GA
- Telefon: 678-957-9614
- Faks: 678-957-1455
- Austin, Teksas
- Telefon: 512-257-3370
- Boston
- Westborough, MA
- Telefon: 774-760-0087
- Faks: 774-760-0088
- Chicago
- Itasca, IL
- Telefon: 630-285-0071
- Faks: 630-285-0075
- Dallas
- Addison, TX
- Telefon: 972-818-7423
- Faks: 972-818-2924
- Detroit
- Novi, MI
- Telefon: 248-848-4000
- Houston, Teksas
- Telefon: 281-894-5983
- Indianapolis
- Noblesville, IN
- Telefon: 317-773-8323
- Faks: 317-773-5453
- Telefon: 317-536-2380
- Los Angeles
- Misja Viejo, Kalifornia
- Telefon: 949-462-9523
- Faks: 949-462-9608
- Telefon: 951-273-7800
- Raleigh, Karolina Północna
- Telefon: 919-844-7510
- Nowy Jork, NY
- Telefon: 631-435-6000
- San Jose, Kalifornia
- Telefon: 408-735-9110
- Telefon: 408-436-4270
- Kanada – Toronto
- Telefon: 905-695-1980
- Faks: 905-695-2078
- Biuro korporacyjne
© 2023 Microchip Technology Inc. i jej spółki zależne
Dokumenty / Zasoby
![]() |
Interfejs MICROCHIP v1.1 Interfejs formatu T [plik PDF] Instrukcja użytkownika Interfejs v1.1 T Format Interfejs, Interfejs v1.1, T Format Interfejs, Format Interfejs, Interfejs |